KR101239743B1 - Strobe technique for time stamping a digital signal - Google Patents

Strobe technique for time stamping a digital signal Download PDF

Info

Publication number
KR101239743B1
KR101239743B1 KR1020087006592A KR20087006592A KR101239743B1 KR 101239743 B1 KR101239743 B1 KR 101239743B1 KR 1020087006592 A KR1020087006592 A KR 1020087006592A KR 20087006592 A KR20087006592 A KR 20087006592A KR 101239743 B1 KR101239743 B1 KR 101239743B1
Authority
KR
South Korea
Prior art keywords
clock
time stamp
signal
strobe
time
Prior art date
Application number
KR1020087006592A
Other languages
Korean (ko)
Other versions
KR20080048487A (en
Inventor
로널드 에이. 사르체프
어니스트 피. 워커
Original Assignee
테라다인 인코퍼레이티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from US11/234,542 external-priority patent/US7856578B2/en
Priority claimed from US11/234,599 external-priority patent/US7573957B2/en
Priority claimed from US11/234,814 external-priority patent/US7574632B2/en
Application filed by 테라다인 인코퍼레이티드 filed Critical 테라다인 인코퍼레이티드
Publication of KR20080048487A publication Critical patent/KR20080048487A/en
Application granted granted Critical
Publication of KR101239743B1 publication Critical patent/KR101239743B1/en

Links

Images

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/3181Functional testing
    • G01R31/319Tester hardware, i.e. output processing circuits
    • G01R31/3193Tester hardware, i.e. output processing circuits with comparison between actual response and known fault free response
    • G01R31/31937Timing aspects, e.g. measuring propagation delay
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/31725Timing aspects, e.g. clock distribution, skew, propagation delay
    • G01R31/31726Synchronization, e.g. of test, clock or strobe signals; Signals in different clock domains; Generation of Vernier signals; Comparison and adjustment of the signals
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/56External testing equipment for static stores, e.g. automatic test equipment [ATE]; Interfaces therefor
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/56External testing equipment for static stores, e.g. automatic test equipment [ATE]; Interfaces therefor
    • G11C29/56004Pattern generation
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/56External testing equipment for static stores, e.g. automatic test equipment [ATE]; Interfaces therefor
    • G11C29/56012Timing aspects, clock generation, synchronisation

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Tests Of Electronic Circuits (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Manipulation Of Pulses (AREA)
  • Test And Diagnosis Of Digital Computers (AREA)

Abstract

데이터 신호 또는 클록 신호에서 수신된 에지와 같은 이벤트의 타임을 식별하고 기록하기 위해 타임 스탬프를 생성하는 시스템 및 장치가 개시되어 있다. 스트로브 펄스의 세트는 지연값이 점진적으로 증가하도록 외부 클록 신호를 지연 엘리먼트에 라우팅함으로써 생성될 수 있다. 데이터 신호 또는 피시험 디바이스 클록 신호는 스트로브 펄스에 의해 클로킹되는 래치의 세트의 각각의 입력부에 인가될 수 있다. 이로 인해 상기 래치의 세트는 데이터 신호 또는 클록 신호의 일련의 샘플을 포착할 수 있다. 상기 일련의 샘플은 클록 사이클내의 에지 타임으로서 인코딩될 수 있다. 클록 사이클 카운터는 타임 클램프를 생성하기 위해 에지 타임에 추가될 수 있다. Systems and apparatus are disclosed for generating time stamps for identifying and recording times of events such as edges received in data signals or clock signals. The set of strobe pulses can be generated by routing an external clock signal to the delay element so that the delay value gradually increases. The data signal or the device clock signal under test can be applied to each input of the set of latches that are clocked by the strobe pulses. This allows the set of latches to capture a series of samples of the data signal or clock signal. The series of samples may be encoded as edge time in clock cycles. A clock cycle counter can be added to the edge time to create a time clamp.

데이터 신호, 클록 신호, 에지, 이벤트, 타임 스탬프, 스트로브, 디지털 신호, 지연 엘리먼트, 스트로브 펄스, 래치, 카운터 Data Signal, Clock Signal, Edge, Event, Time Stamp, Strobe, Digital Signal, Delay Element, Strobe Pulse, Latch, Counter

Description

디지털 신호를 타임 스탬핑하기 위한 스트로브 기술{STROBE TECHNIQUE FOR TIME STAMPING A DIGITAL SIGNAL}STROBE TECHNIQUE FOR TIME STAMPING A DIGITAL SIGNAL

본 발명은 보통 반도체 칩의 자동 테스트에 관한 것이고, 보다 상세하게는 자동 테스트 장비의 클로킹에 관한 것이다. TECHNICAL FIELD The present invention generally relates to automated testing of semiconductor chips, and more particularly to clocking of automated test equipment.

자동 테스트 장비(ATE)는 반도체 칩 및 집적 회로를 그 제조 동안 테스트하는데 일반적으로 사용된다. 기능 테스팅은 보통 특정 접속 포인트에서 DUT의 출력 응답을 측정하는 동안 피시험 디바이스(DUT)상의 다수의 접속 포인트에 전기 신호를 인가하도록 ATE를 구성함으로써 실행된다. Automatic test equipment (ATE) is commonly used to test semiconductor chips and integrated circuits during their manufacture. Functional testing is usually performed by configuring the ATE to apply electrical signals to multiple connection points on the device under test (DUT) while measuring the output response of the DUT at a particular connection point.

ATE는 보통 DUT의 실행을 측정할 때 인가된 입력 신호와 측정된 출력 신호 사이의 상대 타이밍을 측정한다. 테스트 시스템 클록의 매우 정확한 타이밍은 특히 스피드 신호에 대한 DUT의 응답을 평가할 때 적합한 데이터가 수집되었음을 확신하는데 필요하다. ATE usually measures the relative timing between the applied input signal and the measured output signal when measuring the performance of the DUT. Very accurate timing of the test system clock is necessary to ensure that the proper data has been collected, especially when evaluating the DUT's response to the speed signal.

그 자체 시스템 클록에 대한 DUT의 성능을 테스트하는 것이 요구된다. 이에 따라, ATE는 DUT의 내부 클록에 대한 시각에서 출력을 측정하도록 구성될 수 있다. 그러나, DUT의 시스템 클록에 대한 측정은 신호 슬류잉 및 지터가 측정 결과에 상당히 영향을 주기 때문에 고속 데이터율 및 클록 속도에서 부정확할 수 있다. It is required to test the performance of the DUT against its own system clock. Accordingly, the ATE can be configured to measure the output at a time relative to the internal clock of the DUT. However, measurements of the DUT's system clock may be inaccurate at high data rates and clock rates because signal slewing and jitter can significantly affect the measurement results.

많은 집적 회로(IC)는 데이터를 수반하는 동기 클록과 함께 버스를 포함하고 있다. 비싼 테스트 시스템 하드웨어 채널의 도움없이 DUT의 동기 내부 클록에 액세스하는 것은 비실제적이다. 버스상의 데이터가 테스트 시스템 클록에 대한 매우 높은 지터를 가질 수 있기 때문에 동기 클록을 갖는 버스상의 데이터를 테스트하기 위해 테스트 시스템을 사용하는 것은 문제가 되어 왔다. Many integrated circuits (ICs) include a bus with a synchronous clock accompanied by data. Accessing the DUT's synchronous internal clock without the help of expensive test system hardware channels is impractical. Using test systems to test data on the bus with a synchronous clock has been a problem because data on the bus can have very high jitter to the test system clock.

클록 시스템의 사용과 주로 연관된 과도한 슬류 및 지터 없이 DUT 데이터 신호와의 비교를 위하여 DUT 클록을 에뮬레이팅하도록 테스트 시스템을 사용하는 방법이 장치가 여기에 언급되어 통합되고, 사건번호 1954-US(4057/81)077331-0104이고, 2005년 9월 23일에 출원된 "디지털 신호 타이밍을 위한 스트로브 기술" 표제의, 출원인의 함께 계류중인 미국 출원 번호 제11/234,542호에 기술되어 있다. A method of using a test system to emulate a DUT clock for comparison with a DUT data signal without excessive slews and jitters associated primarily with the use of the clock system is incorporated herein by reference and is incorporated herein by reference to Event No. 1954-US (4057 / 81) 077331-0104, described in Applicant's co-pending US application Ser. No. 11 / 234,542, filed September 23, 2005, entitled "Strobe Technology for Timing of Digital Signals."

클록 신호 및 데이터 신호의 정밀한 에지 타임을 획득하여 타임 스탬프와 연관시키는 것이 자주 요구된다. ATE의 분야에서, 예를 들어, 타임 스탬프에 의해 특정 데이터 신호 에지 또는 클록 신호 에지가 DUT로부터 수신되는 타임을 기록하는 것이 자주 요구된다. It is often required to obtain and correlate precise edge times of clock and data signals with time stamps. In the field of ATE, it is often required to record the time at which a particular data signal edge or clock signal edge is received from the DUT, for example by a time stamp.

본 발명의 실시예는 데이터 신호 또는 클록 신호에서 수신된 에지와 같은 이벤트의 타임을 식별하고 기록하기 위해 타임 스탬프를 생성한다. 일실시예에서, 스트로브 펄스의 세트는 지연값이 점증적으로 증가하는 일련의 딜레이에 MOSC/8 클록과 같은 외부 클록 신호를 라우팅함으로써 생성된다. 데이터 신호 또는 동기 클록 신호와 같은 디지털 신호는 스트로브 펄스에 의해 클로킹된 병렬 래치의 세트의 각각에 대한 입력부에 인가된다. 이로 인해 이 병렬 래치의 세트는 데이터 신호 또는 클록 신호의 단일 숏 시리즈의 샘플을 포착한다. Embodiments of the present invention generate a time stamp to identify and record the time of an event, such as an edge received from a data signal or clock signal. In one embodiment, a set of strobe pulses is generated by routing an external clock signal, such as a MOSC / 8 clock, in a series of delays with incremental delays. Digital signals, such as data signals or synchronous clock signals, are applied to the inputs to each of the sets of parallel latches clocked by strobe pulses. This set of parallel latches captures a sample of a single short series of data or clock signals.

인코더는 상기 단일 숏 시리즈의 샘플을 상기 샘플링된 신호의 에지 타임 및 극성을 나타내는 워드로 전환한다. 이 신호가 데이터 신호라면 워드는 램에 저장될 수 있다. 이 신호가 클록 신호라면 워드는 클록 버스에 라우팅되고 램을 주소지정하기위해 사용될 수 있다. 클록 에지 타임과 데이터 에지 타임 사이의 차이는 측정될 수 있고 예측된 값에 대하여 비교될 수 있다. An encoder converts the samples of the single short series into words representing the edge time and polarity of the sampled signal. If this signal is a data signal, the word may be stored in RAM. If this signal is a clock signal, the word is routed to the clock bus and can be used to address the RAM. The difference between clock edge time and data edge time can be measured and compared against the predicted value.

또한 외부 클록 신호를 수신하는 카운터는 어느 클록 사이클이 현재 샘플러에 입력되어 있는지를 식별하기 위해 사용될 수 있다. 인코더로부터 출력되는 데이터 신호 또는 클록 신호의 인코딩된 에지 타임은 카운터로부터의 출력과 함께 타임 스탬프 회로에 입력될 수 있다. 이 타임 스탬프 회로는 상기 카운터 출력을 상기 인코딩된 에지 타임과 조합하여 현 클록 에지의 정밀한 타임을 출력한다. 타임 스탬프 로직은 정밀한 타임 정보를 래칭하거나 이것을 메모리에 라우팅하기 위해 추가될 수 있다.A counter that receives an external clock signal can also be used to identify which clock cycle is currently input to the sampler. The encoded edge time of the data signal or clock signal output from the encoder can be input to the time stamp circuit along with the output from the counter. This time stamp circuit combines the counter output with the encoded edge time to output the precise time of the current clock edge. Time stamp logic can be added to latch precise time information or to route it to memory.

일실시예에서, 본 발명은 타임 스탬프 클록에 의해 트리거링되고 복수의 스트로브 펄스를 포함하는 스트로브를 제공하는 단계; 상기 스트로브를 디바이스의 상기 디지털 신호에 인가하는 단계; 상기 스트로브의 스트로브 펄스의 타임의 디지털 신호의 상태를 저장하는 단계; 및 상기 스트로브 펄스중 적어도 하나의 타임과 타임 스탬프 클록 카운트를 조합하는 단계에 의한 디지털 신호를 위한 타임 스탬프 생성 방법을 제공한다. 일실시예에서, 상기 스트로브는 상기 디지털 신호의 주파수 이상의 주파수를 갖고 있는 복수의 균일하게 이격된 스트로브 펄스를 포함한다. 이 디지털 신호는 예를 들어, 데이터 신호 또는 클록 신호일 수 있다. In one embodiment, the invention provides a method of providing a strobe triggered by a time stamp clock and comprising a plurality of strobe pulses; Applying the strobe to the digital signal of a device; Storing the state of the digital signal at the time of the strobe pulses of the strobe; And combining a time stamp clock count with at least one time of the strobe pulses. In one embodiment, the strobe includes a plurality of uniformly spaced strobe pulses having a frequency above the frequency of the digital signal. This digital signal can be, for example, a data signal or a clock signal.

본 발명의 특정 실시예는 클록 신호의 상태 변화가 발생하는 스트로브 펄스에 상응하는 시각에 데이터 신호의 저장된 상태를 판독한다. 데이터 신호의 상태 변화와 클록 신호의 상태 사이의 지연은 그 사이의 스트로브 펄스를 계수함으로써 측정될 수 있다. Certain embodiments of the present invention read the stored state of the data signal at a time corresponding to a strobe pulse in which the state change of the clock signal occurs. The delay between the state change of the data signal and the state of the clock signal can be measured by counting strobe pulses therebetween.

상기 스트로브는 상기 타임 스탬프 클록을 복수의 지연 엘리먼트를 포함하고 타임 스탬프 클록 신호내의 펄스의 복수의 순차 지연된 카피를 수신하기 위해 상기 지연 엘리먼트의 각각의 사이의 접속을 제공하는 지연 회로에 인가함으로써 생성된다. 일실시예에서, 상기 복수의 지연 엘리먼트는 직렬로 배열되어 있다. 이 지연 회로는 지연 잠금 루프에 의해 제어될 수 있고, 이 지연 엘리먼트는 지연 라인 에러를 보정하도록 튜닝가능한 제어가능한 합산 엘리먼트를 포함한다. The strobe is generated by applying the time stamp clock to a delay circuit comprising a plurality of delay elements and providing a connection between each of the delay elements to receive a plurality of sequential delayed copies of the pulses in the time stamp clock signal. . In one embodiment, the plurality of delay elements are arranged in series. This delay circuit can be controlled by a delay lock loop, the delay element comprising a controllable summing element that is tunable to compensate for delay line error.

일실시예에서, 스트로브는 스트로브 펄스의 각각을 복수의 래치의 상응하는 래치에 래치 클록 신호로서 인가하는 단계, 상기 피시험 디바이스의 디지털 신호를 상기 래치의 각각의 입력부에 인가하는 단계 및 상기 피시험 디바이스의 디지털 신호의 상태를 상기 래치의 각각의 출력으로서 수신하는 단계에 의해 피시험 디바이스의 디지털 신호에 인가될 수 있다. In one embodiment, the strobe applies each of the strobe pulses to a corresponding latch of a plurality of latches as a latch clock signal, applying a digital signal of the device under test to each input of the latch and the test under test. The state of the digital signal of the device can be applied to the digital signal of the device under test by receiving as a respective output of the latch.

데이터 신호의 저장은 일련의 샘플로서 피시험 디바이스의 디지털 신호의 스트로빙된 샘플을 병렬로 수신하는 단계 및 상기 디지털 신호내의 상태 변화의 타임을 식별하기 위해 상기 스트로빙된 샘플을 디지털 워드로서 인코딩하는 단계에 의해 실행될 수 있다. 특정 실시예에서, 디지털 워드는 타임 스탬프를 생성하기 위해 클록 카운트에 더해질 수 있다. 이렇게 생성된 디지털 워드는 디지털 워드의 데이터 전송율을 감소시키기 위해 디멀티플렉싱될 수 있다. 그다음, 타임 스탬프는 피시험 디바이스의 데이터 또는 클록 신호내의 트랜지션 이벤트와 연관하여 출력될 수 있다. Storage of the data signal comprises receiving in parallel a strobed sample of the digital signal of the device under test as a series of samples and encoding the strobed sample as a digital word to identify a time of state change in the digital signal. Can be executed by a step. In a particular embodiment, the digital word can be added to the clock count to generate a time stamp. The digital word thus generated can be demultiplexed to reduce the data rate of the digital word. The time stamp can then be output in association with a transition event in the data or clock signal of the device under test.

또 다른 실시예에서, 본 발명은 디지털 신호를 위한 타임 스탬프를 생성하기 위한 장치를 제공한다. 이 장치예는 샘플링 회로에 입력을 제공하는 타임 스탬프 클록을 포함한다. 이 샘플링 회로는 피시험 디바이스의 디지털 신호를 샘플링하는 래치를 각각 트리거링하는 타임 스탬프 클록의 복수의 증가하는 스트로브 딜레이를 포함한다. 인코더는 샘플링 회로와 통신상태가 되도록 배치된다. 인코더는 샘플링된 디지털 신호를 이진 워드의 에지 타임 데이터로 전환한다. 카운터는 타임 스탬프 클록과 통신상태가 되도록 배치되고 타임 스탬프 클록의 카운트를 타임 스탬프 회로에 출력한다. 타임 스탬프 회로는 상기 카운트를 상기 이진 워드와 조합하여 디지털 워드의 에지/이벤트의 타임 스탬프를 생성한다. 특정 실시예에서, 타임 스탬프 로직 회로는 상기 타임 스탬프 회로와 통신상태가 되도록 배치된다. 이 타임 스탬프 로직 회로는 에지/이벤트의 타임 스탬프를 출력하도록 설계되어 있다. In another embodiment, the present invention provides an apparatus for generating a time stamp for a digital signal. This device example includes a time stamp clock that provides an input to the sampling circuit. This sampling circuit includes a plurality of increasing strobe delays of a time stamp clock that each trigger a latch that samples the digital signal of the device under test. The encoder is arranged to be in communication with the sampling circuit. The encoder converts the sampled digital signal into edge time data of a binary word. The counter is arranged to be in communication with the time stamp clock and outputs a count of the time stamp clock to the time stamp circuit. A time stamp circuit combines the count with the binary word to produce a time stamp of an edge / event of a digital word. In a particular embodiment, the time stamp logic circuit is arranged to be in communication with the time stamp circuit. This time stamp logic circuit is designed to output the time stamp of the edge / event.

본 발명의 상기 및 다른 특징 및 장점은 다음의 도면과 그 설명을 참조할 때 보다 잘 이해될 것이다. The above and other features and advantages of the present invention will be better understood with reference to the following figures and description thereof.

도 1은 본 발명의 실시예의 특정 엘리먼트를 사용하여 피시험 디바이스의 데 이터 신호 또는 클록 신호를 테스트하기 위한 방법의 기능 블록도, 1 is a functional block diagram of a method for testing a data signal or a clock signal of a device under test using certain elements of an embodiment of the invention;

도 2는 본 발명의 실시예에 따른 데이터 신호 및 동기 클록 신호에 스트로브를 인가하는 것을 도시하는 개략 타이밍도, 2 is a schematic timing diagram illustrating the application of a strobe to a data signal and a synchronous clock signal in accordance with an embodiment of the present invention;

도 3은 본 발명의 복수의 실시예에서 사용되는 멀티스트로브 샘플러의 개략도, 및 3 is a schematic diagram of a multistrobe sampler used in a plurality of embodiments of the invention, and

도 4는 본 발명의 실시예의 특정 엘리먼트를 사용하여 피시험 디바이스의 데이터 신호 또는 클록 신호를 테스트하기 위한 장치의 개략도.4 is a schematic diagram of an apparatus for testing a data signal or clock signal of a device under test using certain elements of an embodiment of the invention.

도 5는 본 발명의 실시예에 따른 데이터 또는 클록 신호내의 에지/이벤트에 타임 스탬프를 제공하기 위한 방법의 기능 블록도, 및5 is a functional block diagram of a method for providing a time stamp for an edge / event in a data or clock signal in accordance with an embodiment of the invention;

도 6은 본 발명의 실시예에 따른 데이터 또는 클록 신호내의 에지/이벤트에 타임 스탬프를 제공하기 위한 장치의 개략도. 6 is a schematic diagram of an apparatus for providing a time stamp to an edge / event in a data or clock signal in accordance with an embodiment of the present invention.

피시험 데이터 신호에 동기 신호를 직접 비교함없이 동기 클로킹된 데이터를 테스트하고 평가하기 위한 방법의 일예가 도 1을 참조하여 설명된다. An example of a method for testing and evaluating synchronous clocked data without directly comparing a synchronous signal to a data signal under test is described with reference to FIG. 1.

샘플링 단계(10)에서, 피시험(DUT)의 데이터 신호 및 클록 신호는 스트로브를 사용하여 고속으로 상기 신호의 상태의 이진값을 얻기 위해 샘플링된다. 따라서, 샘플링된 데이터가 데이터 신호 또는 피시험 클록 신호의 조밀한 샘플의 단일 숏 시리즈로서 래칭된 상태로 얻어진다. 용어 "단일 숏"이 여기에 사용되고 있지만, 복수의 "단일 숏" 시리즈가 본 발명의 다양한 실시예에서 획득될 수 있도록 예를 들어, 타임 스탬핑 방법의 복수의 반복으로 여러번 또는 복수의 채널에서 샘플 링 단계(10)의 복수의 반복이 실행될 수 있다는 것을 이해해야 한다. In the sampling step 10, the data signal and clock signal under test (DUT) are sampled to obtain a binary value of the state of the signal at high speed using a strobe. Thus, sampled data is obtained in a latched state as a single short series of dense samples of the data signal or clock signal under test. Although the term “single shot” is used herein, sampling of multiple or multiple channels, for example, with multiple iterations of a time stamping method, can be achieved in various embodiments of the invention. It should be understood that multiple iterations of step 10 may be performed.

단일 숏 시리즈에서, 피시험 디바이스의 데이터 신호 및/또는 클록 신호의 에지 타임 및 에지 극성이 검출된다. 인코딩 단계(12)에서, 검출된 에지 타임 및 극성은 이진 워드로 인코딩된다. 실시예에서, 인코딩된 에지 타임은 6 비트 워드의 5개의 최하위 비트로서 표시되고 극성은 최상위 비트로서 표시된다. In a single short series, the edge time and edge polarity of the data signal and / or clock signal of the device under test are detected. In encoding step 12, the detected edge time and polarity are encoded in a binary word. In an embodiment, the encoded edge time is represented as the five least significant bits of the six bit word and the polarity is represented as the most significant bit.

본 발명을 사용한 고속 테스트 장비의 일예에서, 인코딩된 6비트 워드는 대략 초당 2기가바이트로 생성된다. 저장 및 비교 단계 다운스트림에 대한 보다 적합한 데이터율을 제공하기 위해, 인코딩된 워드는 단지 초당 250 메가바이스에서 489 비트 워드를 제공하도록 멀티플렉싱될 수 있다. 48 비트 워드는 8개의 5비트 에지 타임 및 그에 상응하는 8개의 1비트 에지 극성을 표시한다. In one example of high speed test equipment using the present invention, an encoded 6 bit word is generated at approximately 2 gigabytes per second. Storage and Comparison Steps To provide a more suitable data rate for downstream, the encoded words can be multiplexed to provide 489 bit words at only 250 megabits per second. The 48-bit word indicates eight 5-bit edge times and the corresponding eight one-bit edge polarities.

실렉터 단계(14)에서, 인코딩된 데이터가 샘플링된 데이터의 에지 타임 및 극성을 표시하거나 샘플링된 클록 신호의 에지 타임 및 극성을 표시하는 여부가 판정된다. 인코딩된 데이터가 샘플링된 데이터 신호의 에지 타임 및 극성을 표시한다면, 인코딩된 데이터가 램에 저장되는 저장 단계(16)이 실행된다. 상기 실시예에서, 96×40 램이 인코딩된 데이터를 저장하기 위해 사용된다. In the selector step 14, it is determined whether the encoded data indicates the edge time and polarity of the sampled data or the edge time and polarity of the sampled clock signal. If the encoded data indicates the edge time and polarity of the sampled data signal, then a storage step 16 is executed in which the encoded data is stored in the RAM. In this embodiment, 96x40 RAM is used to store the encoded data.

인코딩된 데이터가 샘플링된 동기 클록 신호의 에지 타임 및 극성을 표현한다면, 하나의 극성을 가진 인코딩된 데이터만이 클록 에지 타임으로서 선택되고 사용된다. 클록 선택 단계(18)에서, 인코딩된 클록 에지 타임은 클록 버스에 라우팅된다. 따라서, 클록 에지 데이터는 복수의 채널에 라우팅될 수 있고 하나 이상의 칩에서 사용될 수 있다. If the encoded data represents the edge time and polarity of the sampled synchronous clock signal, only encoded data with one polarity is selected and used as the clock edge time. In clock selection step 18, the encoded clock edge time is routed to the clock bus. Thus, clock edge data can be routed to multiple channels and used on one or more chips.

메모리 액세스 단계(20)에서, 클록 데이터는 상응하는 인코딩된 데이터 신호 에지 타임의 램 주소에 대한 포인터로서 사용된다. 비교 단계(22)에서, 클록 주소의 메모리에서 발견된 데이터 에지 타임은 표시된 데이터 신호 에지 타임이 표시된 클록 에지 타임의 사전 명기된 한계내에 있는지 여부를 판단하기 위해 예측된 값에 비교된다. 이로 인해 합격/불합격 지시는 자동으로 발생될 수 있다. In memory access step 20, the clock data is used as a pointer to the RAM address of the corresponding encoded data signal edge time. In comparison step 22, the data edge time found in the memory at the clock address is compared to the predicted value to determine whether the indicated data signal edge time is within a prespecified limit of the indicated clock edge time. This can cause a pass / fail indication to be generated automatically.

샘플링 단계(10)는 DUT의 데이터 신호 및/또는 클록 신호의 상태의 조밀한 판독을 획득하기 위해 실행된다. 도 2는 피시험 디바이스의 데이터 신호(24) 및 클록 신호(26)의 상대 타이밍의 일예를 도시하는 개략 타이밍도이다. 피시험 디바이스내의 데이터 신호(24)는 에지(28)에서 상태를 변경시키는 전압/로직 레벨로서 도시되어 있다. 클록 신호(26)은 에지(30)에서 상태를 변경시키고 있다. 스트로브(32, 34)는 피시험 데이터 신호의 상태의 샘플링을 각각 트리거링하는 조밀한 펄스를 제공한다. Sampling step 10 is performed to obtain a dense read of the state of the data signal and / or clock signal of the DUT. 2 is a schematic timing diagram showing an example of relative timings of the data signal 24 and the clock signal 26 of the device under test. The data signal 24 in the device under test is shown as a voltage / logic level that changes state at the edge 28. Clock signal 26 is changing state at edge 30. Strobes 32 and 34 provide dense pulses that respectively trigger sampling of the state of the data signal under test.

이로 인해, 샘플링에 의해 조밀한 타임 인터벌에서 피시험 데이터 또는 클록 신호의 상태를 지시하는 일련의 비트(36,38)를 얻게 된다. 클록 신호를 표시하는 일련의 비트(38)내의 상태(40)의 변화는 데이터 신호를 표시하는 일련의 비트(36)내의 데이터 신호의 상태(42)에 대해 비교하기 위해 기준 타이밍으로서 사용될 수 있다. 상기 실시예에서, 일련의 비트(36, 38)는 도 1 및 도 4에 대하여 여기에서 설명된 바와 같이 비교되기 전에 추가 인코딩된다. This results in a series of bits 36, 38 indicating the state of the data under test or the clock signal at dense time intervals by sampling. The change in state 40 in the series of bits 38 representing the clock signal can be used as reference timing to compare against the state 42 of the data signal in the series of bits 36 representing the data signal. In this embodiment, the series of bits 36, 38 are further encoded before being compared as described herein with respect to FIGS. 1 and 4.

일련의 스트로브 펄스 또는 신호를 기술하도록 본 명세서 전반에서 사용되는 용어 "조밀한"은 광범위하게 해석되어야 하고 이러한 이격은 특정 테스트 애플리케 이션의 필요를 따라 변할 수 있다는 것을 이해해야 한다. 피시험 디바이스의 타이밍에 관련하여 "조밀한" 이러한 펄스 또는 신호는 피시험 신호 또는 클록 신호보다 높은 주파수를 가질 가능성이 높거나 동일한 가질 수 있음을 이해해야 한다. As used throughout this specification to describe a series of strobe pulses or signals, the term “dense” should be interpreted broadly and it should be understood that such spacing may vary depending on the needs of a particular test application. It should be understood that such pulses or signals that are "dense" with respect to the timing of the device under test may have the same or higher likelihood of having a higher frequency than the signal under test or the clock signal.

피시험 데이터 또는 클록 신호의 스트로빙된 샘플을 획득하기 위한 샘플링 회로가 도 3에 도시되어 있다. 단일한 스트로브 펄스와 같은 이니시에이터 신호는 종래의 에지 생성기에 의해 생성되어 지연 라인 입력부(44)에 인가된다. 일련의 지연 엘리먼트는 이니시에이터 신호의 점진적으로 지연된 카피(48)를 출력한다. 상기 실시예에서, 이니시에이터 신호의 점진적으로 지연된 카피(48)는 지연 엘리먼트 사이에 보간하기 위해 당업분야에서 알려진 바와 같이 합산 회로(SUM: 50)로 전송되어서 이니시에이터 신호의 보다 조밀한 카피(52)를 제공한다. A sampling circuit for obtaining a strobed sample of the data under test or a clock signal is shown in FIG. 3. An initiator signal, such as a single strobe pulse, is generated by a conventional edge generator and applied to delay line input 44. The series of delay elements output a progressively delayed copy 48 of the initiator signal. In this embodiment, the progressively delayed copy 48 of the initiator signal is sent to a summation circuit (SUM) 50 as known in the art to interpolate between delay elements to produce a denser copy 52 of the initiator signal. to provide.

상기 실시예에서, 합산 회로(50)는 8개의 세팅(즉, 3 비트 컨트롤)을 갖는 미세한 버니어에 기초한 길버트 셀을 각각 포함하는 합산 엘리먼트(54)를 포함한다. 이 세팅은 지연 라인 에러를 보정하기 위해 튜닝될 수 있다. 상기 지연 라인 엘리먼트(46)를 위한 스피드 제어 전류가 지연 잠금 루프(DDL: 56)에 의해 제공된다. 입력 스트로브 펄스의 지연 카피의 각각은 상응하는 D 래치(58)의 클록 입력부에 제공된다. 피시험 데이터 신호 또는 동기 클록 신호는 D 래치의 각각에 그 입력부로 전송된다. 그 결과, D 래치내에 저장된 데이터는 피시험 데이터 시험 또는 클록 신호의 상태의 이진 스냅 숏을 표시한다. 상기 실시예에서, 31개의 D 래치의 세트는 피시험 신호의 31 비트 폭, 스트로빙된 표시를 획득하기 위해 사용된다. In this embodiment, the summation circuit 50 includes a summation element 54 each comprising a Gilbert cell based on fine verniers with eight settings (i.e. 3 bit control). This setting can be tuned to correct for delay line errors. Speed control current for the delay line element 46 is provided by a delay lock loop (DDL) 56. Each of the delay copies of the input strobe pulses is provided to the clock input of the corresponding D latch 58. The data signal under test or the synchronous clock signal is transmitted to its input at each of the D latches. As a result, the data stored in the D latch indicates a binary snapshot of the state of the data signal under test or the clock signal. In this embodiment, a set of 31 D latches are used to obtain a 31 bit wide, strobed representation of the signal under test.

본 발명의 실시예에 따른 DUT내의 데이터 신호를 테스트하기 위해 동기 클록의 스트로빙된 표시를 사용하기 위한 장치가 도 4에 설명되어 있다. 피시험 신호(59) 및 스트로브(61)가 샘플링 회로(62)에 인가된다. 상기 실시예에서, 샘플링 회로(62)는 도 3에 상세하게 설명된 샘플링 장치이다. 샘플링 회로(62)와 통신하는 인코더 회로(64)는 샘플링 회로(62)로부터 피시험 신호의 조밀하게 스트로빙된 표시를 수용하고 이것을 에지 타임 및 에지 극성(즉, 하이에서 로우로 또는 로우에서 하이로)을 표시하는 데이터 워드로 전환한다. 상기 실시예에서, 인코더는 에지 트랜지션의 31 비트 이진 스냅 숏을 6 비트 워드로 전환한다. 최상위 비트는 에지 극성을 표시하는데 사용되고 나머지 5개의 비트는 에지 타임을 표시하는데 사용된다. 여기에 설명된 인코딩이 설명을 위해 6 비트 워드 및 1 비트 극성 표시를 사용하지만, 당업자는 수많은 다른 워드 길이가 사용될 수 있고 데이터가 본 발명의 범위내의 다른 설계하에서 인코딩될 수 있음을 이해해야 한다. An apparatus for using a strobe representation of a synchronous clock to test a data signal in a DUT in accordance with an embodiment of the present invention is described in FIG. The signal under test 59 and the strobe 61 are applied to the sampling circuit 62. In this embodiment, the sampling circuit 62 is the sampling device described in detail in FIG. Encoder circuit 64, in communication with sampling circuit 62, accepts a tightly strobed representation of the signal under test from sampling circuit 62, which is then edge edge and edge polarity (i.e. high to low or low to high). Switch to a data word that is displayed. In this embodiment, the encoder converts a 31 bit binary snapshot of the edge transition into a 6 bit word. The most significant bit is used to indicate edge polarity and the remaining five bits are used to indicate edge time. Although the encoding described herein uses a 6 bit word and a 1 bit polarity indication for illustration, those skilled in the art should understand that numerous other word lengths may be used and that data may be encoded under other designs within the scope of the present invention.

본 발명의 실시예에서, 6 비트 워드는 대략 초당 2 기가바이트에서 인코더로부터 출력된다. 인코더(64)와 통신하는 디멀티플렉서(66)는 초당 250 기가바이트의 데이터율에서 48 비트 워드로 상기 데이터를 전환하는데 사용된다. 48 비트 워드는 에지 타임 및 이들의 상응하는 8개의 단일 극성 비트를 표시하는 8개의 5 비트 워드를 포함한다. 당업자는 디멀티플렉싱이 모든 경우에 필요한 것이 아니고 다양한 다른 비트율 및/또는 디멀티플렉싱 세부사항들이 본 발명의 범위내에 선택도리 수 있음을 이해해야 한다. In an embodiment of the invention, a 6 bit word is output from the encoder at approximately 2 gigabytes per second. Demultiplexer 66 in communication with encoder 64 is used to convert the data into a 48-bit word at a data rate of 250 gigabytes per second. The 48-bit word includes eight 5-bit words representing edge time and their corresponding eight single polarity bits. Those skilled in the art should understand that demultiplexing is not necessary in all cases and that various other bit rate and / or demultiplexing details may be optional within the scope of the present invention.

라우터 회로(70)는 테스터 클록 버스(72)에 DUT의 동기 클록을 표시하는 신 호를 전송하는데 사용된다. 이 라우팅 회로(70)는 또한 시스템 클록을 표시하기 위해 하나의 극성을 갖는 클록 에지 타임만을 선택한다. 즉, 클록 세트(업 극성)을 표시하는 에지 타임을 선택하고 클록 리셋(다운 극성)은 무시한다. 이로 인해 테스터 버스(72)에 전송된 클록 에지 타임은 복수의 채널에 사용될 수 있다. The router circuit 70 is used to transmit a signal indicating the synchronous clock of the DUT to the tester clock bus 72. This routing circuit 70 also selects only one clock edge time with one polarity to represent the system clock. That is, select the edge time that represents the clock set (up polarity) and ignore the clock reset (down polarity). This allows the clock edge time sent to the tester bus 72 to be used for multiple channels.

DUT의 데이터 신호를 표시하는 디멀티플렉서(66)로부터 출력된 워드는 클록 신호로서 선택되지 않고 램(68)에 직접 저장된다. 상기 실시예에서, 데이터는 96×40 램에 저장된다. 당업자는 수많은 다른 램 구성이 본 발명의 범위내에서 사용될 수 있음을 이해해야 한다. The word output from the demultiplexer 66 representing the data signal of the DUT is stored directly in the RAM 68 without being selected as a clock signal. In this embodiment, the data is stored in 96 × 40 RAM. Those skilled in the art should understand that numerous other ram configurations may be used within the scope of the present invention.

테스터 버스(72)상의 클록 에지 타임은 램(68)에 저장된 데이터의 주소를 지정하기 위한 포인터로서 사용된다. 라우팅 회로(74)는 상기 버스상의 어느 클록을 포인터로서 사용할 것이지 선택하여 그 클록 에지 타임을 비교 회로(76)에 전송한다. 비교 회로(76)는 상기 클록 에지 타임을 램(68)에 주소로서 제공하고 이러한 주소에 저장된 데이터 에지 타임을 판독한다. 이로 인해 램에 주소지정된 데이터 에지 타임은 클록 에지 타임과 비교되어 그 차를 측정한다. The clock edge time on tester bus 72 is used as a pointer to address the data stored in RAM 68. Routing circuit 74 selects which clock on the bus to use as the pointer and sends the clock edge time to comparison circuit 76. The comparison circuit 76 provides the clock edge time as an address to the RAM 68 and reads the data edge time stored at this address. As a result, the data edge time addressed to RAM is compared with the clock edge time to measure the difference.

비교 회로(78)는 데이터 에지와 동기 클록 에지 사이의 차의 예측된 값(77)을 비교 회로(76)에 의해 발견된 차와 비교한다. 비교 회로(78)는 예측된 차이가 특정 한계내에 있는 여부에 따라 각각의 비교에 대한 합격 또는 불합격 신호(80)를 출력한다. The comparison circuit 78 compares the predicted value 77 of the difference between the data edge and the synchronous clock edge with the difference found by the comparison circuit 76. The comparison circuit 78 outputs a pass or fail signal 80 for each comparison depending on whether the predicted difference is within certain limits.

이에 따라, 본 발명의 다양한 실시예는 정밀한 에지 타임 및 그에 상응하는 에지 타임에서의 트랜지션의 극성에 있어서 피시험 신호를 표시하기 위한 수단을 제공한다. 이렇게 표시된 에지 타임 및 극성은 피시험 디바이스의 동기 클록과 같은 타이밍 신호와의 비교를 위해 저장된다. 이 타이밍 신호는 또한 그 정밀한 에지 타임에 대하여 표시된다. 이러한 타이밍 신호 에지 타임의 표시는 예를 들어, 램내의 상응하는 데이터 신호 에지 타임과 비교하기 위해 테스트 시스템를 통해 사용되도록 클록 버스에 제공될 수 있다. 이러한 비교의 결과는 예측된 값에 대하여 체크되어 피시험 디바이스가 테스트 명세와 합치하는지 여부를 판정한다. Accordingly, various embodiments of the present invention provide a means for indicating a signal under test in precise edge time and the polarity of the transition at the corresponding edge time. The edge time and polarity so marked are stored for comparison with a timing signal such as the synchronous clock of the device under test. This timing signal is also displayed for its precise edge time. This indication of timing signal edge time may be provided to the clock bus for use through the test system, for example, to compare with the corresponding data signal edge time in RAM. The result of this comparison is checked against the predicted value to determine whether the device under test matches the test specification.

타임 스탬프 동작을 실행하는 방법예가 도 1을 참조하여 상술된 피시험 데이터 신호에 동기 신호를 직접 비교하지 않고 동기 클로킹된 데이터를 테스트하고 평가하기 위한 방법에 적은 수의 단계를 추가함으로써 달성될 수 있다. 타임 스탬프 동작을 실행하기 위한 방법예는 도 5를 참조하여 기술되어 있다. An example of a method of executing a time stamp operation can be achieved by adding a small number of steps to the method for testing and evaluating synchronous clocked data without directly comparing the synchronous signal to the data signal under test described with reference to FIG. 1. . An example method for performing a time stamp operation is described with reference to FIG. 5.

선택 타임 스탬프 개시 단계(9)에서, 타임 스탬프를 구현할지 또는 이 타임 스탬프를 바이패스하고 도 1에서 설명된 바와 같이 신호 분석의 멀티 스트로브 방법을 실행하지 여부가 결정된다. 본 발명에 따른 대안의 방법이 타임 스탬프를 바이패스하는 옵션 없이 타임 스탬프 시스템을 영구히 호출할 수 있는 것을 이해해야 한다. In the selection time stamp initiation step 9, it is determined whether to implement a time stamp or bypass this time stamp and not execute the multi strobe method of signal analysis as described in FIG. It should be understood that an alternative method according to the present invention may permanently call the time stamp system without the option to bypass the time stamp.

타임 스탬프가 호출되었다면, 이후에 타임 스탬프 클록으로 불리는 클록이 입력 스트로브를 개시하는 샘플링 단계(11)가 실행된다. 일예로서, 타임 스탬프 클록은 8(MOSC/8클록)로 분할되는 시스템 마스터 오실레이터 클록일 수도 있다. 타임 스탬프가 호출되지 않는다면, 에지 생성기가 입력 스트로브를 개시하는 샘플링 단계(10)가 실행된다. 어느 경우에도, 피시험 디바이스(DUT)의 데이터 신호 및 클록 신호는 스토로브를 사용하여 고속으로 상기 신호들 상태의 이진 값을 획득하도록 샘플링된다. 그래서 이러한 샘플링된 데이터는 이러한 샘플링된 데이터의 샘플의 단일 숏 시리즈로서 획득된다. 인코딩 단계(12)에서, 선택기 단계(14), 저장 단계(16) 및 클록 선택 단계(18)가 도 1을 참조하여 상술된 바와 같이 실행될 수 있다. If the time stamp has been called, then a sampling step 11 is executed in which a clock, called the time stamp clock, starts the input strobe. As an example, the time stamp clock may be a system master oscillator clock divided by eight (MOSC / 8 clocks). If the time stamp is not called, a sampling step 10 is executed in which the edge generator initiates an input strobe. In either case, the data signal and clock signal of the device under test (DUT) are sampled to obtain a binary value of the states of the signals at high speed using a storobe. This sampled data is thus obtained as a single short series of samples of this sampled data. In the encoding step 12, the selector step 14, the storage step 16 and the clock selection step 18 can be executed as described above with reference to FIG. 1.

타임 스탬프가 단계(9)에서 선택되었거나 영구히 구성되었다면, 에지 타임이 타임 스탬프를 획득하기 위해 클록 사이클에 추가되는 타임 스탬프 연산 단계(19)가 실행된다. 이 클록 사이클 카운터는 샘플링 단계(11)에서 입력 스트로브를 개시한 클록의 사이클을 카운트한다. If the time stamp was selected or permanently configured in step 9, a time stamp calculation step 19 is executed in which edge time is added to the clock cycle to obtain the time stamp. This clock cycle counter counts the cycles of the clock that started the input strobe in the sampling step 11.

타임 스탬프를 생성하기 위한 장치의 예가 DUT내의 데이터 신호를 테스트하기 위해 동기 클록의 스트로빙된 표시를 사용하기 위한 엘리먼트를 도 4의 장치에 추가함으로써 기술되어 있다. 타임 스탬프를 생성하기 위한 장치예가 도 6을 참조하여 기술되어 있다. An example of an apparatus for generating a time stamp is described by adding an element to the apparatus of FIG. 4 for using a strobed representation of a synchronous clock to test a data signal in a DUT. An example apparatus for generating a time stamp is described with reference to FIG.

DUT로부터의 디지털 신호(59)는 샘플링 회로(62)에 인가된다. 라우터(84)는 샘플링 회로(62)에 대한 제2 입력을 선택하기 위해 사용된다. 타임 스탬프가 구현될 것이라면, 라우터(84)에 의해 MOSC/8 클록(82)에 의해 발생된 신호와 같은 클록 신호가 샘플링 회로(62)의 제2 입력으로서 입력된다. 타임 스탬프 구현이 선택되지 않는다면, 라우터(84)에 의해 에지 생성기(61)로부터의 신호가 샘플링 회로(62)에 대한 제2 입력으로서 인가된다. 이러한 장치예에서, 샘플링 회로(62)는 도 3에 상세하게 설명된 샘플링 장치이다. 인코더 회로(64), 디멀티플렉서(66), 라우터 회로(70), 테스터 클록 버스(72), 램(68), 라우터 회로(74), 비교 회로(76), 및 합격/불합격 신호(80)를 출력하기 위해 예측된 값(77)에 대해 작용하는 비교 회로(78)가 구성되고 도 3을 참조하여 상술된 바와 같이 동작한다. The digital signal 59 from the DUT is applied to the sampling circuit 62. Router 84 is used to select a second input to sampling circuit 62. If a time stamp is to be implemented, a clock signal, such as the signal generated by the MOSC / 8 clock 82, is input by the router 84 as the second input of the sampling circuit 62. If no time stamp implementation is selected, the signal from the edge generator 61 is applied by the router 84 as a second input to the sampling circuit 62. In this device example, the sampling circuit 62 is the sampling device described in detail in FIG. Encoder circuit 64, demultiplexer 66, router circuit 70, tester clock bus 72, RAM 68, router circuit 74, comparison circuit 76, and pass / fail signal 80 A comparison circuit 78 that acts on the predicted value 77 to output is configured and operates as described above with reference to FIG. 3.

타임 스탬프 구현이 도 5의 단계(9)에서 선택되었다면, 라우터 회로(86)는 디멀티플렉서(66)로부터 데이터 에지 타임 또는 클록 에지 타임을 표시하는 워드를 타임 스탬프 회로(90)로 지향시킨다. 샘플러 개시 클록(82)과 통신상태에 있는 카운터(88)는 타임 스탬핑된 클록의 사이클을 카운트한다. 카운터(88)는 타임 스탬프를 형성하기 위해 에지 타임을 표시하는 워드와 조합될 수 있는 타임 스탬프 회로(90)에 정보를 제공한다. 실시예에서, 타임 스탬프 회로(90)는 타임 스탬프를 형성하기 위해 상기 카운터 출력을 인코딩된 에지 타임에 추가한다. 이 타임 스탬프는 예를 들어, 출력되거나 저장되기 위해 타임 스탬프 로직 회로(92)에 전송될 수 있다. If a time stamp implementation was chosen in step 9 of FIG. 5, router circuit 86 directs a word indicating data edge time or clock edge time from demultiplexer 66 to time stamp circuit 90. The counter 88 in communication with the sampler start clock 82 counts the cycles of the time stamped clock. The counter 88 provides information to the time stamp circuit 90, which may be combined with a word representing edge time to form a time stamp. In an embodiment, time stamp circuit 90 adds the counter output to the encoded edge time to form a time stamp. This time stamp may be sent to the time stamp logic circuit 92 for output or storage, for example.

따라서, 본 발명의 다양한 실시예는 적은 수의 엘리먼트를 상술된 멀티스트로브 장치에 추가함으로써 피시험 신호의 정밀한 타임 스탬프를 생성하기 위한 수단을 제공한다. 타임 스탬프는 멀티스트로브 테스트 방법을 보완하기 위해 사용될 수 있거나 독립형으로 되어 오직 타임 스탬프 동작만을 실행할 수도 있다. Accordingly, various embodiments of the present invention provide a means for generating a precise time stamp of the signal under test by adding a small number of elements to the multistrobe apparatus described above. The time stamp may be used to complement the multistrobe test method or may be standalone to perform only time stamp operations.

본 발명의 실시예가 여기에 보통 라우터의 방식에 의해 타임 스탬프 방식으로 전환될 수 있는 멀티스트로브 테스트 장치에 대하여 설명되었지만, 당업자는 본 발명이 전용 타임 스탬프로서 구성될 수 있다는 것을 이해해야 한다. 전용 타임 스탬프 실시예에서, 예를 들어, 샘플링 회로(도 6의 62)로의 입력이 클록(82)에 의해 항상 제공된다. 이러한 실시예에서, 에지 생성기(61) 및 라우터 회로(84)는 생략될 수도 있다. 라우터 회로(86) 역시 전용 타임 스탬프 실시예에서 생략될 수 있는데, 그 이유는 디멀티플렉서(66)와 타임 스탬프 회로(90) 사이의 접속이 이러한 실시예에서 배선접속될 수 있기 때문이다. Although embodiments of the present invention have been described herein with respect to a multistrobe test apparatus that can be converted to a time stamp scheme by the way of a normal router, those skilled in the art should understand that the present invention can be configured as a dedicated time stamp. In a dedicated time stamp embodiment, for example, an input to the sampling circuit 62 of FIG. 6 is always provided by the clock 82. In this embodiment, the edge generator 61 and the router circuit 84 may be omitted. The router circuit 86 may also be omitted in the dedicated time stamp embodiment, because the connection between the demultiplexer 66 and the time stamp circuit 90 may be wired in this embodiment.

본 발명의 실시예가 일반적으로 스트로브 펄스에 대하여 여기에 설명되었지만, 당업자는 스트로브 펄스가 상응하는 래치를 트리거링하기 위해 구형파, 정현파, 삼각파, 임펄스등과 같은 다양한 파형의 사이클에서 임계 전압을 인가하는 구성을 포함할 수 있다는 것을 이해해야 한다. 예를 들어, 방형파 펄스의 리딩 에지가 본 발명의 실시예에서 스트로브 펄스로서 사용될 수 있다는 것을 생각해 볼 수 있다. Although embodiments of the present invention have been described herein generally with respect to strobe pulses, those skilled in the art will appreciate that the strobe pulses may be configured to apply threshold voltages in cycles of various waveforms such as square waves, sinusoids, triangle waves, impulses, etc. to trigger corresponding latches. It should be understood that it may include. For example, it can be considered that the leading edge of the square wave pulse can be used as a strobe pulse in an embodiment of the present invention.

본 발명의 실시예가 일반적으로 일련의 순차 지연 엘리먼트에 의해 생성된 스트로브에 대하여 여기에 설명되었지만, 당업자는 지연 엘리먼트가 본 발명의 범위내에서 다수의 대안의 구성으로 구성될 수 있음을 이해해야 한다. 예를 들어, 스트로브 이니시에이터 펄스는 본 발명의 범위내에서 직렬이 아닌 병렬로 배열된 복수의 지연 엘리먼트에 인가될 수 있음을 생각할 수 있다. 또한 본 발명의 범위내에서 직렬 및 병렬 지연 엘리먼트의 조합을 구성하여 스트로브 이니시에티어 신호의 복수의 조밀한 카피를 제공할 수 있음을 생각해 볼 수 있다. Although embodiments of the present invention have been described herein generally with respect to strobes generated by a series of sequential delay elements, those skilled in the art should understand that the delay elements may be configured in a number of alternative configurations within the scope of the present invention. For example, it is contemplated that the strobe initiator pulses may be applied to a plurality of delay elements arranged in parallel rather than in series within the scope of the present invention. It is also contemplated that a combination of series and parallel delay elements may be provided within the scope of the present invention to provide a plurality of dense copies of the strobe initiation signal.

본 발명의 실시예가 일반적으로, 자동 테스트 장비에 대해 여기에 설명되었지만, 당업자는 본 발명이 많은 다른 신호 비교 동작에서 유용할 수 있다는 것을 이해해야 한다. 예를 들어, 본 발명은 무제한 수의 고속 프로세싱 애플리케이션에 타이밍 엘리먼트로서 사용될 것으로 예측된다. While embodiments of the present invention have been described herein generally for automated test equipment, those skilled in the art should understand that the present invention may be useful in many other signal comparison operations. For example, the present invention is expected to be used as a timing element in an unlimited number of high speed processing applications.

다양한 수정이 여기에 개시된 실시예에 만들어질 수 있음을 이해해야 한다. 따라서, 상기 설명은 본 발명은 제한하기 위한 것이 아니라 단자 다양한 실시예의 한 예로서 제시되었다. 당업자는 다른 수정이 여기에 첨부된 청구범위내에 있음을 이해할 것이다.It should be understood that various modifications may be made to the embodiments disclosed herein. Thus, the foregoing description has been presented as an example of various embodiments of the terminals, rather than to limit the invention. Those skilled in the art will appreciate that other modifications are within the scope of the claims appended hereto.

Claims (21)

디지털 신호를 위한 타임 스탬프 생성 방법에 있어서, In the time stamp generation method for a digital signal, 타임 스탬프 클록에 의해 트리거링되고 복수의 스트로브 펄스를 포함하는 스트로브를 제공하는 단계;Providing a strobe triggered by a time stamp clock and comprising a plurality of strobe pulses; 상기 스트로브를 디바이스의 상기 디지털 신호에 인가하는 단계;Applying the strobe to the digital signal of a device; 상기 스트로브의 스트로브 펄스의 타임의 디지털 신호의 상태를 저장하는 단계; 및Storing the state of the digital signal at the time of the strobe pulses of the strobe; And 상기 스트로브 펄스중 적어도 하나의 타임과 타임 스탬프 클록 카운트를 조합하는 단계;를 포함하고, Combining a time stamp clock count with a time of at least one of the strobe pulses, 상기 스트로브는 상기 디지털 신호의 주파수 이상의 주파수를 갖고 있는 것을 특징으로 하는 타임 스탬프 생성 방법. And said strobe has a frequency greater than or equal to the frequency of said digital signal. 제1항에 있어서, 상기 스트로브는 복수의 균일하게 이격된 스트로브 펄스를 포함하는 것을 특징으로 하는 타임 스탬프 생성 방법. 2. The method of claim 1 wherein the strobe comprises a plurality of uniformly spaced strobe pulses. 제1항에 있어서, 상기 디지털 신호는 데이터 신호를 포함하는 것을 특징으로 하는 타임 스탬프 생성 방법. The method of claim 1, wherein the digital signal comprises a data signal. 제1항에 있어서, 상기 디지털 신호는 클록 신호를 포함하는 것을 특징으로 하는 타임 스탬프 생성 방법. The method of claim 1, wherein the digital signal comprises a clock signal. 제1항에 있어서, 상기 스트로브는, The method of claim 1, wherein the strobe is 상기 타임 스탬프 클록을, 지연 엘리먼트를 포함하는 지연 회로에 인가하는 단계; 및Applying the time stamp clock to a delay circuit comprising a delay element; And 상기 타임 스탬프 클록 신호내의 펄스의 복수의 순차 지연된 카피를 수신하도록 상기 지연 엘리먼트의 각각의 사이의 접속을 제공하는 단계;에 의해 생성되는 것을 특징으로 하는 타임 스탬프 생성 방법. Providing a connection between each of the delay elements to receive a plurality of sequential delayed copies of the pulses in the time stamp clock signal. 제5항에 있어서, 상기 지연 엘리먼트는 직렬로 구성되어 있는 것을 특징으로 하는 타임 스탬프 생성 방법. 6. The method of claim 5, wherein the delay elements are configured in series. 제6항에 있어서, 상기 지연 회로는 지연 잠금 루프에 의해 제어되고, 상기 지연 엘리먼트는 제어가능한 합산 엘리먼트를 포함하고, 상기 합산 엘리먼트는 지연 라인 에러를 보정하기 위해 튜닝가능한 것을 특징으로 하는 타임 스탬프 생성 방법. 7. The time stamp generation of claim 6, wherein the delay circuit is controlled by a delay lock loop, the delay element comprising a controllable summation element, the summation element being tunable to compensate for delay line error. Way. 제1항에 있어서, 상기 스트로브는,The method of claim 1, wherein the strobe is 상기 스트로브의 각 펄스를 복수의 래치의 상응하는 래치에 래치 클록 신호로서 인가하는 단계;Applying each pulse of the strobe to a corresponding latch of a plurality of latches as a latch clock signal; 상기 래치의 각각의 입력부에 상기 디지털 신호를 인가하는 단계; 및Applying the digital signal to each input of the latch; And 피시험 디바이스의 디지털 신호의 상태를 상기 래치의 각각의 출력으로서 수신하는 단계;에 의해 상기 디지털 신호에 인가되는 것을 특징으로 하는 타임 스탬프 생성 방법. And receiving the state of the digital signal of the device under test as the output of each of the latches, applied to the digital signal. 제1항에 있어서, 상기 저장하는 단계는,The method of claim 1, wherein the storing step, 상기 디지털 신호의 상태를 일련의 샘플로서 수신하는 단계; 및Receiving the state of the digital signal as a series of samples; And 상기 디지털 신호내의 상태 변화의 타임을 식별하기 위해 상기 일련의 샘플을 디지털 워드로서 인코딩하는 단계;를 포함하는 것을 특징으로 하는 타임 스탬프 생성 방법. Encoding the series of samples as a digital word to identify a time of state change in the digital signal. 제9항에 있어서, 상기 디지털 워드는 상기 타임 스탬프를 생성하기 위해 상기 클록 카운트에 더해지는 것을 특징으로 하는 타임 스탬프 생성 방법. 10. The method of claim 9, wherein the digital word is added to the clock count to generate the time stamp. 제10항에 있어서, 상기 디지털 신호내의 트랜지션 이벤트와 연관하여 상기 타임 스탬프를 출력하는 단계를 더 포함하는 것을 특징으로 하는 타임 스탬프 생성 방법. 11. The method of claim 10, further comprising outputting the time stamp in association with a transition event in the digital signal. 제9항에 있어서, 상기 인코딩하는 단계에 의해 상기 상태 변화의 타임을 식별하는 제1 범위의 비트 및 상기 상태 변화의 극성을 식별하는 제2 범위의 비트를 갖는 멀티비트 워드가 산출되는 것을 특징으로 하는 타임 스탬프 생성 방법. 10. The multi-bit word of claim 9, wherein the encoding yields a multi-bit word having a first range of bits identifying the time of state change and a second range of bits identifying the polarity of the state change. How to create a time stamp. 제12항에 있어서, 상기 멀티비트의 전송율을 감소시키기 위해 상기 멀티비트 워드의 전송을 디멀티플렉싱하는 단계를 더 포함하는 것을 특징으로 하는 타임 스탬프 생성 방법. 13. The method of claim 12, further comprising demultiplexing the transmission of the multibit word to reduce the transmission rate of the multibit. 제13항에 있어서, 상기 감소된 전송율에서 상기 디멀티플렉싱된 워드를 램에 저장하는 단계를 더 포함하는 것을 특징으로 하는 타임 스탬프 생성 방법. 15. The method of claim 13, further comprising storing the demultiplexed word in RAM at the reduced rate. 피시험 디바이스의 데이터 신호 또는 클록 신호를 위한 타임 스탬프 생성 방법에 있어서, A method of generating a time stamp for a data signal or a clock signal of a device under test, 상기 피시험 디바이스의 데이터 신호 또는 클록 신호중 적어도 하나의 주파수 이상의 주파수를 갖고 있는 스트로브를 타임 스탬프 클록 신호를 사용하여 개시하는 단계;Initiating a strobe having a frequency above at least one of a data signal or a clock signal of the device under test using a time stamp clock signal; 타임 스탬프 클록을 일련의 지연 엘리먼트를 포함하는 지연 회로에 인가하는 단계; 및Applying a time stamp clock to a delay circuit comprising a series of delay elements; And 상기 스트로브를 생성하기 위해 상기 타임 스탬프 클록 신호내의 펄스의 복수의 순차 지연된 카피를 수신하도록 상기 지연 엘리먼트의 각각의 사이의 접속을 제공하는 단계;Providing a connection between each of the delay elements to receive a plurality of sequential delayed copies of a pulse in the time stamp clock signal to produce the strobe; 상기 스트로브의 각 펄스를 복수의 래치의 상응하는 래치에 래치 클록 신호 로서 인가하는 단계;Applying each pulse of the strobe to a corresponding latch of a plurality of latches as a latch clock signal; 상기 피시험 디바이스의 데이터 신호 또는 클록 신호를 상기 래치의 각각의 입력부에 인가하는 단계;Applying a data signal or clock signal of the device under test to each input of the latch; 상기 피시험 디바이스의 데이터 신호 또는 클록 신호의 상태를 상기 래치의 각각의 출력으로서 수신하는 단계; 및Receiving a state of a data signal or a clock signal of the device under test as each output of the latch; And 상기 적어도 하나의 스트로브 펄스의 타임을 나타내는 디지털 워드를 상기 클록 카운트에 더함으로써 상기 스트로브 펄스의 적어도 하나의 타임과 타임 스탬프 클록을 조합하는 단계;를 포함하는 것을 특징으로 하는 타임 스탬프 생성 방법. Combining a time stamp clock with at least one time of the strobe pulses by adding a digital word representing the time of the at least one strobe pulse to the clock count. 디지털 신호를 위한 타임 스탬프 생성 장치에 있어서, An apparatus for generating time stamps for digital signals, 타임 스탬프 클록과 통신상태에 있는 복수의 증가하는 스트로브 지연 엘리먼트를 포함하는 샘플링 회로에 입력을 제공하는 타임 스탬프 클록;A time stamp clock providing an input to a sampling circuit comprising a plurality of increasing strobe delay elements in communication with the time stamp clock; 상기 샘플링된 디지털 신호를 이진 워드의 에지 타임 데이터로 변환시키는, 상기 샘플링 회로와 통신상태에 있는 인코더; 및An encoder in communication with the sampling circuit for converting the sampled digital signal into edge time data of a binary word; And 상기 타임 스탬프 클록의 카운트를 타임 스탬프 회로에 출력하는, 상기 타임 스탬프 클록과 통신상태에 있는 카운터;를 포함하고, A counter in communication with the time stamp clock for outputting a count of the time stamp clock to a time stamp circuit; 상기 타임 스탬프 회로는 상기 카운트를 상기 이진 워드와 조합하여 상기 디지털 신호내의 에지의 타임 스탬프를 생성하고, The time stamp circuit combines the count with the binary word to generate a time stamp of an edge in the digital signal, 상기 복수의 증가하는 스트로브 지연 엘리먼트의 각각은 피시험 디바이스의 데이터 신호 또는 클록 신호를 샘플링하는 상응하는 래치를 트리거링하는 것을 특 징으로 하는 타임 스탬프 생성 장치.Each of said plurality of increasing strobe delay elements triggering a corresponding latch for sampling a data signal or clock signal of a device under test. 제16항에 있어서, 상기 타임 스탬프 회로와 통신상태에 있고, 상기 에지의 타임 스탬프를 출력하기 위한 타임 스탬프 로직 회로를 더 포함하는 것을 특징으로 하는 타임 스탬프 생성 장치.17. The apparatus of claim 16, further comprising a time stamp logic circuit in communication with the time stamp circuit and for outputting a time stamp of the edge. 제16항에 있어서, 17. The method of claim 16, 상기 인코더와 통신상태에 있고, 디지털 신호가 데이터 신호라면 상기 이진 워드를 저장하는 메모리;A memory in communication with the encoder and storing the binary word if the digital signal is a data signal; 상기 인코더와 통신상태에 있고, 상기 디지털 신호가 클록 신호라면 세트 극성을 갖는 이진 워드를 선택하고 상기 이진 워드를 복수의 채널에서 사용하기 위해 클록 버스에 라우팅하는 라우팅 회로;A routing circuit in communication with the encoder, selecting a binary word having a set polarity if the digital signal is a clock signal and routing the binary word to a clock bus for use in a plurality of channels; 상기 클록 버스와 통신상태에 있고, 클록 타임 데이터를 선택하고 상기 클록 타임 데이터를 상기 메모리에 저장된 데이터를 주소지정하기 위해 사용하도록 구성된 메모리 주소 라인;A memory address line in communication with the clock bus and configured to select clock time data and to use the clock time data to address data stored in the memory; 상기 메모리와 통신 상태에 있고, 상기 클록 타임 데이터를 상기 메모리에 저장된 데이터에 비교하기 위한 제1 비교 회로; 및A first comparing circuit in communication with the memory and for comparing the clock time data to data stored in the memory; And 상기 제1 비교 회로와 통신 상태에 있고, 특정 클록 타임에 상응하는 데이터의 예측된 값을 상기 메모리내의 이진 워드에 의해 표시된 값과 비교하는 제2 비교 회로;를 더 포함하는 것을 특징으로 하는 타임 스탬프 생성 장치.And a second comparing circuit in communication with the first comparing circuit, the second comparing circuit comparing a predicted value of data corresponding to a particular clock time with a value indicated by a binary word in the memory. Generating device. 제16항에 있어서, 17. The method of claim 16, 상기 샘플링 회로와 통신상태에 있는 입력 라우팅 회로; 및An input routing circuit in communication with the sampling circuit; And 상기 입력 라우팅 회로와 통신상태에 있는 에지 생성기;를 더 포함하고, And an edge generator in communication with the input routing circuitry. 상기 라우팅 회로는 상기 샘플링 회로에 입력하기 위한 상기 입력 생성기와상기 타임 스탬프 클록 사이에서 선택하는 것을 특징으로 하는 타임 스탬프 생성 장치.And the routing circuit selects between the input generator and the time stamp clock for input to the sampling circuit. 제16항에 있어서, 상기 디지털 신호는 데이터 신호를 포함하는 것을 특징으로 하는 타임 스탬프 생성 장치.17. The apparatus of claim 16, wherein the digital signal comprises a data signal. 제16항에 있어서, 상기 디지털 신호는 클록 신호를 포함하는 것을 특징으로 하는 타임 스탬프 생성 장치.17. The apparatus of claim 16, wherein the digital signal comprises a clock signal.
KR1020087006592A 2005-09-23 2006-09-22 Strobe technique for time stamping a digital signal KR101239743B1 (en)

Applications Claiming Priority (7)

Application Number Priority Date Filing Date Title
US11/234,542 US7856578B2 (en) 2005-09-23 2005-09-23 Strobe technique for test of digital signal timing
US11/234,599 US7573957B2 (en) 2005-09-23 2005-09-23 Strobe technique for recovering a clock in a digital signal
US11/234,599 2005-09-23
US11/234,814 US7574632B2 (en) 2005-09-23 2005-09-23 Strobe technique for time stamping a digital signal
US11/234,814 2005-09-23
US11/234,542 2005-09-23
PCT/US2006/037100 WO2007038340A2 (en) 2005-09-23 2006-09-22 Strobe technique for time stamping a digital signal

Publications (2)

Publication Number Publication Date
KR20080048487A KR20080048487A (en) 2008-06-02
KR101239743B1 true KR101239743B1 (en) 2013-03-06

Family

ID=37900290

Family Applications (3)

Application Number Title Priority Date Filing Date
KR1020087006518A KR101236769B1 (en) 2005-09-23 2006-09-22 Strobe technique for test of digital signal timing
KR1020087006592A KR101239743B1 (en) 2005-09-23 2006-09-22 Strobe technique for time stamping a digital signal
KR1020087006701A KR101237878B1 (en) 2005-09-23 2006-09-22 Strobe technique for recovering a clock in a digital signal

Family Applications Before (1)

Application Number Title Priority Date Filing Date
KR1020087006518A KR101236769B1 (en) 2005-09-23 2006-09-22 Strobe technique for test of digital signal timing

Family Applications After (1)

Application Number Title Priority Date Filing Date
KR1020087006701A KR101237878B1 (en) 2005-09-23 2006-09-22 Strobe technique for recovering a clock in a digital signal

Country Status (4)

Country Link
EP (3) EP1927204A2 (en)
JP (3) JP5254795B2 (en)
KR (3) KR101236769B1 (en)
WO (3) WO2007038233A2 (en)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7856578B2 (en) 2005-09-23 2010-12-21 Teradyne, Inc. Strobe technique for test of digital signal timing
US7573957B2 (en) 2005-09-23 2009-08-11 Teradyne, Inc. Strobe technique for recovering a clock in a digital signal
US7574632B2 (en) 2005-09-23 2009-08-11 Teradyne, Inc. Strobe technique for time stamping a digital signal
WO2010125610A1 (en) * 2009-04-30 2010-11-04 株式会社アドバンテスト Clock generating apparatus, testing apparatus and clock generating method
KR101227670B1 (en) * 2009-05-11 2013-01-29 가부시키가이샤 어드밴티스트 Reception device, test device, reception method, and test method
US8554514B2 (en) 2009-09-18 2013-10-08 Advantest Corporation Test apparatus and test method
US8473248B2 (en) 2009-09-18 2013-06-25 Advantest Corporation Test apparatus and test method
US9906355B2 (en) * 2013-01-09 2018-02-27 Nxp Usa, Inc. On-die signal measurement circuit and method
US9279857B2 (en) 2013-11-19 2016-03-08 Teradyne, Inc. Automated test system with edge steering
KR101738005B1 (en) 2016-06-10 2017-05-19 (주)제이케이아이 Logic analyzer
US10733345B1 (en) * 2018-08-23 2020-08-04 Cadence Design Systems, Inc. Method and system for generating a validation test

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6173207B1 (en) 1997-09-22 2001-01-09 Agilent Technologies, Inc. Real-time control system with non-deterministic communication

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3997740A (en) * 1975-05-30 1976-12-14 Bell Telephone Laboratories, Incorporated Pulse train analyzer
US4989202A (en) * 1988-10-14 1991-01-29 Harris Corporation ISDN testing device and method
US5084669A (en) * 1990-03-08 1992-01-28 Telefonaktiebolaget L M Ericsson Direct phase digitization
DE69324507T2 (en) * 1992-01-16 1999-10-07 Hamamatsu Photonics K.K., Hamamatsu Arrangement for measuring the temporal relationship between two or more signals
JP2682334B2 (en) * 1992-05-29 1997-11-26 日本電気株式会社 Image signal coding transmission method
US5446650A (en) * 1993-10-12 1995-08-29 Tektronix, Inc. Logic signal extraction
US5526286A (en) * 1994-02-16 1996-06-11 Tektronix, Inc. Oversampled logic analyzer
US6285722B1 (en) * 1997-12-05 2001-09-04 Telcordia Technologies, Inc. Method and apparatus for variable bit rate clock recovery
US6204710B1 (en) * 1998-06-22 2001-03-20 Xilinx, Inc. Precision trim circuit for delay lines
US6198700B1 (en) * 1999-06-04 2001-03-06 Level One Communications, Inc. Method and apparatus for retiming test signals
JP4495308B2 (en) * 2000-06-14 2010-07-07 株式会社アドバンテスト Semiconductor device testing method and semiconductor device testing equipment
JP2002196053A (en) * 2000-12-25 2002-07-10 Ando Electric Co Ltd Ic measurement device
US7233164B2 (en) * 2003-12-17 2007-06-19 Rambus Inc. Offset cancellation in a multi-level signaling system

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6173207B1 (en) 1997-09-22 2001-01-09 Agilent Technologies, Inc. Real-time control system with non-deterministic communication

Also Published As

Publication number Publication date
KR20080047403A (en) 2008-05-28
WO2007038340A2 (en) 2007-04-05
WO2007038339A2 (en) 2007-04-05
WO2007038339A3 (en) 2007-12-06
WO2007038233A2 (en) 2007-04-05
EP1927203A2 (en) 2008-06-04
KR101236769B1 (en) 2013-02-25
JP5254795B2 (en) 2013-08-07
EP1927204A2 (en) 2008-06-04
JP2009510403A (en) 2009-03-12
EP1927210A2 (en) 2008-06-04
JP5254794B2 (en) 2013-08-07
KR101237878B1 (en) 2013-02-27
JP4907663B2 (en) 2012-04-04
WO2007038340A3 (en) 2007-11-22
JP2009510842A (en) 2009-03-12
KR20080048487A (en) 2008-06-02
JP2009509174A (en) 2009-03-05
WO2007038233A3 (en) 2008-10-30
KR20080045714A (en) 2008-05-23

Similar Documents

Publication Publication Date Title
KR101239743B1 (en) Strobe technique for time stamping a digital signal
US7574632B2 (en) Strobe technique for time stamping a digital signal
US7856578B2 (en) Strobe technique for test of digital signal timing
US7573957B2 (en) Strobe technique for recovering a clock in a digital signal
KR101243627B1 (en) Time measurement using phase shifted periodic waveforms
US7474974B2 (en) Embedded time domain analyzer for high speed circuits
KR100997086B1 (en) Jitter measuring instrument and tester
KR100269704B1 (en) Apparatus for testing delay circuit and integrated circuit including means for testing the same
CN100422756C (en) Semiconductor test device
CN114280454B (en) Chip testing method and device, chip testing machine and storage medium
US7143323B2 (en) High speed capture and averaging of serial data by asynchronous periodic sampling
JP4153957B2 (en) Test system, additional apparatus, and test method
US6378092B1 (en) Integrated circuit testing
CN111371453A (en) Signal period measuring circuit and method
CN114705974A (en) Sampling compensation method and device for digital channel logic analyzer

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20160127

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20170201

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20180202

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20190201

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20200130

Year of fee payment: 8