KR101139771B1 - 동기보정을 위한 인에이블 범위를 적응적으로 규정하는동기보정기 - Google Patents

동기보정을 위한 인에이블 범위를 적응적으로 규정하는동기보정기 Download PDF

Info

Publication number
KR101139771B1
KR101139771B1 KR1020050039656A KR20050039656A KR101139771B1 KR 101139771 B1 KR101139771 B1 KR 101139771B1 KR 1020050039656 A KR1020050039656 A KR 1020050039656A KR 20050039656 A KR20050039656 A KR 20050039656A KR 101139771 B1 KR101139771 B1 KR 101139771B1
Authority
KR
South Korea
Prior art keywords
correction
signal
generator
counter
value
Prior art date
Application number
KR1020050039656A
Other languages
English (en)
Other versions
KR20060047802A (ko
Inventor
켄지 카사무라
야스히로 타카타
Original Assignee
오끼 덴끼 고오교 가부시끼가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 오끼 덴끼 고오교 가부시끼가이샤 filed Critical 오끼 덴끼 고오교 가부시끼가이샤
Publication of KR20060047802A publication Critical patent/KR20060047802A/ko
Application granted granted Critical
Publication of KR101139771B1 publication Critical patent/KR101139771B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/02Speed or phase control by the received code signals, the signals containing no special synchronisation information
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/04Speed or phase control by synchronisation signals
    • H04L7/041Speed or phase control by synchronisation signals using special codes as synchronising signal
    • H04L7/042Detectors therefor, e.g. correlators, state machines
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/04Speed or phase control by synchronisation signals
    • H04L7/08Speed or phase control by synchronisation signals the synchronisation signals recurring cyclically

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Mobile Radio Communication Systems (AREA)
  • Time-Division Multiplex Systems (AREA)

Abstract

동기보정기에 있어서, 로드 생성기(12)는, UW 검출기(12)로부터의 검출신호가(26)가 동기보정회로(20)로부터의 인에이블 신호(30)가 표시하는 범위값 내에 속하는지 여부에 따라 비트 카운터(16)에 데이터(34)를 로드시킴으로써, 정규 위치로부터 대폭적으로 벗어나 검출되는 검출신호(26)를 배제하여, 적절한 동기보정한다. 이에 따라, 반사파로 상정되는 비정상적인 파형들을 받아들이지 않고, 정상적인 수신파에 근거하는 동기보정을 행할 수 있다.
동기보정, 인에이블 범위, 반사파, 동기 타이밍 생성, 인에이블 생성, 로드신호

Description

동기보정을 위한 인에이블 범위를 적응적으로 규정하는 동기보정기{SYNCHRONOUS COMPENSATOR ADAPTIVELY DEFINING AN ENABLE RANGE FOR SYNCHRONOUS COMPENSATION}
도 1은 본 발명의 동기보정기를 적용한 실시예를 나타낸 개략적인 블록도이다.
도 2는 도 2a와 도 2b를 결합하는 방식을 나타낸 것으로, 도 2a 및 도 2b는, 도 2에 나타낸 것과 같이 결합될 때, 도 1에 도시된 동기보정기의 동작을 이해하는데 유용한 신호들의 타이밍 차트이다.
도 3은 도 3a와 도 3b를 결합하는 방식을 나타낸 것으로, 도 3a 및 도 3b는, 도 3에 나타낸 것과 같이 결합될 때, 범위 외에서 UW 워드를 검출시의 도 1에 도시된 동기보정기의 동작을 이해하는데 유용한 신호들의 타이밍 챠트이다.
도 4는 본 발명의 동기보정기를 적용한 다른 실시예의 개략적인 블록도이다.
도 5는 도 4에 도시된 동기보정기의 동작을 이해하는데 유용한 타이밍 차트이다.
도 6은 도 4에 도시된 동기보정기에 포함된 데이터 생성부의 또 다른 실시예를 나타낸 개략적인 블록도이다.
도 7은 도 6에 도시된 데이터 생성부를 포함하는 동기보정기의 동작을 이해하는데 유용한 타이밍 차트이다.
* 주요부분에 대한 부호의 설명 *
10: 동기보정기 12: UW 검출기
14: 로드 생성기 16: 비트 카운터
18: 슬롯 카운터 20: 동기보정부
22: 동기 타이밍 생성기 28: 논리합 게이트회로
50: 범위 레지스터 52: 인에이블 생성기
본 발명은, 동기보정기에 관한 것으로, 특히, PHS(Personal Handyphone System) 단말 등의 휴대전화기에서 수신된 전파의 동기를 보정하는 동기보정기에 관한 것이다.
PHS 시스템은, 송수신 중에 240비트를 각각 포함하는 타임슬롯들을 사용한다. 송신을 위한 4 타임슬롯과, 수신을 위한 또 다른 4 타임슬롯이 8 슬롯으로 이루어진 1 프레임을 구성한다. 기지국에서 송신한 데이터를 이동국이 수신하는 경우, 기지국측의 송신 타이밍에 맞추어 이동국의 수신 슬롯을 동기시키거나 조정하는 것이 요구된다. 이러한 타이밍 조정을 동기보정이라고 한다.
PHS 시스템은 유닉 워드(Unique Word)들을 이용하는 동기보정방법을 사용하는 일이 있다. 이와 같은 시스템은 240비트의 수신 데이터로부터 유닉 워드를 검출 한다. 그후, 검출된 유닉 워드를 로드 신호로 한다. 로드 신호의 뒤에 공급되는 고정 데이터를 내부 카운터에 받아들인다. 내부 카운터는, 240비트를 8회 카운트하여 카운터의 카운트 값을 기초로 동기 타이밍을 생성한다. 또한, 카운트 값이 수신 데이터의 입력 타이밍에 의해 보정되기 때문에, 동기 타이밍도 입력 타이밍에 따라 보정된다.
종래의 동기보정기는, UW 검출기, 비트 카운터, 슬롯 카운터 및 동기 타이밍 생성기를 갖고 있다. 수신 데이터는 UW 검출기에 입력된다. UW 검출기는, 검출된 UW 검출신호를 240의 전체 카운트값을 갖는 모듈로-240 비트 카운터의 로드 단자에 로드 타이밍 신호로서 공급한다. 비트 카운터는, 수신 데이터의 비트 위치를 표시하는 기능을 갖고 있다. 비트 카운터에는, 고정 데이터가 데이터 단자에 공급되고 있다. 또한, 비트 카운터 및 슬롯 카운터에는, 각각, 동일한 클록 신호가 클록 단자를 거쳐 공급되고 있다. 비트 카운터는, 출력 단자로부터 8비트 [7:0] 신호를 동기 타이밍 생성기의 일단에 공급한다. 또한, 비트 카운터는, 캐리 출력 단자로부터 캐리 출력 신호를 슬롯 카운터의 인에이블 단자에 공급한다. 슬롯 카운터는 8의 전체 카운트를 가지며, 슬롯 번호를 표시하는 기능을 갖고 있다. 슬롯 카운터는, 3비트 [2:0] 신호를 동기 타이밍 생성기의 타단에 공급한다. 동기 타이밍 생성기는, 공급되는 이들 신호에 기초하여 몇개의 타이밍 신호를 생성하고 있다.
이러한 회로의 예는, 예를 들면, Horimoto and Kasuya의 미국특허 5,946,358 및 6,556,592에 각각 개시되어 있다. Horimoto의 특허에 개시된 이동통신장치의 수신기는, 복조부에서 수신한 디지털 신호로부터 클록을 생성하고, 비트 클록에 동기 된 UW 워드를 검출하여, UW 검출신호를 출력한다. 비교기는 발생된 클록에 대한 검출신호의 위상 편이의 방향을 판정하고, 카운터는, 발생된 클록에 대한 비트 클록의 위상 편이에 대한 클록을 카운트한다. 수신기는, 위상 편이의 방향과 그것의 크기에 기초하여, 동작 클록 생성기의 프로그래머블 카운터의 분주비를 가변하여, 정밀도가 높은 통신을 가능하게 하고 있다.
또한, Kasuya의 특허에 개시된 클록 동기 보정방법 및 회로에서는, 망 동기를 위한 마스터 클록을 위상차신호에 의해 분주하는 분주기에서 발생된 1개의 신호와, ISDN(Integrated Services Digital Network)측의 클록을 리셋트 해제 신호에 의해 분주하는 또 다른 분주기에서 발생된 또 다른 신호가, 보정 인에이블 신호에 따라 위상비교기에 공급되고, 위상차신호가 또 다른 분주기와 제 3 분주기에 공급되어, 후자의 분주기로부터 에어 인터페이스측 클록을 출력한다. 이들 분주기들은 에어 인터페이스측 및 ISDN망측 사이에서 동기가 취해진 상태로부터 클록의 동기보정을 행함으로써, 동일한 타이밍으로 분주동작을 개시한다. 이에 따라, PHS 기지국이 이동국을 놓치지 않고 이동국과 통신할 수 있다.
전술한 동기보정회로는, UW 검출신호가 검출되면, 항상 동기를 보정하도록 구성된다. 보통, 통신중에 있어서 수신 데이터의 수신 타이밍은 거의 일정하여, 동기가 급격하게, 또한, 대폭적으로 보정되지 않는다.
그런데, 장해물 등으로 직접 송신된 전파의 공급이 가로막혀, 장해물에 의해 반사된 전파만이 시간 지연을 갖고 수신되는 일이 있다. 이 경우, 수신된 것은 간접적으로 공급된 전파이기 때문에, 동기보정기가 본래 잘못된 동기를 보정하지 않아도 된다. 그러나, 전파가 구별되지 않고 수신된다. 전술한 미국특허들에 개시된 종래의 동기보정기는, 보정기가 수신된 전파에 UW 워드를 검출할 때마다, 본래 불필요한 전파에 대해서도 잘못된 동기보정을 하여 버린다. 반사파가 대폭 지연되고 있는 경우, 보정기가 동기를 더욱 더 크게 보정하게 된다. 이 상태가 계속되면, 동기보정기는 동기 벗어남을 일으킬 수도 있다.
본 발명은, 반사파에 대한 동기보정을 방지할 수 있는 동기보정기를 제공하는 것을 목적으로 한다.
본 발명은, 어떤 특정한 워드를 검출하여 검출신호를 출력하는 검출기와, 이 검출신호에 기초하여 증분하기 위해 공급되는 데이터를 로드하고, 캐리신호를 출력하는 제 1 카운터와, 이 캐리 신호에 따라 증분하는 제 2 카운터와, 제 1 및 제 2 카운터에서 공급되는 출력에 따라 동기 타이밍 신호를 생성하는 동기 타이밍 생성기와, 제 1 카운터의 출력 및 인에이블하기 위한 범위값에 기초하여 보정 범위와 관련된 인에이블 신호를 출력하는 인에이블 생성기와, 이 인에이블 신호와 검출신호에 기초하여 제 1 카운터에의 데이터를 로드시키는 로드신호를 생성하는 로드 생성기를 구비한 동기보정기를 제공한다.
본 발명의 동기보정기에서는, 로드 생성기가, UW 검출기로부터의 검출신호가 동기 보정회로에서 발생된 인에이블 신호가 표시하는 범위값 내에 속하는지 여부에 따라, 비트 카운터에 데이터를 로드시킨다. 정규 위치로부터 멀리 떨어져 발생하는 검출신호가 이와 같이 적응적으로 규정되는 인에이블 범위를 사용하여 배제되어, 적절한 동기보정을 이룰 수 있다.
[실시예]
다음에, 첨부도면을 참조하여, 본 발명에 따른 동기보정기의 실시예를 상세히 설명한다. 본 실시예는, 본 발명이 적용되는 동기보정기(10)이다. 본 발명을 이해하는데 직접 관계가 없는 부분에 대해서는 간략을 기하기 위해 도시 및 설명을 생략한다.
동기보정기(10)는, 도 1에 나타낸 것과 같이, 서로 접속된 유닉 워드(UW) 검출기(12), 로드 생성기(14), 비트 카운터(16), 슬롯 카운터(18), 동기보정회로(20) 및 동기 타이밍 생성기(22)를 포함한다. UW 검출기(12)는, 수신 데이터(24) 중에서 UW 워드를 검출하는 기능을 갖는다. 이하의 설명에서, 신호는 그것이 나타내는 접속선의 참조번호로 표시한다. UW 검출기(12)는, 검출된 UW 워드를 표시하는 UW 검출신호(26)를 로드 생성기(14)에 공급한다. 로드 생성기(14)는, 그것의 양쪽의 입력에서 양의 논리합 연산을 행하는 2입력의 논리합(OR) 게이트회로(28)를 구비하고 있다. 논리합 게이트회로(28)에 있어서의 한쪽의 단자에는, UW 검출신호(26)가 공급되고, 다른 쪽의 단자에는, 후단에서 다시 기재하는 것과 같이, 동기보정회로(20)로부터의 인에이블 신호(30)가 공급되고 있다. 로드 생성기(14)는, 논리합 연 산한 결과를 로드신호(32)로서 비트 카운터(16)의 로드 단자 LD에 인가하고 있다.
비트 카운터(16)는, 로드 단자 LD 이외에, 데이터 단자 DATA, 클록 단자(36), 캐리 출력 단자 CO 및 출력 단자 Q1을 각각 갖고 있다. 데이터 단자 DATA에는, 고정 데이터(34)로서 예를 들면 고정 값 "31"이 입력된다. 비트 카운터(16)는, 클록 단자에 공급되는 클록 신호(36)에 따라 카운트업, 즉 증분한다. 비트 카운터(16)는, 240의 전체 카운트를 가져, 카운트 값이 "239"를 넘으면, 캐리 단자 CO로부터 슬롯 카운터(18)에 캐리 출력 신호(38)를 출력한다. 비트 카운터(16)는, 출력 단자 Q1로부터 8비트 [7:0]의 카운트 값(40)을 출력으로서 동기 타이밍 생성기(22)의 일단(42)측 및 동기보정회로(20)에 공급한다.
슬롯 카운터(18)는, 슬롯 번호를 표시하는 기능을 갖고, 캐리 출력 신호(38)의 공급에 따라 클록 신호에 의해 증분한다. 그후, 슬롯 카운터(18)는, 이 카운트 값(44)을 동기 타이밍 생성기(22)의 타단(46)측에 공급한다.
동기보정회로(20)는, 시스템이 동기가 보정되거나 조정되는 범위 내에 있을 때마다, 인에이블 신호(30)를 생성하는 기능을 갖고 있는데, 이에 대해서는 후술한다. 이 기능을 실현시키기 위해서, 동기보정회로(20)는, 도시된 것과 같이 접속된 범위 레지스터(50) 및 인에이블 생성기(52)를 포함하고 있다. 범위 레지스터(50)는, 동기보정을 가능하게 하는 범위를 규정하는 레지스터 값(54)을 출력하도록 구성된다. 인에이블 생성기(52)에는, 레지스터 값(54) 이외에, 카운트 값(40) 및 클록 신호(36)를 수신하도록 구성된다. 인에이블 생성기(52)는, 카운트 값(40)으로부터 다음 검출신호가 공급되는 타이밍을 예측한다. 또한, 인에이블 생성기(52)는, 동기보정이 사용가능하며 예측 타이밍 또는 위치에 설정된 중심 위치를 갖는 레지스터 값(54)으로 규정되는 시간, 즉 범위에서 인에이블 신호를 생성한다.
동기 타이밍 생성기(22)에는, 비트 카운터(16) 및 슬롯 카운터(18)에서 각각 출력된 카운트 값 40 및 44가 공급되고 있다. 동기 타이밍 생성기(22)는, 이들 공급되는 카운트 값 40 및 44에 기초하여 생성한 복수의 타이밍 신호를 출력한다.
따라서, 이와 같은 실시예는, 동기보정기(10)가 로드 생성기(14) 및 동기보정회로(20)를 구비한 것을 특징으로 한다.
다음에, 동기보정기(10)의 동작에 대해 도 2 및 도 3에 나타낸 타이밍 차트를 사용하여 설명한다. 도 2 및 도 3에서, 라인 (a)는 카운트 값(44), 즉 슬롯 카운터(18)의 출력을 나타내고 있다.
도 2b 및 도 3에는, 비트 카운터(16)에서 출력되는 카운트 값[7:0](40)을 나타내고 있다. 비트 카운터(16)로부터 카운트 값[7:0](40)은, 동기 타이밍 생성기(22)와, 동기보정회로(20)의 인에이블 생성기(52)에 공급된다. 고정 데이터(34)도 인에이블 생성기(52)에 공급된다. 고정 데이터(34)는, 예를 들면 값 "31"로 설정되어 있다. 이 설정을 명시하기 위해, 라인 (b)에서는 값 "31"이 흑백 반전되어 표시되어 있다. 인에이블 생성기(52)는, 카운트 값[7:0](40)에 기초하여 다음에 검출신호(26)가 입력되는 타이밍을 예측하고 있다.
더욱 구체적으로 설명하면, 이 UW 검출에 의한 예측은, 고정 데이터(34)를 로드하기 직전에 로드신호(32)를 공급하여 실현된다. 그 결과, UW 검출은, 라인 (c)에 나타낸 것과 같이, 카운터(16)가 카운트 값 "30"에 이른 시간, 즉 위치에서 예측된다. 또한, 인에이블 생성기(52)에는, 범위 레지스터(50)로부터 미리 설정된 범위를 표시하는 레지스터 값(54)이 공급되고 있다. 본 실시예에서, 레지스터 값(54)은, 도 2a 및 도 2b에 나타낸 것과 같이, 예측 위치 "30"을 중심으로 한 ±8비트로 한다. 인에이블 생성기(52)는, 라인 (d)에 나타낸 것과 같이, 이 설정 범위, 즉 시간 T1과 시간 T2 사이의 범위에서 레벨 "Low"를 갖는 인에이블 신호(30)를 논리합 게이트회로(28)의 타단측에 출력한다.
한편, UW 검출기(12)는, 공급되는 수신 데이터(24)에서 UW 워드를 검출하고, UW 워드의 검출과 관련된 기간 동안만 레벨 "Low"를 갖는 UW 검출신호(26)를 논리합 게이트회로(28)의 일단에 공급한다. UW 검출신호(26)는, 도 2 및 도 3의 라인 (e)에 나타낸 것과 같이, UW 검출 예측 위치에 비해 4개 전방의 위치, 즉 값 "26"에서 나타난다. 이 결과, 로드신호(32)는, 라인 (f) 및 (e)에서 볼 수 있는 것과 같이, UW 검출신호와 동일한 타이밍으로 발생된다.
비트 카운터(16)는, 입력되는 클록 신호(36)에 따라 출력 단자 Q1으로부터 카운트 값(40)을 동기 타이밍 생성기(22)의 단자(42)에 공급한다. 또한, 슬롯 카운터(18)는, 비트 카운터(16)에서 공급되는 캐리 출력 신호(38)로 그것의 단자 EN이 인에이블된 상태로 공급되는 클록 신호(36)에 응답하여 증분한다. 슬롯 카운터(18)는, 이 카운트 값(44)을 동기 타이밍 생성기(22)의 다른 단자(46)에 출력한다. 동기 타이밍 생성기(22)는, 공급되는 카운트 값 40 및 44를 기초로 데이터를 각종 타이밍 신호(56)로서 발생하여 출력한다.
또한, UW 검출신호(26)가 UW 검출 예측 위치로부터 -4비트의 편차를 나타내 는 경우에도, 이 신호가 인에이블 신호(30)에 의해 설정된 범위 내에 놓이므로, 보정을 행한다. 이 경우, 비트 카운터(16)는, 도 3a의 라인 (g)에 나타낸 것과 같이, 카운트 값 "26"에 이어지는 값 "27"을 교체하도록 설정된 데이터(34)를 시간 T3 이후에 수신하여, 여기에서부터 카운트 값(40)을 카운트업한다. 즉, 값 "27"로부터 카운트 값(40)이 "31"로 이동한다. 이것에 따라, 도 3a의 라인 (h)에 나타낸 슬롯 카운터(18)의 카운트 값(44)이 위상 타이밍으로 도 3b에 나타낸 것과 같이 -4 비트만큼 이동하여, 4 비트 위상이 빨라지게 된다. 이와 같이 -4 비트만큼 위상이 벗어난 카운트 값 40 및 44이 동기 타이밍 생성기(22)에 공급된다. 동기 타이밍 생성기(22)는, -4비트 분의 위상을 어긋나게 하여, 보정된 각종 타이밍 신호를 생성한다.
또한, UW 검출신호(26)가 UW 검출 예측 위치로부터 -11 비트 벗어난 카운트 값 "19"(미도시)에서 검출된 경우, 도 3a 및 도 3b의 라인 (j)에 나타낸 로드신호(26)는, 인에이블 신호(30)에 의해 마스크된다. 따라서, 로드신호(26)는, 도 3a 및도 3b에 나타낸 전체 기간에 걸쳐 레벨 "High"가 된다. 이에 따라, UW 검출신호(26)가 무시된다. 이 결과, 라인 (k) 및 (l)에서 알 수 있는 것과 같이, 위상 교정이나 조정은 행해지지 않는다.
이와 같이 동기보정의 범위를 설정함으로써, 설정된 범위 이외에서 UW 워드를 검출해도, 동기보정을 행하지 않아, 반사파로 예상되는 전파를 직접 수신파로서 받아들이는 것을 방지할 수 있다.
다음에, 본 발명에 관한 동기보정기(10)의 다른 실시예의 구성에 대해 도 4를 참조하면서 설명한다. 본 실시예에 있어서의 구성은, 본 실시예가 데이터 생성 부(58)를 추가로 포함하는 것을 제외하고는, 기본적으로 이전의 실시예에 있어서의 구성과 동일하다. 데이터 생성부(58)는, UW 검출 예측 위치로부터의 위상 어긋남에 따라 비트 카운터(16)에 로드하는 데이터(34)를 조정하는 기능을 갖고 있다. 이 기능을 실현시키기 위해, 데이터 생성부(58)는, 도시된 것과 같이 접속된 반전 게이트회로(60), 카운터(62), 보정값 생성기(64) 및 가산기(66)를 갖고 있다.
반전 게이트회로(60)는, 인에이블 생성기(52)에서 공급되는 인에이블 신호(30)의 신호레벨을 반전시키는 기능을 갖고 있다. 반전 게이트회로(60)는, 반전된 인에이블 신호(68)를 카운터(62)에 출력한다. 카운터(62)는, 반전 인에이블 신호(68)를 인에이블 단자 EN에서 수신한다. 또한, 카운터(62)는, 클록 신호(36)를 카운트 클록으로서 입력하고 있다. 카운터(62)는, 레벨 "High" 상태로 그것의 인에이블 단자 EN가 공급되어 수신되는 클록 신호(36)에 따라 카운트 값(70)을 증분하여, 카운트 값(70)을 보정값 생성기(64)의 일단(72)에 출력한다.
보정값 생성기(64)는, 카운트 값(70)과 범위를 표시하는 레지스터 값(54)을 기초로 UW 검출 예측 위치로부터의 상대 거리를 산출하고, 이 산출된 상대 거리에 따라 보정값(76)을 생성하는 기능을 갖고 있다. 보정값 생성기(64)에는, 카운트 값(70) 및 레지스터 값(54)이 각각 공급되고 있다. 보정값 생성기(64)는, 이와 같이 생성된 보정값(76)을 가산기(66)의 일단(78)측에 공급한다.
가산기(66)는, 고정값(80)에 대하여 보정값(76)을 가산하여, 보정된 데이터(34)를 생성하는 기능을 갖는다. 가산기(66)에는, 타단(82)측에 고정값(80)이 공급되고 있다. 여기에서, 고정값(80)은, 예를 들면 이전의 실시예에 있어서의 고정값 34에 해당하는 것이다. 가산기(66)는, 보정된 데이터(34)를 비트 카운터(16)에 공급한다.
이 회로를 추가함으로써, 동기보정기(10)는, 한번에 사용가능한 보정량 또는 조정량을 변화시키고 제한하는 것을 가능하게 한다.
다음에, 동기보정기(10)의 동작에 관해 설명한다. 도 5에서, 라인 (a) 내지 (d)는, 각각, 카운트 값 44 및 40, UW 검출 예측 위치 및 인에이블 신호(30)를 나타내고 있다.
카운터(62)는, 도 5의 라인 (e)에 도시된 것과 같이, 시간 T1~시간 T2의 인에이블 기간 동안에, 값 "0"~값 "16"까지 17번 카운트업하여, 그 결과 얻어진 카운트 값을 보정값 생성기(64)에 출력한다. 보정값 생성기(64)는, UW 검출 예측 위치를 기초로 상대 거리를 산출한다. 이와 같은 산출에 의해, 라인 (e)에 나타낸 카운트 값(70)의 값 "8"이 값 "0"으로 교체되어, 라인 (f)에 나타낸 것과 같이, 값 "-8"~값 "8"의 상대 거리를 얻는다. 더구나, 보정값 생성기(64)는, 상대 거리를 2로 제산함으로써, 라인 (g)에 나타낸 것과 같이, 상대 거리에 따른 보정값을 생성하여, 가산기(66)의 일단(78)측에 공급한다. 가산기(66)는, 라인 (h)에 나타낸 것과 같이, 데이터(34)로서 값 "27~35"을 출력한다.
UW 워드가 검출되고, 그후 도 5의 라인 (j)에 나타낸 것과 같은 로드신호(32)가 공급된 직후에, 비트 카운터(16)는, 라인 (k)에 나타낸 것과 같이, 데이터(34)로부터 값 "29"를 판독하여, 위상을 보정한다. 이 보정에 의해, UW 검출후의 값 "27"이 값 "29"로 교체됨으로써 위상을 "-2" 비트만큼 이동한다. 이 위상보정 은, 라인 (k) 및 (l)에 나타낸 것과 같이, 카운트 값 40 및 44에 반영된다.
또한, 라인 (m)에 나타낸 것과 같이, UW 검출신호(26)의 검출 위치가 레지스터 값으로 표시한 범위 외에 있는 경우, 로드신호(32)는 라인 (n)에 나타낸 것과 같이 전부 레벨 "High"가 된다. 이것은, 이전의 실시예와 마찬가지로 UW 검출후에도 동기보정이 행해지지 않는 것을 의미한다. 따라서, 라인 (o) 및 5와 (p)에 나타낸 카운트 값 40 및 44는, 라인 (b) 및 (c)에 나타낸 값과 동일하다.
이와 같이 동작시킴으로써, 동기보정의 값을 위상의 어긋남에 따라 변화시킬 수 있기 때문에, 일단의 보정으로 대폭 동기 보정하여 버리는 것을 방지할 수 있다. 이에 따라, 동기 벗어남을 발생시키기 어렵게 할 수 있다.
또한, 도 4에 나타낸 동기보정기(10)의 구성요소인 데이터 생성부(58)의 다른 실시예를 설명한다. 데이터 생성부(58)는, 도 6에 나타낸 것과 같이, 서로 접속되는 반전 게이트회로(60), 카운터(62), 보정 선택기(84) 및 가산기(66)를 포함한다. 보정 선택기(84)는, 서로 접속된 2개의 보정값 생성기 64 및 86, 셀렉터(88), 및 선택 레지스터(90)를 구비하고 있다. 보정값 생성기 64 및 86은, 각각 서로 다른 상대 보정값 92 및 94를 생성하는 기능을 갖고 있다. 보정값 생성기 64 및 86은, 각각, 생성된 상대 보정값 92 및 94를 셀렉터(88)에 출력한다.
셀렉터(88)는, 공급된 상대 보정값 92 및 94의 어느 한쪽을 선택하여, 선택된 값을 출력하는 기능을 갖고 있다. 이와 같은 선택은, 선택 레지스터(90)로부터의 선택값(96)에 따라 행해진다. 셀렉터(88)는, 선택된 상대 보정값을 보정값(76)으로서 가산기(66)의 일단(78)측에 출력한다. 선택 레지스터(90)는, 선택된 선택값 (96)을 셀렉터(88)에 출력한다. 이렇게 하여, 선택값의 선택 항목을 증가시키고 있다.
다음에, 도 7을 참조하여, 전술한 데이터 생성부(58)의 또 다른 실시예를 포함하는 동기보정기(10)의 동작을 설명한다. 도 7에서, 라인 (a) 내지 (f)는 도 5의 라인 (a) 내지 (f)와 같은 상황에서 도시한 것이다. 따라서, 도 7의 라인 (a) 내지 (f)에 대한 설명은 생략한다. 도 7의 라인 (g)에 나타낸 상대 보정값(92)은, 보정값 생성기(64)에서 상대 거리를 2로 제산한 결과 얻어진 정수값이다. 또한, 라인 (h)에 나타낸 상대 보정값(92)은, 보정값 생성기(86)에서 상대 거리를 4로 제산한 결과 얻어진 정수값이다.
셀렉터(88)에는, 각각, 상대 보정값 92 및 94가 공급된다. 셀렉터(88)는, 선택 레지스터(90)에서 공급되는 선택값(96)에 따라 상대 보정값 92 및 94 중 어느 하나를 선택한다. 본 실시예에서는, 상대 보정값 94를 라인 (i)에 나타낸 것과 같이, 보정값(76)으로서 선택한다. 가산기(66)는, 보정값(76)과 고정값(80)의 가산에 의해 라인 (j)에 나타낸 데이터(34)를 출력한다.
도 7의 라인 (k)에 나타낸 UW 검출신호(26) 및 라인 (l)에 나타낸 로드신호(32)는 동일한 타이밍에 나타난다. 그 결과, 비트 카운터(16)는, UW 검출 위치 "26" 다음에, 본래의 값 "27" 대신에, 값 "30"을 포함하게 된다. 따라서, 위상보정은, "-3" 비트의 어긋남이 된다. 이 위상 보정 또는 조정은 라인 (n)에 나타낸 것과 같이, 슬롯 카운터(44)의 카운트 값(44)에도 반영된다. 이에 따라, 종래기술에서 행해졌을 -4 비트의 위상 보정 대신에, -3 비트의 위상 보정이 달성된다.
이에 반해, UW 검출신호(26)가 인에이블 범위 외에 있는 경우, 도 7의 라인 (p) 내지 (r)에 나타낸 로드신호, 및 카운트 값 40 및 44는, 도 5의 라인 (n) 내지 (p)에 나타낸 것과 동일한 동작을 행하고, 동기위상의 보정을 하지 않는다.
이와 같이 복수의 보정값을 제공하고 전술한 것과 같이 동작시킴으로써, 선택 항목을 늘릴 수 있고, 가장 적절한 보정값의 선택을 다양한 통신 상황에 대해 달성할 수 있다.
전술한 실시예에 따르면, 동기보정기(10)는, UW 검출기(12)로부터의 검출신호(26)가 동기보정회로(20)로부터의 인에이블 신호(30)가 표시하는 범위값 내에 속하는지 아닌지에 따라, 로드 생성기(14)가 비트 카운터(16)에 데이터(34)를 로드시키도록 한다. 이에 따라, 정규 위치로부터 벗어나 검출되는 검출신호(26)를 배제하여, 잘못된 동기를 적절히 보정한다. 특히, 반사파로 상정되는 이상 신호파를 받아들이지 않고, 정상적인 수신파에만 기초하는 동기보정을 행할 수 있다.
이와 같이 구성된 동기보정회로(20)에 따르면, 범위 레지스터(50)로부터 인에이블로 하는 보정범위를 표시하는 레지스터 값(54)이 인에이블 생성기(52)로 출력되고, 인에이블 생성기(52)에서 공급된 값(54)을 기초로 한 보정범위가 설정되며, 다음의 검출신호가 공급되는 타이밍이 예측되고, 예측 위치를 중심으로 한 동기보정의 범위와 관련된 인에이블 신호가 생성된다. 이에 따르면, 동기보정기(10)에 사용되는 보정범위를 규정한 인에이블 신호가 생성될 수 있으며, 동기보정을 허 가하거나 금지하는 범위를 설정할 수 있다.
동기보정회로(20)는, 1회에 필요한 보정량을 규정하는 보정값 생성기(64)를 포함함으로써, 위상 편이에 따라 동기 보정값을 변화시킬 수 있으므로, 대폭적인 동기 보정을 방지할 수 있다.
더구나, 동기보정회로(20)는, 보정값 생성기 64 및 86을 복수개 갖고, 선택 레지스터(90)에서 선택값(94)을 셀렉터(66)에 공급한다. 셀렉터(66)에서 공급되는 선택값(94)에 의해, 이들 복수의 보정값 생성기 64 및 86로부터 각각 공급되는 보정량 92 및 94 중에서 하나를 선택한다. 따라서, 보정값의 선택 항목을 늘림으로써, 다양한 통신 상황에서 더욱 적절한 보정값을 채용함으로써 동기보정을 구현할 수 있다.
상세한 설명, 특허청구범위, 첨부도면 및 요약서를 포함하는, 2004년 5월 26일자 출원된 일본특허출원 2004-155843의 전체 내용은 참조를 위해 본 명세서에 통합된다.
본 발명의 특정한 실시예를 참조하여 본 발명을 설명하였지만, 본 발명이 이들 실시예에 의해 한정되는 것은 아니다. 본 발명의 범주 및 사상을 벗어나지 않으면서 본 발명이 속하는 기술분야의 당업자에게 있어서 이들 실시예들의 다양한 변화 및 변형이 이루어질 수 있다는 것은 자명하다.

Claims (7)

  1. 어떤 특정한 워드를 검출하여 검출신호를 출력하는 검출기(12)와,
    상기 검출신호에 기초하여 증분하기 위해 공급되는 데이터를 로드하고, 캐리 신호를 출력하는 제 1 카운터(16)와,
    상기 캐리 신호에 따라 증분하는 제 2 카운터(18)와,
    상기 제 1 및 제 2 카운터(16, 18)에서 공급되는 출력에 따라 동기 타이밍 신호를 생성하는 동기 타이밍 생성기(22)를 구비한 동기보정기에 있어서,
    상기 제 1 카운터(16)의 출력 및 상기 제 1 카운터(16)를 인에이블하기 위한 범위 값에 기초하여 보정 범위와 관련된 인에이블 신호를 출력하는 인에이블 생성기(20)와,
    상기 인에이블 신호와 상기 검출신호에 기초하여 상기 제 1 카운터(16)에 데이터를 로드시키는 로드신호를 생성하는 로드 생성기(14)와,
    상기 공급되는 출력에 기초하여 보정범위를 규정하고, 다음의 검출신호가 공급되는 타이밍을 예측하여, 예측위치로 설정된 중심 위치를 갖는 보정범위를 규정하는 동기보정을 위한 인에이블 신호를 생성하는 보정범위 생성부(58)를 더 구비하고,
    상기 인에이블 생성기(20)는, 인에이블하기 위한 보정범위를 표시하는 값을 기억하는 기억장치(50)를 구비하는 것을 특징으로 하는 동기보정기.
  2. 삭제
  3. 제 1항에 있어서,
    상기 보정범위 생성부(58)는 1회에 행해지는 보정량을 규정하는 규정회로(64)를 포함하는 것을 특징으로 하는 동기보정기.
  4. 삭제
  5. 제 1항에 있어서,
    상기 보정범위 생성부(58)는,
    1회에 행해지는 보정량을 규정하는 복수의 규정회로(64, 86)와,
    상기 복수의 규정회로(64, 86)에서 공급되는 보정량 중에서 하나를 선택하는 셀렉터(88)와,
    상기 검출신호에 기초하여 상기 셀렉터(88)를 제어하는 선택 제어기(90)를 구비한 것을 특징으로 하는 동기보정기.
  6. 제 3항에 있어서,
    상기 보정범위 생성부(58)는,
    1회에 행해지는 보정량을 규정하는 추가 규정회로(86)와,
    상기 규정회로(64)와 상기 추가 규정회로(86)에서 공급되는 보정량 중에서 하나를 선택하는 셀렉터(88)와,
    상기 검출신호에 기초하여 상기 셀렉터(88)를 제어하는 선택 제어기(90)를 더 구비한 것을 특징으로 하는 동기보정기.
  7. 삭제
KR1020050039656A 2004-05-26 2005-05-12 동기보정을 위한 인에이블 범위를 적응적으로 규정하는동기보정기 KR101139771B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2004155843A JP4347746B2 (ja) 2004-05-26 2004-05-26 同期補正回路
JPJP-P-2004-00155843 2004-05-26

Publications (2)

Publication Number Publication Date
KR20060047802A KR20060047802A (ko) 2006-05-18
KR101139771B1 true KR101139771B1 (ko) 2012-04-26

Family

ID=35425257

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050039656A KR101139771B1 (ko) 2004-05-26 2005-05-12 동기보정을 위한 인에이블 범위를 적응적으로 규정하는동기보정기

Country Status (4)

Country Link
US (1) US7424078B2 (ko)
JP (1) JP4347746B2 (ko)
KR (1) KR101139771B1 (ko)
CN (1) CN1702997A (ko)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4974081A (en) * 1990-03-13 1990-11-27 Pioneer Electronic Corporation Clock pulse generating circuit
JPH07221747A (ja) * 1994-01-31 1995-08-18 Sharp Corp Tdmaデジタル無線受信装置のスロット同期装置
KR950024468A (ko) * 1994-01-29 1995-08-21 김광호 직접확산 시스템의 수신기
JPH09289499A (ja) * 1996-04-23 1997-11-04 Mitsubishi Electric Corp 同期制御装置及び方法

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3976362B2 (ja) 1996-10-16 2007-09-19 ローム株式会社 移動体通信の受信回路
JP2940454B2 (ja) * 1995-12-28 1999-08-25 日本電気株式会社 スロット受信同期回路
KR100571374B1 (ko) * 1998-02-25 2006-04-17 코닌클리케 필립스 일렉트로닉스 엔.브이. 발진기 신호를 동기시키는 방법, 및 상기 방법을 수행하기 위한 장치
JP2912347B1 (ja) 1998-04-28 1999-06-28 日本電気アイシーマイコンシステム株式会社 自営用phs親機システムにおけるisdn網とのクロック同期補正方法および回路
JP2004357015A (ja) * 2003-05-29 2004-12-16 Matsushita Electric Ind Co Ltd 通信装置及び同期方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4974081A (en) * 1990-03-13 1990-11-27 Pioneer Electronic Corporation Clock pulse generating circuit
KR950024468A (ko) * 1994-01-29 1995-08-21 김광호 직접확산 시스템의 수신기
JPH07221747A (ja) * 1994-01-31 1995-08-18 Sharp Corp Tdmaデジタル無線受信装置のスロット同期装置
JPH09289499A (ja) * 1996-04-23 1997-11-04 Mitsubishi Electric Corp 同期制御装置及び方法

Also Published As

Publication number Publication date
US7424078B2 (en) 2008-09-09
CN1702997A (zh) 2005-11-30
JP2005341110A (ja) 2005-12-08
JP4347746B2 (ja) 2009-10-21
US20050265502A1 (en) 2005-12-01
KR20060047802A (ko) 2006-05-18

Similar Documents

Publication Publication Date Title
US8130891B2 (en) Clock-data recovery (“CDR”) circuit, apparatus and method for variable frequency data
KR100807115B1 (ko) 반도체 메모리 장치 및 그의 구동방법
US6392496B1 (en) Digital PLL circuit having a look-up table and method thereof
US8253462B2 (en) Duty cycle correction method and its implementing circuit
US20140328377A1 (en) Semiconductor device, receiver, transmitter, transceiver and communication system
US7760844B2 (en) Multi-modulus divider with extended and continuous division range
US20140064744A1 (en) Reception device
KR20050023240A (ko) 자주 링 발진기를 사용한 임의 파형 합성기
US20070291173A1 (en) Phase lock loop and digital control oscillator thereof
US6819153B2 (en) Semiconductor device for clock signals synchronization accuracy
GB2341286A (en) A delay locked loop device
US20090086868A1 (en) Clock data recovery circuit
US6566964B1 (en) Frequency synthesizer and oscillation frequency control method
US5727030A (en) Automatic frequency control circuit applicable to a mobile communication system
US7583118B2 (en) Delay locked loop circuit
US7791416B2 (en) PLL circuit
US6373314B2 (en) Clock generator and digital or telephone portable terminal using the same
US20110057691A1 (en) Receiving apparatus and receiving method thereof
KR101139771B1 (ko) 동기보정을 위한 인에이블 범위를 적응적으로 규정하는동기보정기
US7212049B2 (en) Digital-control-type phase-composing circuit system
EP1024625B1 (en) Transmission timing adjusting circuit and method
JP3402451B2 (ja) フレーム同期補正方法および装置
US6662002B2 (en) Frequency conversion circuit and transmitter
US20070238433A1 (en) Circuit and method for clock correction in telecommunication system
JP2007235797A (ja) イコライザ特性設定回路、及びイコライザ特性設定方法

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20160318

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20170322

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20180403

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20190328

Year of fee payment: 8