KR101076448B1 - 유기발광다이오드 표시장치 - Google Patents

유기발광다이오드 표시장치 Download PDF

Info

Publication number
KR101076448B1
KR101076448B1 KR1020080111773A KR20080111773A KR101076448B1 KR 101076448 B1 KR101076448 B1 KR 101076448B1 KR 1020080111773 A KR1020080111773 A KR 1020080111773A KR 20080111773 A KR20080111773 A KR 20080111773A KR 101076448 B1 KR101076448 B1 KR 101076448B1
Authority
KR
South Korea
Prior art keywords
subfields
data
time allocation
light emitting
emitting diode
Prior art date
Application number
KR1020080111773A
Other languages
English (en)
Other versions
KR20100052890A (ko
Inventor
서정민
박은명
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020080111773A priority Critical patent/KR101076448B1/ko
Priority to US12/533,848 priority patent/US8334827B2/en
Publication of KR20100052890A publication Critical patent/KR20100052890A/ko
Application granted granted Critical
Publication of KR101076448B1 publication Critical patent/KR101076448B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/10OLEDs or polymer light-emitting diodes [PLED]
    • H10K50/11OLEDs or polymer light-emitting diodes [PLED] characterised by the electroluminescent [EL] layers
    • H10K50/12OLEDs or polymer light-emitting diodes [PLED] characterised by the electroluminescent [EL] layers comprising dopants
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3258Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the voltage across the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2018Display of intermediate tones by time modulation using two or more time intervals
    • G09G3/2022Display of intermediate tones by time modulation using two or more time intervals using sub-frames
    • G09G3/2029Display of intermediate tones by time modulation using two or more time intervals using sub-frames the sub-frames having non-binary weights
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/123Connection of the pixel electrodes to the thin film transistors [TFT]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/35Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0216Interleaved control phases for different scan lines in the same sub-field, e.g. initialization, addressing and sustaining in plasma displays that are not simultaneous for all scan lines
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/061Details of flat display driving waveforms for resetting or blanking
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0261Improving the quality of display appearance in the context of movement of objects on the screen or movement of the observer relative to the screen
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12044OLED
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1306Field-effect transistor [FET]
    • H01L2924/13091Metal-Oxide-Semiconductor Field-Effect Transistor [MOSFET]

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Optics & Photonics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

본 발명은 디지털 방식으로 구동되는 유기발광다이오드 표시장치에 관한 것이다.
이 유기발광다이오드 표시장치는 스캔펄스가 공급되는 다수의 스캔라인들, 이레이징펄스가 공급되는 다수의 소거라인들 및 다수의 데이터라인들이 교차되고, 그 교차 영역마다 유기발광다이오드를 각각 포함하는 다수의 픽셀들이 배열된 표시패널; 미리 정해진 시간 할당치만큼 발광되는 서브필드들에 대응되도록 상기 스캔펄스와 상기 이레이징펄스를 발생하는 게이트 구동회로; 한 프레임분의 영상데이터를 서로 다른 데이터 비트수를 갖는 다수의 비트플레인들로 분할하고, 상대적으로 큰 시간 할당치를 갖는 비트플레인들을 제1 서브필드들에 맵핑시키고 상대적으로 작은 시간 할당치를 갖는 비트플레인들을 상기 제1 서브필드들의 사이에 위치하는 제2 서브필드들에 맵핑시켜, 한 프레임 내에서 순차적으로 구동되는 서브필드들이 지그재그 형태의 시간 할당치를 갖도록 하는 데이터 변환기; 및 상기 맵핑을 통해 다수의 서브필드들 단위로 분산된 상기 영상데이터를 데이터전압으로 변환하여 상기 데이터라인들에 공급하는 데이터 구동회로를 구비하고; 상기 서브필드들 중 가장 큰 시간 할당치를 갖는 서브필드는 한 프레임 내에서 가장 마지막에 배치된다.

Description

유기발광다이오드 표시장치{Organic Light Emitting Diode Display}
본 발명은 디지털 방식으로 구동되는 유기발광다이오드 표시장치에 관한 것이다.
최근, 음극선관(Cathode Ray Tube)의 단점인 무게와 부피를 줄일 수 있는 각종 평판 표시장치들(Flat Panel Display, FPD)이 개발되고 있다. 이러한 평판 표시장치는 액정 표시장치(Liquid Crystal Display : 이하 "LCD"라 한다), 전계 방출 표시장치(Field Emission Display : FED), 플라즈마 디스플레이 패널(Plasma Display Panel : 이하 "PDP"라 한다) 및 전계발광소자(Electroluminescence Device) 등이 있다.
PDP는 구조와 제조공정이 단순하기 때문에 경박단소하면서도 대화면화에 가장 유리한 표시장치로 주목받고 있지만 발광효율과 휘도가 낮고 소비전력이 큰 단점이 있다. 스위칭 소자로 박막 트랜지스터(Thin Film Transistor : 이하 "TFT" 라 함)가 적용된 TFT LCD는 가장 널리 사용되고 있는 평판표시소자이지만 비발광소 자이기 때문에 시야각이 좁고 응답속도가 낮은 문제점이 있다. 이에 비하여, 전계발광소자는 발광층의 재료에 따라 무기발광다이오드 표시장치와 유기발광다이오드 표시장치로 대별되며 특히, 유기발광다이오드 표시장치는 스스로 발광하는 자발광소자를 이용함으로써 응답속도가 빠르고 발광효율, 휘도 및 시야각이 큰 장점이 있다.
유기발광다이오드 표시장치는 도 1과 같이 유기발광다이오드(이하, OLED)를 가진다. OLED는 애노드전극과 캐소드전극 사이에 형성된 유기 화합물층(HIL, HTL, EML, ETL, EIL)을 구비한다. 유기 화합물층은 정공주입층(Hole Injection layer, HIL), 정공수송층(Hole transport layer, HTL), 발광층(Emission layer, EML), 전자수송층(Electron transport layer, ETL) 및 전자주입층(Electron Injection layer, EIL)을 포함한다. 애노드전극과 캐소드전극에 구동전압이 인가되면 정공수송층(HTL)을 통과한 정공과 전자수송층(ETL)을 통과한 전자가 발광층(EML)으로 이동되어 여기자를 형성하고, 그 결과 발광층(EML)이 가시광을 발생하게 된다.
이러한 유기발광다이오드 표시장치를 구동하는 방식으로는 도 2a와 같이 픽셀에 인가되는 데이터전압 또는 데이터전류의 세기를 다르게 하여 계조를 표시하는 아날로그 방식과, 도 2b와 같이 일정한 세기로 픽셀에 인가되는 데이터전압 또는 데이터전류의 인가 시간에 따라 계조를 표시하는 디지털 방식이 있다.
아날로그 방식의 유기발광다이오드 표시장치에서는 인가되는 데이터전압 또는 데이터전류의 세기에 따라 유기발광다이오드에 흐르는 전류량을 제어하는 구동 TFT의 전기적 특성(문턱전압, 전자 이동도등)이 구동시간 또는 공정조건에 의해 픽 셀들마다 달라지므로, 정확한 계조를 구현하기 어렵다. 반면, 디지털 방식의 유기발광다이오드 표시장치에서는 구동 TFT를 스위칭 수단으로서만 이용하기 때문에 픽셀들 간 구동 TFT의 전기적 특성차로 인한 화질 불량을 방지할 수 있다.
통상, 디지털 구동방식은 통상 한 프레임 분의 영상데이터를 j(j는 2이상의 자연수)개의 비트 플레인(Bit Plane)들로 분할하고, 이를 한 프레임내에서 표시하기 위하여 한 프레임을 k(k는 2 이상의 자연수)개의 서브필드들로 시간적으로 분할한다. 그리고, 비트 플레인들 각각을 단수 또는 복수의 서브필드들에 분산시켜 표시한다.
그런데, 이러한 디지털 방식으로 구동되는 유기발광다이오드 표시장치에서는 빛의 적분 방향과 사람의 눈이 인식하는 시각특성의 불일치에 의해 현재 프레임의 서브필드와 이전 프레임의 서브필드가 겹쳐 보여, 휘도가 왜곡돼 보이는 동적 의사윤곽 노이즈(Dynamic False Contour Noise)가 발생한다. 동적 의사윤곽 노이즈는 통상 흰띠 또는 검은띠 형태로 관찰된다. 특히, 동적 의사윤곽 노이즈는 127-128, 63-64, 31-32 등과 같이 발광패턴이 크게 차이가 나는 계조 레벨이 연속으로 표시되는 경우에 두드러진다. 예컨대, 도 3과 같이 발광 패턴이 31-32로 변하는 경우 두 프레임간의 밝기 차이는 '1'의 값을 갖는다. 하지만, 31의 계조값이 표시되는 경우 제1 내지 제5 서브필드(T1~T5)가 발광되고, 32의 계조값이 표시되는 경우 제6 서브필드(T6)가 발광된다. 동적 의사윤곽 노이즈는 발광 패턴이 31-32로 변하는 경우 두 프레임간의 발광패턴 시간차가 커서 발광점의 이동이 크게 생기는데 기인한다.
이러한 두 프레임간의 발광패턴 시간차는 인간의 눈이 인지하는 구동주파수(F2)를 원래의 구동주파수(F1)보다 떨어뜨려 플리커(Flicker)와 같은 화면 떨림 현상을 야기하기도 한다.
따라서, 본 발명의 목적은 디지털 방식으로 구동되는 유기발광다이오드 표시장치에 있어서, 동적 의사윤곽 노이즈와 플리커를 줄여 화질을 향상시키도록 한 유기발광다이오드 표시장치를 제공하는 데 있다.
상기 목적을 달성하기 위하여, 본 발명의 실시예에 따른 유기발광다이오드 표시장치는 스캔펄스가 공급되는 다수의 스캔라인들, 이레이징펄스가 공급되는 다수의 소거라인들 및 다수의 데이터라인들이 교차되고, 그 교차 영역마다 유기발광다이오드를 각각 포함하는 다수의 픽셀들이 배열된 표시패널; 미리 정해진 시간 할당치만큼 발광되는 서브필드들에 대응되도록 상기 스캔펄스와 상기 이레이징펄스를 발생하는 게이트 구동회로; 한 프레임분의 영상데이터를 서로 다른 데이터 비트수를 갖는 다수의 비트플레인들로 분할하고, 상대적으로 큰 시간 할당치를 갖는 비트플레인들을 제1 서브필드들에 맵핑시키고 상대적으로 작은 시간 할당치를 갖는 비트플레인들을 상기 제1 서브필드들의 사이에 위치하는 제2 서브필드들에 맵핑시켜, 한 프레임 내에서 순차적으로 구동되는 서브필드들이 지그재그 형태의 시간 할당치를 갖도록 하는 데이터 변환기; 및 상기 맵핑을 통해 다수의 서브필드들 단위로 분산된 상기 영상데이터를 데이터전압으로 변환하여 상기 데이터라인들에 공급하는 데이터 구동회로를 구비하고; 상기 서브필드들 중 가장 큰 시간 할당치를 갖는 서 브필드는 한 프레임 내에서 가장 마지막에 배치된다.
상기 데이터 변환기는, 상기 한 프레임분의 영상데이터를 저장하는 호스트 메모리; 타임 맵핑 테이블을 갖는 디스플레이 메모리; 및 특정 비트 플레인을 단수 또는 복수의 서브필드에 맵핑시켜 상기 타임 맵핑 테이블에 저장하는 데이터 조정부를 구비하고; 상기 맵핑시, 데이터비트수가 큰 비트플레인일수록 그에 맵핑되는 서브필드 할당수 및 시간 할당치는 증가한다.
상기 제1 서브필드들 사이에 각각 위치하는 상기 제2 서브필드들의 갯수는 한개 또는 다수개일 수 있다.
상기 서브필드들의 갯수는 상기 비트플레인들의 갯수 이상일 수 있다.
본 발명의 실시예에 따른 유기발광다이오드 표시장치는 순차적인 서브필드들의 시간 할당치가 서브필드-시간 할당치 평면에서 지그재그 형태로 배치되도록 타임 맵핑함으로써, 이웃한 두 프레임간의 발광패턴 시간차를 줄여 동적 의사윤곽 노이즈와 플리커를 획기적으로 줄일 수 있다. 또한, 가장 큰 시간 할당치를 갖는 서브필드를 가장 마지막에 배치시킴으로써 시간 효율성이 크게 증가시킬 수 있다.
이하, 도 4 내지 도 16을 참조하여 본 발명의 바람직한 실시 예에 대하여 설명하기로 한다.
도 4는 본 발명의 실시예에 따른 유기발광다이오드 표시장치를 나타내는 블럭도이다. 도 5는 도 4에 도시된 픽셀의 등가회로도이고, 도 6은 특정 서브필드에서 픽셀에 공급되는 스캔펄스와 이레이징펄스의 타이밍도이다. 그리고, 도 7은 도 4에 도시된 데이터 변환기의 세부 구성도이고, 도 8 및 도 9는 한 프레임 분의 영상데이터가 다수의 비트플레인들로 분할되는 예를 보여주는 도면이며, 도 10은 한 프레임 내에서 비트플레인의 데이터 비트수에 따라 표시시간 할당치가 달라지는 것을 설명하기 위한 도면이다.
도 4 내지 도 10을 참조하면, 본 발명의 실시예에 따른 유기발광다이오드 표시장치는 표시패널(10), 데이터 구동회로(11), 게이트 구동회로(12) 및 콘트롤러(13)를 구비한다.
표시패널(10)에는 스캔라인(15a), 소거라인(15b) 및 데이터라인(14)이 교차되고, 그 교차 영역마다 다수의 픽셀(P)들이 배열된다. 픽셀(P)들 각각은 도 5에 도시된 바와 같이 고전위 구동전압원(VDD), 기저전압원(GND), 고전위 구동전압원(VDD)과 기저전압원(GND) 사이에 접속된 유기발광다이오드(OLED), 및 신호라인들(14, 15a,15b)로부터의 구동신호에 따라 유기발광다이오드(OLED)를 구동시키는 셀 구동회로(50)를 구비한다.
셀 구동회로(50)는 유기발광다이오드(OLED)와 고전위 구동전압원(VDD) 사이에 접속되어 제1 노드(n1)의 전위에 따라 스위칭되는 구동 TFT(DT)와, 데이터라인(14)과 제1 노드(n1) 사이에 접속되고 스캔라인(15a)으로부터의 스캔펄스(Scan Pulse : SP)에 응답하여 스위칭되는 제1 스위치 TFT(T1)와, 고전위 구동전압 원(VDD)과 제1 노드(n1) 사이에 접속되고 소거라인(15b)으로부터의 이레이징펄스(Erasing Pulse : EP)에 응답하여 스위칭되는 제2 스위치 TFT(T2), 고전위 구동전압원(VDD)과 제1 노드(n1) 사이에 접속된 스토리지 커패시터(Cst)를 구비한다. 여기서, TFT는 P 타입 전자 금속 산화막 반도체 전계 효과 트랜지스터(MOSFET, Metal-Oxide Semiconductor Field Effect Transistor)이다. 구동 TFT(DT)의 게이트 단자는 제1 노드(n1)에 접속되고, 소스 단자는 고전위 구동전압원(VDD)에 접속되며, 드레인 단자는 유기발광다이오드(OLED)의 애노드전극에 접속된다. 제1 스위치 TFT(T1)의 게이트 단자는 스캔라인(15a)에 접속되고, 소스 단자는 데이터라인(14)에 접속되며, 드레인 단자는 제1 노드(n1)에 접속된다. 제2 스위치 TFT(T2)의 게이트 단자는 소거라인(15b)에 접속되고, 소스 단자는 고전위 구동전압원(VDD)에 접속되며, 드레인 단자는 제1 노드(n1)에 접속된다. 스토리지 커패시터(Cst)는 제1 스위치 TFT(T1)가 턴 오프된 직후부터 제2 스위치 TFT(T2)가 턴 온될 때까지 제1 노드(n1) 상의 데이터전압(VDATA)을 일정하게 유지시킨다.
이러한, 픽셀(P)들 각각의 동작을 살펴보면, 스캔라인(15a)으로부터의 스캔펄스(SP)에 응답하여 제1 스위치 TFT(T1)가 턴 온되면, 데이터라인(14)으로부터의 데이터전압(VDATA)이 제1 노드(n1)에 인가되고 이에 따라 구동 TFT(DT)가 턴 온되어 유기발광다이오드(OLED)를 발광시킨다. 이 후 소거라인(15b)으로부터의 이레이징펄스(EP)에 응답하여 제2 스위치 TFT(T2)가 턴 온되면, 제1 노드(n1) 상의 전위가 데이터전압(VDATA) 레벨로부터 고전위 구동전압원(VDD) 레벨로 상승되고 이에 따라 구동 TFT(DT)가 턴 오프되어 유기발광다이오드(OLED)의 발광을 중지시킨다. 유기발광다이오드(OLED)가 발광하는 기간은 도 6과 같이 스캔펄스(SP)의 라이징에지(Rising Edge)와 이레이징펄스(EP)의 폴링에지(Falling Edge) 사이의 시간차(t)에 의해 결정된다. 이 시간차(t)는 시간 할당치가 작은 서브필드보다 시간 할당치가 큰 서브필드에서 더 커진다.
데이터 구동회로(11)는 콘트롤러(13)로부터의 데이터 제어신호(DDC)에 응답하여 콘트롤러(13)로부터 입력되는 데이터(DATA)를 아날로그 데이터전압(VDATA)으로 변환하여 데이터라인들(14)에 공급한다.
게이트 구동회로(12)는 미리 정해진 시간 할당치만큼 발광되는 서브필드들에 대응되도록 도 6과 같이 콘트롤러(13)로부터의 게이트 제어신호(GDC)에 응답하여 스캔펄스(SP)와 이레이징펄스(EP)를 발생하고, 스캔펄스(SP)를 스캔라인(15a)들에 공급하여 스캔라인(15a)들을 순차적으로 구동함과 아울러, 이레이징펄스(EP)를 소거라인(15b)들에 공급하여 소거라인(15b)들을 순차적으로 구동한다. 이때, 이레이징펄스(EP)의 폴링에지는 해당 서브필드의 발광시간에 대응되도록 스캔펄스(SP)의 라이징에지와 소정의 시간(t)차를 갖는다.
콘트롤러(13)는 데이터 변환기(131)와 제어신호 발생기(132)를 포함한다.
데이터 변환기(131)는 입력 영상데이터(RGB)를 디지털 구동에 맞는 데이터(DATA) 형식으로 변환한다. 이를 위해, 데이터 변환기(131)는 호스트 메모리(131a), 데이터 조정부(131b) 및 디스플레이 메모리(131c)를 포함한다. 호스트 메모리(131a)는 외부로부터 입력되는 영상데이터(RGB)를 프레임 단위로 저장한다. 데이터 조정부(131b)는 L(수평해상도)×M(수직해상도)×N(데이터비트수) 으로 구성 된 한 프레임 분의 영상데이터(RGB)를 N+1개의 비트 플레인(Bit Plane)들로 분할한다. 예컨대, 데이터 조정부(131b)는 도 8과 같이 L×M×5로 구성된 한 프레임 분의 영상데이터(RGB)가 호스트 메모리(131a)로부터 입력되면, 이 영상데이터(RGB)를 6개의 비트플레인들(BP0 내지 BP5)로 분할한다. 도 9는 도 8에 대한 일 예로서 영상데이터(RGB)에 대응되는 오리지널 이미지와, 이 오리지널 이미지가 분할된 비트 플레인 이미지들을 보여준다. 다수개로 분할된 비트 플레인들은 한 프레임 내에서 한번 또는 시간을 달리해서 다수번 표시된다. 이를 위해, 데이터 조정부(131b)는 한 프레임을 다수개의 서브필드들로 분할한다. 서브필드 갯수는 비트 플레인 갯수보다 같거나 많을 수 있다. 서브필드 갯수가 비트 플레인 갯수와 동일한 경우, 데이터비트수가 큰 비트플레인일수록 할당받는 표시시간이 길다. 서브필드 갯수가 비트 플레인 갯수보다 많을 경우, 데이터비트수가 큰 비트플레인일수록 할당받는 표시시간이 길뿐만 아니라 할당받는 서브필드 갯수 또한 많다. 예컨대, 도 8 및 도 9의 비트플레인(BP5)은 비트플레인(BP0)보다 큰 데이터비트수를 가지므로, 도 10과 같이 할당되는 표시시간이 상대적으로 길다. 도 10에서, 'T1'은 표시를 위한 어드레스기간을, 'T2'는 표시기간을, 'T3'는 소거를 위한 어드레스기간을, 'T4'는 소거기간을 각각 나타낸다. 데이터 조정부(131b)는 특정 서브필드에 표시될 비트 플레인을 타임 맵핑 테이블(Time Mapping Table)을 이용하여 해당 서브필드에 맵핑시켜 디스플레이 메모리(131c)에 저장한다. 특히, 데이터 조정부(131b)는 동적 의사윤곽 노이즈와 플리커를 최소화하기 위해 상기 맵핑을 통해 데이터비트수가 큰 비트플레인일수록 서브필드 할당수 및 할당되는 서브필드 각각의 표시시간치를 늘 린다. 또한, 데이터 조정부(131b)는 이러한 비트플레인들 중 상대적으로 큰 표시시간 할당치를 갖는 비트플레인들을 제1 서브필드들에 맵핑시키고, 이 제1 서브필드들의 사이에 위치하는 제2 서브필드들에는 상대적으로 작은 표시시간 할당치를 갖는 비트플레인들을 맵핑시켜, 한 프레임 내에서 순차적으로 구동되는 서브필드들이 지그재그 형태의 표시시간 할당치를 갖도록 하되, 마지막 서브필드에는 가장 긴 표시시간이 할당되도록 한다. 데이터 조정부(131b)는 이와 같이 타임 맵핑 테이블 형식으로 시간적으로 분산된 데이터(DATA)를 데이터 구동회로(11)에 공급한다.
제어신호 발생기(132)는 외부로부터 입력되는 수직 동기신호(Vsync), 수평 동기신호(Hsync), 도트클럭신호(DCLK) 및 데이터 인에이블신호(DE) 등의 타이밍 신호들을 기반으로 데이터 구동회로(11)의 동작 타이밍을 제어하기 위한 데어터 제어신호(DDC)와, 게이트 구동회로(12)의 동작 타이밍을 제어하기 위한 게이트 제어신호(GDC)를 발생한다. 데어터 제어신호(DDC)는 라이징(Rising) 또는 폴링(Falling) 에지에 기준하여 데이터 구동회로(11) 내에서 데이터의 래치동작을 지시하는 소스 샘플링 클럭, 데이터 구동회로(11)의 출력을 지시하는 소스 출력 인에이블신호등을 포함한다. 게이트 제어신호(GDC)는 스캔 또는 이레이징이 시작되는 시작 수평라인을 지시하는 게이트 스타트 펄스, 게이트 구동회로(12) 내의 쉬프트 레지스터에 입력되어 게이트 스타트 펄스를 순차적으로 쉬프트시키기 위한 타이밍 제어신호로써 TFT의 온(ON) 기간에 대응하는 펄스폭으로 발생되는 게이트 쉬프트 클럭신호, 및 게이트 구동회로(12)의 출력을 지시하는 게이트 출력 인에이블신호 등을 포함한다.
도 11은 분할되는 비트플레인의 데이터 비트수에 대응하여 할당되는 서브필 드수 및 이에 대응되는 상대적인 시간 할당치를 보여주는 일 예이다. 도 12는 도 11에 대한 타임 맵핑 테이블을 보여주고, 도 13은 도 12를 서브필드-시간 할당치 평면에서 그래프로 보여준다.
도 11을 참조하면, 비트플레인은 데이터 비트수에 따라 8개로 분할되고, 서브필드는 24개로 분할된다. 그리고, 비트플레인의 데이터 비트수가 증가할수록 이에 할당되는 서브필드의 갯수 및 상대적인 시간 할당치가 많아진다. 예컨대, 1 비트를 갖는 비트플레인에는 상대적인 시간 할당치 '2'를 갖는 1개의 서브필드가 할당된다. 3 비트를 갖는 비트플레인에는 상대적인 시간 할당치 '4'를 갖는 2개의 서브필드가 할당된다. 5 비트를 갖는 비트플레인에는 상대적인 시간 할당치 '8'를 갖는 4개의 서브필드가 할당된다. 또한, 7 비트를 갖는 비트플레인에는 상대적인 시간 할당치 '21'을 갖는 5개의 서브필드와 상대적인 시간 할당치 '23'을 갖는 1개의 서브필드가 할당된다. 이렇게 비트플레인들에 단수 또는 복수개로 할당된 서브필드들은 도 12와 같은 타임 맵핑 테이블을 통해 맵핑된다. 예컨대, 1 비트를 갖는 비트플레인은 제3 서브필드에 맵핑되고, 3 비트를 갖는 비트플레인은 제1 및 제16 서브필드에 맵핑된다. 5 비트를 갖는 비트플레인은 제0, 제8, 제13 및 제19 서브필드에 맵핑되고, 7 비트를 갖는 비트플레인은 제2, 제7, 제11, 제15, 제20 및 제23 서브필드에 맵핑된다. 여기서, 시간 효율성(Time Efficiency)을 고려하여 제23 서브필드에 맵핑되는 상대적인 시간 할당치를 가장 높은 '23'으로 함이 바람직하다. 이러한 타임 맵핑에 의해, 순차적인 서브필드들의 시간 할당치는 도 13과 같이 서브필드-시간 할당치 평면에서 지그재그 형태를 띠게 된다. 이렇게 지그재 그 형태로 타임 맵핑을 실시하면, 이웃한 두 프레임간의 발광패턴 시간차가 줄어들어 동적 의사윤곽 노이즈와 플리커가 획기적으로 감소된다. 또한, 가장 큰 시간 할당치를 갖는 서브필드가 가장 마지막에 배치되도록 타임 맵핑을 실시하면, 시간 효율성이 크게 증가한다.
도 14 내지 도 16은 분할되는 비트플레인의 데이터 비트수에 대응하여 할당되는 서브필드수 및 이에 대응되는 상대적인 시간 할당치를 보여주는 다른 예들이다.
도 14 내지 도 16을 참조하면, 비트플레인은 데이터 비트수에 따라 8개로 분할되고, 서브필드는 20개로 분할된다. 그리고, 비트플레인의 데이터 비트수가 증가할수록 이에 할당되는 서브필드의 갯수 및 상대적인 시간 할당치가 많아진다. 이렇게 비트플레인들에 단수 또는 복수개로 할당된 서브필드들도 도 12와 유사하게 타임 맵핑 테이블을 통해 맵핑됨으로써 순차적인 서브필드들의 시간 할당치가 서브필드-시간 할당치 평면에서 지그재그 형태를 띠게 된다. 또한, 도 14 내지 도 16은 도 12와 마찬가지로 가장 큰 시간 할당치를 갖는 서브필드를 가장 마지막에 배치시킨다.
상술한 바와 같이, 본 발명의 실시예에 따른 유기발광다이오드 표시장치는 순차적인 서브필드들의 시간 할당치가 서브필드-시간 할당치 평면에서 지그재그 형태로 배치되도록 타임 맵핑함으로써, 이웃한 두 프레임간의 발광패턴 시간차를 줄여 동적 의사윤곽 노이즈와 플리커를 획기적으로 줄일 수 있다. 또한, 가장 큰 시간 할당치를 갖는 서브필드를 가장 마지막에 배치시킴으로써 시간 효율성이 크게 증가시킬 수 있다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.
도 1은 일반적인 유기발광다이오드 표시장치의 발광원리를 설명하는 다이어그램.
도 2a는 픽셀에 인가되는 데이터전압 또는 데이터전류의 세기를 다르게 하여 계조를 표시하는 아날로그 방식을 설명하기 위한 도면.
도 2b는 일정한 세기로 픽셀에 인가되는 데이터전압 또는 데이터전류의 인가 시간에 따라 계조를 표시하는 디지털 방식을 설명하기 위한 도면.
도 3은 종래 디지털 구동방식에서 동적 의사윤곽 노이즈와 플리커가 발생되는 이유를 설명하기 위한 도면.
도 4는 본 발명의 실시예에 따른 유기발광다이오드 표시장치를 나타내는 블럭도.
도 5는 도 4에 도시된 픽셀의 등가회로도.
도 6은 특정 서브필드에서 픽셀에 공급되는 스캔펄스와 이레이징펄스의 타이밍도.
도 7은 도 4에 도시된 데이터 변환기의 세부 구성도.
도 8 및 도 9는 한 프레임 분의 영상데이터가 다수의 비트플레인들로 분할되는 예를 보여주는 도면.
도 10은 한 프레임 내에서 비트플레인의 데이터 비트수에 따라 표시시간 할당치가 달라지는 것을 설명하기 위한 도면.
도 11은 분할되는 비트플레인의 데이터 비트수에 대응하여 할당되는 서브필 드수 및 이에 대응되는 상대적인 시간 할당치를 보여주는 일 예시도.
도 12는 도 11에 대한 타임 맵핑 테이블을 보여주는 도면.
도 13은 도 12를 서브필드-시간 할당치 평면에서 그래프로 보여주는 도면.
도 14 내지 도 16은 분할되는 비트플레인의 데이터 비트수에 대응하여 할당되는 서브필드수 및 이에 대응되는 상대적인 시간 할당치를 보여주는 다른 예시도들.
< 도면의 주요 부분에 대한 부호의 설명 >
10 : 표시패널 11 : 데이터 구동회로
12 : 게이트 구동회로 13 : 콘트롤러
131 : 데이터 변환기 132 : 제어신호 발생기
131a : 호스트 메모리 131b : 데이터 조정부
131c : 디스플레이 메모리

Claims (4)

  1. 스캔펄스가 공급되는 다수의 스캔라인들, 이레이징펄스가 공급되는 다수의 소거라인들 및 다수의 데이터라인들이 교차되고, 그 교차 영역마다 유기발광다이오드를 각각 포함하는 다수의 픽셀들이 배열된 표시패널;
    미리 정해진 시간 할당치만큼 발광되는 서브필드들에 대응되도록 상기 스캔펄스와 상기 이레이징펄스를 발생하는 게이트 구동회로;
    한 프레임분의 영상데이터를 서로 다른 데이터 비트수를 갖는 다수의 비트플레인들로 분할하고, 상대적으로 큰 시간 할당치를 갖는 비트플레인들을 제1 서브필드들에 맵핑시키고 상대적으로 작은 시간 할당치를 갖는 비트플레인들을 상기 제1 서브필드들의 사이에 위치하는 제2 서브필드들에 맵핑시켜, 한 프레임 내에서 순차적으로 구동되는 서브필드들이 지그재그 형태의 시간 할당치를 갖도록 하는 데이터 변환기; 및
    상기 맵핑을 통해 다수의 서브필드들 단위로 분산된 상기 영상데이터를 데이터전압으로 변환하여 상기 데이터라인들에 공급하는 데이터 구동회로를 구비하고;
    상기 서브필드들 중 가장 큰 시간 할당치를 갖는 서브필드는 한 프레임 내에서 가장 마지막에 배치되는 것을 특징으로 하는 유기발광다이오드 표시장치.
  2. 제 1 항에 있어서,
    상기 데이터 변환기는,
    상기 한 프레임분의 영상데이터를 저장하는 호스트 메모리;
    타임 맵핑 테이블을 갖는 디스플레이 메모리; 및
    특정 비트 플레인을 단수 또는 복수의 서브필드에 맵핑시켜 상기 타임 맵핑 테이블에 저장하는 데이터 조정부를 구비하고;
    상기 맵핑시, 데이터비트수가 큰 비트플레인일수록 그에 맵핑되는 서브필드 할당수 및 시간 할당치는 증가하는 것을 특징으로 하는 유기발광다이오드 표시장치.
  3. 제 1 항에 있어서,
    상기 제1 서브필드들 사이에 각각 위치하는 상기 제2 서브필드들의 갯수는 한개 또는 다수개인 것을 특징으로 하는 유기발광다이오드 표시장치.
  4. 제 1 항에 있어서,
    상기 서브필드들의 갯수는 상기 비트플레인들의 갯수 이상인 것을 특징으로 하는 유기발광다이오드 표시장치.
KR1020080111773A 2008-11-11 2008-11-11 유기발광다이오드 표시장치 KR101076448B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020080111773A KR101076448B1 (ko) 2008-11-11 2008-11-11 유기발광다이오드 표시장치
US12/533,848 US8334827B2 (en) 2008-11-11 2009-07-31 Organic light emitting diode display driven in a digital driving

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020080111773A KR101076448B1 (ko) 2008-11-11 2008-11-11 유기발광다이오드 표시장치

Publications (2)

Publication Number Publication Date
KR20100052890A KR20100052890A (ko) 2010-05-20
KR101076448B1 true KR101076448B1 (ko) 2011-10-25

Family

ID=42164738

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020080111773A KR101076448B1 (ko) 2008-11-11 2008-11-11 유기발광다이오드 표시장치

Country Status (2)

Country Link
US (1) US8334827B2 (ko)
KR (1) KR101076448B1 (ko)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20150022234A (ko) * 2013-08-22 2015-03-04 삼성디스플레이 주식회사 유기 발광 표시 장치 및 그 구동 방법
KR102087146B1 (ko) 2013-12-31 2020-03-10 엘지디스플레이 주식회사 유기발광표시장치 및 그 구동방법
KR102072403B1 (ko) * 2013-12-31 2020-02-03 엘지디스플레이 주식회사 하이브리드 구동 방식 유기발광표시장치
KR102395792B1 (ko) * 2017-10-18 2022-05-11 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
JP2022098627A (ja) 2020-12-22 2022-07-04 セイコーエプソン株式会社 電気光学装置及び電子機器
JP2022099497A (ja) * 2020-12-23 2022-07-05 セイコーエプソン株式会社 電気光学装置及び電子機器
US11837154B2 (en) * 2022-04-19 2023-12-05 Novatek Microelectronics Corp. Driving device and operation method thereof and display apparatus

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4030863B2 (ja) * 2002-04-09 2008-01-09 シャープ株式会社 電気光学装置、それを用いた表示装置、その駆動方法、並びに、その重みの設定方法
KR20050095442A (ko) * 2004-03-26 2005-09-29 엘지.필립스 엘시디 주식회사 유기전계발광소자의 구동방법
KR101121617B1 (ko) * 2004-04-29 2012-02-28 엘지디스플레이 주식회사 일렉트로-루미네센스 표시장치
JP4393980B2 (ja) * 2004-06-14 2010-01-06 シャープ株式会社 表示装置
US7551154B2 (en) * 2005-09-15 2009-06-23 Hewlett-Packard Development Company, L.P. Image display system and method
US8456494B2 (en) * 2006-12-30 2013-06-04 Texas Instruments Incorporated Automated bit sequencing for digital light modulation

Also Published As

Publication number Publication date
US20100117935A1 (en) 2010-05-13
US8334827B2 (en) 2012-12-18
KR20100052890A (ko) 2010-05-20

Similar Documents

Publication Publication Date Title
KR101969436B1 (ko) 유기 발광 디스플레이 장치의 구동 방법
JP5844525B2 (ja) 画素、有機電界発光表示装置及びその駆動方法
KR101957152B1 (ko) 유기전계 발광소자 표시장치, 이의 구동회로 및 방법
KR101202040B1 (ko) 유기발광다이오드 표시소자 및 그 구동방법
CN101097684B (zh) 有机发光二极管显示器及其驱动方法
KR101651291B1 (ko) 유기발광다이오드 표시장치
KR101374443B1 (ko) 유기발광다이오드 표시장치
KR101076448B1 (ko) 유기발광다이오드 표시장치
KR101898695B1 (ko) 유기전계발광 표시장치 및 그의 구동방법
JP2008003542A (ja) 有機発光ダイオード表示素子及びその駆動方法
KR102647169B1 (ko) 표시 장치 및 이를 이용한 표시 패널의 구동 방법
KR20090128683A (ko) 유기전계발광 표시장치
KR20050104540A (ko) 일렉트로-루미네센스 표시장치
KR101596961B1 (ko) 유기발광다이오드 표시장치 및 그 구동방법
KR20120044503A (ko) 유기전계발광 표시장치
JP6648089B2 (ja) 有機発光表示装置およびその駆動装置
KR100602356B1 (ko) 발광 표시장치와 그의 구동방법
KR20140134049A (ko) 화소 및 이를 이용한 유기전계발광 표시장치와 그의 구동방법
KR20110050080A (ko) 화소 및 이를 이용한 유기전계발광 표시장치
KR20150072593A (ko) 유기 발광 표시 장치
KR20140097869A (ko) 유기전계발광 표시장치 및 그의 구동방법
KR100836431B1 (ko) 화소 및 이를 이용한 유기전계발광 표시장치
KR100595108B1 (ko) 화소와 발광 표시장치 및 그의 구동방법
KR102098744B1 (ko) 유기발광표시장치 및 그 구동 방법
KR101528929B1 (ko) 유기발광다이오드 표시장치

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20140918

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20150930

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20180917

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20190917

Year of fee payment: 9