KR101074927B1 - Circuit substrate with hollow portion and manufacturing method thereof - Google Patents
Circuit substrate with hollow portion and manufacturing method thereof Download PDFInfo
- Publication number
- KR101074927B1 KR101074927B1 KR1020090028940A KR20090028940A KR101074927B1 KR 101074927 B1 KR101074927 B1 KR 101074927B1 KR 1020090028940 A KR1020090028940 A KR 1020090028940A KR 20090028940 A KR20090028940 A KR 20090028940A KR 101074927 B1 KR101074927 B1 KR 101074927B1
- Authority
- KR
- South Korea
- Prior art keywords
- cavity
- substrate
- conductive foil
- upper substrate
- lower substrate
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/18—Printed circuits structurally associated with non-printed electric components
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/11—Printed elements for providing electric connections to or between printed circuits
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48091—Arched
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48153—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being arranged next to each other, e.g. on a common substrate
- H01L2224/48195—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being arranged next to each other, e.g. on a common substrate the item being a discrete passive component
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48225—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/48227—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/146—Mixed devices
- H01L2924/1461—MEMS
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Micromachines (AREA)
- Printing Elements For Providing Electric Connections Between Printed Circuits (AREA)
- Electrostatic, Electromagnetic, Magneto- Strictive, And Variable-Resistance Transducers (AREA)
- Production Of Multi-Layered Print Wiring Board (AREA)
Abstract
2개의 기판을 이용하여 그 사이에 공동부가 구성된 공동부를 갖는 회로 기판 및 그 제조 방법을 실현한다. 본 발명에서는, 상측 기판(11)의 표면의 도전박(20a)으로 형성한 제1 회로 패턴(17)과, 상측 기판(11)의 이면에 설치한 접착 시트(13)와, 하측 기판(12)의 표면의 도전박(21a)으로 형성한 제2 회로 패턴(19)과, 하측 기판(12)의 이면의 도전박(21b)을 제거하여 형성한 공동부(14)와 그 주위에 형성한 절연층(34)을 구비하고, 상 기판(11)의 이면의 상기 접착층(13)과 하측 기판(12)의 이면의 절연층(34)을 접착하여, 상측 기판(11), 하측 기판(12) 및 절연층(34)으로 둘러싸여지는 공동부(14)를 양 기판 사이에 형성하는 것을 특징으로 한다.By using two substrates, a circuit board having a cavity having a cavity formed therebetween and a manufacturing method thereof are realized. In the present invention, the first circuit pattern 17 formed of the conductive foil 20a on the surface of the upper substrate 11, the adhesive sheet 13 provided on the rear surface of the upper substrate 11, and the lower substrate 12. And the second circuit pattern 19 formed of the conductive foil 21a on the surface of the C-substrate, and the cavity 14 formed by removing the conductive foil 21b on the back surface of the lower substrate 12, and the periphery thereof. The insulating layer 34 is provided, and the adhesive layer 13 on the rear surface of the upper substrate 11 and the insulating layer 34 on the rear surface of the lower substrate 12 are bonded to each other to form the upper substrate 11 and the lower substrate 12. And the cavity 14 surrounded by the insulating layer 34 is formed between the two substrates.
상측 기판, 도전박, 하측 기판, 접착 시트, 제1 회로 패턴, 제2 회로 패턴, 접착층 Upper board, conductive foil, lower board, adhesive sheet, first circuit pattern, second circuit pattern, adhesive layer
Description
본 발명은, 공동부를 갖는 회로 기판 및 그 제조 방법에 관한 것으로, 특히 2개의 기판을 이용하여 그 사이에 공동부가 구성된 공동부를 갖는 회로 기판 및 그 제조 방법에 관한 것이다. BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a circuit board having a cavity and a manufacturing method thereof, and more particularly to a circuit board having a cavity having a cavity formed therebetween using two substrates and a method of manufacturing the same.
도 7에 IC 칩을 기판 내에 매립한 고밀도의 실장 기판이 도시되어 있다.7 shows a high-density mounting substrate in which an IC chip is embedded in a substrate.
이 실장 기판은 제1 기판(100), 제2 기판(200), 제3 기판(300), IC 칩(400), 도전성 접속 부재(500) 및 밀봉 부재(600)로 구성된다. 제1 기판(100), 제2 기판(200) 및 제3 기판(300)은 프린트 기판이며, 원하는 배선 패턴이 형성되어 있다. 제1 기판(100) 및 제2 기판(200)은 접합되고, 한쪽의 외표면에는 IC 칩(400)을 수용 가능한 저면 및 깊이를 갖는 오목부가 형성된다. IC 칩(400)은 상기 오목부에 수용되고, 땜납 등의 금속 범프로 이루어지는 도전성 접속 부재(500)에 의해 오목부의 저면과 접속된다. 그리고 기계적 강도를 유지하고, IC 칩(400)을 보호하기 위해 에폭시 수지 등의 밀봉 부재(600)에 의해 밀봉된다. 그 후, 제3 기판(300)은 상기 오목부측에 적층되고, 상기 오목부를 밀봉한 다층의 프린트 기판이 형성된다 (도 8 참조). 즉 제1 기판(100), 제2 기판(200) 및 제3 기판(300)으로 이루어지는 3층 구조의 접합(적층) 다층 프린트 기판에서, 중층의 제2 기판(200)에만 펀칭부(700)를 형성하고, 이 펀칭부에 IC 칩(400)이 매립되어 있다.This mounting substrate is comprised from the 1st board |
또한, 최근 실리콘(MEMS) 마이크라고 불리우는 실리콘 기판에 진동판으로 되는 다이어프램을 내장한 소형 마이크가 보급되고 있다. MEMS는 Micro-Electro-Mechanical-System의 약칭이다.In recent years, small microphones incorporating diaphragms serving as diaphragms on silicon substrates called silicon (MEMS) microphones have become popular. MEMS stands for Micro-Electro-Mechanical-System.
도 8에 실리콘(MEMS) 마이크의 일례를 나타낸다. 주위에 남겨진 실리콘 기판(51)과, 실리콘 기판(51)의 원 형상의 관통 구멍에 붙여져 있는 금속막으로 이루어지는 다이어프램(52)과, 다이어프램(52)에 대향하여 에어갭(53)을 통하여 백플레이트 전극(54)을 표면에 설치한 백플레이트(55)와, 실리콘 기판(51) 상에 다이어프램(52)과 접속된 본딩 패드(56)와, 백플레이트 전극(54)과 접속된 본딩 패드(57)가 설치되어 있다.8 shows an example of a silicon (MEMS) microphone. The back plate through the
다이어프램(52)의 진동을 다이어프램(52)과 백플레이트 전극(54)에 의해 형성되는 컨덴서의 용량의 변화로 검출하고, CMOSIC에서 재생한다.The vibration of the
도 9에 실장 구조를 설명한다. 프린트 기판(61) 상에 실리콘(MEMS) 마이크(62)와 CMOSIC(63)를 내장하고, 전체를 상자형의 케이스(64)로 수납한다. 실리콘(MEMS) 마이크의 다이어프램(52) 근처의 케이스(64)에는 반드시 음공(65)이 형성되어, 외부로부터의 소리를 다이어프램(52)까지 전달한다. CMOSIC(63)와 실리콘(MEMS) 마이크는 본딩 와이어로 프린트 기판(61)의 배선에 의해 접속된다.9 illustrates the mounting structure. A silicon (MEMS)
[특허 문헌 1] 일본 특허 공개 평09-321438호 공보 [Patent Document 1] Japanese Patent Application Laid-Open No. 09-321438
그러나, 전술한 종래의 실장 기판에서는, 다층의 실장 기판을 이용하여 그 사이에 공동을 형성하기 위해서는, 사이에 끼워져 기판에 펀칭부를 형성하는 것이 간편한 방법이지만, 펀칭부를 형성하기 위해서는 반드시 3매의 기판이 필요하게 되므로, 공동을 갖는 실장 기판의 소형화가 곤란한 문제점이 있었다.However, in the above-described conventional mounting substrate, in order to form a cavity therebetween using a multilayer mounting substrate, it is a simple method to form a punching portion in the substrate sandwiched therebetween, but in order to form a punching portion, three substrates must be used. This necessitates a problem of miniaturization of the mounting substrate having a cavity.
또한, 전술한 실리콘(MEMS) 마이크 등을 내장하는 경우에 소리를 취하는 음공이 필요하게 되지만, 케이스를 이용하여 실장하기 때문에 실장 밀도를 향상시킬 수 없는 문제점이 있었다.In addition, when the silicon (MEMS) microphone or the like is embedded, sound holes that take sound are required, but there is a problem in that the mounting density cannot be improved because it is mounted using a case.
본 발명은 이러한 문제점을 감안하여 이루어진 것으로, 상측 기판과, 상기 상측 기판의 표면의 상기 도전박으로 형성한 임의의 제1 회로 패턴과, 상기 상측 기판의 이면에 설치한 접착 시트와, 하측 기판과, 상기 하측 기판의 표면의 상기 도전박으로 형성한 임의의 제2 회로 패턴과, 상기 하측 기판의 이면의 상기 도전박을 제거하여 형성한 공동과 그 주위에 형성한 절연층과, 상기 상측 기판의 이면의 상기 접착 시트와 상기 하측 기판의 이면의 상기 절연층을 접착하여, 상기 상측 기판, 상기 하측 기판 및 상기 절연층으로 둘러싸여지는 공동부와, 상기 상측 기판의 상기 제1 회로 패턴과 상기 하측 기판의 상기 제2 회로 패턴을 접속하는 쓰루홀 전극을 구비하는 것을 특징으로 한다.This invention is made | formed in view of such a problem, The upper board | substrate, the arbitrary 1st circuit pattern formed with the said conductive foil of the surface of the said upper board | substrate, the adhesive sheet provided in the back surface of the said upper board | substrate, and the lower board | substrate, And an optional second circuit pattern formed of the conductive foil on the surface of the lower substrate, a cavity formed by removing the conductive foil on the rear surface of the lower substrate, an insulating layer formed around the upper substrate, and the upper substrate. A cavity is surrounded by the upper substrate, the lower substrate and the insulating layer by adhering the adhesive sheet on the back surface and the insulating layer on the back surface of the lower substrate, the first circuit pattern of the upper substrate and the lower substrate. A through hole electrode for connecting the second circuit pattern is provided.
또한, 본 발명에 따르면, 상기 공동부에 상기 상측 기판 혹은 상기 하측 기 판을 관통하는 관통 구멍을 형성한 것을 특징으로 한다.In addition, according to the present invention, the through hole penetrating the upper substrate or the lower substrate is characterized in that the cavity is formed.
또한, 본 발명에 따르면, 상기 관통 구멍 상에 회로 소자의 다이어프램을 배치하는 것을 특징으로 한다.According to the present invention, the diaphragm of the circuit element is disposed on the through hole.
본 발명의 제조 방법에 따르면, 양면에 도전박을 설치한 상측 기판을 준비하는 공정과, 상기 상측 기판의 한쪽의 상기 도전박을 에칭하여 예정된 공동 패턴을 형성하는 공정과, 양면에 도전박을 설치한 하측 기판을 준비하는 공정과, 상기 하측 기판의 한쪽의 상기 도전박을 에칭하여 예정된 공동부로 되는 부분을 남기는 공정과, 상기 하측 기판의 상기 예정된 공동부로 되는 부분의 상기 도전박의 주위를 절연층으로 메우고, 상기 예정된 공동부로 되는 부분의 상기 도전박을 에칭하여 상기 공동부를 형성하는 공정과, 상기 상측 기판의 상기 예정된 공동 패턴의 주위에 접착층을 부착하는 공정과, 상기 상측 기판과 하측 기판을 상기 접착층으로 접합하여 상기 공동부를 형성하는 공정을 구비하는 것을 특징으로 한다.According to the manufacturing method of this invention, the process of preparing the upper board | substrate with which the conductive foil was provided in both surfaces, the process of etching the said conductive foil of one of the said upper substrate, and forming a predetermined cavity pattern, and providing the conductive foil in both surfaces An insulating layer surrounding the step of preparing a lower substrate, a step of etching one of the conductive foils of the lower substrate to leave a portion that becomes a predetermined cavity, and a periphery of the conductive foil of a portion that becomes the predetermined cavity of the lower substrate Forming the cavity by etching the conductive foil of the portion that becomes the predetermined cavity, attaching an adhesive layer around the predetermined cavity pattern of the upper substrate, and forming the upper substrate and the lower substrate. And bonding the adhesive layer to form the cavity.
또한, 본 발명의 제조 방법에 따르면, 양면에 도전박을 설치한 상측 기판을 준비하는 공정과, 상기 상측 기판의 한쪽의 상기 도전박을 에칭하여 예정된 공동 패턴을 형성하는 공정과, 양면에 도전박을 설치한 하측 기판을 준비하는 공정과, 상기 하측 기판의 한쪽의 상기 도전박을 에칭하여 예정된 공동부로 되는 부분을 남기는 공정과, 상기 하측 기판의 상기 예정된 공동부로 되는 부분의 상기 도전박의 주위를 절연층으로 메우고, 상기 예정된 공동부로 되는 부분의 상기 도전박을 에칭하여 상기 공동부를 형성하는 공정과, 상기 상측 기판의 상기 예정된 공동 패턴의 상기 도전박의 주위에 접착층을 부착하는 공정과, 상기 상측 기판과 하측 기판을 상기 접착층으로 접합하여 상기 공동부를 형성하는 공정과, 상기 상측 기판 및 하측 기판을 관통하는 쓰루홀을 형성하고, 쓰루홀 전극을 형성하는 공정과, 상기 상측 기판 및 하측 기판의 외부에 면하는 다른 쪽의 도전박을 에칭하여 상기 상측 기판에 제1 회로 패턴을 상기 하측 기판에 제2 회로 패턴을, 형성하는 공정과, 상기 상측 기판 혹은 하측 기판으로부터 상기 공동부까지 도달하는 관통 구멍을 형성하는 공정을 구비하는 것을 특징으로 한다.Moreover, according to the manufacturing method of this invention, the process of preparing the upper board | substrate with which the conductive foil was provided in both surfaces, the process of etching the said one conductive foil of the said upper substrate, and forming a predetermined cavity pattern, and the conductive foil on both surfaces A step of preparing a lower substrate provided with the step, a step of etching one of the conductive foils of the lower substrate to leave a portion that becomes a predetermined cavity, and a circumference of the conductive foil of a portion that becomes the predetermined cavity of the lower substrate. A step of forming the cavity by etching the conductive foil of a portion which becomes the predetermined cavity by filling with an insulating layer, attaching an adhesive layer around the conductive foil of the predetermined cavity pattern of the upper substrate, and the upper side Bonding the substrate and the lower substrate to the adhesive layer to form the cavity, and penetrating the upper substrate and the lower substrate. Forming a through hole, forming a through hole electrode, etching the other conductive foil facing the outside of the upper substrate and the lower substrate, and forming a first circuit pattern on the upper substrate and a second circuit pattern on the lower substrate. And a step of forming a through hole reaching the cavity from the upper substrate or the lower substrate.
또한, 본 발명의 제조 방법에 따르면, 전술한 공정에 계속해서, 상기 제1 회로 패턴에 회로 소자를 배치하는 공정을 구비하는 것을 특징으로 한다.Moreover, according to the manufacturing method of this invention, it is equipped with the process of arrange | positioning a circuit element to a said 1st circuit pattern following the process mentioned above.
또한, 본 발명의 제조 방법에 따르면, 상기 회로 소자로서 다이어프램을 갖는 반도체 소자를 이용하는 것을 특징으로 한다.According to the manufacturing method of the present invention, a semiconductor element having a diaphragm is used as the circuit element.
본 발명에 따르면, 상측 기판과 하측 기판 사이에 끼워진 도전박을 이용하여 공동부를 실현한 회로 기판을 제공할 수 있다. 따라서, 적어도 2매의 기판만으로 공동부를 형성할 수 있어, 회로 기판의 소형화를 가능하게 할 수 있다. 그리고, 양 기판의 외측에 면하는 도전박에는 각각 회로 패턴이 형성되어, 회로 소자의 양면 실장을 행할 수 있다.According to this invention, the circuit board which realized the cavity part using the conductive foil interposed between the upper board | substrate and the lower board | substrate can be provided. Therefore, the cavity can be formed only of at least two substrates, and the circuit board can be miniaturized. And circuit patterns are formed in the electrically conductive foils which face the outer side of both board | substrates, respectively, and can mount both surfaces of a circuit element.
또한, 본 발명에서는, 공동부를 하측 기판의 도전박의 공동 패턴을 선택함으로써 임의의 형상의 공동부를 형성할 수 있고, 임의의 위치에 형성할 수 있으며, 그 사이즈는 도전박의 두께로 선택할 수 있다.Moreover, in this invention, the cavity part of arbitrary shape can be formed by selecting the cavity pattern of the conductive foil of a lower board | substrate, can be formed in arbitrary positions, and the size can be selected by the thickness of an electrically conductive foil. .
또한, 본 발명에서는, 공동부는 도전박의 에칭으로 가공을 할 수 있어, 기계 가공을 필요로 하지 않는다.In addition, in this invention, a cavity can be processed by the etching of an electrically conductive foil, and does not require a machining.
또한, 본 발명에서는, 상측 기판의 표면의 도전박 및 하측 기판의 표면의 도전박에 제1 회로 패턴 및 제2 회로 패턴을 형성하므로, 상측 기판과 하측 기판을 접합한 회로 기판은 양면 기판과 마찬가지로 회로 소자 등의 실장을 행할 수 있다.Further, in the present invention, since the first circuit pattern and the second circuit pattern are formed on the conductive foil on the surface of the upper substrate and the conductive foil on the surface of the lower substrate, the circuit board in which the upper substrate and the lower substrate are joined is similar to the double-sided substrate. The circuit element can be mounted.
또한, 본 발명에서는, 종래의 MEMS 회로 소자의 실장에서는 반드시 필요하게 된 음공을 형성하는 케이스는 완전히 불필요로 되어, 현저하게 실장 밀도를 향상시킬 수 있다.In addition, in the present invention, the case for forming sound holes which is absolutely necessary in the mounting of the conventional MEMS circuit element is completely unnecessary, and the mounting density can be remarkably improved.
본 발명의 제조 방법에 따르면, 양면에 도전박을 갖는 상측 기판과 하측 기판을 이용함으로써 도전박의 에칭에 의해 공동부를 양 기판 사이에 형성할 수 있다. 이에 의해 회로 기판은 2매의 기판에 의해 공동부를 실현할 수 있는 것이다.According to the manufacturing method of this invention, a cavity can be formed between both board | substrates by the etching of a conductive foil by using the upper board | substrate and lower board | substrate which have electroconductive foil on both surfaces. Thereby, a circuit board can realize a cavity part with two board | substrates.
또한, 본 발명의 제조 방법에 따르면, 공동부는 하측 기판의 이면의 도전박의 에칭에 의해 형성되므로, 라우터 등의 기계적인 연삭이 불필요하게 되고, 에칭이라고 하는 화학적 처리이므로 그 형상도 임의로 형성되고, 크기도 하측 기판의 이면의 도전박의 두께에 의존한다.In addition, according to the manufacturing method of the present invention, since the cavity is formed by etching the conductive foil on the rear surface of the lower substrate, mechanical grinding such as a router is unnecessary, and the shape is arbitrarily formed because it is a chemical treatment called etching. The size also depends on the thickness of the conductive foil on the back side of the lower substrate.
또한, 본 발명의 제조 방법에 따르면, 상측 기판과 하측 기판은 접착층으로 강고하게 접착되므로, 회로 기판은 상측 기판의 표면의 도전박과 하측 기판의 표면의 도전박에 의해 양면 기판으로서의 처리를 행할 수 있고, 그 처리 시에 공동부에의 처리액 등의 침입은 완전히 배제할 수 있다.In addition, according to the manufacturing method of the present invention, since the upper substrate and the lower substrate are firmly bonded to the adhesive layer, the circuit board can be treated as a double-sided substrate by the conductive foil on the surface of the upper substrate and the conductive foil on the surface of the lower substrate. Invasion of the processing liquid or the like into the cavity can be completely eliminated during the processing.
또한, 본 발명의 제조 방법에 따르면, 공동부는 완전히 상측 기판과 하측 기판 사이에 끼워져 형성할 수 있기 때문에, 최종 공정에서 비로소 관통 구멍을 형성 하여 공동부와 외기를 연락할 수 있어, 공동부를 최종 공정까지 이물의 침입으로부터 보호할 수 있다.In addition, according to the manufacturing method of the present invention, since the cavity portion can be completely formed between the upper substrate and the lower substrate, it is only at the final step to form a through hole to contact the cavity and the outside air, and thus the cavity portion is the final process. Can be protected from intrusion of foreign matter.
이하에, 본 발명에서의 실시 형태에 대해서, 도 1을 참조로 하여 상세히 설명한다.EMBODIMENT OF THE INVENTION Below, embodiment in this invention is described in detail with reference to FIG.
우선, 도 1은 본 발명의 공동부를 갖는 회로 기판의 단면도를 도시한다. First, FIG. 1 shows a sectional view of a circuit board having a cavity of the present invention.
공동부를 갖는 회로 기판(10)은, 상측 기판(11), 하측 기판(12), 접착층(13), 공동부(14), 쓰루홀 전극(15a, 15b) 및 관통 구멍(16a, 16b)으로 구성된다.The
상측 기판(11)은, 양 표면에 도전박(20a, 20b)을 접착한 글래스 에폭시 기판이다. 이면의 도전박(20b)의 임의의 위치에는, 공동부와 동일한 형상의 공동 패턴의 도전박(20b)을 에칭하여 형성한다. 공동 패턴의 도전박(20b)의 주위는 접착층(13)으로 이루어지는 본딩 시트 등으로 둘러싸여진다.The
표면의 도전박(20a)은, 제1 회로 패턴(17)을 갖고, 제1 회로 패턴(17)은 노광 현상, 에칭에 의해 형성된다.The
하측 기판(12)은, 양 표면에 도전박(21a, 21b)을 접착한 글래스 에폭시 기판이다. 이면의 도전박(21b)은, 우선 공동부와 동일한 형상의 공동 패턴의 도전박(21b)을 에칭하여 형성하고, 그 주위를 절연물인 언더코트 수지(34) 등으로 메우고, 그것으로부터 공동 패턴의 도전박(21b)을 에칭 제거하여 공동부(14)를 형성하고 있다.The
표면의 도전박(21a)은, 제2 회로 패턴(19)을 갖고, 제2 회로 패턴(19)은 노광 현상, 에칭에 의해 형성된다.The surface
접착층(13)은 글래스 크로스에 에폭시계 수지를 반경화시킨 슈퍼 본딩 시트(상품명)를 이용하여, 양 기판(11, 12)의 이면끼리를 접합하여 1개의 회로 기판으로 된다.The
공동부(14)는, 하측 기판(12)의 이면에 형성된 공동 패턴의 도전박(21b)을 에칭 제거하여 생긴 공동과 그것을 둘러싸는 언더코트 수지(34)와 상측 기판(11)의 이면의 공동부와 동일한 형상의 공동 패턴의 도전박(20b)으로 둘러싸여진 공간에 의해 형성된다. 또한, 공동 패턴의 도전박(20b)은 제거되어 상측 기판(11)의 표면이 노출되는 경우도 있다.The
쓰루홀 전극(15a, 15b)은, 상측 기판(11), 하측 기판(12) 및 접착층(13)을 관통하는 쓰루홀(18a, 18b)을 형성하고, 쓰루홀 도금 처리를 행한 전극이다. 여기서는, 도시한 바와 같이, 회로 기판(10)의 양단에 2개 형성된다. 쓰루홀 전극(15a, 15b)은 제1 회로 패턴(17), 제2 회로 패턴(19)의 원하는 개소를 전기적으로 접속한다.Through-
관통 구멍(16a, 16b)은, 상측 기판(11) 혹은 하측 기판(12)의 표면으로부터 공동부(14)의 양단에 대해 NC 공작기로 형성된 구멍이다. 관통 구멍(16a, 16b)은 상측 기판(11) 혹은 하측 기판(12)만 형성되어도 되고, 상측 기판(11)과 하측 기판(12)으로 각각 나누어 형성하여도 된다.The through
또한, 공동부(14)는 MEMS 마이크로 폰의 음공으로서의 이용이 생각되지만, MEMS 비접촉 온도 센서 등의 검출 구멍으로서의 이용도 가능하다.In addition, although the
다음으로, 도 2는 구체화된 회로 기판을 설명하는 저면도 및 상면도이다.Next, FIG. 2 is a bottom view and a top view illustrating the embodied circuit board.
도 2의 (a)는, 하측 기판(12)의 표면의 도전박(21a)으로 형성한 제2 회로 패턴(19)을 도시하고 있다. 4 구석에 귀금속 도금층으로 이루어지는 A, B, C, D의 외장 전극을 갖고, 중앙에 경사 방향으로 나타낸 점선이 본 발명의 공동부(14)이다. 검게 칠해진 4개의 동그라미는 쓰루홀 전극(15a, 15b)(나머지 2개는 부호 없음)이다.FIG. 2A illustrates a
도 2의 (b)는, 상측 기판(11)의 표면의 도전박(20a)으로 형성한 제1 회로 패턴(17)을 도시하고 있다. 검게 칠해진 4개의 동그라미는 쓰루홀 전극(15a, 15b)(나머지 2개는 부호 없음)이며, A, B, C, D의 외장 전극에 접속되어 있다. 중앙에 경사 방향으로 나타낸 점선이 본 발명의 공동부(14)이다. 반대의 면에서 보기 때문에 도 2의 (a)와 직교 방향으로 경사져 보일 수 있다.FIG. 2B shows the
또한, 중앙부의 관통 구멍(16a) 상에는 다이어프램을 갖는 MEMS 등의 회로 소자(23)가 다이어프램을 관통 구멍(16a)에 대향시켜 고착되고, 회로 소자(23)의 각 본딩 패드(24)와 제1 회로 패턴(17)에 설치한 각 접속 전극(25)을 본딩 와이어에 의해 접속한다.In addition, a
이와 같은 구조에서는 회로 기판(10)의 주변에 형성한 관통 구멍(16b)으로부터 집음하여, 공동부(14)를 전파하여 관통 구멍(16a)으로부터 회로 소자(23)의 다이어프램에 전달된다. 또한, 다이어프램에 대해서는 도 8에서 설명한 바와 동일하다.In such a structure, it collects from the through-
다음으로, 본 발명에 따른 공동부를 갖는 회로 기판의 제조 방법에 대해서, 도 3∼도 5를 참조하여 설명한다.Next, the manufacturing method of the circuit board which has a cavity part which concerns on this invention is demonstrated with reference to FIGS.
본 발명의 제조 방법은, 양면에 도전박을 설치한 상측 기판을 준비하는 공정과, 상기 상측 기판의 한쪽의 상기 도전박을 에칭하여 예정된 공동 패턴을 형성하는 공정과, 양면에 도전박을 설치한 하측 기판을 준비하는 공정과, 상기 하측 기판의 한쪽의 상기 도전박을 에칭하여 예정된 공동부로 되는 부분을 남기는 공정과, 상기 하측 기판의 상기 예정된 공동부로 되는 부분의 상기 도전박의 주위를 절연층으로 메우고, 상기 예정된 공동부로 되는 부분의 상기 도전박을 에칭하여 상기 공동부를 형성하는 공정과, 상기 상측 기판의 상기 예정된 공동 패턴의 주위에 접착층을 부착하는 공정과, 상기 상측 기판과 하측 기판을 상기 접착층으로 접합하여 상기 공동부를 형성하는 공정으로 구성된다.The manufacturing method of this invention provides the process of preparing the upper board | substrate with which the electrically conductive foil was provided on both surfaces, the process of etching the said one electrically conductive foil of the said upper substrate, and forming a predetermined cavity pattern, and providing the electrically conductive foil on both surfaces. The process of preparing a lower board | substrate, the process of etching the said one electrically conductive foil of the lower board | substrate, and leaving the part which becomes a predetermined cavity part, and the circumference | surroundings of the said conductive foil of the part used as the said predetermined cavity part of the said lower substrate as an insulating layer Forming the cavity by etching the conductive foil of the portion to be the predetermined cavity, attaching an adhesive layer around the predetermined cavity pattern of the upper substrate, and attaching the upper substrate and the lower substrate to the adhesive layer. Bonding to form a cavity.
우선, 도 3을 참조하여, 상측 기판(11)의 제조 방법을 설명한다.First, the manufacturing method of the upper board |
도 3의 (a)에서는, 상측 기판(11)의 양 표면에 구리 등의 도전박(20a, 20b)을 접착한 글래스 에폭시 기판을 준비한다. 도전박(20a, 20b)은 12㎛의 동박을 이용하고, 상측 기판(11)은 0.06㎜의 판 두께의 것을 이용한다. 표면의 도전박(20a)은 회로 소자를 재치하는 제1 회로 패턴을 형성하기 위해 이용된다. 이면의 도전박(20b)은 공동 패턴을 형성하고, 후술하는 본딩 시트의 가공을 행한다. 또한, 상 기판(11)은 글래스 에폭시 수지 이외라도, BT 레진, 콤포지트, 글래스 폴리이미드 수지 혹은 지 페놀 수지 등의 프린트 기판 재료 중으로부터 선택된다. BT 레진은 T 성분(트리아진 수지)을 주성분으로 하고, B 성분(다관능 말레이미드 화합물) 또 는 다른 개질용 화합물로 구성된 고내열 부가 중합형 열경화성 수지의 총칭을 말한다. 콤포지트는 복수의 기판 재료를 적층한 것이다. 또한, 상측 기판(11)에는 코너에 제조 공정 중의 위치 결정을 하는 가이드 구멍(31)이 형성된다.In FIG. 3A, the glass epoxy board | substrate which adhere | attached the conductive foils 20a and 20b, such as copper, on both surfaces of the upper board |
도 3의 (b)에서는, 상측 기판(11)의 이면의 도전박(20b)은 공동 패턴으로 되는 부분을 레지스트층(32)으로 선택적으로 덮어, 공동 패턴의 패턴 형성을 한다.In FIG. 3B, the
도 3의 (c)에서는, 레지스트층(32)을 마스크로 하여 이면의 도전박(20b)을 에칭하여 공동 패턴의 도전박(20b)을 남긴다. 공동 패턴의 도전박(20b)은 쓰루홀 전극의 일부로 되는 도전박(20b)과 함께 남겨진다. 공동 패턴의 도전박(20b)의 역할은 공동부(14)의 상면을 도전박(20b)을 남김으로써 평탄성 등에 의해 소리 등의 진동을 전파하기 쉽게 하는 것과 공동부(14)의 보강을 하기 위해서이다.In FIG. 3C, the
도 3의 (d)에서는, 상측 기판(11)의 이면의 도전박(20b)측에 전체면을 본딩 시트로 덮는다. 이 본딩 시트는 접착층(13)을 만드는 것이다.In FIG.3 (d), the whole surface is covered with the bonding sheet | seat on the
도 3의 (e)에서는, 레이저 가공에 의해 공동 패턴의 이면의 도전박(20b) 상의 본딩 시트를 선택적으로 제거하고, 공동 패턴의 도전박(20b)의 주위의 상측 기판(11)을 메운다.In FIG. 3E, the bonding sheet on the
또한, 본 공정에서는 CO2 레이저를 이용하여 공동 패턴의 이면의 도전박(20b) 상의 본딩 시트를 제거하므로, 도전박(20b)의 표면이 노출된다. 이에 의해 본딩 시트가 공동부에 아래로 늘어져 공동부(14)를 막거나, 변형하는 것을 방지한다.In addition, since this process removes the bonded sheet on the conductive foil (20b) on the back surface of the cavity pattern using a CO 2 laser, the surface of the conductive foil (20b) is exposed. This prevents the bonding sheet from hanging down in the cavity to block or deform the
계속해서, 도 4를 참조하여, 하측 기판(12)의 제조 방법을 설명한다.4, the manufacturing method of the lower board |
도 4의 (a)에서는, 하측 기판(12)의 양 표면에 구리 등의 도전박(21a, 21b)을 접착한 글래스 에폭시 기판을 준비한다. 도전박(21a, 21b)은 18㎛의 동박을 이용하고, 하측 기판(12)은 0.1㎜의 판 두께의 것을 이용한다. 표면의 도전박(21a)은 회로 소자 등을 재치하는 제2 회로 패턴을 형성하기 위해 이용된다. 이면의 도전박(21b)은 공동부를 형성하기 위해 이용된다. 또한, 하측 기판(12)은 글래스 에폭시 수지 이외라도, BT 레진, 콤포지트, 글래스 폴리이미드 수지 혹은 지 페놀 수지 등의 프린트 기판 재료 중으로부터 선택된다. BT 레진은 T 성분(트리아진 수지)을 주성분으로 하고, B 성분(다관능 말레이미드 화합물) 또는 다른 개질용 화합물로 구성된 고내열 부가 중합형 열경화성 수지의 총칭을 말한다. 콤포지트는 복수의 기판 재료를 적층한 것이다. 또한, 하측 기판(12)도 상측 기판(11)과 마찬가지로 코너에 제조 공정 중의 위치 결정을 하는 가이드 구멍(31)이 형성된다.In FIG.4 (a), the glass epoxy board | substrate which adhere | attached the conductive foils 21a and 21b, such as copper, on both surfaces of the lower board |
도 4의 (b)에서는, 하측 기판(12)의 이면의 도전박(21b)은 공동 패턴으로 되는 부분을 레지스트층(33)으로 선택적으로 덮어, 공동 패턴의 패턴 형성을 한다.In FIG. 4B, the
도 4의 (c)에서는, 레지스트층(33)을 마스크로 하여 이면의 도전박(21b)을 에칭하여 공동 패턴의 도전박(21b)을 남긴다.In FIG. 4C, the
도 4의 (d)에서는, 하측 기판(12)의 이면 전체에 언더코트 수지(34) 등을 두껍게 도포하고, 공동 패턴의 도전박(21b)을 메운다. 언더코트 수지(34)로서는 폴리이미드 수지가 최적이며, 액상의 폴리이미드 수지를 적하하여 스피너로 균일하게 넓혀서 가열 경화시킨다.In FIG.4 (d), the
도 4의 (e)에서는, 언더코트 수지(34)를 이면의 도전박(21b)의 두께까지 연마하여, 이면의 도전박(21b)의 표면을 노출시킨다.In FIG. 4E, the
도 4의 (f)에서는, 노출된 이면의 도전박(21b)을 에칭하여 제거하고, 언더코트 수지로 주위를 둘러싸여진 공동부(14)를 형성한다. 즉, 공동 패턴의 이면의 도전박(21b)이 제거되어, 그대로 공동부(14)를 형성한다.In FIG. 4F, the exposed
따라서, 공동부(14)는 이면의 도전박(21b)의 공동 패턴에 의해 임의의 형상으로 만들어져, 예를 들면 스파이럴 형상, 혼 형상, 사행 형상 등을 실현할 수 있다. 또한, 공동부(14)의 두께는 이면의 도전박(21b)의 두께에 의존하므로, 이 두께를 선택함으로써 임의의 두께로 형성할 수 있다.Therefore, the
또한, 도 5를 참조하여 양 기판의 접합 공정을 설명한다.In addition, the bonding process of both board | substrates is demonstrated with reference to FIG.
도 5의 (a)에서는, 상측 기판(11)의 이면과 하측 기판(12)의 이면을 대향시켜 가이드 구멍(31)을 이용하여 위치 정렬한다.In FIG. 5A, the rear surface of the
도 5의 (b)에서는, 상측 기판(11)과 하측 기판(12)을 접착층(13)에 의해 접합하여 공동부(14)를 형성한다. 상측 기판(11)과 하측 기판(12)을 겹쳐서 유압 프레스기에 의해 3∼5㎫로 가압하면서, 160∼170℃에서 1시간 정도 어닐링하여 접착층(13)을 본 경화시켜 상측 기판(11)과 하측 기판(12)을 접착층(13)으로 일체로 접착하여 공동부(14)를 갖는 회로 기판을 완성시킨다.In FIG. 5B, the
도 5의 (c)에서는, 쓰루홀 전극(15a, 15b)을 형성하기 위한 쓰루홀(15)이 NC 공작기를 이용하여 드릴 등으로 상측 기판(11) 및 하측 기판(12) 및 접착층(13)을 관통하여 개방된다.In FIG. 5C, the through
도 5의 (d)에서는, 쓰루홀에 쓰루홀 도금을 이용하여 쓰루홀 전극(15a, 15b)을 형성한다. 접합한 상측 기판(11) 및 하측 기판(12)을 팔라듐 용액에 침지시키고, 양 도전박(20a, 21a)을 전극으로 하여 쓰루홀의 내벽에 구리의 전해 도금을 행하여, 구리 페이스트를 충전하여 쓰루홀 전극(15a, 15b)을 형성한다.In FIG. 5D, through-
도 5의 (e)에서는, 상측 기판(11) 및 하측 기판(12)의 외측에 면하는 도전박(20a, 21a)을 레지스트층으로 피복하고, 상측 기판(11)의 도전박(20a)에는 제1 회로 패턴(17)의 레지스트층을, 하측 기판(12)의 도전박(21a)에는 제2 회로 패턴(19)의 레지스트층을 노광 현상하고, 남은 레지스트층을 마스크로 하여 도전박(20a, 21a)을 동시에 에칭한다. 이 때에, 공동부(14)는 상측 기판(11)과 하측 기판(12) 사이의 접착층(13)에 의해 밀폐되어 있으므로, 에칭 용액이 공동부(14)에 침입하는 일은 없다. 도전박(20a, 21a)이 구리일 때에는 에칭 용액으로서 염화제2철을 이용한다. 구체적인 제1 회로 패턴(17) 및 제2 회로 패턴(19)은 도 2에 도시하고 있다.In FIG. 5E, the
마지막으로, 도 6을 참조하여 회로 기판의 최종 가공을 설명한다.Finally, the final processing of the circuit board will be described with reference to FIG. 6.
도 6의 (a)에서는, 제1 회로 패턴(17) 및 제2 회로 패턴(19)의 형성에 이용한 레지스트층을 박리 제거하고, 새로운 레지스트층을 피복하여 외장 전극이나 회로 소자의 본딩 전극 등의 표면 처리를 행하는 제1 회로 패턴(17) 및 제2 회로 패턴(19)을 노출시킨다.In FIG. 6A, the resist layer used to form the
도 6의 (b)에서는, 노출된 제1 회로 패턴(17)과 제2 회로 패턴(19)의 표면에 3㎛의 니켈층과 0.3㎛의 금층을 형성하여, 외장 전극(35)이나 회로 소자의 본딩 전 극의 표면 처리를 행한다. 이 니켈층과 금층에 의해 회로 소자의 고착, 금속 세선의 본딩 혹은 납땜이 가능하게 된다. In FIG. 6B, a 3 μm nickel layer and a 0.3 μm gold layer are formed on the exposed surfaces of the
도 6의 (c)에서는, 공동부(14)까지 관통하는 관통 구멍(16a, 16b)이, NC 공작기를 이용하여 라우터로 상측 기판(11)의 표면부터 형성된다. 관통 구멍(16a, 16b)은 각각 반경 0.6㎜ 및 반경 1.7㎜이다. 또한, 관통 구멍의 구멍 가공은, 공동부(14) 상단에서 치수에 맞게 멈추게 된다. 관통 구멍(16a, 16b)에 의해 공동부(14)는, 외기와 연락된다.In FIG. 6C, through
그 후, 상측 기판(11)의 제1 회로 패턴(17)에는 도 2에 도시한 바와 같이 회로 소자가 예정된 위치에 고착되고, 본딩 와이어 등에 의해 접속된다. 하측 기판(12)의 제2 회로 패턴(19)은 주로 외장 전극(35)(도 2에서는 A, B, C, D로 나타냄)으로서 이용되고, 프린트 기판 등에 표면 실장될 때에 이용한다.Thereafter, the circuit element is fixed to the
도 1은 본 발명의 공동부를 갖는 회로 기판의 단면도.1 is a cross-sectional view of a circuit board having a cavity of the present invention.
도 2는 본 발명의 공동부를 갖는 회로 기판의 (a) 저면도 및 (b) 상면도.2 is a bottom view and (b) top view of a circuit board having a cavity of the present invention;
도 3의 (a)∼도 3의 (e)는 본 발명의 제조 방법에 의해 완성된 공동부를 갖는 회로 기판의 상측 기판의 제조 공정을 설명하는 단면도.3 (a) to 3 (e) are cross-sectional views illustrating a manufacturing process of an upper substrate of a circuit board having a cavity portion completed by the manufacturing method of the present invention.
도 4의 (a)∼도 4의 (f)는 본 발명의 제조 방법에 의해 완성된 공동부를 갖는 회로 기판의 하측 기판의 제조 공정을 설명하는 단면도.4 (a) to 4 (f) are cross-sectional views illustrating steps for manufacturing a lower substrate of a circuit board having a cavity portion completed by the manufacturing method of the present invention.
도 5의 (a)∼도 5의 (e)는 본 발명의 제조 방법에 의해 완성된 공동부를 갖는 회로 기판의 상측 기판과 하측 기판의 접합 공정을 설명하는 단면도.5 (a) to 5 (e) are cross-sectional views illustrating a bonding process between an upper substrate and a lower substrate of a circuit board having a cavity completed by the manufacturing method of the present invention.
도 6의 (a)∼도 6의 (c)는 본 발명의 제조 방법에 의해 완성된 공동부를 갖는 회로 기판의 최종 제조 공정을 설명하는 단면도.6 (a) to 6 (c) are cross-sectional views illustrating a final manufacturing process of a circuit board having a cavity portion completed by the manufacturing method of the present invention.
도 7은 종래의 회로 기판을 설명하는 단면도.7 is a cross-sectional view illustrating a conventional circuit board.
도 8은 MEMS 회로 소자를 설명하는 단면도.8 is a cross-sectional view illustrating a MEMS circuit element.
도 9는 MEMS 회로 소자를 실장한 종래의 실장 구조를 설명하는 단면도.9 is a cross-sectional view illustrating a conventional mounting structure in which MEMS circuit elements are mounted.
<도면의 주요 부분에 대한 부호의 설명><Explanation of symbols for the main parts of the drawings>
10 : 회로 기판10: circuit board
11 : 상측 기판11: upper substrate
12 : 하측 기판12: lower substrate
13 : 접착층13: adhesive layer
14 : 공동부14: joint department
15a, 15b : 쓰루홀 전극15a, 15b: through hole electrode
16a, 16b : 관통 구멍16a, 16b: through hole
17 : 제1 회로 패턴17: first circuit pattern
18a, 18b : 쓰루홀18a, 18b: through hole
19 : 제2 회로 패턴19: second circuit pattern
20a, 20b : 도전박20a, 20b: conductive foil
21a, 21b : 도전박21a, 21b: conductive foil
31 : 가이드 구멍31: guide hole
32, 33 : 레지스트층32, 33: resist layer
34 : 언더코트 수지34: undercoat resin
35 : 외장 전극 35: external electrode
Claims (7)
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2008324910A JP4859253B2 (en) | 2008-12-22 | 2008-12-22 | Circuit board having cavity, method for manufacturing the same, and method for manufacturing a circuit device using the same |
JPJP-P-2008-324910 | 2008-12-22 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20100073951A KR20100073951A (en) | 2010-07-01 |
KR101074927B1 true KR101074927B1 (en) | 2011-10-18 |
Family
ID=42495178
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020090028940A KR101074927B1 (en) | 2008-12-22 | 2009-04-03 | Circuit substrate with hollow portion and manufacturing method thereof |
Country Status (4)
Country | Link |
---|---|
JP (1) | JP4859253B2 (en) |
KR (1) | KR101074927B1 (en) |
CN (1) | CN101764105B (en) |
TW (1) | TWI371993B (en) |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8519542B2 (en) * | 2010-08-03 | 2013-08-27 | Xilinx, Inc. | Air through-silicon via structure |
US8754529B2 (en) * | 2011-03-28 | 2014-06-17 | Miradia, Inc. | MEMS device with simplified electrical conducting paths |
TWI431742B (en) * | 2011-04-27 | 2014-03-21 | Unimicron Technology Corp | Method of fabricating circuit board and basic circuit board |
KR101828063B1 (en) | 2011-05-17 | 2018-02-09 | 삼성전자주식회사 | Semiconductor device and method of forming the same |
JP5668664B2 (en) | 2011-10-12 | 2015-02-12 | 船井電機株式会社 | MICROPHONE DEVICE, ELECTRONIC DEVICE EQUIPPED WITH MICROPHONE DEVICE, MICROPHONE DEVICE MANUFACTURING METHOD, MICROPHONE DEVICE SUBSTRATE, AND MICROPHONE DEVICE SUBSTRATE MANUFACTURING METHOD |
JP2016048768A (en) * | 2014-08-28 | 2016-04-07 | 日立化成株式会社 | Wiring board and manufacturing method of semiconductor device |
CN114466512B (en) * | 2021-12-24 | 2023-08-22 | 江苏普诺威电子股份有限公司 | MEMS (micro-electromechanical systems) buried-capacitor buried-resistor packaging loading plate and manufacturing process thereof |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH11214819A (en) * | 1998-01-28 | 1999-08-06 | Sony Corp | Wiring board and manufacture thereof |
US7166910B2 (en) * | 2000-11-28 | 2007-01-23 | Knowles Electronics Llc | Miniature silicon condenser microphone |
JP2002237682A (en) * | 2001-02-08 | 2002-08-23 | Cmk Corp | Multilayer printed circuit board having component- mounting recess, and its manufacturing method |
JP2002290032A (en) * | 2001-03-24 | 2002-10-04 | Ngk Spark Plug Co Ltd | Method of manufacturing wiring board |
JP4899269B2 (en) * | 2001-08-09 | 2012-03-21 | 株式会社村田製作所 | Electronic component unit and manufacturing method thereof |
JP3941463B2 (en) * | 2001-11-06 | 2007-07-04 | 凸版印刷株式会社 | Manufacturing method of multilayer printed wiring board |
CN1901758A (en) * | 2005-07-19 | 2007-01-24 | 青岛歌尔电子有限公司 | Capacitive silicon microphone |
JP2007150514A (en) * | 2005-11-25 | 2007-06-14 | Matsushita Electric Works Ltd | Microphone package |
JP2007250608A (en) * | 2006-03-14 | 2007-09-27 | Element Denshi:Kk | Circuit board including hollow part, method for manufacturing the same, method for manufacturing circuit device using the same |
JP4844294B2 (en) * | 2006-08-30 | 2011-12-28 | パナソニック株式会社 | Composite wiring board |
KR100817075B1 (en) * | 2006-11-09 | 2008-03-26 | 삼성전자주식회사 | Multistack package and method of fabricating the same |
-
2008
- 2008-12-22 JP JP2008324910A patent/JP4859253B2/en active Active
-
2009
- 2009-03-11 TW TW098107827A patent/TWI371993B/en not_active IP Right Cessation
- 2009-04-03 CN CN2009101338368A patent/CN101764105B/en not_active Expired - Fee Related
- 2009-04-03 KR KR1020090028940A patent/KR101074927B1/en not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
CN101764105B (en) | 2012-06-06 |
JP4859253B2 (en) | 2012-01-25 |
CN101764105A (en) | 2010-06-30 |
JP2010147955A (en) | 2010-07-01 |
TW201026171A (en) | 2010-07-01 |
TWI371993B (en) | 2012-09-01 |
KR20100073951A (en) | 2010-07-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101074927B1 (en) | Circuit substrate with hollow portion and manufacturing method thereof | |
JP5013973B2 (en) | Printed wiring board and method for manufacturing the same, electronic component housing board using the printed wiring board, and method for manufacturing the same | |
EP2582155B1 (en) | Microphone unit and method of manufacturing microphone unit | |
KR101244047B1 (en) | Electronic component mounting device and method for producing the same | |
US7718901B2 (en) | Electronic parts substrate and method for manufacturing the same | |
JP2010186847A (en) | Semiconductor device, method of manufacturing the same, and electronic apparatus | |
JP4655017B2 (en) | Acoustic sensor | |
TWI409884B (en) | Method for manufacturing semiconductor device | |
KR20020016517A (en) | Electronic device sealing electronic element therein and manufacturing method thereof, and printed wiring board suitable for such electronic device | |
JPWO2010052942A1 (en) | Electronic component built-in wiring board and manufacturing method thereof | |
JP5186102B2 (en) | Microphone package manufacturing method and microphone package | |
JP5660260B2 (en) | Electronic component built-in module and communication terminal device | |
KR20160094502A (en) | Chip embedded type printed circuit board and method of manufacturing the same and stack package using the same | |
JPWO2004105454A1 (en) | Wiring board manufacturing method | |
TWI586232B (en) | Printed circuit board and method of manufacturing the same | |
JP2014155132A (en) | Circuit board, and method of manufacturing the same | |
JP5200870B2 (en) | Manufacturing method of module with built-in components | |
TWI715060B (en) | Buried circuit board and manufacturing method thereof | |
KR20040075750A (en) | Condenser microphone | |
JP2004266271A (en) | Electronic part mounting body and method for manufacturing the same | |
JP3627635B2 (en) | Printed wiring board and electronic component case using the same | |
JP2015090931A (en) | Composite substrate and rigid substrate | |
JP2008085508A (en) | Process for manufacturing acoustic sensor | |
CN114258200B (en) | Manufacturing method of soft and hard combined circuit board with embedded element | |
JP2006102845A (en) | Functional element package, manufacturing method thereof, circuit module having functional element package and manufacturing method thereof |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20140428 Year of fee payment: 4 |
|
FPAY | Annual fee payment |
Payment date: 20150901 Year of fee payment: 5 |
|
LAPS | Lapse due to unpaid annual fee |