KR100981623B1 - Apparatus for detecting attached status of sub-board - Google Patents
Apparatus for detecting attached status of sub-board Download PDFInfo
- Publication number
- KR100981623B1 KR100981623B1 KR1020040019350A KR20040019350A KR100981623B1 KR 100981623 B1 KR100981623 B1 KR 100981623B1 KR 1020040019350 A KR1020040019350 A KR 1020040019350A KR 20040019350 A KR20040019350 A KR 20040019350A KR 100981623 B1 KR100981623 B1 KR 100981623B1
- Authority
- KR
- South Korea
- Prior art keywords
- board
- sub
- signal
- fastening state
- fastened
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/16—Constructional details or arrangements
- G06F1/18—Packaging or power distribution
- G06F1/181—Enclosures
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/16—Constructional details or arrangements
- G06F1/18—Packaging or power distribution
- G06F1/183—Internal mounting support structures, e.g. for printed circuit boards, internal connecting means
- G06F1/185—Mounting of expansion boards
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K5/00—Casings, cabinets or drawers for electric apparatus
- H05K5/02—Details
- H05K5/0247—Electrical details of casings, e.g. terminals, passages for cables or wiring
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
- Human Computer Interaction (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Combinations Of Printed Boards (AREA)
- Debugging And Monitoring (AREA)
Abstract
본 발명은, 서브 보드의 체결 상태 검출장치에 관한 것으로, 노트북 컴퓨터와 같은 다양한 전자기기의 메인 보드에, 제1 서브 보드와 제2 서브 보드를 체결할 수 있도록 제조되거나, 또는 상기 제2 서브 보드 없이, 제1 서브 보드만을 체결할 수 있도록 제조되는 경우, 그 2 가지 경우에 모두 호환성을 갖고 서브 보드의 체결 상태를 정상적으로 검출할 수 있도록 함으로써, 제2 서브 보드 없이, 제1 서브 보드만을 체결할 수 있도록 제조된 경우에도, 제2 서브 보드의 미 체결로 인해, 제1 서브 보드가 체결되지 않은 상태로 오인되는 것을 미연에 예방할 수 있게 되는 매우 유용한 발명인 것이다.The present invention relates to a fastening state detecting device of a sub board, and is manufactured to fasten a first sub board and a second sub board to a main board of various electronic devices such as a notebook computer, or the second sub board. If the first sub-board is manufactured without fastening, only the first sub-board can be fastened without compatibility with the second sub-board by making it compatible with both cases and allowing the fastening state of the sub-board to be normally detected. Even if it is manufactured so that, due to the non-fastening of the second sub-board, it is a very useful invention that can be prevented in advance that the first sub-board is not misunderstood.
메인 보드, 제1 서브 보드, 제2 서브 보드, 체결 상태, 오어 게이트, 버퍼Main board, first sub board, second sub board, fastening state, or gate, buffer
Description
도 1은 일반적인 서브 보드의 체결 상태 검출장치에 대한 구성을 도시한 것이고,1 illustrates a configuration of a fastening state detecting apparatus of a general sub board,
도 2는 본 발명에 따른 서브 보드의 체결 상태 검출장치에 대한 구성을 도시한 것이다.
Figure 2 shows the configuration of the fastening state detection apparatus of the sub-board according to the present invention.
※ 도면의 주요부분에 대한 부호의 설명[Description of Drawings]
10 : 메인 보드 11 : 제1 서브 보드10: main board 11: first sub board
12 : 제2 서브 보드 OR : 오어 게이트12: second sub-board OR: or gate
B : 버퍼 B: buffer
본 발명은, 서브 보드의 체결 상태 검출장치에 관한 것으로, 예를 들어 노트북 컴퓨터와 같은 다양한 전자기기의 메인 보드(Main Board)에 체결되는 서브 보드(Sub Board)의 체결 상태를 검출하기 위한 서브 보드의 체결 상태 검출장치에 관한 것이다.
BACKGROUND OF THE
일반적으로 노트북 컴퓨터와 같은 다양한 전자기기에는, 도 1에 도시한 바와 같이, 메인 보드(10)가 포함 구비되며, 상기 메인 보드(10)에는, 작은 사이즈의 제1 서브 보드(11)가 체결 사용될 수 있다. In general, as shown in FIG. 1, various electronic devices such as a notebook computer include a
또한, 상기 메인 보드(10)에는, 상기 제1 서브 보드(11) 이외에도, 작은 사이즈의 제2 서브 보드(12)가 선택적(Option)으로 체결 사용될 수 있는 데, 예를 들어, 상기 메인 보드(10) 내에, 제1 서브 보드(11)가 체결되는 경우, 도 1에 도시한 바와 같이, 제1 서브 보드의 체결 검출신호인 'De1 #'가 하이(High) 신호에서 로우(Low) 신호가 된다. In addition, in addition to the
그리고, 상기 메인 보드(10) 내에, 제2 서브 보드(12)가 체결되는 경우, 도 1에 도시한 바와 같이, 제2 서브 보드의 체결 검출신호인 'De2 #'가 하이(High) 신호에서 로우(Low) 신호가 되므로, 상기 로우 신호의 'De1 #'과 'De2 #'가 입력되는 오어(OR) 게이트에서는, 로우 신호의 'Detect #'를 출력하게 된다.
In addition, when the
반면, 상기 제2 서브 보드가 체결되지 않은 경우, 제2 서브 보드의 체결 검출신호인 'De2 #'가 하이(High) 신호가 되므로, 상기 로우 신호의 'De1 #'과 하이 신호의 'De2 #'가 입력되는 오어(OR) 게이트에서는, 하이 신호의 'Detect #'를 출력하게 된다. On the other hand, when the second sub-board is not fastened, since the fastening detection signal 'De2 #' of the second sub-board becomes a high signal, 'De1 #' of the low signal and 'De2 # of the high signal. In the OR gate to which 'is input,' Detect # 'of the high signal is output.
또한, 상기 제2 서브 보드가 체결된 상태에서, 상기 제1 서브 보드가 체결되지 않은 경우, 제1 서브 보드의 체결 검출신호인 'De1 #'가 하이(High) 신호가 되므로, 상기 하이 신호의 'De1 #'과 로우 신호의 'De2 #'가 입력되는 오어(OR) 게이트에서는, 하이 신호의 'Detect #'를 출력하게 된다. In addition, when the first sub-board is not fastened while the second sub-board is fastened, 'De1 #', which is a fastening detection signal of the first sub-board, becomes a high signal. In the OR gate where 'De1 #' and 'De2 #' of the low signal are input, 'Detect #' of the high signal is output.
따라서, 상기 오어 게이트로부터 출력되는 'Detect #'가 로우 신호인 경우, 제1 서브 보드와 제2 서브 보드가 모두 정상적으로 체결된 상태이고, 상기 오어 게이트로부터 출력되는 'Detect #'가 하이 신호인 경우에는, 제1 서브 보드 또는 제2 서브 보드 중 어느 하나 이상이 체결되지 않은 상태임을 알 수 있게 된다.
Therefore, when the 'Detect #' output from the OR gate is a low signal, both the first sub board and the second sub board are normally connected, and the 'Detect #' output from the OR gate is a high signal. It can be seen that at least one of the first sub-board or the second sub-board is not fastened.
그러나, 일반적인 노트북 컴퓨터와 같은 다양한 전자기기에는, 상기 메인 보드에 제1 서브 보드와 제2 서브 보드를 모두 체결할 수 있도록 제조되거나, 또는 상기 제2 서브 보드 없이, 제1 서브 보드만을 체결할 수 있도록 제조될 수 있는 데, 예를 들어 제2 서브 보드 없이, 제1 서브 보드만을 체결할 수 있도록 제조된 경우, 도 1을 참조로 전술한 바와 같이 동작되는 체결 상태 검출장치를 그대로 적용하게 되면, 상기 제1 서브 보드가 정상 체결되었음에도 불구하고, 제2 서브 보드의 미 체결로 인해, 오어 게이트로부터 항상 하이 신호의 'Detect #'가 출력되므 로, 제1 서브 보드가 체결되지 않은 상태로 오인되는 문제점이 발생하게 된다.
However, in various electronic devices such as a general laptop computer, only the first sub board may be fastened without the second sub board, or manufactured to fasten both the first sub board and the second sub board to the main board. For example, when manufactured to fasten only the first sub-board without the second sub-board, for example, when applying the fastening state detection device operated as described above with reference to FIG. Although the first sub-board is normally fastened, due to the non-fastening of the second sub-board, 'Detect #' of the high signal is always output from the or gate, so that the first sub-board is not mistaken. Problems will arise.
따라서, 본 발명은 상기와 같은 문제점을 해결하기 위하여 창작된 것으로서, 노트북 컴퓨터와 같은 다양한 전자기기의 메인 보드에, 제1 서브 보드와 제2 서브 보드를 체결할 수 있도록 제조되거나, 또는 상기 제2 서브 보드 없이, 제1 서브 보드만을 체결할 수 있도록 제조되는 경우, 그 2 가지 경우에 모두 호환성을 갖고 서브 보드의 체결 상태를 정상적으로 검출할 수 있도록 하기 위한 서브 보드의 체결 상태 검출장치를 제공하는 데, 그 목적이 있는 것이다.
Accordingly, the present invention was created to solve the above problems, and is manufactured to fasten the first sub board and the second sub board to the main board of various electronic devices such as a notebook computer, or the second board. In the case where the first sub-board is manufactured without the sub-board, it is possible to provide a fastening state detecting apparatus of the sub-board for compatibility with both cases and to detect the fastening state of the sub-board normally. The purpose is to.
상기와 같은 목적을 달성하기 위한 본 발명에 따른 서브 보드의 체결 상태 검출장치는, 메인 보드와 제1 서브 보드간의 체결 상태에 상응하는 신호를 출력하는 제1 신호 출력수단; 상기 메인 보드와 제2 서브 보드간의 체결 상태에 상응하는 신호를 출력하는 제2 신호 출력수단; 상기 제1 신호와 제2 신호의 논리 조합에 의해, 상기 제1 서브 보드와 제2 서브 보드의 체결 상태를 검출하는 검출 수단; 및 상기 제2 서브 보드의 체결 상태에 따라, 상기 제2 신호의 출력을 선택적으로 차단하는 차단 수단을 포함하여 구성되는 것을 특징으로 한다.
An apparatus for detecting a fastening state of a sub board according to the present invention for achieving the above object includes: first signal output means for outputting a signal corresponding to a fastening state between a main board and a first sub board; Second signal output means for outputting a signal corresponding to a fastening state between the main board and the second sub board; Detection means for detecting a fastening state of the first sub board and the second sub board by a logical combination of the first signal and the second signal; And blocking means for selectively blocking the output of the second signal according to the fastening state of the second sub-board.
이하, 본 발명에 따른 서브 보드의 체결 상태 검출장치에 대한 바람직한 실 시예에 대해, 첨부된 도면을 참조하여 상세히 설명한다. Hereinafter, with reference to the accompanying drawings, a preferred embodiment of the fastening state detection device of the sub-board according to the present invention will be described in detail.
우선, 본 발명에 따른 서브 보드의 체결 상태 검출장치는, 메인 보드에 제1 서브 보드와 제2 서브 보드를 모두 체결할 수 있도록 제조되거나, 또는 제2 서브 보드 없이, 제1 서브 보드만을 체결할 수 있도록 제조되는 2 가지 경우에 모두 호환성을 갖고, 서브 보드의 체결 상태를 정확하게 검출할 수 있도록 하기 위한 것으로, 예를 들어 노트북 컴퓨터에는, 도 2에 도시한 바와 같이, 메인 보드(20)가 포함 구비되며, 상기 메인 보드(20)에는, 작은 사이즈의 제1 서브 보드(11)가 체결 사용된다. First, the fastening state detecting apparatus of the sub-board according to the present invention is manufactured to fasten both the first sub-board and the second sub-board to the main board, or to fasten only the first sub-board without the second sub-board. The two cases are manufactured to be compatible with each other and to accurately detect the fastening state of the sub-board. For example, the notebook computer includes the
또한, 상기 메인 보드(20)에는, 상기 제1 서브 보드(11) 이외에도, 작은 사이즈의 제2 서브 보드(22)가 선택적(Option)으로 체결 사용될 수 있는 데, 상기 제2 서브 보드(22)에는, 도 2에 도시한 바와 같이, 별도의 접지(GND) 단자가 추가로 구비되고, 상기 메인 보드(20) 중 제2 서브 보드의 접지 단자와 대응 접속되는 하나의 단자가 추가 구비된다.In addition, in addition to the
그리고, 상기 추가 구비된 단자의 출력 신호(Tru #)에 의해 선택적으로 인에이블(Enable)되는 버퍼(B)가 구비되는 데, 예를 들어 메인 보드에 제1 서브 보드와 제2 서브 보드가 모두 체결될 수 있도록 제조된 상태에서, 상기 메인 보드(20) 내에, 제1 서브 보드(11)가 체결되는 경우, 도 2에 도시한 바와 같이, 제1 서브 보드의 체결 검출신호인 'De1 #'가 하이(High) 신호에서 로우(Low) 신호가 된다. In addition, a buffer B that is selectively enabled by the output signal Tru # of the additionally provided terminal is provided. For example, both a first sub board and a second sub board are provided on a main board. When the
그리고, 상기 메인 보드(20) 내에, 제2 서브 보드(22)가 체결되는 경우, 도 2에 도시한 바와 같이, 제2 서브 보드의 체결 검출신호인 'De2 #'가 하이(High) 신 호에서 로우(Low) 신호가 되며, 상기 추가 구비된 단자의 출력 신호인 'Tru #'가 제2 서브 보드(22)의 접지(GND) 단자에 의해 로우(Low) 신호가 되어, 상기 버퍼(B)에 하이(High) 신호가 인가되므로, 인에이블된 버퍼(B)를 통과하게 되는 로우 신호의 'De2 #'와, 상기 'De1 #'가 오어(OR) 게이트로 각각 입력되고, 상기 오어 게이트에서는, 로우 신호의 'Detect #'를 출력하게 된다. When the
반면, 상기 제2 서브 보드(22)가 체결되지 않은 경우, 하이 신호의 'Tru #'가 출력되므로, 상기 버퍼(B)에 로우(Low) 신호가 인가되어, 버퍼(B)가 디스에이블(Disable)되기 때문에, 'De1 #'만이 오어(OR) 게이트로 입력되고, 상기 오어 게이트에서는, 그 'De1 #'에 의해서만 영향을 받게 되어, 제1 서브 보드(11)의 체결 상태에 상응하는 검출 신호를 출력하게 된다. On the other hand, when the
즉, 상기 제2 서브 보드(22)가 체결되지 않는 경우, 상기 버퍼(B)가 차단되기 때문에, 상기 오어 게이트(OR)는, 제1 서브 보드(11)가 체결되는 경우, 로우 신호를 출력하고, 제1 서브 보드가 체결되지 않은 경우, 하이 신호를 출력하게 된다.That is, since the buffer B is blocked when the
따라서, 상기 제2 서브 보드 없이, 제1 서브 보드만을 체결할 수 있도록 제조된 경우, 전술한 바와 같이, 제2 서브 보드의 체결 상태와 무관하게, 제1 서브 보드에 의해서만 하이 신호 또는 로우 신호의 'Detect #'가 출력되도록 하여, 메인 보드에, 제1 서브 보드와 제2 서브 보드를 모두 체결할 수 있도록 제조되거나, 또는 상기 제2 서브 보드 없이, 제1 서브 보드만을 체결할 수 있도록 제조되는 경우, 그 2 가지 경우에 모두 호환성을 갖고 제2 서브 보드의 체결 상태를 정상적으로 검출할 수 있게 된다.
Therefore, when manufactured to fasten only the first sub-board without the second sub-board, as described above, regardless of the fastening state of the second sub-board, the high signal or the low signal may be applied only by the first sub-board. 'Detect #' is outputted to be manufactured to fasten both the first sub-board and the second sub-board to the main board, or to be able to fasten only the first sub-board without the second sub-board. In this case, both of the cases are compatible and the fastening state of the second sub-board can be detected normally.
이상, 전술한 본 발명의 바람직한 실시예는, 예시의 목적을 위해 개시된 것으로, 당업자라면, 이하 첨부된 특허청구범위에 개시된 본 발명의 기술적 사상과 그 기술적 범위 내에서, 또다른 다양한 실시예들을 개량, 변경, 대체 또는 부가 등이 가능할 것이다.
Or more, preferred embodiments of the present invention described above, for the purpose of illustration, those skilled in the art, within the technical spirit and the technical scope of the present invention disclosed in the appended claims below, to further improve various other embodiments Changes, substitutions or additions will be possible.
상기와 같이 구성 및 이루어지는 본 발명에 따른 서브 보드의 체결 상태 검출장치는, 노트북 컴퓨터와 같은 다양한 전자기기의 메인 보드에, 제1 서브 보드와 제2 서브 보드를 체결할 수 있도록 제조되거나, 또는 상기 제2 서브 보드 없이, 제1 서브 보드만을 체결할 수 있도록 제조되는 경우, 그 2 가지 경우에 모두 호환성을 갖고 서브 보드의 체결 상태를 정상적으로 검출할 수 있도록 함으로써, 제2 서브 보드 없이, 제1 서브 보드만을 체결할 수 있도록 제조된 경우에도, 제2 서브 보드의 미 체결로 인해, 제1 서브 보드가 체결되지 않은 상태로 오인되는 것을 미연에 예방할 수 있게 되는 매우 유용한 발명인 것이다.The fastening state detecting device of the sub-board according to the present invention constructed and constructed as described above is manufactured to be able to fasten the first sub-board and the second sub-board to a main board of various electronic devices such as a notebook computer, or In the case where the first sub-board is manufactured without the second sub-board, the first sub-board is compatible with both cases and the fastening state of the sub-board can be detected normally, so that the first sub-board can be detected normally. Even when manufactured to fasten only the board, due to the non-fastening of the second sub-board, it is a very useful invention that can prevent the misunderstanding of the first sub-board unfastened in advance.
Claims (6)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020040019350A KR100981623B1 (en) | 2004-03-22 | 2004-03-22 | Apparatus for detecting attached status of sub-board |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020040019350A KR100981623B1 (en) | 2004-03-22 | 2004-03-22 | Apparatus for detecting attached status of sub-board |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20050094190A KR20050094190A (en) | 2005-09-27 |
KR100981623B1 true KR100981623B1 (en) | 2010-09-10 |
Family
ID=37275067
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020040019350A KR100981623B1 (en) | 2004-03-22 | 2004-03-22 | Apparatus for detecting attached status of sub-board |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100981623B1 (en) |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH06332647A (en) * | 1993-05-20 | 1994-12-02 | Mitsubishi Electric Corp | Message output system |
US5910690A (en) | 1997-02-11 | 1999-06-08 | Cabletron Systems, Inc. | Hotswappable chassis and electronic circuit cards |
KR20000007247A (en) * | 1998-07-01 | 2000-02-07 | 윤종용 | Board interconnection structure of computer |
-
2004
- 2004-03-22 KR KR1020040019350A patent/KR100981623B1/en active IP Right Grant
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH06332647A (en) * | 1993-05-20 | 1994-12-02 | Mitsubishi Electric Corp | Message output system |
US5910690A (en) | 1997-02-11 | 1999-06-08 | Cabletron Systems, Inc. | Hotswappable chassis and electronic circuit cards |
KR20000007247A (en) * | 1998-07-01 | 2000-02-07 | 윤종용 | Board interconnection structure of computer |
Also Published As
Publication number | Publication date |
---|---|
KR20050094190A (en) | 2005-09-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100672987B1 (en) | High speed analog envelope detector | |
US7480810B2 (en) | Voltage droop dynamic recovery | |
US7872602B2 (en) | Time to digital converting circuit and related method | |
US20070047687A1 (en) | Phase detector and related phase detecting method thereof | |
KR20070064643A (en) | High voltage level shifting by capacitive coupling | |
KR100309233B1 (en) | Single-end-zero receiver circiut | |
US7912044B2 (en) | Expandable structure for peripheral storage device | |
KR100981623B1 (en) | Apparatus for detecting attached status of sub-board | |
KR910018811A (en) | Load connection state detection device | |
US7710696B2 (en) | Transient detection circuit for ESD protection | |
US20160299546A1 (en) | Central processing unit protection circuit | |
US20090110130A1 (en) | Method and circuit for changing modes without dedicated control pin | |
US10250259B2 (en) | Device and method for digital signal transmission | |
KR900013609A (en) | Event Limit Inspection Structures for Integrated Circuits | |
US7215173B2 (en) | Low-swing level shifter | |
US7501836B2 (en) | Apparatus and method for determining capacitance variation in an integrated circuit | |
EP0939490A3 (en) | Coincidence Detection Circuit | |
JP2006170898A (en) | Test circuit of semiconductor device | |
US20080218242A1 (en) | Output signal switching device | |
KR101186824B1 (en) | A Safe Unit of Vehicle | |
US20040080887A1 (en) | Current direction detection | |
JP4320779B2 (en) | Line status detection circuit | |
KR101468572B1 (en) | I/O Circuit for data separation | |
KR0128714Y1 (en) | Keyboard connection device | |
US7772923B2 (en) | Test circuit for programmable gain amplifier |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20130823 Year of fee payment: 4 |
|
FPAY | Annual fee payment |
Payment date: 20140822 Year of fee payment: 5 |
|
FPAY | Annual fee payment |
Payment date: 20150824 Year of fee payment: 6 |
|
FPAY | Annual fee payment |
Payment date: 20160824 Year of fee payment: 7 |
|
FPAY | Annual fee payment |
Payment date: 20170824 Year of fee payment: 8 |