KR100979715B1 - Method of forming an active region in a semiconductor device - Google Patents
Method of forming an active region in a semiconductor device Download PDFInfo
- Publication number
- KR100979715B1 KR100979715B1 KR1020030046296A KR20030046296A KR100979715B1 KR 100979715 B1 KR100979715 B1 KR 100979715B1 KR 1020030046296 A KR1020030046296 A KR 1020030046296A KR 20030046296 A KR20030046296 A KR 20030046296A KR 100979715 B1 KR100979715 B1 KR 100979715B1
- Authority
- KR
- South Korea
- Prior art keywords
- forming
- trench
- active region
- semiconductor substrate
- device isolation
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims abstract description 55
- 239000004065 semiconductor Substances 0.000 title claims abstract description 45
- 238000002955 isolation Methods 0.000 claims abstract description 44
- 239000000758 substrate Substances 0.000 claims abstract description 30
- 239000011810 insulating material Substances 0.000 claims description 16
- 238000005530 etching Methods 0.000 claims description 15
- 238000000137 annealing Methods 0.000 claims description 7
- 230000001590 oxidative effect Effects 0.000 claims description 3
- 238000000151 deposition Methods 0.000 claims description 2
- 238000009271 trench method Methods 0.000 claims 1
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 abstract description 2
- 229910052710 silicon Inorganic materials 0.000 abstract description 2
- 239000010703 silicon Substances 0.000 abstract description 2
- 150000004767 nitrides Chemical class 0.000 description 9
- NBIIXXVUZAFLBC-UHFFFAOYSA-N Phosphoric acid Chemical compound OP(O)(O)=O NBIIXXVUZAFLBC-UHFFFAOYSA-N 0.000 description 2
- 238000005229 chemical vapour deposition Methods 0.000 description 2
- 238000001039 wet etching Methods 0.000 description 2
- 229910000147 aluminium phosphate Inorganic materials 0.000 description 1
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 description 1
- 239000006227 byproduct Substances 0.000 description 1
- 239000013078 crystal Substances 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 238000001312 dry etching Methods 0.000 description 1
- 230000005684 electric field Effects 0.000 description 1
- 238000010438 heat treatment Methods 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 230000003647 oxidation Effects 0.000 description 1
- 238000007254 oxidation reaction Methods 0.000 description 1
- 229910052760 oxygen Inorganic materials 0.000 description 1
- 239000001301 oxygen Substances 0.000 description 1
- 238000007517 polishing process Methods 0.000 description 1
- 239000000126 substance Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/76—Making of isolation regions between components
- H01L21/762—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
- H01L21/76224—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using trench refilling with dielectric materials
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/31—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
- H01L21/3105—After-treatment
- H01L21/311—Etching the insulating layers by chemical or physical means
- H01L21/31105—Etching inorganic layers
- H01L21/31111—Etching inorganic layers by chemical means
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/324—Thermal treatment for modifying the properties of semiconductor bodies, e.g. annealing, sintering
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Power Engineering (AREA)
- Chemical & Material Sciences (AREA)
- Chemical Kinetics & Catalysis (AREA)
- General Chemical & Material Sciences (AREA)
- Inorganic Chemistry (AREA)
- Element Separation (AREA)
Abstract
본 발명은 반도체 소자의 활성 영역 형성 방법에 관한 것으로, STI(Shallow Trench Isolation) 공정으로 소자 분리 영역에 트렌치를 형성하고 반도체 기판의 표면보다 낮은 깊이로 트렌치에 소자 분리막을 형성한 후, 반도체 기판의 표면과 함께 소자 분리막이 얕은 깊이로 형성되어 노출된 트렌치의 상부 측벽을 성장시켜 활성 영역을 형성함으로써, 반도체 기판 내에서는 소자 분리 간격을 일정하게 유지하면서 반도체 기판 상에서는 활성 영역의 면적을 보다 더 증가시킬 수 있다.
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a method of forming an active region of a semiconductor device, wherein a trench is formed in an isolation region by a shallow trench isolation (STI) process and an isolation layer is formed in the trench to a depth lower than the surface of the semiconductor substrate. The device isolation layer is formed with a shallow depth to grow the upper sidewall of the exposed trench to form an active region, thereby increasing the area of the active region on the semiconductor substrate even more while maintaining a constant device isolation interval within the semiconductor substrate. Can be.
소자 분리막, 활성 영역, 면적, 실리콘 성장Device Isolation, Active Area, Area, Silicon Growth
Description
도 1a 내지 도 1d는 본 발명의 실시예에 따른 반도체 소자의 활성 영역 형성 방법을 설명하기 위한 소자의 단면도들이다.
1A to 1D are cross-sectional views of devices for describing a method of forming active regions of a semiconductor device according to an embodiment of the present invention.
<도면의 주요 부분에 대한 부호의 설명><Explanation of symbols for the main parts of the drawings>
101 : 반도체 기판 102 : 패드 산화막101
103 : 패드 질화막 104 : 트렌치103: pad nitride film 104: trench
104a : 트렌치 상부 측벽 105 : 산화막104a: trench upper sidewall 105: oxide film
106 : 절연 물질 107 : 소자 분리막106: insulating material 107: device isolation film
108 : 성장층, 활성 영역
108: growth layer, active area
본 발명은 반도체 소자의 활성 영역 형성 방법에 관한 것으로, 특히 활성 영 역의 면적을 최대한 증가시킬 수 있는 반도체 소자의 활성 영역 형성 방법에 관한 것이다.
The present invention relates to a method of forming an active region of a semiconductor device, and more particularly, to a method of forming an active region of a semiconductor device capable of maximally increasing the area of an active region.
반도체 소자의 격리를 위하여 반도체 기판의 소자 분리 영역에 소자 분리막을 형성하는 방법에는 크게 두 가지가 있다. 그 두 가지 방법으로 LOCOS 공정을 이용하는 방법과 STI(Shallow Trench Isolation) 공정을 이용하는 방법이 있는데, 소자의 집적도가 높아짐에 따라 STI 공정을 이용하여 소자 분리막을 형성하고 있다. There are two methods for forming an isolation layer in an isolation region of a semiconductor substrate for isolation of a semiconductor component. There are two methods, a LOCOS process and a shallow trench isolation (STI) process. As the degree of integration of devices increases, a device isolation layer is formed using an STI process.
한편, STI 공정을 이용하여 소자 분리막을 형성하는 경우, 트렌치의 상부 모서리에 스트레스가 발생하고 전계가 집중되며 게이트 산화막이 얇게 형성되는 문제점을 해결하기 위하여, 트렌치의 상부 모서리를 둥글게 형성하는 라운딩 처리를 실시한다. 라운딩 처리는 트렌치를 형성한 후 고온 열공정으로 트렌치의 측벽 및 저면에 산화막을 성장시켜 트렌치의 상부 모서리를 둥글게 형성하는 방법으로 진행될 수 있다. 또 다른 방법으로, 트렌치를 형성하기 위한 식각 공정 시 발생되는 식각 부산물을 이용하거나 식각률을 조절하여 트렌치의 상부 모서리를 둥글게 형성하는 방법으로 진행될 수도 있다.On the other hand, when forming the device isolation layer using the STI process, to solve the problem that the stress occurs in the upper corner of the trench, the electric field is concentrated and the gate oxide film is formed thinly, a rounding process of rounding the upper corner of the trench is formed Conduct. The rounding process may be performed by a method of forming an upper edge of the trench by growing an oxide film on the sidewalls and the bottom of the trench by forming a trench and then heating it by a high temperature thermal process. As another method, the etching may be performed by using the etching by-products generated during the etching process to form the trench or by adjusting the etching rate may proceed to the method of forming the upper corner of the trench round.
하지만, 전자의 경우는 트렌치의 측벽이 산화되면서 산회된 만큼 활성 영역(Active region)이 감소하는 단점이 있으며, 후자의 경우는 활성 영역의 간격이 좁아져 소자 격리 특성이 저하되는 단점이 있다.
However, the former has a disadvantage in that the active region decreases as the sidewalls of the trench are oxidized, and the latter has a disadvantage in that device isolation characteristics are degraded due to the narrowing of the active region.
이에 대하여, 본 발명이 제시하는 반도체 소자의 활성 영역 형성 방법은 STI 공정으로 소자 분리 영역에 트렌치를 형성하고 반도체 기판의 표면보다 낮은 깊이로 트렌치에 소자 분리막을 형성한 후, 반도체 기판의 표면과 함께 소자 분리막이 얕은 깊이로 형성되어 노출된 트렌치의 상부 측벽에 에피 성장 공정으로 실리콘 단결정 성장층을 성장시켜 활성 영역을 형성함으로써, 반도체 기판 내에서는 소자 분리 간격을 일정하게 유지하면서 반도체 기판 상에서는 활성 영역의 면적을 보다 더 증가시킬 수 있다.
In contrast, in the method of forming an active region of a semiconductor device according to the present invention, a trench is formed in the device isolation region by an STI process, and the device isolation film is formed in the trench to a depth lower than the surface of the semiconductor substrate. An isolation layer is formed to a shallow depth to form an active region by growing a silicon single crystal growth layer on the upper sidewall of the exposed trench by an epitaxial growth process, thereby maintaining the isolation region of the active region on the semiconductor substrate. The area can be increased even further.
본 발명의 실시예에 따른 반도체 소자의 활성 영역 형성 방법은 반도체 기판의 소자 분리 영역에 트렌치를 형성하는 단계; 상기 트렌치의 상부 측벽이 노출되도록 상기 트렌치의 일부를 절연물질로 매립하여 소자 분리막을 형성하는 단계; 및 선택적 에피 성장 공정으로 표면이 노출된 상기 반도체 기판 상에 성장층을 형성하는 단계를 포함한다.
상기에서 소자분리막을 형성하는 단계는, 상기 반도체 기판 전면에 상기 트렌치를 완전히 매립하도록 절연물질을 증착하는 단계; 및 상기 절연물질이 상기 트렌치의 일부를 매립하도록 상기 절연물질을 선택적으로 식각하는 단계를 포함할 수 있다. 이때, 상기 절연물질을 선택적으로 식각하는 단계는, HF 계열의 용액을 이용한 식각 공정으로 실시할 수 있다. In an embodiment, a method of forming an active region of a semiconductor device may include forming a trench in an isolation region of a semiconductor substrate; Forming a device isolation layer by filling a portion of the trench with an insulating material to expose the upper sidewall of the trench; And forming a growth layer on the semiconductor substrate having its surface exposed by a selective epitaxial growth process.
The forming of the device isolation layer may include depositing an insulating material on the entire surface of the semiconductor substrate to completely fill the trench; And selectively etching the insulating material so that the insulating material fills a portion of the trench. In this case, the step of selectively etching the insulating material may be performed by an etching process using a HF-based solution.
삭제delete
삭제delete
삭제delete
소자 분리막은 반도체 기판의 표면보다 1Å 내지 1000Å 정도 낮은 깊이로 형성할 수 있다.
상기 트렌치를 형성한 이후에, 상기 트렌치 표면에 산화막을 형성하는 단계를 더 포함할 수 있다. The device isolation layer may be formed to a depth of about 1 GPa to 1000 GPa lower than the surface of the semiconductor substrate.
After forming the trench, the method may further include forming an oxide film on the trench surface.
성장층을 형성한 후, 어닐링을 실시하여 성장층의 상부 모서리를 둥글게 라운딩 처리할 수 있으며, 어닐링 공정은 H2 분위기에서 실시할 수 있다.After the growth layer is formed, annealing may be performed to round the upper edge of the growth layer, and the annealing process may be performed in an H 2 atmosphere.
또한, 성장층을 형성한 후, 성장층의 표면을 산화시켜 성장층의 상부 모서리를 둥글게 라운딩 처리할 수도 있다.
In addition, after the growth layer is formed, the top edge of the growth layer may be rounded by oxidizing the surface of the growth layer.
이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시예를 설명하기로 한다. 그러나, 본 발명은 이하에서 개시되는 실시예에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 수 있으며, 본 발명의 범위가 다음에 상술하는 실시예에 한정되는 것은 아니다. 단지 본 실시예는 본 발명의 개시가 완전하도록 하며 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이며, 본 발명의 범위는 본원의 특허 청구 범위에 의해서 이해되어야 한다. Hereinafter, with reference to the accompanying drawings will be described a preferred embodiment of the present invention. However, the present invention is not limited to the embodiments described below, but may be implemented in various forms, and the scope of the present invention is not limited to the embodiments described below. Only this embodiment is provided to complete the disclosure of the present invention and to fully inform those skilled in the art, the scope of the present invention should be understood by the claims of the present application.
한편, 어떤 막이 다른 막 또는 반도체 기판의 '상'에 있다라고 기재되는 경우에 상기 어떤 막은 상기 다른 막 또는 반도체 기판에 직접 접촉하여 존재할 수 있고, 또는 그 사이에 제3의 막이 개재되어질 수도 있다. 또한 도면에서 각 층의 두께나 크기는 설명의 편의 및 명확성을 위하여 과장되었다. 도면 상에서 동일 부호는 동일한 요소를 지칭한다. On the other hand, when a film is described as being "on" another film or semiconductor substrate, the film may exist in direct contact with the other film or semiconductor substrate, or a third film may be interposed therebetween. In the drawings, the thickness or size of each layer is exaggerated for clarity and convenience of explanation. Like numbers refer to like elements on the drawings.
도 1a 내지 도 1d는 본 발명의 실시예에 따른 반도체 소자의 활성 영역 형성 방법을 설명하기 위한 소자의 단면도들이다.1A to 1D are cross-sectional views of devices for describing a method of forming active regions of a semiconductor device according to an embodiment of the present invention.
도 1a를 참조하면, 반도체 기판(101) 상에 패드 산화막(102) 및 패드 질화막(103)을 순차적으로 형성한다. 이후, 식각 공정으로 소자 분리 영역의 패드 질화막(103) 및 패드 산화막(102)을 제거하고, 반도체 기판(101)을 소정 깊이까지 식각하여 트렌치(104)를 형성한다. Referring to FIG. 1A, a
여기서, 패드 산화막(102)은 패드 질화막(103)과 반도체 기판(101) 계면의 스트레스를 완화시키기 위하여 형성된다. 한편, 패드 산화막(102)은 50Å 내지 200Å의 두께로 형성하며, 패드 질화막(103)은 200Å 내지 2000Å의 두께로 형성할 수 있다. 그리고, 트렌치(104)는 3000Å 내지 5000Å의 깊이로 형성하며, 트렌치(104)의 측벽 경사각(θ)이 70도 내지 85도 정도 되도록 식각 공정을 실시하여 트렌치(104)를 형성하는 것이 바람직하다. Here, the
도 1b를 참조하면, 트렌치를 형성하기 위한 식각 공정 시 발생된 플라즈마 손상 등을 제거하고, 트렌치(도 1a의 104)의 상부 모서리를 둥글게 라운딩 처리하기 위하여 산소 분위기에서 산화 공정으로 트렌치(도 1a의 104)의 측벽 및 저면에 산화막(105)을 성장시킨다. 이때, 산화막(105)은 50Å 내지 300Å의 두께로 형성하는 것이 바람직하다.Referring to FIG. 1B, the trench may be trenched by an oxidation process in an oxygen atmosphere to remove plasma damage generated during the etching process for forming the trench, and to round the upper edge of the trench (104 in FIG. 1A). An
이어서, 전체 상부에 절연 물질층을 형성한 후 패드 질화막(103) 상부의 절연 물질층을 제거하여 트렌치(도 1a의 104)를 절연 물질(106)로 매립한다. 이로써, 소자 분리 영역에 소자 분리막(107)이 형성된다.
Subsequently, after forming the insulating material layer over the entirety, the insulating material layer on the
이때, 절연 물질층(106)은 고밀도 플라즈마 화학기상 증착(High Plasma Density Chemical Vapor Deposition)법으로 형성하며, 트렌치(104)가 완전히 매립되도록 4000Å 내지 7000Å의 두께로 형성하는 것이 바람직하다. 그리고, 패드 질화막(103) 상부의 절연 물질층은 화학적 기계적 연마 공정으로 제거할 수 있다.In this case, the
도 1c를 참조하면, 패드 질화막(도 1b의 103)을 제거한다. 패드 질화막(도 1b의 103)은 인산 용액을 이용한 습식 식각 공정으로 제거할 수 있다. Referring to FIG. 1C, the pad nitride film 103 (FIG. 1B) is removed. The pad nitride layer (103 in FIG. 1B) may be removed by a wet etching process using a phosphoric acid solution.
이어서, 반도체 기판(101)의 표면보다 높게 돌출된 소자 분리막(107)의 상부를 제거한다. 이때, 트렌치의 상부 측벽(106a)이 노출되도록, 소자 분리막(107)의 상부를 과도하게 식각하여 소자 분리막(107)의 높이를 반도체 기판(101)의 표면보다 낮추는 것이 바람직하다. 소자 분리막(107)의 식각 공정은 HF 계열의 용액을 이용하여 실시할 수 있으며, 소자 분리막(107)이 반도체 기판(101)의 표면보다 1Å 내지 1000Å 정도 낮은 깊이로 잔류되도록 실시하는 것이 바람직하다. 소자 분리막(107)의 식각 공정은 건식 식각 공정으로 소자 분리막(107)의 상부를 일부 제거한 후, 습식 식각 공정으로 나머지 부분을 제거하여, 소자 분리막(107)이 반도체 기판(101)의 표면보다 1Å 내지 1000Å 정도 낮은 깊이로 잔류되도록 실시할 수도 있다. 이로써, 트렌치의 상부 측벽(106a)이 노출된다. Subsequently, an upper portion of the
도 1d를 참조하면, 반도체 기판(101)의 표면과 함께 소자 분리막(107)이 얕은 깊이로 형성되어 노출된 트렌치의 상부 측벽(106a)을 성장시켜 성장층(108)을 형성한다. 성장층은 후속 공정에서 반도체 소자가 형성될 활성 영역(108)이 된다. Referring to FIG. 1D, the
성장층(108)은 반도체 기판(101)의 표면과 트렌치의 상부 측벽(106a)에서만 성장되도록 선택적 에피 성장 공정으로 형성하는 것이 바람직하며, 소자 분리막(107)의 폭에 따라 성장 정도를 결정하고, 바람직하게는 300Å 내지 1500Å의 두께로 성장층(108)을 형성한다. 이 때에 성장층(108)이 수평 방향으로도 성장하기 때문에 트렌치의 상부 측벽(106a)에도 성장층(108)이 형성되어 활성 영역이 보다 더 증가된다. The
성장층(108)을 형성한 후에는, 성장층(108)의 상부 모서리를 둥글게 라운딩 처리하기 위하여 어닐링을 실시할 수 있으며, H2 분위기에서 어닐링을 실시하는 것이 바람직하다. 또한, 어닐링 대신에 성장층(108)의 표면을 산화시켜 성장층(108)의 상부 모서리를 둥글게 형성할 수도 있다.After the
이후, 도면에는 도시되어 있지 않지만, 활성 영역에 웰을 형성하기 위하여 스크린 산화막을 형성하는데, 성장층(108)의 표면을 산화시켜 성장층(108)의 상부 모서리를 둥글게 형성하는 경우에는, 성장층(108) 표면에 형성된 산화막을 스크린 산화막으로 사용할 수도 있다.
Thereafter, although not shown in the figure, a screen oxide film is formed in order to form wells in the active region. When the surface of the
상술한 바와 같이, 본 발명은 STI 공정으로 소자 분리 영역에 트렌치를 형성하고 반도체 기판의 표면보다 낮은 깊이로 트렌치에 소자 분리막을 형성한 후, 반도체 기판의 표면과 함께 소자 분리막이 얕은 깊이로 형성되어 노출된 트렌치의 상부 측벽을 성장시켜 활성 영역을 형성함으로써, 반도체 기판 내에서는 소자 분리 간격을 일정하게 유지하면서 반도체 기판 상에서는 활성 영역의 면적을 보다 더 증가시킬 수 있다.As described above, according to the present invention, after the trench is formed in the device isolation region by the STI process and the device isolation film is formed in the trench to a depth lower than the surface of the semiconductor substrate, the device isolation film is formed to have a shallow depth together with the surface of the semiconductor substrate. By growing the upper sidewalls of the exposed trenches to form active regions, it is possible to further increase the area of the active regions on the semiconductor substrate while keeping the device isolation spacing constant within the semiconductor substrate.
Claims (8)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020030046296A KR100979715B1 (en) | 2003-07-09 | 2003-07-09 | Method of forming an active region in a semiconductor device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020030046296A KR100979715B1 (en) | 2003-07-09 | 2003-07-09 | Method of forming an active region in a semiconductor device |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20050006473A KR20050006473A (en) | 2005-01-17 |
KR100979715B1 true KR100979715B1 (en) | 2010-09-03 |
Family
ID=37220284
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020030046296A KR100979715B1 (en) | 2003-07-09 | 2003-07-09 | Method of forming an active region in a semiconductor device |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100979715B1 (en) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10930499B2 (en) * | 2019-04-09 | 2021-02-23 | Micron Technology, Inc. | Semiconductor structure formation |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20020087558A (en) * | 2001-05-14 | 2002-11-23 | 주식회사 하이닉스반도체 | Method of forming a epi-channel in a semiconductor device |
KR20020096532A (en) * | 2001-06-20 | 2002-12-31 | 삼성전자 주식회사 | Method of Forming Active Region With Rounded Upper Corner |
-
2003
- 2003-07-09 KR KR1020030046296A patent/KR100979715B1/en active IP Right Grant
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20020087558A (en) * | 2001-05-14 | 2002-11-23 | 주식회사 하이닉스반도체 | Method of forming a epi-channel in a semiconductor device |
KR20020096532A (en) * | 2001-06-20 | 2002-12-31 | 삼성전자 주식회사 | Method of Forming Active Region With Rounded Upper Corner |
Also Published As
Publication number | Publication date |
---|---|
KR20050006473A (en) | 2005-01-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5989978A (en) | Shallow trench isolation of MOSFETS with reduced corner parasitic currents | |
US6372601B1 (en) | Isolation region forming methods | |
JPH06232061A (en) | Forming single crystal region by selective epitaxy | |
JPS6340337A (en) | Method of isolating integrated circuit | |
KR100242466B1 (en) | Semiconductor and its fabrication | |
KR100234408B1 (en) | Isolatoin Method for Smiconductor Device | |
KR100555472B1 (en) | Trench isolation method using selective epitaxial growth | |
KR100979715B1 (en) | Method of forming an active region in a semiconductor device | |
KR101033359B1 (en) | method for fabricating semiconductor device | |
US8895405B2 (en) | Method for manufacturing a semiconductor device | |
KR100363699B1 (en) | Method for forming semiconductor device | |
KR100437010B1 (en) | Trench etching method using lpsto process and method of forming trench isolation region using the same | |
KR100325608B1 (en) | Shallow trench manufacturing method for isolating semiconductor devices | |
KR101004810B1 (en) | Method for forming isolation of semiconductor device | |
KR20080061877A (en) | Method for forming semiconductor device | |
KR101051809B1 (en) | High voltage device and manufacturing method thereof | |
KR100444607B1 (en) | Method of forming an isolation layer in a semiconductor device | |
KR20020080912A (en) | Method of forming trench type isolation layer in semiconductor device | |
KR20010002305A (en) | Shallow trench isolation manufacturing method | |
KR100519517B1 (en) | Method for forming isolation in semiconductor device | |
KR100523608B1 (en) | Method for manufacturing mosfet of the semiconductor device | |
KR20040006322A (en) | Method for forming isolation layer of semiconductor device | |
KR100322533B1 (en) | Isolation method using selective epitaxial growth | |
KR20050089188A (en) | Method of forming a isolation layer in a semiconductor device | |
JP2003031585A (en) | Manufacturing method for semiconductor device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
N231 | Notification of change of applicant | ||
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20130821 Year of fee payment: 4 |
|
FPAY | Annual fee payment |
Payment date: 20150716 Year of fee payment: 6 |
|
FPAY | Annual fee payment |
Payment date: 20160718 Year of fee payment: 7 |
|
FPAY | Annual fee payment |
Payment date: 20170719 Year of fee payment: 8 |
|
FPAY | Annual fee payment |
Payment date: 20180717 Year of fee payment: 9 |
|
FPAY | Annual fee payment |
Payment date: 20190716 Year of fee payment: 10 |