KR100928615B1 - 멀티 도메인 액정 디스플레이 - Google Patents

멀티 도메인 액정 디스플레이 Download PDF

Info

Publication number
KR100928615B1
KR100928615B1 KR1020080063648A KR20080063648A KR100928615B1 KR 100928615 B1 KR100928615 B1 KR 100928615B1 KR 1020080063648 A KR1020080063648 A KR 1020080063648A KR 20080063648 A KR20080063648 A KR 20080063648A KR 100928615 B1 KR100928615 B1 KR 100928615B1
Authority
KR
South Korea
Prior art keywords
pixel
liquid crystal
metal layer
electrodes
electrode
Prior art date
Application number
KR1020080063648A
Other languages
English (en)
Other versions
KR20080068619A (ko
Inventor
웬-천 왕
친-창 리우
이-천 유
쉬-롱 한
Original Assignee
윈텍 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from TW095111585A external-priority patent/TWI340268B/zh
Priority claimed from TW095121677A external-priority patent/TWI352843B/zh
Priority claimed from TW095126464A external-priority patent/TWI348045B/zh
Application filed by 윈텍 주식회사 filed Critical 윈텍 주식회사
Publication of KR20080068619A publication Critical patent/KR20080068619A/ko
Application granted granted Critical
Publication of KR100928615B1 publication Critical patent/KR100928615B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F2201/00Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
    • G02F2201/12Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode
    • G02F2201/121Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode common or background

Landscapes

  • Physics & Mathematics (AREA)
  • Liquid Crystal (AREA)
  • Nonlinear Science (AREA)
  • Geometry (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)

Abstract

본 발명에 의한 멀티-도메인 액정 디스플레이(A multi-domain liquid crystal display)는 다수의 제 1 및 제 2 화소들 및 다수의 제 1 및 제 2 보조 전극들을 포함한다. 상기 제 1 및 제 2 화소들은 동일한 프레임의 반전 구동 방식하에서 반대 극성을 갖는다. 상기 제 1 화소 각각은 적어도 하나의 상기 제 2 보조 전극에 의하여 적어도 부분적으로 둘러싸이고, 상기 제 2 화소 각각은 적어도 하나의 상기 제1 보조 전극에 의하여 적어도 부분적으로 둘러싸여서 프린지 필드를 생성한다.
Figure R1020080063648
멀티-도메인 액정 디스플레이, 화소, 보조 전극, 픽셀 전극, 프린지 필드.

Description

멀티 도메인 액정 디스플레이{Multi-Domain Liquid Crystal Display}
도 1A는 기존의 멀티-도메인 수직-정렬 액정 디스플레이(multi-domain vertically-aligned liquid crystal display)의 개략도,
도 1B는 기존의 멀티-도메인 수직-정렬 액정 디스플레이의 개략도,
도 2는 기존의 멀티-도메인 수직-정렬 액정 디스플레이의 개략도,
도 3은 본 발명에 의한 멀티-도메인 액정 디스플레이의 단면도,
도 4는 액정 디스플레이에서 전형적인 극성 반전 제어를 위한 구동 회로(drive circuitry)의 개략도,
도 5A-5C 는 극성 반전 구동 방식에서 액정 디스플레이의 도트 반전(a dot inversion), 열 반전(a column inversion), 및 행 반전(a row inversion) 극성 패턴(polarity patterns) 을 상대적으로 도시한 개략도,
도 6A 및 6B는 본 발명에 의한 멀티-도메인 액정 디스플레이의 일 구현예의 개략도,
도 7A 및 7B는 본 발명에 의한 작동 원리의 개략도,
도 8은 본 발명의 다른 구현예의 단면도,
도 9는 본 발명의 다른 구현예에 의한 화소 어레이(picture element array) 및 도트 반전 극성 패턴(a dot inversion polarity pattern)의 개략도,
도 10은 본 발명의 다른 구현예에 의한 화소 어레이 및 행 반전 극성 패턴(a row inversion polarity pattern)의 개략도,
도 11은 본 발명의 다른 구현예에 의한 화소 어레이 및 열 반전 극성 패턴(a column inversion polarity pattern)의 개략도,
도 12A 및 12B 는 본 발명의 다른 구현예에 의한 화소 어레이 및 행 반전 극성 패턴의 개략도,
도 13은 본 발명의 다른 구현예에 의한 화소 어레이 및 열 반전 극성 패턴(a column inversion polarity pattern)의 개략도,
도 14A 및 14B는 본 발명의 다른 구현예의 개략도,
도 15A 및 15B는 본 발명의 다른 구현예의 개략도,
도 16은 본 발명의 다른 구현예에 의한 화소 어레이(picture element array) 및 도트 반전 극성 패턴(a dot inversion polarity pattern)의 개략도,
도 17은 본 발명의 다른 구현예에 의한 화소 어레이 및 행 반전 극성 패턴(a row inversion polarity pattern)의 개략도,
도 18은 본 발명의 다른 구현예의 개략도,
도 19는 본 발명의 다른 구현예의 개략도,
도 20은 본 발명의 다른 구현예의 개략도,
도 21은 본 발명의 다른 구현예의 개략도,
도 22A 및 22B는 본 발명의 다른 구현예의 개략도,
도 23은 본 발명의 다른 구현예의 평면도,
도 24는 본 발명의 다른 구현예에 의한 어레이 기판의 단면도,
도 25는 본 발명의 다른 구현예에 의한 어레이 기판의 단면도,
도 26은 본 발명의 다른 구현예에 의한 어레이 기판의 단면도,
도 27은 본 발명의 다른 구현예에 의한 다중의 서브 화소 내에 투과 지역 및 반사 지역을 구비한 화소를 분할한 평면도, 및
도 28은 본 발명의 다른 구현예에 의한 다중의 서브 화소 내에 투과 지역 및 반사 지역을 구비한 화소를 분할한 평면도이다.
본 발명은 멀티 도메인 액정 디스플레이, 특히 극성 반전 제어 수단(means of a polarity inversion control)에 의해 프린지 필드(fringe fields)가 생성되는 멀티 도메인 액정 디스플레이에 연관되었다.
전형적으로, 음극 액정 물질 및 수직 정렬 필름이 사용되는 수직-정렬(vertically-aligned (VA)) 방식 액정 디스플레이에 의하여 제공되는 디스플레이 콘트라스트(display contrast) 및 반응 속도(response speed)는 전압이 인가되지 않을 때 액정 분자들이 수직 방향으로 정렬되어 트위스티드-네마틱(twisted-nematic(TN)) 방식 LCD 에 비하여 더 우수하다. 또한 픽셀 내부의 상기 액정 분자들의 방향을 다수의 상호 다른 방향으로 셋팅하여 VA 방식 LCD의 시야각 성능을 증 가시키는 것이 알려져 있다; 즉, 상기 액정 디스플레이 내에 다수의 별개의 도메인을 형성한다.
도 1A는 기존의 멀티-도메인 수직-정렬 액정 디스플레이(MVA LCD)의 개략도이다. 도 1A에서 상부 기판(102) 및 하부 기판(104)은 모두 다른 경사진 표면을 갖는 돌출부(106)를 구비하고 수직 정렬 필름(108)으로 덮인다. 따라서, 경사진 표면 근처의 액정 분자는 경사진 표면에 수직으로 배열되어 다른 프리-틸트(pre-tilt) 각도를 갖는다. 상기 프리-틸트 액정 분자가 존재하는 경우에, 전압이 인가되면 주위의 액정 분자들이 상기 프리-틸트 액정 분자의 방향으로 기울어진다. 그러므로, 액정 분자들의 개별적인 방향을 갖는 멀티 도메인들이 각각 형성된다. 그 밖에, 경사진 표면을 제공하기 위한 도메인-조절(domain-regulating) 구조는 제한되지는 않지만, 상기 돌출부(106)를 포함하고 도 1B에 도시된 바와 같이 요면( 구조(구조에 대하여)(114)와 같은 다른 구조가 사용될 수 있다.
그러나, 도 1A 및 1B에 도시된 바와 같이 빛 I1 및 빛 I2의 광학적인 경로를 비교하면, 빛 I2가 장에서 벗어난 상태(field-off state)에서 기울어진 액정 분자들을 통해 통과하면 비-제로 상 차이(non-zero phase difference)(△nd≠0)의 결과를 가져와서 누광의 원인이 될 수 있다는 것이 명백하다. 따라서, 부가적인 보상 필름이 상기 누광을 제거하기 위하여 제공되어야 한다.
도 2는 기존의 MVA LCD의 다른 개략도이다. 도 2에서 기판(202) 위에 투명 전극(204)이 슬릿(206)과 함께 도시되었다. 프린지 필드가 투명 전극(204)의 가장 자리 및 각각의 슬릿(206)에 생성되기 때문에, 액정 분자들(208)은 각각의 슬릿 중앙을 향하여 기울어지고 멀티-도메인(multi-domain) 액정(LC)셀이 된다. 그러나, 슬릿(206)의 형성에 의하여 발생하는 프린지 필드의 강도는 종종 불충분하고, 특히 슬릿(206)의 폭 및 간격이 최적화되지 않을 때 그러하다. 그 밖에 프린지 필드로 인하여 액정 분자들이 기울어지는 방위각이 360도 모든 방향을 포함하기 때문에, 디스클리네이션부(disclination region)(210)가 종종 슬릿(206)과 떨어져서 또는 두 인접한 슬릿(206) 사이에 생성되어 투광도가 감소한다.
더욱이, 비록 돌출부(106), 요면 구조(114) 또는 슬릿(206)이 멀티 도메인을 생성하도록 제공되지만, 화소내에서 이러한 구조들의 분포(distribution)는 유효 디스플레이 영역뿐 아니라 화소의 구경비(aperture ratio)를 감소시킬 수 있다.
본 발명의 목적은 전술한 종래 기술의 문제점을 극복하기 위한 멀티-도메인 액정 디스플레이를 제공하는 것이다.
본 발명의 하나의 양상에 의하면, 멀티-도메인 액정 디스플레이는 다수의 제 1 및 제 2 화소들과 다수의 제 1 및 제 2 보조 전극들을 포함한다. 상기 제 1 및 제 2 화소들은 동일한 프레임의 반전 구동 방식하에서 반대 극성을 갖는다. 상기 제 1 화소 각각은 적어도 하나의 상기 제 2 보조 전극에 의하여 적어도 부분적으로 둘러싸이고, 상기 제 2 화소 각각은 적어도 하나의 상기 제1 보조 전극에 의하여 적어도 부분적으로 둘러싸여서 프린지 필드를 생성한다.
본 발명의 다른 양상에 의하면, 멀티-도메인 액정 디스플레이는 동일한 프레임의 반전 구동 방식하에서 서로 반대의 극성을 갖는 다수의 제 1 및 제 2 화소들을 포함한다. 제 1 화소 각각은 인접한 제 2 화소의 적어도 한 측면의 이웃에 위치되는 연장부를 구비하고, 제 2 화소 각각은 인접한 제 1 화소의 적어도 한 측면의 이웃에 위치되는 연장부를 구비한다. 더욱이, 화소간 지역(inter-pixel region)에 제공되는 상기 화소의 연장부들은 저장 커패시터의 기능을 수행할 수 있고, 상기 저장 커패시터의 위치는 스캔 라인들(scan lines) 또는 데이터 라인들(data lines)의 위치에 오버랩될 수 있다.
더욱이, 제 1 및 제 2 화소들 각각은 반사 지역(reflective region) 및 투과 지역(transmissive region)을 포함할 수 있다. 각각의 반사 지역 위에 제공되는 반사 전극은 제 1 금속층, 제 2 금속층 또는 제 3 금속층으로 만들어질 수 있다. 보조 전극들은 제 1 금속층, 제 2 금속층, 제 3 금속층 또는 투명 전도성 필름으로 만들어질 수 있다.
이하에서 첨부 도면을 참고하여 본 발명에 관하여 더욱 상세하게 설명한다.
도 3은 본 발명의 일 구현예에 의한 멀티-도메인 액정 디스플레이의 단면도이다. 도 3에 의하면, 상기 멀티-도메인 액정 디스플레이(10)는 컬러 필터 기판(12), 어레이 기판(array substrate)(14) 및 그 사이에 삽입된 액정층(16)을 포함한다. 액정층(16)은 음의 유전 이방성(negative dielectric anisotropy)을 갖는 액정 물질로부터 만들어지고, 전압이 인가되지 않으면 액정 분자들은 수직-배열된 다. 더욱이, 트위스트 피치(twist pitch)가 바람직한 값으로 조정되도록 카이랄 도펀트(chiral dopant)를 액정층에 부가하여 디스클리네이션부의 영역을 감소시킬 수 있다. 어레이 기판(14)에서, 박막 트랜지스터(TFT)와 같은 스위치 장치(20), 픽셀 전극(pixel electrode)(22) 및 제 1 배향막(alignment layer)(24)은 투명 기판(18)위에 형성된다. 더욱이, 컬러 필터 기판(12)에서, 컬러 필터(28), 블랙 매트릭스층(black matrix layer)(30), 공통 전극(32) 및 제 2 배향막(34)은 투명 기판(26)위에 형성된다.
도 4는 액정 디스플레이에서 전형적인 극성 반전 제어를 위한 구동 회로(drive circuitry)의 개략도이다. 도 4에서 디스플레이 제어 회로(42)는 디스플레이 클럭 신호(display clock signals, CK), 수평 동기 신호(horizontal synchronizing signals, HSY), 수직 동기 신호(vertical synchronizing signals, VSY) 및 디지털 이미지 데이터(digital image data, Da)를 발생시키고 이것들은 열 전극 드라이빙 회로(column electrode driving circuit)(44) 및 행 전극 구동 회로(row electrode driving circuit)(46)에 공급된다. 또한 상기 구동 회로(40)는 수평 동기 신호(horizontal synchronizing signals, HSY), 수직 동기 신호(vertical synchronizing signals, VSY)를 따라 극성 제어 신호 (a polarity control signals,Φ)를 통하여 데이터 신호의 극성을 반전시키는 (즉 액정 패널(50)에 인가되는 전압의 양-음극 극성) 극성 스위치 회로(42a)를 포함한다. 더욱이 공통 전극 구동 회로(48)는 공통 전압(Vcom)과 액정 패널(50)의 공통 전극(32)를 제공한다.
도 5A-5C는 극성 반전 구동 방식하에서 액정 디스플레이의 도트 반전, 열 반전 및 행 반전 극성 패턴의 개략적인 표이다. 이값으로부터 극성 반전 구동 방식의 동일한 프레임하에서 양-극성 화소 및 음-극성 화소가 수평 방향(행 방향) 및/또는 수직 방향(열 방향)으로 서로 교환되는 것을 알 수 있다.
도 6A 및 6B는 본 발명에 의한 멀티-도메인 액정 디스플레이의 일구현예에 대한 개략도로서, 도 6A는 어레이 기판의 수직 방향에서 관찰되는 평면도이고, 도 6B는 도 6A의 A-A'을 따라 절단한 단면도이다. 도 6A에 멀티-도메인 액정 플레이(60)를 구성하는 복수의 화소(62)가 도시되었다. 여기에서, "화소"라는 용어는 컬러 LCD의 레드(R), 그린(G) 또는 블루(B) 서브-픽셀과 같은 가장 작은 어드레서블 디스플레이(addressable diplay) 단위를 나타낸다. 도 3에 도시된 바와 같이 어레이 기판(14)에서, 다수의 스캔 라인들(66)은 제 1 방향으로 배열되고, 다수의 데이터 라인들(68)은 제 1 방향에 직교하는 제 2 방향으로 배열되며 각각의 두 스캔 라인들(66)은 각각의 두 데이터 라인(68)들과 교차하여 블록 지역을 형성하고 그 위에 화소가 스프레드(spread)된다. 도 6A에 도시된 바와 같이, 화소(62)는 수직 방향 (열 방향)및 수평 방향(행 방향)으로 배열되어 화소 어레이를 형성한다. 도 6A는 또한 극성 반전 구동 방식의 동일한 프레임 하에서 극성 패턴을 도시한 것으로 (+)부호는 양-극성 화소(62)를 나타내고 (-)부호는 음-극성 화소(62)를 나타낸다. 도트-반전 구동 방식이 이 구현예에 적용되므로, 상기 양-극성 화소 및 음-극성 화소(62)는 화소 어레이의 열 방향 및 행 방향으로 서로 교환된다.
도 6A의 이와 같은 구현예에 의하면, 화소(62) 및 보조 전극(64)은 각각 두 개의 인접하는 스캔 라인 및 데이터 라인에 의하여 형성된 분포 지역(distribution area)에 형성된다. 보조 전극(64)은 적어도 부분적으로 화소(62)를 둘러싸고, 그것이 둘러싸는 화소(62)에 대하여 반대의 극성을 갖는다. 예를 들어 도 6A에 도시된 바와 같이, 보조 전극(64)은 둘러싼 부분(surrounding part) (스트립형 구획(strip-shape sections) (64a-64d)) 및 연결 부분(connection part)(스트립형 구획 (64e))을 포함한다. 스캔 라인(66)에 평행하게 연장되는(열 방향을 따라서) 스트립형 구획(64a 및 64b)이 화소의 대향하는 측면의 이웃에 위치되는 반면, 데이터 라인(68)에 평행하게 연장되는(행 방향을 따라서) 스트립형 구획(64c 및 64d)이 화소(62)의 다른 대향하는 측면의 이웃에 위치된다. 스트립형 구획(64e)은 수직적으로 연장되어 보조 전극(64)을 상기 보조전극이 둘러싸고 있는 화소(62)에 인접한 다른 화소(62)와 연결한다. 그러므로 이와 같은 디자인을 통해 도트-반전 극성 패턴에서 두 개의 인접한 화소들이 각각 반대 극성을 갖기 때문에 화소(62) 및 이를 둘러싸고 있는 보조 전극(64)은 반대 극성을 갖는다.
도 6B에 도시된 바와 같이, 유전체 게이트 절연층(52)이 투명 기판(18)위에 형성되고, 제 2 금속층(M2)이 상기 게이트 절연층(52)에 증착되어 그곳으로부터 데이터 라인(68)이 형성된다. 유전체 비활성화층(54)이 게이트 절연층(52)위에 형성되고, 데이터 라인(68)을 덮는다. 투명 전도성 필름으로부터 패턴된 픽셀 전극(56)이 비활성화층(54)위에 형성된다. 또한 보조 전극(64)이 픽셀 전극(56)과 동일하게 비활성화층(54)위에 형성되고, 픽셀 전극(56) 및 그것을 둘러싸고 있는 보조 전극(64)은 반대의 극성을 갖는다. 그 밖에 상기 보조 전극(64)은 금속 필름 또는 투명 전도성 필름으로 만들어진다. 동일한 투명 전도성 필름이 보조 전극(64) 및 픽셀 전극(56)을 형성하는 경우에, 상기 보조 전극(64)은 보조 전극(64)이 둘러싸는 제 2 화소(62)에 인접한 제 1 화소(62)의 연장 부분으로 간주된다. 상기 연장 부분은 픽셀 전극(56)과 동일한 기능을 가지므로 활성 디스플레이 영역을 제공한다.
도 6B에 의하면, 양-극성 화소(62)의 분포 지역에서, 전기적으로 음-극성 픽셀 전극(56)과 연결되어 있는 음-극성 보조 전극(64)이 양-극성 픽셀 전극(56)을 둘러싸고 있다. 액정 분자들을 기울이기 위해 반대의 극성들이 보조 전극(64)과 픽셀 전극(56) 사이에서 프린지 필드를 유도하는 방법에 대한 작동 원리는 도 7A 및 7B를 참조하여 기술된다.
도 7A에 의하면, 전압이 공통 전극(32) 및 픽셀 전극(56)을 가로질러 인가되지 않을 때, 음의 유전체 이방성을 가진 액정 분자들(58)은 자연적으로 수직 배열된다. 전압이 한 주기 동안 공통 전극(32) 및 픽셀 전극(56)을 가로질러 인가되면, 프린지 필드가 양-극성 픽셀 전극(56) 및 그것을 둘러싸고 있는 음-극성 보조 전극(64)의 가장자리에서 생성되어 그들의 반대 극성에 기인하여 경사진 전기장이 생긴다. 그러므로 상기 액정 분자(58)는 경사진 전기장에 직교한다. 이러한 경우에, 보조 전극(64)의 스트립형 구획(64a-64d)이 픽셀 전극(56)의 모든 네 측면의 이웃에 위치되면, 한 화소내의 액정 분자(58)의 방향은 네 가지 기울어진 방향으로 분할되어 액정셀의 포-도메인 프로파일(four-domain profile)이 얻어진다.
본 발명에서 전형적인 TFT 공정 과정을 통해 형성된 보조 전극이 극성 반전 제어와 상호 협동하도록 제공되기 때문에, 보조 전극 및 적어도 부분적으로 둘러싸 인 픽셀 전극은 반대 극성을 갖게 되어 프린지 필드를 생성하므로 한 화소 내의 액정 분자들의 방향이 상이한 방향으로 분할되어 액정셀의 멀티-도메인 프로파일을 얻는다. 따라서 돌출부 또는 요면 구조가 사용되어 액정 분자들을 기울이도록 하는 기존의 디자인에 비하여 잔상의 차이가 제거되어 누광이 방지된다. 더욱이 슬릿이 형성되어 프린지 필드를 생성하는 기존의 디자인에 비하여, 보조 전극과 픽셀 전극 사이의 반대 극성이 센 필드 강도를 허용하여 액정 분자들을 기울임으로써 디스클리네이션 지역의 영역을 감소시키고 LCD의 광-투과도를 더욱 증가시킨다.
도 8은 본 발명의 다른 일 구현예의 단면도이다. 도 8에서 멀티-도메인 LCD의 제조 공정 동안, 평탄 유전체층(55)는 비활성층(54)에 부가적으로 형성되고 픽셀 전극(56) 및 보조 전극(64)은 평탄 유전체층(55)위에 형성된다. 결과적으로 픽셀 전극(56)의 형성 레벨이 증가하여 더 많은 확산 영역(spread area)을 허용하기 때문에 멀티-도메인 LCD의 구경비가 증가한다. 비활성층(54)은 평탄 유전체층(55)이 제공되면 생략될 수 있다.
도 9는 본 발명의 다른 구현예에 의한 화소 어레이 및 행 반전 극성 패턴의 개략도이다. 도 9의 구현예에서, 보조 전극(64)은 그것의 스트립형 구획(64e)을 통해서 픽셀 전극(56)에 수평으로 연결되었다. 상기 스트립형 구획(64e)은 보조 전극(64)과 보조 전극(64)이 둘러싸고 있는 픽셀 전극(56)에 인접한 다른 픽셀 전극(56)을 연결하도록 연장된다. 양-극성 화소 및 음-극성 화소가 도트 반전 극성 패턴에서 열 및 행 방향으로 서로 교환되기 때문에, 화소(62) 및 그것을 둘러싸는 보조 전극(64)은 반대 극성이 되어 프린지 필드를 생성한다.
도 10은 본 발명의 다른 구현예에 의한 화소 어레이 및 도트 반전 극성 패턴의 개략도이다. 양-극성 화소 및 음-극성 화소는 행 반전 극성 패턴에서 오직 열 방향(수직 방향)으로만 서로 교환되기 때문에, 보조 전극(64)은 보조 전극(64)이 둘러싸고 있는 픽셀 전극(56)에 인접한 다른 픽셀 전극(56)에 수직적으로 연결되어 반대 극성이 된다.
도 11은 본 발명의 다른 구현예에 의한 화소 어레이 및 열 반전 극성 패턴의 개략도이다. 양-극성 화소 및 음-극성 화소는 열 반전 극성 패턴에서 오직 행 방향(수평 방향)으로만 서로 교환되기 때문에, 보조 전극(64)은 보조 전극(64)이 둘러싸고 있는 픽셀 전극(56)에 인접한 다른 픽셀 전극(56)에 수평적으로 연결되어 반대 극성이 된다.
비록 보조 전극(64)의 연결 부분 및 둘레 부분이 상기 구현예에서 스트립형 구획으로 예시되었지만, 보조 전극(64)의 연결 부분 및 둘레 부분의 모양, 프로파게이션 및 위치는 제한되지 않고, 단지 보조 전극(64) 및 화소 사이에 반대 극성이 형성되도록 적어도 부분적으로 둘러싼다.
도 12A 및 12B는 본 발명의 다른 구현예에 의한 화소 어레이 및 행 반전 극성 패턴의 개략도로서, 도 12B는 도 12A의 B-B 선을 따르는 횡단면이다. 도 12에 도시된 바와 같이, 행-반전 구동 방식하에서, 한 행의 픽셀 전극(56A, 56B)은 양-극성을 갖고, 인접한 행에서 픽셀 전극(56C)은 음-극성을 갖는다. 픽셀 전극(56A)은 픽셀 전극(56C)의 오른쪽 화소간 지역(inter-pixel region)으로 연장되는 연장부(an extension part)(561A)를 갖고, 픽셀 전극(56B)은 픽셀 전극(56C)의 왼쪽 화 소간 지역(inter-pixel region)으로 연장되는 연장부(an extension part)(561B)를 갖는다. 그러므로, 전위차는 음-극성을 갖는 픽셀 전극(56C) 및 양-극성을 갖는 둘러싸는 연장부(561A, 561B)에 형성되어 프린지 필드를 생성하고, 음의 유전체 이방성을 갖는 액정 분자들은 경사진 전기장에 수직한 방향이 된다. 이와 같은 조건하에서, 한 화소내의 액정 분자들의 방향은 다른 방향으로 분할된다. 그밖에, 또한 상기 전위차가 픽셀 전극(56C)(음-극성)과 그 위의 픽셀 전극(56D)(양-극성)사이 및 픽셀 전극(56C)(음-극성)과 그 아래의 픽셀 전극(56B)(양-극성) 사이에 존재하여 프린지 필드를 생성하기 때문에, 결과적으로 LC셀의 포-도메인 프로파일을 생성할 수 있다.
그러므로, 본 발명에 의하면 화소(62)를 둘러싸는 보조 전극 구획(연장부(561A 및 561B)와 같은)은 동일한 인접 화소(62)에 연결되도록 제한되지 않는다. 대신에, 보조 전극 구획은 다른 인접 화소(62)와 상대적으로 연결될 수 있다. 또한, 보조 전극(64)은 화소(62)의 모든 네 측면의 이웃에 위치될 필요가 없고 보조 전극(64)이 화소(62)의 적어도 한 측면의 이웃에 위치하는 한 프린지 필드는 생성된다.
다음으로 도 12B에 도시된 바와 같이, 컬러 필터 기판(12)에서 컬러 필터(28) 및 공통 전극(32)은 투명 기판(26)위에 형성된다. 어레이 기판(14)에서, 제 1 금속층(M1)(미도시)은 투명 기판(18)위에 증착되고 패턴되어 도 12A에 도시된 바와 같이 스캔 라인(66)을 형성한다. 게이트 절연층(52)은 투명 기판(18)위에 형성되고 제 1 금속층(M1)을 덮는다. 제 2 금속층(M2)은 게이트 절연층(52)위에 증착되고 패턴되어 데이터 라인(68)을 형성한다. 비활성층(54) 및 평탄화층(55)이 순차적으로 절연막(52)위에 형성되고 데이터 라인(68)을 덮는다. 제 3 금속층(M3)은 평탄화층(55) 위에 증착되고 패턴되어 전기적으로 공통 전극(32)에 연결되는 공통 라인(67)을 형성한다. 유전층(69)는 평탄화층(55)위에 형성되고 공통 라인(67)을 덮는다. 적어도 하나의 연장부를 갖는 각각의 픽셀 전극은 유전층(69)위에 형성된다. 예를 들어, 두 인접한 픽셀 전극(56A,56B)으로부터 상대적으로 돌출된 양-극성의 연장부(561A, 561B)는 픽셀 전극(56C)의 오른쪽 측면 및 왼쪽 측면 이웃에 위치되어 프린지 필드를 생성한다. 이와 같은 구현예에서, 상기 공통 라인(67)은 픽셀 전극의 연장부(연장부(561A, 561B)와 같은)에 오버랩되고 유전층(69)에 의하여 각각으로부터 격리되어 저장 커패시터(storage capacitors)를 형성한다. 그밖에 공통 라인(67)은 데이터 라인(68)과 오버랩되도록 위치되어 픽셀 구경비(pixel aperture ratio)를 더욱 향상시킨다.
도 13은 본 발명의 다른 구현예에 의한 화소 어레이 및 열 반전 극성 패턴의 개략도이다. 도 13에 도시된 바와 같이, 열-반전 구동 방식하에서, 한 열의 픽셀 전극(56A, 56B)은 양-극성을 갖고, 인접한 행의 픽셀 전극(56C)은 음-극성을 갖는다. 픽셀 전극(56A)은 픽셀 전극(56C)의 위 화소간 지역(inter-pixel region)으로 연장되는 연장부(an extension part)(561A)를 갖고, 픽셀 전극(56B)은 픽셀 전극(56C)의 아래 화소간 지역(inter-pixel region)으로 연장되는 연장부(an extension part)(561B)를 갖는다. 그러므로, 전위차는 음-극성을 갖는 픽셀 전극 (56C) 및 양-극성을 갖는 에워싸는 연장부(561A, 561B)에 존재하여 프린지 필드를 생성한다. 또한 공통 라인(67)은 픽셀 전극의 연장부(연장부(561A, 561B)와 같은)와 함께 저장 커패시터를 형성하고, 공통 라인(34)은 스캔 라인(14)을 오버랩하도록 위치되어 픽셀 구경비(pixel aperture ratio)를 더욱 향상시킨다.
도 14A 및 14B는 본 발명의 다른 구현예에 의한 개략도로서, 도 14A는 어레이 기판의 수직 방향에서 보이는 평면도이고 도 14B는 도 14A에서 C-C' 선을 따른 단면도이다. 도 14A에서 보조 전극(64)은 제 1 금속층(M1)으로부터 형성되고 그곳으로부터 스캔 라인(66)이 형성된다. 화소의 분포 영역에서, 픽셀 전극 및 제 1 금속층으로부터 형성되는 보조 전극은 반대 극성을 갖게 되어 프린지 필드를 생성한다. 도 14B에 예시한 바와 같이, 제 1 금속층으로부터 형성된 상기 보조 전극(64)은 접촉 구멍(72b)을 통해 TFT 소스/드레인(source/drain) 지역(74)과 접촉하고 양-극성 픽셀 전극(56'')이 구멍(72a)을 통해 TFT 소스/드레인(source/drain) 지역(74)에 연결된다. 따라서, 양-극성 보조 전극(64)은 그것이 둘러싸는 음-극성 픽셀 전극(56')과 함께 프린지 필드를 생성한다.
도 15A 및 15B는 본 발명의 다른 구현예에 의한 개략도로서, 도 15A는 어레이 기판의 수직 방향에서 관찰되는 평면도이고 도 15B는 도 15A에서 D-D' 선을 따르는 단면도이다. 도 15A에 의하면 보조 전극(64)은 제 2 금속층(M2)으로부터 형성되고 그곳으로부터 데이터 라인(68)이 형성된다.(미도시) 화소의 분포 영역에서, 픽셀 전극 및 제 1 금속층으로부터 형성되는 보조 전극은 반대 극성을 갖게 되어 프린지 필드를 생성한다. 도 15B에 예시한 바와 같이, 제 2 금속층으로부터 형성된 상기 보조 전극(64)은 TFT 소스/드레인(source/drain) 지역(74)과 접촉하고 음-극성 픽셀 전극(56'')이 구멍(72c)을 통해 TFT 소스/드레인(source/drain) 지역(74)에 연결된다. 따라서, 음-극성 보조 전극(64)은 그것이 둘러싸는 음-극성 픽셀 전극(56')과 함께 프린지 필드를 생성한다.
상기 구현예들을 통하여, 보조 전극(64)은 적어도 부분적으로 픽셀 전극(56)을 둘러싸서 프린지 필드를 생성하고 그것의 형성이 제한적이지 않다는 것이 명백하게 보여진다. 더욱이, 투명 전도성 막, 제 1 금속층 또는 제 2 금속층, 도트 반전, 열 반전 및 행 반전으로부터 형성되는 것과 같이 보조 전극(64)이 어떻게 형성되든지 관계없이 구동 방식은 모두 사용될 수 있다.
도 16은 본 발명의 다른 구현예에 의한 화소 어레이 및 도트 반전 극성 패턴의 개략도이다. 도 16에서 각각의 화소(62)는 세 개의 서브 화소(62a, 62b, 및 62c)로 분할된다. 구체적으로, 각각의 화소(62)에서 픽셀 전극(56)은 보조 전극(64)에 의하여 세 개의 사각 세그먼트(56a, 56b 및 56c)로 분할되고, 픽셀 전극(56)의 각각의 세그먼트는 보조 전극(64)에 의하여 둘러싸여서 프린지 필드를 생성하므로 하나의 사각 세그먼트내에서 액정 분자들은 네 가지 기울어진 방향으로 분할된다. 택일적으로, 각각의 화소(62)는 보조 전극(64)에 의하여 도 17에 도시된 바와 같이 두 개의 서브 화소(62d 및 62e)로 분할된다. 비록 액정 분자들의 반응 속도가 각각의 화소에 대한 세그먼트의 숫자가 증가할수록 상승되지만, 이와 같은 세그먼테이션(Segmentation)은 제한되지 않고 실제 수요에 따라서 결정된다. 더욱이, 각각의 화소에 대한 세그먼테이션은 또한 도 17에 도시된 바와 같이 행 반전 극성 패턴 또는 열 반전 극성 패턴을 갖는 화소 어레이에 적합하다. 또한 도 18에 도시된 바와 같이, 각각의 화소(62)는 보조 전극 구획 대신에 픽셀 전극(56)에 형성된 슬릿들(71)에 의하여 분할된다. 그 밖에 한 화소를 분할하기 위한 보조 전극 구획들은 모두 도 17에 도시된 바와 같이 동일한 인접 화소에 연결되거나 도 19에 도시된 바와 같이 상이한 인접 화소에 연결된다. 더욱이, 각각의 화소의 세그먼테이션하에서 상기 보조 전극(64)은 제 1 금속층 또는 제 2 금속층인 투명 전도성 필름으로부터 형성될 수 있다.
더욱이, 픽셀 전극 및 그것을 둘러싸는 보조 전극(64)의 모양은 제한적이지 않다. 예를 들어, 도 20에 도시된 바와 같이 그것들은 원호상 코너(arc-shaped corners)를 가져서 카이랄 도펀트(chiral dopant) 첨가제를 사용하는 경우에 광투과도의 균일성을 촉진시킬 수 있다.
그밖에 도 21에 도시된 바와 같이, 한 쌍의 쿼터 파장 플레이트(a pair of quarter wavelength plates)(78a,78b)가 투명 기판(26)과 편광판(76a) 사이 및 투명 기판(18)과 편광판(76b) 사이에 공급되어서 직선상으로 편극화된 액정셀이 원형으로 편극화된 액정셀로 변형되어 멀티-도메인 LCD의 광투과도를 향상시킨다.
도 22A 및 22B는 본 발명의 다른 구현예에 의한 개략도로서, 도 22A는 어레이 기판의 수직 방향에서 관찰되는 평면도이고 도 22B는 도 22A에서 E-E' 선을 따르는 단면도이다. 이 구현예에서 각각의 화소(62)는 투과 지역(transmissive region)(621) 및 반사 지역(reflective region)(622)(음영으로 표시됨)을 포함하고 인접한 화소들을 서로 격리시키는 화소간 지역에 의하여 둘러싸인다. 각각의 투과 지역(621)은 적어도 부분적으로 보조 전극(64)및 슬릿(71)에 의하여 둘러싸여서 프 린지 필드를 생성한다. 예를 들어, 전위차가 화소(62C)(음-극성)의 투과 지역(621)과 둘러싸는 보조 전극 구획들(64A및 64B)(양-극성)사이에 존재하여 프린지 필드를 생성한다. 그 밖에, 상기 전위차는 또한 화소(62C)(음-극성) 및 화소(62A)(양-극성) 사이에 존재하고 수평적으로 연장된 슬릿(71)은 투과 지역(621)의 바닥면에 부가적으로 제공되어 프린지 필드를 생성하므로 결과적으로 LC셀의 포-도메인 프로파일이 생성될 수 있다.
다음으로 도 22B에 도시된 바와 같이, 어레이 기판(14)에서 제 1 금속층(M1)은 투명 기판(18)에 증착되고 패턴되어 공통 라인(67)을 형성한다. 게이트 절연막(52)은 투명 기판(18)위에 형성되고 제 1 금속층(M1)을 덮는다. 제 2 금속층(M2)은 게이트 절연막(52)위에 증착되고 패턴되어 데이터 라인(68) 및 커패시터 전극(73)을 형성한다. 비활성층(54) 및 평탄화층(55)이 순차적으로 절연막(52)위에 형성되고 제 2 금속층(M2)을 덮는다. 제 3 금속층(M3)은 평탄화층(55) 위에 증착되고 패턴되어 전기적으로 공통 전극(32)에 연결되는 공통 라인(67)을 형성한다. 유전층(69)는 평탄화층(55)위에 형성되고 공통 라인(67)을 덮는다. 적어도 하나의 연장부를 갖는 각각의 픽셀 전극은 유전층(69)위에 형성된다. 투명 전도성 필름 및 제 3 금속층(M3)은 평탄화층(55)위에 증착된다. 상기 투명 전도성 필름은 패턴되어 픽셀 전극(56)을 형성하고 제 3 금속층(M3)은 패턴되어 각각의 픽셀 전극(56)의 이웃에 위치한 보조 전극 (64)을 형성하여 프린지 필드를 생성하고 반사 전극(75)을 형성하며, 각각의 반사 전극(75)은 픽셀 영역 부분에 펼쳐져서 화소의 반사 지역을 구성한다. 제 1 금속층(M1)으로부터 생성된 공통선(67) 및 제 2 금속층(M2)으로부터 형성된 커패시터 전극(73)은 게이트 절연층(52)에 의하여 서로 오버랩되고 격리되어 저장 커패시터를 형성한다. 더욱이, 투명 기판(18)위의 공통 라인(67) 및 커패시터 전극(73)은 모두 반사 전극(75) 아래에 위치되어 픽셀 구경비를 더욱 향상시킨다. 그 밖에 이와 같은 구현예에서, 픽셀 전극(56)의 형성 레벨은 평탄화층(55)에 기인하여 증가하여 더욱 넓은 스프레드 영역(spread areas)을 허용하고 따라서 픽셀 구경비를 향상시킨다.
도 23에 본 발명의 다른 구현예에 의한 평면도가 도시되었다. 도 23에 의하면, 보조 전극(64)은 슬릿(71)안으로 연장되는 부가적인 브랜치(보조 전극 구획 64C)를 구비하여 투과 지역(621)에서 액정 분자들을 기울이기 위하여 이용되는 필드 강도(field strength)를 더욱 향상시킨다.
도 24는 본 발명의 다른 구현예에 의한 어레이 기판의 단면도이다. 도 24에 도시된 바와 같이, 비활성층(54)은 게이트 절연층(52) 위에 형성되고 제 2 금속층을 덮는다. 픽셀 전극(56)이 비활성층(54)위에 형성된 후에 유전 스페이서층(dielectric spacer layer)(77)이 각각의 픽셀 전극(56)의 부분을 중첩(overlaying) 하도록 형성된다. 그 후에 반사 전극(75)이 유전 스페이서층(dielectric spacer layer)(77)위에만 형성되어 듀얼 셀 갭 액정셀(dual cell gap liquid crystal cell)을 형성한다.
도 25는 본 발명의 다른 구현예에 의한 어레이 기판의 단면도이다. 도 25에 의하면 유전 비활성층(54) 및 평탄화층(55)이 순차적으로 게이트 절연층(52)위에 형성되고 제 2 금속층(M2)을 덮는다. 제 3 금속층(M3)은 평탄화층(55) 위에 증착되고 패턴되어 공통 라인(67) 및 반사 전극(75)을 형성한다. 유전층(79)은 공통 라인(67) 및 반사 전극(75)을 덮도록 형성되고, 투명 전도성 필름으로 만들어진 픽셀 전극(56) 및 보조 전극(64)이 유전층(79) 위에 형성된다. 공통 라인(67) 및 보조 전극(64)이 오버랩되고 유전층에 의하여 서로 격리되어 저장 커패시터를 형성한다. 또한 공통 라인(67)은 데이터 라인(68)과 오버랩되어 픽셀 구경비를 더욱 증가시킨다.
도 26은 본 발명의 다른 구현예에 의한 어레이 기판의 단면도이다. 도 26에서 유전층(79)은 공통 라인(67) 및 픽셀 전극(56)을 덮도록 형성되고, 반사 전극(75) 및 제 3 금속층(M3)으로부터 만들어진 보조 전극(64)이 유전층(79) 위에 형성된다. 이 구현예에서 공통 라인(67)은 투명 전도성 필름으로 만들어지고 보조 전극(64)에 오버랩되어 저장 커패시터를 형성한다. 더욱이, 공통 라인(67)은 또한 데이터 라인(68)에 오버랩되어 픽셀 구경비를 더욱 증가시킨다.
본 발명에 의하면, 화소의 반사 지역의 영역 및 분포는 실제 수요에 따라서 임의적으로 선택될 수 있다. 더욱이 반사 전극(75)은 충분한 주위광(sufficient surroounding light)을 반사하는 기능이 유지되는한 제 1 금속층(M1), 제 2 금속층(M2) 또는 제 3 금속층(M3)으로부터 만들어질 수 있다. 그 밖에 보조 전극(64)은 투명 전극 또는 반사 전극일 수 있다.
도 27은 본 발명의 다른 구현예에 의한 화소를 분할한 평면도로서, 다중의 서브 화소 내에 투과 지역 및 반사 지역을 구비하였다. 도 27에 도시된 바와 같이, 각각의 화소는 전극상에 제공되는 슬릿(71)에 의하여 다중의 서브 화소들로 분할된다. 그리고 보조 전극(64)은 슬릿(71)으로 연장되어 필드 강도를 강화시킬 수 있 다. 그 밖에 각각의 서브 화소는 투과 지역 또는 반사 지역에 대해 임의적으로 선택될 수 있고 보조 전극(64) 및 슬릿(71)의 분포(distribution)는 충분한 필드 강도가 제공되는 한 변경될 수 있다. 더욱이, 각각의 화소는 세 개의 서브 화소로 분할되는 것으로 예시되었지만 이것은 제한적이지 않고 분할하는 수는 실제 수요에 따라서 임의적으로 선택될 수 있다.
도 28은 본 발명의 다른 구현예에 의한 평면도이다. 이와 같은 구현예에서 슬릿(71)내로 연장되는 보조 전극(64)은 금속 필름 또는 투명 전도성 필름으로 만들어지지만 금속 필름으로 덮여서 마이크로-반사 액정 디스플레이에 사용되는 반사 플레이트로서 기능한다.
본 발명이 전술한 구현예들에 의하여 기술되었지만 이것에 의하여 제한되지 않는다는 것이 이해되어야 한다. 본 발명이 속하는 기술 분야에서 당업자에게 자명한 다양한 변경 및 유사한 배열이 의도된다. 그러므로 청구항의 범위는 광의적으로 해석되어야 하고 이와 같은 모든 변경 및 유사한 배열들을 포함한다.
본 발명에서 전형적인 TFT 공정 과정을 통해 형성된 보조 전극이 극성 반전 제어와 협동하도록 제공되기 때문에, 보조 전극 및 적어도 부분적으로 둘러싸인 픽셀 전극은 반대 극성을 갖게 되어 프린지 필드를 생성하므로 한 화소 내의 액정 분자들의 방향이 상이한 방향으로 분할되어 액정셀의 멀티-도메인 프로파일을 얻는다. 따라서 돌출부 또는 요면 구조가 사용되어 액정 분자들을 기울이도록 하는 기 존의 디자인에 비하여 잔상의 차이가 제거되어 누광이 방지된다. 더욱이 슬릿이 형성되어 프린지 필드를 생성하는 기존의 디자인에 비하여, 보조 전극과 픽셀 전극 사이의 반대 극성이 센 필드 강도를 허용하여 액정 분자들을 기울임으로써 디스클리네이션 지역의 영역을 감소시키고 LCD의 광-투과도를 더욱 증가시킨다.

Claims (7)

  1. 서로 대향하는 제 1 및 제 2 투명 기판;
    상기 제 1 및 제 2 투명 기판 사이에 삽입된, 음의 유전 이방성(negative dielectric anisotropy)을 갖는 액정층;
    상기 제 1 투명 기판 위에 제공되는 공통 전극(a common electrode);
    상기 제 2 투명 기판 위에 형성되고 패턴되어 다수의 공통 라인들 및 스캔 라인들을 형성하는 제 1 금속층;
    상기 제 2 투명 기판에 형성되고 상기 제 1 금속층을 덮는 제 1 유전층;
    상기 제 1 유전층 위에 형성되고, 패턴되어 다수의 데이터 라인들을 형성하는 제 2 금속층;
    상기 제 1 유전층 위에 형성되고 제 2 금속층을 덮는 제 2 유전층;
    상기 제 2 유전층 위에 형성되고 패턴되어, 다수의 반사 전극들 및 보조 전극들을 형성하는 반사 제 3 금속층(reflective third metal layer)으로서, 상기 반사 전극들 및 보조전극들이 멀티-도메인 액정 디스플레이의 반사 지역(reflective region)을 형성하는 반사 제3 금속층; 및
    상기 제 2 유전층 위에 형성되며, 멀티-도메인 액정 디스플레이의 투과 지역(transmissive region)을 형성하는, 각각은 적어도 하나의 보조 전극에 의하여 적어도 부분적으로 둘러싸인 다수의 픽셀 전극들을 포함하며;
    전압이 상기 공통 전극 및 픽셀 전극들을 가로질러 인가될 때 동일한 프레임의 반전 구동 방식하에서, 상기 픽셀 전극과 적어도 부분적으로 픽셀 전극을 둘러싸는 보조 전극 각각은 반대 극성을 갖는 것을 특징으로 하는 멀티-도메인 액정 디스플레이.
  2. 제 1항에 있어서, 상기 공통 라인들은 상기 반사 전극들 아래에 형성되고, 제 2 금속층을 오버랩하여 저장 커패시터를 형성하는 것을 특징으로 하는 멀티-도메인 액정 디스플레이.
  3. 서로 대향하는 제 1 및 제 2 투명 기판;
    상기 제 1 및 제 2 투명 기판 사이에 삽입된 음의 유전 이방성(negative dielectric anisotropy)을 갖는 액정층;
    상기 제 1 투명 기판 위에 제공되는 공통 전극(a common electrode);
    상기 제 2 투명 기판 위에 형성되고 패턴되어 다수의 스캔 라인들을 형성하는 제 1 금속층;
    상기 제 2 투명 기판 위에 형성되고 상기 제 1 금속층을 덮는 제 1 유전층(a first dielectric layer);
    상기 제 1 유전층 위에 형성되고, 패턴되어 다수의 데이터 라인들을 형성하는 제 2 금속층;
    상기 제 1 유전층 위에 형성되고 제 2 금속층을 덮는 제 2 유전층(a second dielectric layer);
    상기 제 2 유전층 위에 형성되고 패턴되어 다수의 반사 전극들 및 공통 라인들을 형성하는 제 3 금속층;
    상기 제 2 유전층 위에 형성되고 상기 제 3 금속층을 덮는 제 3 유전층(a third dielectric layer) ; 및
    상기 제 3 유전층 위에 형성되는 다수의 픽셀 전극들 및 보조 전극들로서, 각각의 픽셀 전극들이 적어도 하나의 상기 보조 전극에 의하여 적어도 부분적으로 둘러싸이는 다수의 픽셀 전극들 및 보조 전극들을 포함하며;
    상기 반사 전극들 및 보조 전극들이 멀티-도메인 액정 디스플레이의 반사 지역을 형성하고, 픽셀 전극들이 멀티-도메인 액정 디스플레이의 투과 지역을 형성하며, 전압이 상기 공통 전극 및 픽셀 전극들을 가로질러 인가될 때 동일한 프레임의 반전 구동 방식하에서 상기 픽셀 전극 및 픽셀 전극의 이웃에 위치하는 보조 전극 각각은 반대 극성을 갖는 것을 특징으로 하는 멀티-도메인 액정 디스플레이.
  4. 제 1항에 있어서, 상기 공통 라인들은 상기 보조 전극들을 오버랩하여 저장 커패시터를 형성하고, 상기 제 2 금속층은 패턴되어 상기 저장 커패시터에 오버랩되는 다수의 데이터 라인들(data lines)을 형성하는 것을 특징으로 하는 멀티-도메인 액정 디스플레이.
  5. 서로 대향하는 제 1 및 제 2 투명 기판;
    상기 제 1 및 제 2 투명 기판 사이에 삽입된 음의 유전 이방성(negative dielectric anisotropy)을 갖는 액정층;
    상기 제 1 투명 기판 위에 제공되는 공통 전극(a common electrode);
    상기 제 2 투명 기판 위에 형성되고, 패턴되어 다수의 스캔 라인들을 형성하는 제 1 금속층;
    상기 제 2 투명 기판 위에 형성되고 상기 제 1 금속층을 덮는 제 1 유전층(a first dielectric layer);
    상기 제 1 유전층 위에 형성되는, 패턴되어 다수의 데이터 라인들을 형성하는 제 2 금속층;
    상기 제 1 유전층 위에 형성되고 제 2 금속층을 덮는 제 2 유전층(a second dielectric layer);
    상기 제 2 유전층에 형성된 다수의 픽셀 전극들 및 공통 라인들로서, 픽셀 전극들에 의해서 멀티-도메인 액정 디스플레이의 투과 영역이 형성되는 픽셀 전극들 및 공통라인들;
    상기 제 2 유전층에 형성되고 상기 픽셀 전극들 및 공통 라인들을 덮는 제 3 유전층(a third dielectric layer); 및
    상기 제 3 유전층에 형성되고 패턴되어 다수의 반사 전극들 및 보조 전극들을 형성하며, 상기 반사 전극들 및 보조 전극들에 의해서 멀티-도메인 액정 디스플레이의 반사 지역이 형성되고, 픽셀 전극은 각각 적어도 하나의 보조 전극에 의하여 적어도 부분적으로 둘러싸이는 반사 제 3 금속층을 포함하며;
    전압이 상기 공통 전극 및 픽셀 전극들을 가로질러 인가될 때 동일한 프레임의 반전 구동 방식하에서 상기 픽셀 전극 및 픽셀 전극의 이웃에 위치하는 보조 전극 각각은 반대 극성을 갖는 것을 특징으로 하는 멀티-도메인 액정 디스플레이.
  6. 제 5항에 있어서, 상기 공통 라인들은 상기 보조 전극들을 오버랩하여 저장 커패시터를 형성하고, 상기 제 2 금속층은 패턴되어 상기 저장 커패시터에 오버랩되는 다수의 데이터 라인들(data lines)을 형성하는 것을 특징으로 하는 멀티-도메인 액정 디스플레이.
  7. 서로 대향하는 제 1 및 제 2 투명 기판;
    상기 제 1 및 제 2 투명 기판 사이에 삽입된, 음의 유전 이방성(negative dielectric anisotropy)을 갖는액정층;
    상기 제 1 투명 기판 위에 제공되는 공통 전극(a common electrode);
    상기 제 2 투명 기판 위에 형성된 제 1 금속층;
    상기 제 2 투명 기판 위에 형성되고 상기 제 1 금속층을 덮는 게이트 절연층(a gate insulation layer);
    상기 게이트 절연층 위에 형성된 제 2 금속층;
    상기 게이트 절연층 위에 형성되고 상기 제 2 금속층을 덮는 비활성층(a passivation layer);
    상기 비활성층 위에 형성된 다수의 픽셀 전극들;
    상기 픽셀 전극들의 중첩부(overlaying part)에 형성되어 멀티-도메인 액정 디스플레이에서 듀얼-셀 갭(dual-cell gap)을 형성하는 스페이서층(a spacer layer);
    상기 스페이서층 위에 형성된 다수의 반사 전극들(reflective electrodes); 및
    상기 스페이서층 위에 형성된 다수의 보조 전극들을 포함하며, 상기 보조 전극들 각각은 하나의 픽셀 전극의 적어도 한 측면의 이웃에 위치되고, 상기 보조 전극들은 프린지 필드를 생성하도록 상기 픽셀 전극들과 반대 극성을 가지는 것을 특징으로 하는 멀티-도메인 액정 디스플레이.
KR1020080063648A 2006-03-31 2008-07-01 멀티 도메인 액정 디스플레이 KR100928615B1 (ko)

Applications Claiming Priority (6)

Application Number Priority Date Filing Date Title
TW095111585A TWI340268B (en) 2006-03-31 2006-03-31 Multi-domain lcd
TW095111585 2006-03-31
TW095121677 2006-06-16
TW095121677A TWI352843B (en) 2006-06-16 2006-06-16 Liquid crystal display
TW095126464 2006-07-20
TW095126464A TWI348045B (en) 2006-07-20 2006-07-20 Multi-domain lcd

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
KR1020070028689A Division KR20070098553A (ko) 2006-03-31 2007-03-23 멀티 도메인 액정 디스플레이

Publications (2)

Publication Number Publication Date
KR20080068619A KR20080068619A (ko) 2008-07-23
KR100928615B1 true KR100928615B1 (ko) 2009-11-26

Family

ID=38675022

Family Applications (2)

Application Number Title Priority Date Filing Date
KR1020070028689A KR20070098553A (ko) 2006-03-31 2007-03-23 멀티 도메인 액정 디스플레이
KR1020080063648A KR100928615B1 (ko) 2006-03-31 2008-07-01 멀티 도메인 액정 디스플레이

Family Applications Before (1)

Application Number Title Priority Date Filing Date
KR1020070028689A KR20070098553A (ko) 2006-03-31 2007-03-23 멀티 도메인 액정 디스플레이

Country Status (2)

Country Link
JP (1) JP4789834B2 (ko)
KR (2) KR20070098553A (ko)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2011145672A1 (ja) * 2010-05-20 2011-11-24 シャープ株式会社 液晶表示装置
KR20160082786A (ko) 2014-12-29 2016-07-11 삼성디스플레이 주식회사 표시 장치
US10838278B2 (en) * 2017-03-30 2020-11-17 Sharp Kabushiki Kaisha Liquid crystal display device

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20020017992A (ko) * 2000-08-28 2002-03-07 마찌다 가쯔히꼬 액티브 매트릭스 기판, 그 제조방법 및 표시장치
KR20040049569A (ko) * 2002-12-06 2004-06-12 엘지.필립스 엘시디 주식회사 액정 표시 패널

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2975844B2 (ja) * 1993-06-24 1999-11-10 三洋電機株式会社 液晶表示装置
JP2000241830A (ja) * 1999-02-17 2000-09-08 Sanyo Electric Co Ltd 液晶表示装置

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20020017992A (ko) * 2000-08-28 2002-03-07 마찌다 가쯔히꼬 액티브 매트릭스 기판, 그 제조방법 및 표시장치
KR20040049569A (ko) * 2002-12-06 2004-06-12 엘지.필립스 엘시디 주식회사 액정 표시 패널

Also Published As

Publication number Publication date
KR20080068619A (ko) 2008-07-23
KR20070098553A (ko) 2007-10-05
JP4789834B2 (ja) 2011-10-12
JP2007272226A (ja) 2007-10-18

Similar Documents

Publication Publication Date Title
US10520781B2 (en) Liquid crystal display
US7663708B2 (en) Multi-domain liquid crystal display
US7023516B2 (en) Substrate for liquid crystal display provided with electrode units having trunk and branch sections formed in each pixel region, and liquid crystal display having the same
US8248566B2 (en) Liquid crystal display
JP4663622B2 (ja) 液晶表示装置
US8711311B2 (en) Fringe field switching mode liquid crystal display panel
US7561237B2 (en) In-plane switching mode liquid crystal display device and method of fabricating the same
JP5093714B2 (ja) 液晶表示装置
US7973897B2 (en) Multi-domain liquid crystal display
US7728939B2 (en) Multi-domain liquid crystal display
JP3066255B2 (ja) 液晶表示装置
US20020012084A1 (en) Color LCD device
KR101807729B1 (ko) 액정 표시 장치
KR101526262B1 (ko) 액정 표시 장치 및 전자 기기
JP2008046184A (ja) 横電界方式の液晶表示パネル
KR100928615B1 (ko) 멀티 도메인 액정 디스플레이
TWI572962B (zh) 其中畫素具有控制電極以用於放大邊緣電場的液晶顯示器
JP2014146039A (ja) 液晶表示パネル
KR20060114561A (ko) 횡전계형 액정 표시 장치
KR100658061B1 (ko) 프린지 필드 구동 모드 액정 표시 장치 및 그 제조방법
US20200081293A1 (en) Pixel arrangement and method for manufacturing display panel
TW201626079A (zh) 具有間隙距離大的畫素及間隙距離小的畫素之液晶顯示器
JPH10115840A (ja) マトリックス型液晶表示装置

Legal Events

Date Code Title Description
A107 Divisional application of patent
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20121107

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20151111

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20161116

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee