KR100919718B1 - 버스트 디밍 회로와 그 방법 - Google Patents

버스트 디밍 회로와 그 방법 Download PDF

Info

Publication number
KR100919718B1
KR100919718B1 KR1020030009054A KR20030009054A KR100919718B1 KR 100919718 B1 KR100919718 B1 KR 100919718B1 KR 1020030009054 A KR1020030009054 A KR 1020030009054A KR 20030009054 A KR20030009054 A KR 20030009054A KR 100919718 B1 KR100919718 B1 KR 100919718B1
Authority
KR
South Korea
Prior art keywords
signal
burst dimming
oscillator
terminal
output signal
Prior art date
Application number
KR1020030009054A
Other languages
English (en)
Other versions
KR20040073089A (ko
Inventor
김대중
최재순
김동희
Original Assignee
페어차일드코리아반도체 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 페어차일드코리아반도체 주식회사 filed Critical 페어차일드코리아반도체 주식회사
Priority to KR1020030009054A priority Critical patent/KR100919718B1/ko
Publication of KR20040073089A publication Critical patent/KR20040073089A/ko
Application granted granted Critical
Publication of KR100919718B1 publication Critical patent/KR100919718B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general

Landscapes

  • Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Discharge-Lamp Control Circuits And Pulse- Feed Circuits (AREA)

Abstract

본 발명은 램프의 밝기를 조절할 수 있는 버스트 디밍 회로와 그 방법에 관하여 개시한다. 본 발명에 따른 버스트 디밍 회로는 발진기의 출력신호를 제1 단자로 입력받고, 상기 발진기 출력신호의 최대값보다 제1 옵셋만큼 작은 제1 기준신호인 상기 버스트 디밍 신호를 제2 단자로 입력받아서 각 단자에서 입력되는 신호 상태에 따른 비교 신호를 출력하여 제1 램프의 버스트 디밍 온/오프 동작을 지시하는 제1 비교부; 및 상기 발진기의 출력신호를 제2 단자로 입력받고, 상기 발진기 출력신호의 최소값보다 상기 제1 옵셋만큼 큰 제2 기준신호를 제1 단자로 입력받아서 각 단자에서 입력되는 신호 상태에 따른 비교 신호를 출력하여 제2 램프의 버스트 디밍 온/오프 동작을 지시하는 제2 비교부를 포함하며, 상기 제1 비교부와 상기 제2 비교부의 출력에 의하여 상기 제1 램프와 상기 제2 램프가 교대로 버스트 디밍 동작을 수행하도록 한다. 본 발명에 따르면 하나의 제어 IC만으로 2개의 램프에 대하여 버스트 디밍을 할 수 있고, 2개의 램프에 대한 버스트 디밍이 교대로 이루어지므로 종래 대비 입력전력을 절반으로 감소시킬 수 있다.
LCD 백라이트, 버스트 디밍, 플리커 현상

Description

버스트 디밍 회로와 그 방법{BURST DIMMING CIRCUIT AND METHOD THEREOF}
도 1은 종래 기술에 따른 디밍 회로의 구성을 도시한 회로도이다.
도 2는 이러한 구성을 가지는 종래의 디밍 회로를 이용하여 2개의 램프를 버스트 디밍할 때의 회로의 구성을 나타낸 도이다.
도 3은 종래 기술에 따른 디밍 회로로 2개의 램프를 구동했을 때의 램프 및 입력 전력의 파형을 도시한 도이다.
도 4는 본 발명의 실시예에 따른 디밍 회로를 이용하여 2개의 램프를 버스트 디밍할 때의 회로의 구성을 나타낸 도이다.
도 5a는 본 발명의 제1 실시예에 따른 버스트 디밍 회로의 구성을 도시한 도이다.
도 5b는 본 발명의 제1 실시예에 따른 버스트 디밍 회로의 입력 파형과 2개의 램프를 구동했을 때의 램프 및 입력 전력의 파형을 도시한 도이다.
도 6a는 본 발명의 제2 실시예에 따른 버스트 디밍 회로의 구성을 도시한 도이다.
도 6b는 본 발명의 제2 실시예에 따른 버스트 디밍 회로의 입력 파형과 2개의 램프를 구동했을 때의 램프 및 입력 전력의 파형을 도시한 도이다.
***도면의 주요 부분에 대한 부호의 설명***
510, 520, 610, 620 : 비교기
530, 630 : 혼합기
본 발명은 램프의 밝기를 조절할 수 있는 디밍(dimming) 회로에 관한 것으로 더욱 상세하게 말하면 버스트 디밍(burst dimming) 회로에 관한 것이다.
LCD 백라이트(Backlight) 인버터는 냉음극관의 밝기를 제어하기 위한 목적으로 아날로그 디밍(analog dimming)과 버스트 디밍(burst dimming) 기능을 사용하고 있다.
버스트 디밍 회로는 보통 100㎑의 메인 스위치의 스위칭 주파수에 200㎐의 버스트 디밍 주파수를 실어주고, 이 버스트 디밍 주파수의 온-듀티(on-duty)를 조절하여 메인 스위치의 온/오프 기간을 결정하기 때문에 스위칭이 간헐적으로 일어나도록 함으로써 램프의 밝기를 조절하는 방식이다.
아날로그 디밍 회로는 램프에 흐르는 전류를 전압의 형태로 피드백할 때 오차 증폭기의 기준 전압만을 가변함으로써 램프의 밝기를 조절하는 방식이다.
그런데, 버스트 디밍 회로와 아날로그 디밍 회로를 각각 독립적으로 사용하면 램프의 밝기를 0~100%로 완전히 디밍할 수 없기 때문에, 일반적으로 버스트 디밍 기능와 아날로그 디밍 기능을 병행하여 사용하고 있다.
도 1은 종래 기술에 따른 디밍 회로의 구성을 도시한 회로도이다.
도 1에 나타나 있듯이, 종래 기술에 따른 디밍 회로는 오차 증폭기(OP)와, 버스트 디밍 신호(Vsb)에 의해 온/오프 동작되는 트랜지스터(Q1)를 포함한다. 또한, 버스트 디밍 회로의 동작은 아날로그 디밍시 오차증폭기(OP)의 출력전압(Vcomp)을 제어하고 있다.
한편, 도 2는 이러한 구성을 가지는 종래의 디밍 회로를 포함하는 제어IC를이용하여 2개의 램프를 버스트 디밍할 때의 회로의 구성을 나타낸 것이고, 도 3은 종래의 디밍 회로를 이용하여 2개의 램프를 버스트 디밍할 때의 각 램프에서의 전류 파형과 입력 전력의 파형을 나타낸 것이다.
도 2에 도시된 바와 같이, 복수의 램프를 디밍하기 위해서는 각 램프를 제어하기 위한 제어IC가 필요하다. 또한, 각각의 램프에 버스트 디밍 신호가 동시에 인가되기 때문에 도 3에 도시된 바와 같이 버스트 디밍이 일어날 때 입력 전원이 갑자기 증가하는 것을 알 수 있다.
따라서 주변 소자의 소자값이 커질 뿐만 아니라 입력 전력의 급격한 변화로 인해 LCD 화면에 플리커(flicker) 현상이 발생하는 문제점이 있다.
그러므로 본 발명은 이러한 종래의 문제점을 해결하기 위한 것으로 2개 이상의 램프를 버스트 디밍할 때 입력 전력을 감소시키는 버스트 디밍 회로를 제공하는 것을 목적으로 한다.
이러한 기술적 과제를 달성하기 위한 본 발명의 특징에 따른 버스트 디밍 회 로는 발진기의 신호와 버스트 디밍 신호에 따라 2개 이상의 램프를 버스트 디밍하기 위한 버스트 디밍 회로로서,
상기 발진기의 출력신호를 제1 단자로 입력받고, 상기 발진기 출력신호의 최대값보다 제1 옵셋만큼 작은 제1 기준신호인 상기 버스트 디밍 신호를 제2 단자로 입력받아서 각 단자에서 입력되는 신호 상태에 따른 비교 신호를 출력하여 제1 램프의 버스트 디밍 온/오프 동작을 지시하는 제1 비교부; 및 상기 발진기의 출력신호를 제2 단자로 입력받고, 상기 발진기 출력신호의 최소값보다 상기 제1 옵셋만큼 큰 제2 기준신호를 제1 단자로 입력받아서 각 단자에서 입력되는 신호 상태에 따른 비교 신호를 출력하여 제2 램프의 버스트 디밍 온/오프 동작을 지시하는 제2 비교부를 포함하며, 상기 제1 비교부와 상기 제2 비교부의 출력에 의하여 상기 제1 램프와 상기 제2 램프가 교대로 버스트 디밍 동작을 수행하도록 한다.
상기 버스트 디밍 신호를 입력받아서 부호를 반전시키고, 상기 발진기 출력신호의 최대값과 최소값의 합을 더하여 상기 제2 기준신호를 생성하여 상기 제2 비교부의 제1 단자로 출력하는 혼합부를 더 포함할 수 있다.
상기 제1 비교부의 제1 단자와 상기 제2 비교부의 제2 단자는 극성이 다른 것을 특징으로 한다.
또한, 상기 제1 비교부는 상기 발진기의 출력신호가 상기 제1 기준신호보다 낮을 때 상기 제1 램프의 버스트 디밍 동작을 온 시키며, 상기 제2 비교부는 상기 발진기의 출력신호가 상기 제2 기준신호보다 높을 때 상기 제2 램프의 버스트 디밍 동작을 온 시킨다.
또한, 본 발명의 다른 특징에 따른 버스트 디밍 회로는,
상기 발진기의 출력신호를 제1 단자로 입력받고, 기준신호인 상기 버스트 디밍 신호를 제2 단자로 입력받아서 각 단자에서 입력되는 신호 상태에 따른 비교 신호를 출력하여 제1 램프의 버스트 디밍 온/오프 동작을 지시하는 제1 비교부; 및 상기 기준신호를 제2 단자로 입력받고, 위상이 반전된 상기 발진기의 출력신호를 제1 단자로 입력받아서 각 단자에서 입력되는 신호 상태에 따른 비교 신호를 출력하여 제2 램프의 버스트 디밍 온/오프 동작을 지시하는 제2 비교부를 포함하며, 상기 제1 비교부와 상기 제2 비교부의 출력에 의하여 상기 제1 램프와 상기 제2 램프가 교대로 버스트 디밍 동작을 수행하도록 한다.
상기 발진기의 출력 신호를 입력받아서 부호를 반전시키고, 상기 발진기 출력신호의 최대값과 최소값의 합만큼 옵셋을 주어 상기 위상이 반전된 발진기의 출력 신호를 생성하여 상기 제2 비교부의 제1 단자로 출력하는 혼합부를 더 포함할 수 있다.
상기 제1 비교부의 제1 단자와 상기 제2 비교부의 제2 단자는 극성이 다른 것을 특징으로 한다.
또한, 상기 제1 비교부는 상기 발진기의 출력신호가 상기 기준신호보다 낮을 때 상기 제1 램프의 버스트 디밍 동작을 온 시키며, 상기 제2 비교부는 상기 위상이 반전된 발진기 신호가 상기 기준신호보다 낮을 때 상기 제2 램프의 버스트 디밍 동작을 온 시킨다.
또한, 본 발명의 특징에 따른 버스트 디밍 방법은,
a)상기 발진기의 출력신호를 제1 단자로 입력받고, 상기 발진기 출력신호의 최대값보다 제1 옵셋만큼 작은 제1 기준신호인 상기 버스트 디밍 신호를 제2 단자로 입력받아서 각 단자에서 입력되는 신호를 비교하는 단계; b)상기 발진기의 출력신호를 제2 단자로 입력받고, 상기 발진기 출력신호의 최소값보다 상기 제1 옵셋만큼 큰 제2 기준신호를 제1 단자로 입력받아서 각 단자에서 입력되는 신호를 비교하는 단계; 및 c)상기 a) 단계 및 b) 단계의 비교 결과에 의하여 제1 램프와 제2 램프가 교대로 버스트 디밍 동작을 수행하는 단계를 포함한다.
이때, 상기 b) 단계는,
i)상기 버스트 디밍 신호를 입력받아서 부호를 반전시키는 단계; ii)상기 발진기 출력신호의 최대값과 최소값을 더하는 단계; 및 iii)상기 i)단계 및 ii)단계에서 생성된 신호를 더하여 상기 제2 기준신호를 생성하는 단계를 포함한다.
또한, 본 발명의 다른 특징에 따른 버스트 디밍 방법은,
a)상기 발진기의 출력신호를 제1 단자로 입력받고, 기준신호인 상기 버스트 디밍 신호를 제2 단자로 입력받아서 각 단자에서 입력되는 신호를 비교하는 단계; b)상기 기준신호를 제2 단자로 입력받고, 위상이 반전된 상기 발진기의 출력신호를 제1 단자로 입력받아서 각 단자에서 입력되는 신호를 비교하는 단계; 및 c)상기 a)단계 및 b)단계의 비교 결과에 의하여 제1 램프와 제2 램프가 교대로 버스트 디밍 동작을 수행하는 단계를 포함한다.
이때, 상기 b)단계는,
i)상기 발진기의 출력 신호를 입력받아서 부호를 반전시키는 단계; ii)상기 발진기 출력신호의 최대값과 최소값을 더하는 단계; iii)상기 i)단계 및 ii)단계에서 생성된 신호를 더하여 상기 위상이 반전된 발진기의 출력 신호를 생성하는 단계를 포함한다.
이하, 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 본 발명을 용이하게 실시할 수 있는 가장 바람직한 실시예를 첨부된 도면을 참조로 하여 상세히 설명하면 다음과 같다.
도 4는 본 발명의 실시예에 따른 디밍 회로를 이용하여 2개의 램프를 버스트 디밍할 때의 회로의 구성을 나타낸 도이다.
도 4에 도시된 바와 같이, 본 발명의 실시예에 따른 디밍 회로는 하나의 제어 IC를 이용하여 2개의 램프를 버스트 디밍하도록 구성된다.
이러한 방법은 두 가지가 있는데, 먼저 발진기의 신호와 제1 및 제2 기준신호를 비교하여 발진기의 신호가 제1 기준신호보다 낮을 경우와 발진기의 신호가 제2 기준신호보다 높을 경우에 각각 2개의 램프를 교대로 디밍하도록 할 수 있다. 이때, 제2 기준신호는 발진기 출력신호의 최소값에 발진기 출력신호의 최대값과 상기 버스트 디밍 신호의 차이만큼 옵셋을 준 것이다.
또한 두 번째 방법으로서, 발진기의 신호와 위상이 반전된 발진기의 신호를 하나의 기준신호와 비교하여 발진기의 신호가 기준신호보다 낮을 경우와 위상 반전된 발진기의 신호가 기준신호보다 낮을 경우에 각각 2개의 램프를 교대로 디밍하도록 할 수 있다.
이하, 본 발명의 실시예에 따른 디밍 회로에서 제어 IC의 구성 및 동작을 도 면을 참조로 하여 상세히 설명한다.
도 5a는 발진기의 신호와 제1 및 제2 기준신호를 비교하는 본 발명의 제1 실시예에 따른 버스트 디밍 회로를 나타낸 것이고, 도 5b는 도 5a에서의 비교기의 입력파형, 출력(A, B)에 의해 버스트 디밍한 램프의 전류파형 및 입력전력파형을 나타낸 것이다.
도 5a에 도시되어 있듯이, 본 발명의 제1 실시예에 따른 버스트 디밍 회로는 두 개의 비교기(510, 520) 및 혼합기(530)를 포함한다.
비교기(510)의 (+)단자에는 제1 기준신호인 버스트 디밍 신호(BDIM)가 입력되고, (-)단자에는 발진기의 출력신호(OSC)가 입력된다. 이때, 제1 기준신호인 버스트 디밍 신호(BDIM)는 발진기 출력신호의 최대값에 소정 크기의 음의 옵셋을 준 신호이다. 비교기(510)의 출력은 도 1의 트랜지스터(Q1)의 베이스 단자를 통하여 오차 증폭기(OP)로 입력되고, 이 오차 증폭기(OP)의 출력신호의 듀티를 조절함으로써 램프 A에 흐르는 전류를 조절한다. 따라서, 비교기(510)의 출력(A)은 발진기의 출력신호(OSC)가 버스트 디밍 신호(BDIM)보다 작을 경우에만 펄스가 출력된다.
혼합기(530)는 버스트 디밍 신호(BDIM)를 입력받아서 부호를 반전시킨 다음 발진기 출력신호의 최대값과 최소값을 더한 신호(OSCPK)만큼 옵셋(Offset)을 주어 제2 기준신호(BDIMN)를 생성하여 출력한다.
또한, 비교기(520)의 (+)단자에는 발진기의 출력신호(OSC)가 입력되고, 제2 기준신호(BDIMN)가 (-)단자에 입력된다. 비교기(520)의 출력은 램프 B의 전류를 제어하는 오차 증폭기로 입력된다. 따라서, 비교기(520)의 출력(B)은 발진기의 출력 신호(OSC)가 제2 기준신호(BDIMN)보다 클 경우에만 펄스가 출력된다.
그러므로, 도 5b에 도시된 바와 같이 2개의 램프에서 교대로 버스트 디밍이 이루어지며, 이에 따라 입력전력이 종래 대비 절반으로 감소된다.
이러한 구성을 갖는 본 발명의 제1 실시예에 따른 버스트 디밍 회로에 의한 버스트 디밍 방법은 다음과 같다.
먼저, 발진기의 출력신호(OSC)를 비교기(510)의 (-)단자로 입력받고, 발진기 출력신호의 최대값보다 제1 옵셋만큼 작은 제1 기준신호인 버스트 디밍 신호(BDIM)를 (+)단자로 입력받아서 각 단자에서 입력되는 신호를 비교한다.
다음으로, 발진기의 출력신호(OSC)를 비교기(520)의 (+)단자로 입력받고, 발진기 출력신호의 최소값보다 제1 옵셋만큼 큰 제2 기준신호(BDIMN)를 (-) 단자로 입력받아서 각 단자에서 입력되는 신호를 비교한다.
마지막으로, 비교기(510, 520)의 비교 결과에 의하여 램프 A와 램프 B를 교대로 버스트 디밍시킨다.
이때, 제2 기준신호(BDIMN)는 제1 기준신호인 버스트 디밍 신호(BDIM)를 혼합기(530)로 입력받아서 부호를 반전시킨 후, 여기에 발진기 출력신호의 최대값과 최소값의 합(OSCPK)을 더하는 과정을 통하여 생성된다.
한편, 도 6a는 발진기의 신호와 위상이 반전된 발진기의 신호를 하나의 기준신호와 비교하는 본 발명의 제2 실시예에 따른 버스트 디밍 회로를 나타낸 것이고, 도 6b는 도 6a에서의 비교기의 입력파형, 출력(A, B)에 의해 버스트 디밍한 램프의 전류파형 및 입력전력파형을 나타낸 것이다.
도 6a에 도시되어 있듯이, 본 발명의 제2 실시예에 따른 버스트 디밍 회로는 본 발명의 제1 실시예에 따른 버스트 디밍 회로와 마찬가지로 두 개의 비교기(610, 620) 및 혼합기(630)를 포함한다.
비교기(610)에는 본 발명의 제1 실시예에 따른 버스트 디밍 회로와 마찬가지로 (+)단자에 버스트 디밍 신호(BDIM)가 입력되고, (-)단자에 발진기의 출력신호(OSC)가 입력되며, 비교기(610)의 출력은 램프 A의 전류를 제어하는 에러 증폭기로 입력된다. 따라서, 비교기(510)의 출력(A)은 발진기의 출력신호(OSC)가 버스트 디밍 신호(BDIM)보다 작을 경우에만 펄스가 출력된다.
혼합기(630)는 발진기의 출력신호(OSC)를 입력받아서 부호 반전 시킨 후 발진기 출력신호의 최대값과 최소값을 더한 신호(OSCPK)만큼 옵셋을 주어 위상이 반전된 발진기 신호(OSCN)를 생성하여 출력한다.
비교기(620)의 (+)단자에는 버스트 디밍 신호(BDIM)가 입력되고, (-)단자에는 혼합기(630)의 출력신호(OSCN)가 입력된다. 또한, 비교기(620)의 출력은 램프 B의 전류를 제어하는 에러 증폭기로 입력된다.
그러므로, 도 6b에 도시된 바와 같이 2개의 램프에서 교대로 버스트 디밍이 이루어지며, 이에 따라 입력전력이 종래 대비 절반으로 감소된다.
이러한 구성을 갖는 본 발명의 제2 실시예에 따른 버스트 디밍 회로에 의한 버스트 디밍 방법은 다음과 같다.
먼저, 본 발명의 제1 실시예와 마찬가지로, 발진기의 출력신호(OSC)를 비교기(610)의 (-)단자로 입력받고, 발진기 출력신호의 최대값보다 제1 옵셋만큼 작은 기준신호인 버스트 디밍 신호(BDIM)를 (+)단자로 입력받아서 각 단자에서 입력되는 신호를 비교한다.
다음으로, 기준신호인 버스트 디밍 신호(BDIM)를 비교기(620)의 (+)단자로 입력받고, 위상이 반전된 발진기의 출력신호(OSCN)를 (-) 단자로 입력받아서 각 단자에서 입력되는 신호를 비교한다.
마지막으로, 비교기(610, 620)의 비교 결과에 의하여 램프 A와 램프 B를 교대로 버스트 디밍시킨다.
이때, 위상이 반전된 발진기의 출력신호(OSCN)는 기준신호인 버스트 디밍 신호(BDIM)를 혼합기(630)로 입력받아서 부호를 반전시킨 후, 여기에 발진기 출력신호의 최대값과 최소값의 합(OSCPK)을 더하는 과정을 통하여 생성된다.
상기 도면과 발명의 상세한 설명은 단지 본 발명의 예시적인 것으로서, 이는 단지 본 발명을 설명하기 위한 목적에서 사용된 것이지 의미한정이나 특허청구범위에 기재된 본 발명의 범위를 제한하기 위하여 사용된 것은 아니다. 그러므로 본 기술 분야의 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 타 실시예가 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정한 기술적 보호 범위는 첨부된 특허청구범위의 기술적 사상에 의해 정해져야 할 것이다.
이상에서와 같이 본 발명에 따르면 하나의 제어 IC만으로 2개의 램프에 대하여 버스트 디밍을 할 수 있고, 2개의 램프에 대한 버스트 디밍이 교대로 이루어지므로 종래 대비 입력전력을 절반으로 감소시킬 수 있다.
또한, 입력 전력이 감소하기 때문에 주변 소자의 값은 낮출 수 있으며, 입력 전력의 급격한 변화로 인해 LCD 화면에 플리커(flicker) 현상이 발생하는 문제를 해결할 수 있다.

Claims (12)

  1. 발진기의 신호와 버스트 디밍 신호에 따라 2개 이상의 램프를 버스트 디밍하기 위한 버스트 디밍 회로에 있어서,
    상기 발진기의 출력신호를 제1 단자로 입력받고, 상기 발진기 출력신호의 최대값보다 제1 옵셋만큼 작은 제1 기준신호인 상기 버스트 디밍 신호를 제2 단자로 입력받아서 상기 발진기의 출력 신호 및 상기 제1 기준 신호를 비교한 결과에 따라 비교 신호를 출력하여 제1 램프의 버스트 디밍 온/오프 동작을 지시하는 제1 비교부; 및
    상기 발진기의 출력신호를 제2 단자로 입력받고, 상기 발진기 출력신호의 최소값보다 상기 제1 옵셋만큼 큰 제2 기준신호를 제1 단자로 입력받아서 상기 발진기의 출력 신호 및 상기 제2 기준 신호를 비교한 결과에 따라 비교 신호를 출력하여 제2 램프의 버스트 디밍 온/오프 동작을 지시하는 제2 비교부를 포함하며,
    상기 제1 비교부와 상기 제2 비교부의 출력에 의하여 상기 제1 램프와 상기 제2 램프가 교대로 버스트 디밍 동작을 수행하도록 하는 버스트 디밍 회로.
  2. 제1항에 있어서,
    상기 버스트 디밍 신호를 입력받아서 부호를 반전시키고, 상기 발진기 출력신호의 최대값과 최소값의 합을 더하여 상기 제2 기준신호를 생성하여 상기 제2 비교부의 제1 단자로 출력하는 혼합부를 더 포함하는 버스트 디밍 회로.
  3. 제1항에 있어서,
    상기 제1 비교부의 제1 단자와 상기 제2 비교부의 제2 단자는 극성이 다른 것을 특징으로 하는 버스트 디밍 회로.
  4. 제1항에 있어서,
    상기 제1 비교부는 상기 발진기의 출력신호가 상기 제1 기준신호보다 낮을 때 상기 제1 램프의 버스트 디밍 동작을 온 시키며,
    상기 제2 비교부는 상기 발진기의 출력신호가 상기 제2 기준신호보다 높을 때 상기 제2 램프의 버스트 디밍 동작을 온 시키는 버스트 디밍 회로.
  5. 발진기의 신호와 버스트 디밍 신호에 따라 2개 이상의 램프를 버스트 디밍하기 위한 버스트 디밍 회로에 있어서,
    상기 발진기의 출력신호를 제1 단자로 입력받고, 기준신호인 상기 버스트 디밍 신호를 제2 단자로 입력받아서 상기 발진기의 출력 신호 및 상기 버스트 디밍 신호를 비교한 결과에 따라 비교 신호를 출력하여 제1 램프의 버스트 디밍 온/오프 동작을 지시하는 제1 비교부; 및
    상기 기준신호를 제2 단자로 입력받고, 위상이 반전된 상기 발진기의 출력신호를 제1 단자로 입력받아서 상기 기준 신호 및 상기 위상이 반전된 발진기의 출력 신호를 비교한 결과에 따라 비교 신호를 출력하여 제2 램프의 버스트 디밍 온/오프 동작을 지시하는 제2 비교부를 포함하며,
    상기 제1 비교부와 상기 제2 비교부의 출력에 의하여 상기 제1 램프와 상기 제2 램프가 교대로 버스트 디밍 동작을 수행하도록 하는 버스트 디밍 회로.
  6. 제5항에 있어서,
    상기 발진기의 출력 신호를 입력받아서 부호를 반전시키고, 상기 발진기 출력신호의 최대값과 최소값의 합만큼 옵셋을 가산하여 상기 위상이 반전된 발진기의 출력 신호를 생성하여 상기 제2 비교부의 제1 단자로 출력하는 혼합부를 더 포함하는 버스트 디밍 회로.
  7. 제5항에 있어서,
    상기 제1 비교부의 제1 단자와 상기 제2 비교부의 제2 단자는 극성이 다른 것을 특징으로 하는 버스트 디밍 회로.
  8. 제5항에 있어서,
    상기 제1 비교부는 상기 발진기의 출력신호가 상기 기준신호보다 낮을 때 상기 제1 램프의 버스트 디밍 동작을 온 시키며,
    상기 제2 비교부는 상기 위상이 반전된 발진기 신호가 상기 기준신호보다 낮을 때 상기 제2 램프의 버스트 디밍 동작을 온 시키는 버스트 디밍 회로.
  9. 발진기의 신호와 버스트 디밍 신호에 따라 2개 이상의 램프를 버스트 디밍하기 위한 버스트 디밍 회로의 버스트 디밍 방법에 있어서,
    a)상기 발진기의 출력신호를 제1 단자로 입력받고, 상기 발진기 출력신호의 최대값보다 제1 옵셋만큼 작은 제1 기준신호인 상기 버스트 디밍 신호를 제2 단자로 입력받아서 각 단자에서 입력되는 신호를 비교하는 단계;
    b)상기 발진기의 출력신호를 제2 단자로 입력받고, 상기 발진기 출력신호의 최소값보다 상기 제1 옵셋만큼 큰 제2 기준신호를 제1 단자로 입력받아서 각 단자에서 입력되는 신호를 비교하는 단계; 및
    c)상기 a) 단계 및 b) 단계의 비교 결과에 의하여 제1 램프와 제2 램프가 교대로 버스트 디밍 동작을 수행하는 단계
    를 포함하는 버스트 디밍 방법.
  10. 제9항에 있어서,
    상기 b) 단계는,
    i)상기 버스트 디밍 신호를 입력받아서 부호를 반전시키는 단계;
    ii)상기 발진기 출력신호의 최대값과 최소값을 더하는 단계; 및
    iii)상기 i)단계 및 ii)단계에서 생성된 신호를 더하여 상기 제2 기준신호를 생성하는 단계
    를 포함하는 버스트 디밍 방법.
  11. 발진기의 신호와 버스트 디밍 신호에 따라 2개 이상의 램프를 버스트 디밍하기 위한 버스트 디밍 회로의 버스트 디밍 방법에 있어서,
    a)상기 발진기의 출력신호를 제1 단자로 입력받고, 기준신호인 상기 버스트 디밍 신호를 제2 단자로 입력받아서 각 단자에서 입력되는 신호를 비교하는 단계;
    b)상기 기준신호를 제2 단자로 입력받고, 위상이 반전된 상기 발진기의 출력신호를 제1 단자로 입력받아서 각 단자에서 입력되는 신호를 비교하는 단계; 및
    c)상기 a)단계 및 b)단계의 비교 결과에 의하여 제1 램프와 제2 램프가 교대로 버스트 디밍 동작을 수행하는 단계
    를 포함하는 버스트 디밍 방법.
  12. 제11항에 있어서,
    상기 b)단계는,
    i)상기 발진기의 출력 신호를 입력받아서 부호를 반전시키는 단계;
    ii)상기 발진기 출력신호의 최대값과 최소값을 더하는 단계;
    iii)상기 i)단계 및 ii)단계에서 생성된 신호를 더하여 상기 위상이 반전된 발진기의 출력 신호를 생성하는 단계
    를 포함하는 버스트 디밍 방법.
KR1020030009054A 2003-02-13 2003-02-13 버스트 디밍 회로와 그 방법 KR100919718B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020030009054A KR100919718B1 (ko) 2003-02-13 2003-02-13 버스트 디밍 회로와 그 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020030009054A KR100919718B1 (ko) 2003-02-13 2003-02-13 버스트 디밍 회로와 그 방법

Publications (2)

Publication Number Publication Date
KR20040073089A KR20040073089A (ko) 2004-08-19
KR100919718B1 true KR100919718B1 (ko) 2009-10-06

Family

ID=37360425

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020030009054A KR100919718B1 (ko) 2003-02-13 2003-02-13 버스트 디밍 회로와 그 방법

Country Status (1)

Country Link
KR (1) KR100919718B1 (ko)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10335089A (ja) * 1997-06-03 1998-12-18 Rohm Co Ltd バックライト照明装置の調光用バーストパルス発生回路
KR20010082949A (ko) * 2000-02-22 2001-08-31 이형도 인버터 디밍회로
JP2002043088A (ja) 2000-07-19 2002-02-08 Advanced Display Inc 放電灯の電流制御方法および放電灯点灯回路およびこの放電灯点灯回路を用いた液晶バックライト
KR20020021445A (ko) * 2000-09-15 2002-03-21 김덕중 복합 디밍 회로

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10335089A (ja) * 1997-06-03 1998-12-18 Rohm Co Ltd バックライト照明装置の調光用バーストパルス発生回路
KR20010082949A (ko) * 2000-02-22 2001-08-31 이형도 인버터 디밍회로
JP2002043088A (ja) 2000-07-19 2002-02-08 Advanced Display Inc 放電灯の電流制御方法および放電灯点灯回路およびこの放電灯点灯回路を用いた液晶バックライト
KR20020021445A (ko) * 2000-09-15 2002-03-21 김덕중 복합 디밍 회로

Also Published As

Publication number Publication date
KR20040073089A (ko) 2004-08-19

Similar Documents

Publication Publication Date Title
US6445143B1 (en) Inverter for LCD backlight
JP4694850B2 (ja) バックライトインバータの一定光出力のための周波数フィードフォワード
US8111016B2 (en) Control system for multiple fluorescent lamps
US20070040517A1 (en) Control circuit and system for fluorescent lamp
US7835164B2 (en) Apparatus and method of employing combined switching and PWM dimming signals to control brightness of cold cathode fluorescent lamps used to backlight liquid crystal displays
JP2012095518A (ja) 負荷駆動回路ならびにそれを用いた発光装置およびディスプレイ装置
JP2010062515A (ja) 発光ダイオード駆動回路
JP2010153226A (ja) 発光素子の制御回路、それを用いた発光装置、ならびに液晶ディスプレイ装置
US20090243505A1 (en) Frequency synchronizing method for discharge tube lighting apparatus, discharge tube lighting apparatus, and semiconductor integrated circuit
JP2006277983A (ja) 放電灯駆動装置
KR100859040B1 (ko) 엘이디 백라이트 구동회로
US7202611B2 (en) Discharge lamp lighting device
EP1830609A2 (en) Discharge lamp lighting apparatus
US8520412B2 (en) Synchronous operating system for discharge tube lighting apparatuses, discharge tube lighting apparatus, and semiconductor integrated circuit
KR100919718B1 (ko) 버스트 디밍 회로와 그 방법
CN1745605B (zh) 放电管点灯装置
JP4453374B2 (ja) 高圧放電灯の点灯装置
KR100359938B1 (ko) 인버터의 디밍 제어 회로
KR100760844B1 (ko) 직류 교류 컨버터
US20080258652A1 (en) Power control circuit for adjusting light
JP4059053B2 (ja) 高圧放電灯の点灯方法
US7245091B2 (en) Inverter capable of switching working frequency
KR100395094B1 (ko) Lcd패널용 백라이트 인버터의 비동기식 구동회로
US11095225B2 (en) Power supply apparatus and control method thereof
KR100728439B1 (ko) 오픈램프 보호회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130722

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20140701

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20150702

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20160812

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20180903

Year of fee payment: 10