KR100890293B1 - 게인 조정 회로, 신호 처리 회로, 및 전기 기기 - Google Patents

게인 조정 회로, 신호 처리 회로, 및 전기 기기 Download PDF

Info

Publication number
KR100890293B1
KR100890293B1 KR1020087011445A KR20087011445A KR100890293B1 KR 100890293 B1 KR100890293 B1 KR 100890293B1 KR 1020087011445 A KR1020087011445 A KR 1020087011445A KR 20087011445 A KR20087011445 A KR 20087011445A KR 100890293 B1 KR100890293 B1 KR 100890293B1
Authority
KR
South Korea
Prior art keywords
gain
value
circuit
signal
output
Prior art date
Application number
KR1020087011445A
Other languages
English (en)
Other versions
KR20080049852A (ko
Inventor
신지 야노
히데또시 니시까와
Original Assignee
로무 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP2004238640A external-priority patent/JP2006060410A/ja
Priority claimed from JP2004246161A external-priority patent/JP2006067149A/ja
Application filed by 로무 가부시키가이샤 filed Critical 로무 가부시키가이샤
Publication of KR20080049852A publication Critical patent/KR20080049852A/ko
Application granted granted Critical
Publication of KR100890293B1 publication Critical patent/KR100890293B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03GCONTROL OF AMPLIFICATION
    • H03G3/00Gain control in amplifiers or frequency changers
    • H03G3/20Automatic control
    • H03G3/30Automatic control in amplifiers having semiconductor devices
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B10/00Transmission systems employing electromagnetic waves other than radio-waves, e.g. infrared, visible or ultraviolet light, or employing corpuscular radiation, e.g. quantum communication
    • H04B10/60Receivers
    • H04B10/66Non-coherent receivers, e.g. using direct detection
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers
    • H04B1/10Means associated with receiver for limiting or suppressing noise or interference
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers
    • H04B1/16Circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers
    • H04B1/10Means associated with receiver for limiting or suppressing noise or interference
    • H04B1/1027Means associated with receiver for limiting or suppressing noise or interference assessing signal quality or detecting noise/interference for the received signal

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • Control Of Amplification And Gain Control (AREA)
  • Optical Communication System (AREA)
  • Noise Elimination (AREA)

Abstract

본 발명에 따른 판별 회로는, 입력 신호에 대해서 노이즈와 휴지 구간을 사이에 두고 반복되는 신호를 판별하는 판별 회로로서, 컷오프 주파수가 상기 노이즈의 주파수보다 작고 상기 휴지 구간을 사이에 두고 반복되는 신호의 1프레임과 상기 휴지 구간을 합한 주기의 역수보다 큰 로우 패스 필터와, 상기 로우 패스 필터의 출력에 따라 상기 입력 신호가 노이즈인지 휴지 구간을 사이에 두고 반복되는 신호인지를 판정하는 판정 회로를 구비하는 판별 회로이다. 이러한 구성에 의해, 노이즈와 휴지 구간을 사이에 두고 반복되는 신호를 판별할 수 있으며 또한 소형화를 도모할 수 있다.
포토 다이오드, 전류-전압 변환, 가변 이득 증폭기, 밴드 패스 필터, 오피 앰프, 정전압원, 펄스 변조 신호 복조, 풀업 저항, 세트 리세트 플립플롭

Description

게인 조정 회로, 신호 처리 회로, 및 전기 기기{GAIN ADJUSTMENT CIRCUIT, SIGNAL PROCESSING CIRCUIT, AND ELECTRIC DEVICE}
본 발명은, 노이즈와 휴지 구간을 사이에 두고 반복되는 신호를 판별하는 판별 회로 및 그것을 구비한 신호 처리 회로와 전기 기기에 관한 것이다. 또한, 본 발명은, 긴 휴지 구간을 사이에 두고 반복되는 신호를 입력받는 가변 이득기(가변 이득 증폭기 혹은 가변 이득 감쇠기)의 게인을 조정하는 게인 조정 회로 및 그것을 구비한 신호 처리 회로와 전기 기기에 관한 것이다.
종래의 신호 처리 회로로서, 여기에서는 적외선 리모콘 송신기로부터 송신되는 광 신호를 수광하는 수광 회로를 예로 들어서 설명한다. 종래의 수광 회로의 일반적인 회로 구성을 도 11에 도시한다.
도 11에 도시하는 종래의 수광 회로는, 포토 다이오드(1)와, 전류-전압 변환 회로(2)와, 앰프(14)와, 밴드 패스 필터(4)와, 검파 회로(15)와, 펄스 변조 신호 복조 회로(7)와, 트랜지스터(8)와, 풀업 저항(9)과, 출력 단자(10)에 의해 구성되어 있고, 노이즈와 휴지 구간을 사이에 두고 반복되는 신호를 판별하는 판별 회로를 구비하지 않고 있다.
적외선 리모콘 송신기(도시하지 않음)로부터 송신되는 광 신호는 포토 다이오드(1)에 의해 전류 신호로 변환되고, 그 전류 신호가 전류-전압 변환 회로(2)에 의해 전압 신호로 변환되고, 그 전압 신호가 앰프(14)에 의해 증폭된 후 밴드 패스 필터(4)에 입력된다.
밴드 패스 필터(4)는, 입력된 신호의 소정 범위의 주파수 성분만을 통과시켜 검파 회로(15)에 송출한다. 밴드 패스 필터(4)의 출력 신호는, 예를 들면 도 12에 도시하는 바와 같다. 도 12에 도시하는 밴드 패스 필터(4)의 출력 신호 S4는, 형광등의 점등에 수반하여 발생하는 주파수 100∼120Hz의 노이즈 N과, 적외선 리모콘 송신기로부터 송신되는 광 신호에 기초하는 신호 S를 가지고 있다.
검파 회로(15)는, 밴드 패스 필터(4)의 출력 신호 S4가 도 12에 도시하는 검파 레벨 LV보다 큰지의 여부를 판정하여, 밴드 패스 필터(4)의 출력 신호 S4가 검파 레벨 LV보다 큰 경우에는 Low 레벨이며, 밴드 패스 필터(4)의 출력 신호 S4가 검파 레벨 LV보다 크지 않은 경우에는 High 레벨인 신호 S15를 생성해서 펄스 변조 신호 복조 회로(7)에 출력한다. 또한, 검파 회로(15)는, 밴드 패스 필터(4)의 출력 신호 S4가 소정값보다 커진 것을 검지하면, 검파 레벨 LV를 제1 소정값으로부터 제2 소정값(>제1 소정값)으로 절환하고, 밴드 패스 필터(4)의 출력 신호 S4가 소정의 기간 계속해서 소정값 이하인 것을 검지하면, 검파 레벨 LV를 제2 소정값으로부터 제1 소정값으로 절환한다.
검파 회로(15)의 출력 신호 S15는, 형광등의 점등에 수반하여 발생하는 주파수 100∼120Hz의 노이즈 N에 기초하는 노이즈 펄스 NP와, 적외선 리모콘 송신기로 부터 송신되는 광 신호에 기초하는 신호 S에 기초하는 신호 펄스 SP를 가지고 있다.
펄스 변조 신호 복조 회로(7)는, 펄스 변조 신호인 검파 회로(15)의 출력 신호 S15를 복조하고, 그 복조된 신호를 트랜지스터(8)의 베이스에 출력한다. 트랜지스터(8)의 에미터는 접지되고, 트랜지스터(8)의 콜렉터는 풀업 저항(9)에 접속되며, 트랜지스터(8)의 콜렉터와 풀업 저항(9)과의 접속 노드에 출력 단자(10)가 접속되므로, 출력 단자(10)로부터 출력되는 신호는, 펄스 변조 신호 복조 회로(7)로부터 출력되는 신호의 반전 신호로 된다.
특허 문헌 1: 일본 특표 제2001-502147호 공보
출력 단자(10)로부터 출력되는 신호는, 예를 들면 마이크로컴퓨터에 입력된다. 마이크로컴퓨터가 노이즈 펄스 NP에 기초하는 펄스를 무시(제거나 캔슬 등)할 수 있는 것이면 오동작은 발생하지 않지만, 마이크로컴퓨터가 노이즈 펄스 NP에 기초하는 펄스를 무시(제거나 캔슬 등)할 수 없는 것이면 오동작이 발생할 우려가 있었다.
상기의 문제점을 해결하기 위해서는, 노이즈와 휴지 구간을 사이에 두고 반복되는 신호를 판별하는 판별 회로를 설치하고, 해당 판별 회로에 의해 노이즈가 검출되면 앰프(13)의 게인을 작게 한다고 하는 방책이 생각된다. 또한, 특허 문헌 1에는 노이즈와 휴지 구간을 사이에 두고 반복되는 신호를 판별하는 판별 방법이 개시되어 있지만, 특허 문헌 1에서 개시되어 있는 판별 방법을 실현하는 회로는 카운터 등을 구비할 필요가 있어 회로 규모를 작게 할 수 없었다.
종래의 신호 처리 회로 중에는, 도 9에 도시하는 바와 같은 긴 휴지 구간 RT(신호 발생 구간 ST의 2∼4배)를 사이에 두고 반복되는 신호를 처리하는 신호 처리 회로(예를 들면, 해외 메이커용의 적외선 리모콘 송신기로부터 송신되는 광 신호를 수광하는 수광 회로 등)가 있다.
도 9에 도시하는 바와 같은 긴 휴지 구간 RT를 사이에 두고 반복되는 신호를 처리하는 신호 처리 회로에는, 신호 인식 레벨 VTsignal을 이용해서 신호를 인식하는 신호 인식부가 설치되어 있다. 도 9에 도시하는 바와 같은 긴 휴지 구간 RT를 사이에 두고 반복되는 신호를 처리하는 신호 처리 회로에서, 무신호시에 도 10에 도시하는 바와 같은 주기적인 노이즈가 들어오고, 그 노이즈의 레벨이 신호 인식 레벨 VTsignal보다 큰 경우, 노이즈가 상기 신호 인식부에 의해 신호로서 인식되어, 오동작의 주요인으로 된다.
따라서, 오동작을 방지하기 위해, 신호와 노이즈를 판별하여 신호와 노이즈를 각각 검출하는 판별 수단을 설치하고, 상기 판별 수단에 의해 노이즈가 검출되면, 상기 신호 인식부보다도 전단에 설치되는 가변 이득기의 게인을 작게 해서, 노이즈의 레벨이 신호 인식 레벨 VTsignal보다 커지지 않도록 하는 방책이 생각된다.
여기서, 신호와 노이즈를 판별하여 신호와 노이즈를 각각 검출하는 판별 수단으로서, 예를 들면 전술한 특허 문헌 1에 개시되어 있는 기술을 들 수 있다. 특 허 문헌 1에 개시되어 있는 기술은, 긴 휴지 구간 Tp를 사이에 두고 반복되는 신호와 노이즈를 판별하는 방법으로서, 체크 구간 Tcheck(예를 들면, 96mS) 중에 노이즈의 주기보다 길고 또한 휴지 구간 Tp보다 짧은 휴지 구간 Td(예를 들면, 24mS)가 발생하면 신호라고 인식하고, 체크 구간 Tcheck 중에 휴지 구간 Td가 발생하지 않으면 노이즈라고 인식하는 것을 특징으로 하고 있다.
그러나, 특허 문헌 1에 개시되어 있는 기술을 이용한 경우에는, 체크 구간 Tcheck마다 신호인지 노이즈인지를 인식하기 때문에, 게인 조정 속도가 느리다고 하는 문제가 있었다. 예를 들면, 게인이 128단계이며, 도 9에 도시한 바와 같은 신호를 처리하는 경우, 최소 게인으로부터 최대 게인으로 이행하는데에 12.7S(=127×100mS) 필요하며, 최대 게인으로부터 최소 게인으로 이행하는데에 12.7S(=127×100mS) 필요하다.
본 발명은, 노이즈와 휴지 구간을 사이에 두고 반복되는 신호를 판별할 수 있으면서 소형화를 도모할 수 있는 판별 회로 및 그것을 구비한 신호 처리 회로와 전기 기기를 제공하는 것을 제1 목적으로 한다. 또한, 본 발명은, 게인 조정 속도가 빠른 게인 조정 회로 및 그것을 구비한 신호 처리 회로와 전기 기기를 제공하는 것을 제2 목적으로 한다.
상기 제1 목적을 달성하기 위해, 본 발명에 따른 판별 회로는, 입력 신호에 대해서 노이즈와 소정의 시간 간격을 두고 반복되는 신호를 판별하는 판별 회로로서, 상기 노이즈의 주파수보다 작고 상기 소정의 시간 간격을 두고 반복되는 신호 의 1프레임과 상기 소정의 시간을 합한 주기의 역수보다 큰 컷오프 주파수를 가지는 로우 패스 필터와, 상기 로우 패스 필터의 출력에 따라 상기 입력 신호인지 노이즈인지 소정의 시간 간격을 두고 반복되는 신호인지를 판정하는 판정 회로를 구비하는 구성이다.
이러한 구성에 의하면, 상기 입력 신호가 상기 노이즈이면 상기 로우 패스 필터는 High 레벨을 유지하는 신호를 출력하고, 상기 입력 신호가 상기 소정의 시간 간격을 두고 반복되는 신호이면 상기 로우 패스 필터는 상기 소정의 시간 간격을 두고 반복되는 신호의 1프레임에 대응하는 High 레벨 기간과 상기 소정의 시간에 대응하는 Low 레벨 기간을 반복하는 신호를 출력하므로, 상기 로우 패스 필터의 출력 파형에 기초해서 노이즈와 소정의 시간 간격을 두고 반복되는 신호를 판별할 수 있다. 또한, 상기 구성의 판별 회로는, 상기 로우 패스 필터의 출력 파형에 기초해서 노이즈와 소정의 시간 간격을 두고 반복되는 신호를 판별하므로, 카운터 등을 구비할 필요가 없어 회로 규모를 작게 할 수 있다.
또한, 상기 제1 목적을 달성하기 위해, 본 발명에 따른 신호 처리 회로는, 가변 이득기(가변 이득 증폭기 혹은 가변 이득 감쇠기)와, 상기 가변 이득기의 출력에 기초하는 신호를 입력받고, 그 입력된 신호에 대해서 노이즈와 소정의 시간 간격을 두고 반복되는 신호를 판별하는 판별 회로와, 상기 판별 회로의 판별 결과에 따라 상기 가변 이득기의 게인을 제어하는 게인 제어 회로를 구비하고, 상기 판별 회로를 전술한 본 발명에 따른 판별 회로로 하는 구성으로 하고 있다. 상기 본 발명에 따른 신호 처리 회로가, 상기 가변 이득기의 출력 신호에 기초하는 신호를 입력받는 밴드 패스 필터를 구비하고, 상기 판별 회로가 상기 밴드 패스 필터의 출력 신호에 기초하는 신호를 입력받도록 하여도 되고, 또한 상기 밴드 패스 필터의 출력 신호에 기초하는 신호를 처리하는 신호 처리부를 구비하도록 하여도 된다. 또한, 상기 제1 목적을 달성하기 위해, 본 발명에 따른 전기 기기는, 상기 어느 하나의 구성의 본 발명에 따른 신호 처리 회로를 구비하는 구성으로 하고 있다.
상기 제2 목적을 달성하기 위해, 본 발명에 따른 게인 조정 회로는, 입력 신호와 소정의 노이즈 레벨 전압을 비교하는 비교 회로와, 상기 비교 회로의 출력에 기초하는 신호에 따라 소정의 가산값 또는 소정의 감산값을 출력하는 가감산값 계산 회로와, 게인값을 일시적으로 기억하는 게인 레지스터와, 상기 가감산값 계산 회로로부터 출력되는 소정의 가산값 또는 소정의 감산값과 상기 게인 레지스터로부터 출력되는 게인값을 연산하고, 연산 결과를 상기 게인값으로서 상기 게인 레지스터에 출력하는 가감산기와, 상기 게인 레지스터로부터 출력되는 게인값에 따라 외부 가변 이득기의 게인을 조정하는 게인 제어부를 구비하는 구성(이하, 제1 구성이라고도 함)으로 하고 있다.
이러한 구성에 의하면, 특허 문헌 1에 개시되어 있는 기술과 같이 체크 구간 Tcheck마다 신호인지 노이즈인지를 인식하는 것이 아니라, 상기 입력 신호가 신호인지 노이즈인지의 판별을 행하지 않고 게인 조정을 행하는 방식으로 되기 때문에, 게인 조정 속도를 빠르게 할 수 있다.
또한, 제1 구성의 게인 조정 회로에서, 소정의 주기의 클럭 신호를 발진하는 발진기와, 상기 비교 회로의 출력을 세트 단자에 입력받고, 상기 클럭 신호를 리세 트 단자에 입력받고, 상기 가감산값 계산 회로에 출력 데이터를 송출하는 세트 리세트 플립플롭을 구비하고, 상기 게인 레지스터가 상기 클럭 신호에 기초해서 클럭 동작을 행하도록 하여도 된다.
이러한 구성에 의하면, 상기 소정의 주기를 노이즈의 주기보다 길고 또한 도 9에 도시하는 휴지 구간 RT보다 짧은 기간으로 함으로써, 게인을 올릴 때에도 게인을 내릴 때에도 게인 조정 속도를 빠르게 할 수 있다.
또한, 제1 구성의 게인 조정 회로에서, 클럭 신호를 발진하는 발진기와, 상기 판정부의 출력을 리세트 단자에 입력받고, 리세트되지 않으면 제1 시간마다 펄스 출력을 행하는 제1 카운터와, 제1 카운터의 출력을 리세트 단자에 입력받고, 리세트되지 않으면 제2 시간마다 펄스 출력을 행하는 제2 카운터를 구비하고, 상기 게인 레지스터, 제1 카운터, 및 제2 카운터가 상기 클럭 신호에 기초해서 동작하고, 상기 가감산값 계산 회로가, 제2 카운터로부터의 펄스 출력을 입력받으면 소정의 감산값을 출력하고, 제1 카운터로부터의 펄스 출력을 입력받으면 소정의 가산값을 출력하도록 하여도 된다.
이러한 구성에 의하면, 제1 시간을 노이즈의 주기보다 길고 또한 도 9에 도시하는 휴지 구간 RT보다 짧게 하고, 제2 시간을 도 9에 도시하는 신호 발생 구간 ST와 휴지 구간 RT를 가산한 시간으로 함으로써, 게인을 올릴 때의 게인 조정 속도를 빠르게 할 수 있다.
또한, 외부 가변 이득기의 게인이 필요 이상으로 내려간 경우에도 도 9에 도시하는 휴지 구간 RT 중에 필요한 게인까지 복귀할 수 있도록 하는 관점 혹은 게인 을 올릴 때의 게인 조정 속도를 더욱 빠르게 하는 관점에서, 상기 어느 하나의 구성의 게인 조정 회로에서, 상기 소정의 가산값을 상기 소정의 감산값의 절대값보다도 크게 하는 것이 바람직하다.
또한, 게인값의 변동을 억제하는 관점에서, 상기 어느 하나의 구성의 게인 조정 회로에서, 전회의 소정의 가산값 또는 소정의 감산값을 일시적으로 기억하는 기억부를 구비하고, 상기 가감산기가, 상기 기억부가 기억하고 있는 전회의 소정의 가산값 또는 소정의 감산값과 상기 가감산값 계산 회로로부터 출력되는 소정의 가산값 또는 소정의 감산값이 동일하지 않으면, 상기 가감산값 계산 회로로부터 출력되는 소정의 가산값 또는 소정의 감산값과 상기 게인 레지스터로부터 출력되는 게인값을 연산하지 않고, 상기 게인 레지스터로부터 출력되는 게인값을 그대로 상기 게인값으로서 상기 게인 레지스터에 출력하도록 하여도 된다.
또한, 상기 제2 목적을 달성하기 위해, 본 발명에 따른 신호 처리 회로는, 가변 이득기와, 상기 가변 이득기의 출력에 기초하는 신호를 처리하는 신호 처리부와, 상기 가변 이득기의 출력에 기초하는 신호를 입력받고, 상기 가변 이득기의 게인을 조정하는 게인 조정 회로를 구비하고, 상기 게인 조정 회로를 전술한 본 발명에 따른 게인 조정 회로로 하는 구성으로 하고 있다. 또한, 상기 제2 목적을 달성하기 위해, 본 발명에 따른 전기 기기는, 전술한 본 발명에 따른 신호 처리 회로(가변 이득기와, 상기 가변 이득기의 출력에 기초하는 신호를 처리하는 신호 처리부와, 상기 가변 이득기의 출력에 기초하는 신호를 입력받고, 상기 가변 이득기의 게인을 조정하는 게인 조정 회로를 구비하고, 상기 게인 조정 회로를 전술한 본 발명 에 따른 게인 조정 회로로 하는 구성의 신호 처리 회로)를 구비하는 구성으로 하고 있다.
본 발명에 따르면, 노이즈와 휴지 구간을 사이에 두고 반복되는 신호를 판별할 수 있으며 또한 소형화를 도모할 수 있는 판별 회로 및 그것을 구비한 신호 처리 회로와 전기 기기를 실현할 수 있다. 또한, 본 발명에 따르면, 게인 조정 속도가 빠른 게인 조정 회로 및 그것을 구비한 신호 처리 회로와 전기 기기를 실현할 수 있다.
본 발명의 실시 형태에 대해서 도면을 참조하여 이하에 설명한다. 노이즈와 휴지 구간을 사이에 두고 반복되는 신호를 판별할 수 있으며 또한 소형화를 도모할 수 있는 판별 회로를 구비한 본 발명에 따른 신호 처리 회로로서, 여기에서는 적외선 리모콘 송신기로부터 송신되는 광 신호를 수광하는 수광 회로를 예로 들어서 설명한다. 노이즈와 휴지 구간을 사이에 두고 반복되는 신호를 판별할 수 있으며 또한 소형화를 도모할 수 있는 판별 회로를 구비한 본 발명에 따른 수광 회로의 일 구성예를 도 1에 도시한다. 또한, 도 1에서 도 11과 동일한 부분에는 동일한 부호를 붙인다.
도 1에 도시하는 수광 회로는, 포토 다이오드(1)와, 전류-전압 변환 회로(2)와, 게인이 가변하는 가변 이득 증폭기(3)와, 밴드 패스 필터(4)와, 오피 앰프(5)와, 정전압원(6)과, 펄스 변조 신호 복조 회로(7)와, 트랜지스터(8)와, 풀업 저 항(9)과, 출력 단자(10)와, 노이즈와 휴지 구간을 사이에 두고 반복되는 신호를 판별하는 판별 회로(100)와, 가변 이득 증폭기(3)의 게인을 제어하는 게인 제어 회로(이하, AGC(Automatic Gain Contro1) 회로라고 함)(13)에 의해 구성되어 있다.
적외선 리모콘 송신기(도시하지 않음)로부터 송신되는 광 신호는 포토 다이오드(1)에 의해 전류 신호로 변환되고, 그 전류 신호가 전류-전압 변환 회로(2)에 의해 전압 신호로 변환되고, 그 전압 신호가 가변 이득 증폭기(3)에 의해 증폭된 후 밴드 패스 필터(4)에 입력된다.
밴드 패스 필터(4)는, 입력된 신호의 소정 범위의 주파수 성분만을 통과시켜 오피 앰프(5)의 비반전 입력 단자 및 판별 회로(100)에 송출한다.
오피 앰프(5)는, 밴드 패스 필터(4)의 출력 신호와 정전압원(6)으로부터 출력되는 신호 인식 레벨 전압 VTsignal과의 비교 결과를 증폭해서 펄스 변조 신호 복조 회로(7)에 출력한다.
펄스 변조 신호 복조 회로(7)는, 펄스 변조 신호인 오피 앰프(5)의 출력 신호를 복조하고, 그 복조한 신호를 트랜지스터(8)의 베이스에 출력한다. 트랜지스터(8)의 에미터는 접지되고, 트랜지스터(8)의 콜렉터는 풀업 저항(9)에 접속되며, 트랜지스터(8)의 콜렉터와 풀업 저항(9)과의 접속 노드에 출력 단자(10)가 접속 되므로, 출력 단자(10)로부터 출력되는 신호는, 펄스 변조 신호 복조 회로(7)로부터 출력되는 신호의 반전 신호로 된다. 이와 같이, 도 1에 도시하는 수광 회로는, 펄스 변조 신호인 광 신호를 수광하고, 그 광 신호의 펄스 발생에 대응해서 Low 레 벨, 그 광 신호의 펄스 불발생에 대응해서 High 레벨로 되는 코드 신호를 출력 할 수 있다.
판별 회로(100)는, 밴드 패스 필터(4)의 출력 신호에 포함되어 있는 노이즈와 휴지 구간을 사이에 두고 반복되는 신호를 판별하고, 그 판별 결과를 AGC 회로(13)에 출력한다. AGC 회로(13)는, 판별 회로(100)에 의해 노이즈가 판별되어 있는 경우에 가변 이득 증폭기(3)의 게인을 작게 하고, 판별 회로(100)에 의해 휴지 구간을 사이에 두고 반복되는 신호가 판별되어 있는 경우에 가변 이득 증폭기(3)의 게인을 크게 한다. 이에 의해, 노이즈가 신호 인식 레벨 VTsignal보다 커지는 것을 방지할 수 있다. 따라서, 예를 들면 출력 단자(10)로부터 출력되는 신호가 노이즈에 기초하는 펄스를 무시(제거나 캔슬 등)할 수 없는 마이크로컴퓨터에 입력되었다고 하여도, 오동작이 발생할 우려가 없어진다.
여기서, 도 1에 도시하는 수광 회로의 특징 부분인 판별 회로(100)에 대해서 상세히 설명한다. 판별 회로(100)는, 로우 패스 필터(11)와 판정 회로(12)에 의해 구성되어 있다.
로우 패스 필터(11)는, 밴드 패스 필터(4)의 출력 신호의 소정 주파수(컷오프 주파수)보다 작은 주파수 성분만을 통과시켜 판정 회로(12)에 송출한다.
적외선 리모콘 송신기로부터 광 신호가 송신되지 않고 있는 상태에서 형광등이 점등하고 있는 경우, 밴드 패스 필터(4)의 출력 신호는 도 2A에 도시한 바와 같이 형광등의 점등에 수반하여 발생하는 주파수 100∼120Hz의 노이즈만으로 구성된 다. 한편, 적외선 리모콘 송신기로부터 광 신호가 송신되고 있는 상태에서 형광등이 점등하지 않고 있는 경우, 밴드 패스 필터(4)의 출력 신호는 도 2C에 도시한 바와 같이 적외선 리모콘 송신기로부터 송신되는 광 신호에 기초하는 신호만으로 구성된다.
밴드 패스 필터(4)의 출력 신호가 도 2A에 도시하는 파형이면 도 2B에 도시한 바와 같이 High 레벨을 유지하는 신호를 출력하고, 밴드 패스 필터(4)의 출력 신호가 도 2C에 도시하는 파형이면 도 2D에 도시한 바와 같이 적외선 리모콘 송신기로부터 송신되는 광 신호의 1프레임 F에 대응하는 High 레벨 기간과 적외선 리모콘 송신기로부터 송신되는 광 신호의 각 프레임 사이에 있는 휴지 구간 RT에 대응하는 Low 레벨 기간을 반복하는 신호를 출력하도록, 로우 패스 필터(11)의 시상수를 정한다. 또한, 도 2D에 도시하는 신호의 High 레벨 기간과 Low 레벨 기간을 합한 기간 T는 100∼150mS이다.
판별 회로(12)는, 로우 패스 필터(11)의 출력 신호의 High 레벨 기간이 소정 기간(예를 들면 150ms)보다 큰 경우 밴드 패스 필터(4)의 출력 신호를 형광등의 점등에 수반하여 발생하는 주파수 100∼120Hz의 노이즈로 판정하고, 로우 패스 필터(11)의 출력 신호의 High 레벨 기간이 소정 기간보다 크지 않은 경우 밴드 패스 필터(4)의 출력 신호를 휴지 구간을 사이에 두고 반복되는 신호로 판정한다. 로우 패스 필터(11)의 출력 신호의 Low 레벨 기간 즉 신호의 휴지 구간 RT에서 게인을 올리면, 평균적인 게인은 신호 입력시 쪽을 높게 설정할 수 있기 때문에, 로우 패스 필터(11)의 출력 신호의 High 레벨 기간을 노이즈가 있는 상태로 판정하고, 로 우 패스 필터(11)의 출력 신호의 Low 레벨 기간을 노이즈가 없는 상태로 판정해도, 노이즈 제거의 효과가 얻어진다.
또한, 밴드 패스 필터(4)의 출력 신호가, 도 2A나 도 2C에 도시하는 신호 파형이 아니라, 도 12에 도시하는 신호 S4와 같이 형광등의 점등에 수반하여 발생하는 주파수 100∼120Hz의 노이즈 N에 기초하는 노이즈 펄스 NP와, 적외선 리모콘 송신기로부터 송신되는 광 신호에 기초하는 신호 S에 기초하는 신호 펄스 SP를 가지고 있는 경우, 가변 이득 증폭기(3)의 게인이 크면, 로우 패스 필터(11)의 출력 신호는 도 2B에 도시한 바와 같이 되어, 판별 회로(100)에 의해 노이즈가 판별된다. 그리고, 이와 같이 판별 회로(100)에 의해 노이즈가 판별되면, AGC 회로(13)가 가변 이득 증폭기(3)의 게인을 작게 하므로, 노이즈가 신호 인식 레벨 VTsignal보다 커지는 것을 방지할 수 있다.
판별 회로(100)는, 로우 패스 필터(11)의 출력 파형에 기초해서 노이즈와 휴지 구간을 사이에 두고 반복되는 신호를 판별하므로, 카운터 등을 구비할 필요가 없어 회로 규모를 작게 할 수 있다.
전술한 도 1에 도시하는 수광 회로는 해당 수광 회로로부터 출력되는 신호에 기초해서 기기 전체를 제어하는 제어부를 구비한 각종 전기 기기(예를 들면, TV나 오디오 기기 등)에 탑재할 수 있다. 또한, 본 실시 형태에서는 수광 소자로서 포토 다이오드를 이용했지만, 포토 트랜지스터 등의 다른 수광 소자를 이용해도 상관없다.
게인 조정 속도가 빠른 게인 조정 회로를 구비한 본 발명에 따른 신호 처리 회로로서, 여기에서는 해외 메이커용의 적외선 리모콘 송신기로부터 송신되는 광 신호를 수광하는 수광 회로를 예로 들어서 설명한다.
게인 조정 속도가 빠른 게인 조정 회로를 구비한 본 발명에 따른 수광 회로의 일 구성예를 도 3에 도시한다. 또한, 도 3에서 도 1과 동일한 부분에는 동일한 부호를 붙인다. 도 3에 도시하는 수광 회로는, 포토 다이오드(1)와, 전류-전압 변환 회로(2)와, 게인이 가변하는 앰프(3)와, 밴드 패스 필터(4)와, 오피 앰프(5)와, 정전압원(6)과, 펄스 변조 신호 복조 회로(7)와, 트랜지스터(8)와, 풀업 저항(9)과, 출력 단자(10)와, 게인 조정 회로(200)에 의해 구성되어 있다.
적외선 리모콘 송신기(도시하지 않음)로부터 송신되는 광 신호는 포토 다이오드(1)에 의해 전류 신호로 변환되고, 그 전류 신호가 전류-전압 변환 회로(2)에 의해 전압 신호로 변환되며, 그 전압 신호가 앰프(3)에 의해 증폭된 후 밴드 패스 필터(4)에 입력된다.
밴드 패스 필터(4)는, 입력된 신호의 소정 범위의 주파수 성분만을 통과시켜 오피 앰프(5)의 비반전 입력 단자 및 게인 조정 회로(200)에 송출한다.
오피 앰프(5)는, 밴드 패스 필터(4)의 출력 신호와 정전압원(6)으로부터 출력되는 신호 인식 레벨 전압 VTsignal과의 비교 결과를 증폭해서 펄스 변조 신호 복조 회로(7)에 출력한다. 또한, 적외선 리모콘 송신기(도시하지 않음)로부터 포토 다이오드(1)에 보내지는 광 신호가 펄스 변조 신호이므로, 오피 앰프(5)의 출력 신 호도 펄스 변조 신호로 된다. 펄스 변조 신호 복조 회로(7)는, 펄스 변조 신호인 오피 앰프(5)의 출력 신호를 복조하고, 그 복조한 신호를 트랜지스터(8)의 베이스에 출력한다. 트랜지스터(8)의 에미터는 접지되고, 트랜지스터(8)의 콜렉터는 풀업 저항(9)에 접속되며, 트랜지스터(8)의 콜렉터와 풀업 저항(9)과의 접속 노드에 출력 단자(10)가 접속되므로, 출력 단자(10)로부터 출력되는 신호는, 펄스 변조 신호 복조 회로(7)로부터 출력되는 신호의 반전 신호로 된다.
게인 조정 회로(200)는, 밴드 패스 필터(4)의 출력 신호에 따라 앰프(3)의 게인을 조정한다.
이와 같이, 도 3에 도시하는 수광 회로는, 펄스 변조 신호인 광 신호를 수광하고, 그 광 신호의 펄스 발생에 대응해서 Low 레벨, 그 광 신호의 펄스 불발생에 대응해서 High 레벨로 되는 코드 신호를 출력할 수 있다. 또한, 상세 내용을 후술하는 게인 조정 회로(200)가 앰프(3)의 게인을 조정하므로, 노이즈가 신호 인식 레벨 전압 VTsignal보다 커지는 것을 방지할 수 있다.
여기서, 도 3에 도시하는 수광 회로의 특징 부분인 게인 조정 회로(200)에 대해서 상세히 설명한다. 게인 조정 회로(200)는, 비교기(21)와, 정전압원(22)과, 발진기(OSC)(23)와, 세트 리세트 플립플롭(24)과, 가감산값 계산 회로(25)와, 가감산기(26)와, 게인 레지스터(27)와, 전압-전류 변환 회로(28)에 의해 구성되어 있다. 게인값을 일시적으로 기억하는 게인 레지스터(27)는, 7bit의 레지스터이므로, 게인값은 128단계로 조정 가능하다.
비교기(21)는, 밴드 패스 필터(4)의 출력 신호가 신호인지 노이즈인지의 판별을 행하고 있지 않고, 밴드 패스 필터(4)의 출력 신호가 정전압원(22)으로부터 출력되는 노이즈 레벨 전압 VTnoise(<VTsignal)보다 크면 High 레벨의 신호를, 밴드 패스 필터(4)의 출력 신호가 정전압원(22)으로부터 출력되는 노이즈 레벨 전압 VTnoise보다 크지 않으면 Low 레벨의 신호를 세트 리세트 플립플롭(24)의 세트 단자에 출력한다.
발진기(23)로부터 발진되는 소정의 주기(노이즈의 주기보다 길고 또한 도 9에 도시하는 휴지 구간 RT보다 짧은 기간, 본 실시 형태에서는 20mS)의 클럭 신호에 의해, 상기 소정의 주기마다 세트 리세트 플립플롭(24)이 리세트된다.
가감산값 계산 회로(25)는, 세트 리세트 플립플롭(24)의 출력이 High 레벨이면 소정의 감산값(본 실시 형태에서는 ―1)을 출력하고, 세트 리세트 플립플롭(24)의 출력이 Low 레벨이면 소정의 가산값(본 실시 형태에서는 2)을 출력한다. 그리고, 가감산기(26)는, 게인 레지스터(27)가 출력하는 게인값(7bit의 디지털 데이터)과 가감산값 계산 회로(25)가 출력하는 감산값 혹은 가산값을 연산하고, 연산 결과를 게인값(7bit의 디지털 데이터)으로서 게인 레지스터(27)에 출력한다.
게인 레지스터(27)는, 발진기(23)로부터 발진되는 클럭 신호에 기초해서 상기 소정의 주기마다 클럭 동작을 행한다. 게인 레지스터(27)가 출력하는 게인값(7bit의 디지털 데이터)은 가감산기(26) 이외에 전압-전류 변환 회로(28)에도 출력된다. 전압-전류 변환 회로(28)는, 전압 신호인 게인값(7bit의 디지털 데이터) 을 아날로그 전류 신호로 변환하고, 그 아날로그 전류 신호에 의해 앰프(3)의 게인을 가변한다.
도 3에 도시하는 수광 회로의 게인 조정 회로(200)에서는, 예를 들면, 도 9에 도시한 바와 같은 신호를 처리하는 경우, 최소 게인으로부터 최대 게인으로 이행하는데에 1.27S(=127×20mS÷2(가산값)) 필요하며, 최대 게인으로부터 최소 게인으로 이행하는데에 2.54S(=127×20mS) 필요하다. 한편, 특허 문헌 1에 개시되어 있는 기술을 이용한 경우에는, 마찬가지의 조건에서, 최소 게인으로부터 최대 게인으로 이행하는데에 12.7S 필요하며, 최대 게인으로부터 최소 게인으로 이행하는데에 12.7S 필요하다. 이와 같이, 도 3에 도시하는 수광 회로의 게인 조정 회로(200)는, 특허 문헌 1에 개시되어 있는 기술을 이용한 경우에 비해서 게인 조정 속도가 빠르다. 따라서, 도 3에 도시하는 수광 회로는, 갑자기 노이즈가 발생한 경우(예를 들면 형광등이 갑자기 점등한 경우 등)의 대응이 보다 스무즈해진다.
또한, 특허 문헌 1에 개시되어 있는 기술을 이용한 경우, 체크 구간 Tcheck를 카운트하는 복수의 플립플롭으로 이루어지는 카운터가 필요하지만, 도 3에 도시하는 수광 회로의 게인 조정 회로(200)에서는 카운터 대신에 복수의 논리 게이트로 이루어지는 계산 회로 블록(가감산값 계산 회로(25) 및 가감산기(26))을 설치하고 있다. 카운터와 계산 회로 블록의 회로 규모를 비교하면, 계산 회로 블록쪽이 카운터에 비해서 단연 회로 규모를 작게 할 수 있으므로, 도 3에 도시하는 수광 회로의 게인 조정 회로(200)는 소형화 및 저비용화를 도모할 수 있다.
도 3에 도시하는 수광 회로의 게인 조정 회로(200)는, 노이즈와 신호의 판별 을 행하고 있지 않다. 이 때문에, 도 3에 도시하는 수광 회로가 신호를 계속해서 받은 경우, 신호가 노이즈 레벨 전압 VTnoise보다 크므로 앰프(3)의 게인이 필요 이상으로 내려가는 경우가 있다. 그러나, 신호 구간 ST와 신호 구간 ST 사이에는 휴지 구간 RT(도 9 참조)가 있으므로, 휴지 구간 RT 중에 필요한 게인까지 복귀할 수 있으면 아무런 문제점은 발생하지 않는다. 또한, 휴지 구간 RT 중에 필요한 게인까지 복귀할 수 있도록, 가산값을 감산값의 절대값보다도 크게 설정해 두는 것이 바람직하다. 가산값을 크게 할수록 게인의 복귀가 확실해지지만, 가산값을 지나치게 크게 하면 노이즈도 신호로 인식될 우려가 있기 때문에, 가산값을 적절한 값으로 설정할 필요가 있다.
다음으로, 게인 조정 속도가 빠른 게인 조정 회로를 구비한 본 발명에 따른 수광 회로의 다른 구성예를 도 4에 도시한다. 또한, 도 4에서 도 3과 동일한 부분에는 동일한 부호를 붙여 상세한 설명을 생략한다. 도 4에 도시하는 수광 회로는, 도 3에 도시하는 수광 회로의 게인 조정 회로(200)를 게인 조정 회로(201)로 치환한 구성이다. 그리고, 게인 조정 회로(201)는, 게인 조정 회로(200)의 가감산기(26) 및 게인 레지스터(27)를 각각 가감산기(26') 및 게인 레지스터(27')로 치환한 구성이다.
이하, 게인 조정 회로(201)에 대해서 설명한다. 게인 조정 회로(201)는, 비교기(21)와, 정전압원(22)과, 발진기(OSC)(23)와, 세트 리세트 플립플롭(24)과, 가감산값 계산 회로(25)와, 가감산기(26')와, 게인 레지스터(27')와, 전압-전류 변환 회로(28)에 의해 구성되어 있다. 게인값을 일시적으로 기억하는 게인 레지스터(27')는, 9bit의 레지스터이며, 상위 7bit를 게인값의 일시 기억용으로 이용하므로, 게인값은 128단계로 조정 가능하다.
비교기(21)는, 밴드 패스 필터(4)의 출력 신호가 신호인지 노이즈인지의 판별을 행하고 있지 않고, 밴드 패스 필터(4)의 출력 신호가 정전압원(22)으로부터 출력되는 노이즈 레벨 전압 VTnoise(<VTsignal)보다 크면 High 레벨의 신호를, 밴드 패스 필터(4)의 출력 신호가 정전압원(22)으로부터 출력되는 노이즈 레벨 전압 VTnoise보다 크지 않으면 Low 레벨의 신호를 세트 리세트 플립플롭(24)의 세트 단자에 출력한다.
발진기(23)로부터 발진되는 소정의 주기(노이즈의 주기보다 길고 또한 도 9에 도시하는 휴지 구간 RT보다 짧은 기간, 본 실시 형태에서는 20mS)의 클럭 신호에 의해, 상기 소정의 주기마다 세트 리세트 플립플롭(24)이 리세트된다.
가감산값 계산 회로(25)는, 세트 리세트 플립플롭(24)의 출력이 High 레벨이면 소정의 감산값(본 실시 형태에서는 ―1)을 출력하고, 세트 리세트 플립플롭(24)의 출력이 Low 레벨이면 소정의 가산값(본 실시 형태에서는 2)을 출력한다.
가감산기(26')는, 게인 레지스터(27')가 출력하는 게인값(상위 7bit의 디지털 데이터) 및 전회의 가감산값(하위 2비트의 디지털 데이터)과, 가감산값 계산 회로(25)가 출력하는 감산값 혹은 가산값(금회의 가감산값)을 입력받는다(도 5의 스텝 #10).
게인 레지스터(27')가 출력하는 전회의 가감산값(하위 2비트의 디지털 데이터)과 가감산값 계산 회로(25)가 출력하는 감산값 혹은 가산값(금회의 가감산값)이 동일한 값이면(도 5의 스텝 #20의 YES), 가감산기(26')는, 게인 레지스터(27')가 출력하는 게인값(상위 7bit의 디지털 데이터)과 가감산값 계산 회로(25)가 출력하는 감산값 혹은 가산값(금회의 가감산값)을 연산하고, 연산 결과를 게인값(상위 7bit의 디지털 데이터)으로서 게인 레지스터(27')에 출력함과 함께(도 5의 스텝 #30), 가감산값 계산 회로(25)가 출력하는 감산값 혹은 가산값(금회의 가감산값)을 유지할 가감산값(하위 2비트의 디지털 데이터)으로서 게인 레지스터(27')에 출력한다(도 5의 스텝 #40). 한편, 게인 레지스터(27')가 출력하는 전회의 가감산값(하위 2비트의 디지털 데이터)과 가감산값 계산 회로(25)가 출력하는 감산값 혹은 가산값(금회의 가감산값)이 상이한 값이면(도 5의 스텝 #20의 NO), 가감산기(26')는, 게인 레지스터(27')가 출력하는 게인값(상위 7bit의 디지털 데이터)을 그대로 게인값(상위 7bit의 디지털 데이터)으로서 게인 레지스터(27')에 출력함과 함께(도 5의 스텝 #50), 가감산값 계산 회로(25)가 출력하는 감산값 혹은 가산값(금회의 가감산값)을 유지할 가감산값(하위 2비트의 디지털 데이터)으로서 게인 레지스터(27')에 출력한다(도 5의 스텝 #60).
게인 레지스터(27')는, 발진기(23)로부터 발진되는 클럭 신호에 기초해서 상기 소정의 주기마다 클럭 동작을 행한다. 게인 레지스터(27')가 출력하는 게인값(상위 7bit의 디지털 데이터)은 가감산기(26') 이외에 전압-전류 변환 회로(28)에도 출력된다. 전압-전류 변환 회로(28)는, 전압 신호인 게인값(상위 7bit의 디지 털 데이터)을 아날로그 전류 신호로 변환하고, 그 아날로그 전류 신호에 의해 앰프(3)의 게인을 가변한다.
도 4에 도시하는 수광 회로의 게인 조정 회로(201)는, 도 3에 도시하는 수광 회로의 게인 조정 회로(200)와 마찬가지의 효과를 발휘함과 함께, 가산값이 연속해서 가감산기(26')에 입력되지 않으면 게인값은 오르지 않고, 감산값이 연속해서 가감산기(26')에 입력되지 않으면 게인값은 내려가지 않으므로, 게인값의 변동을 억제할 수 있다.
다음으로, 게인 조정 속도가 빠른 게인 조정 회로를 구비한 본 발명에 따른 수광 회로의 또 다른 구성예를 도 6에 도시한다. 또한, 도 6에서 도 3과 동일한 부분에는 동일한 부호를 붙여 상세한 설명을 생략한다. 도 6에 도시하는 수광 회로는, 도 3에 도시하는 수광 회로의 게인 조정 회로(200)를 게인 조정 회로(202)로 치환한 구성이다. 그리고, 게인 조정 회로(202)는, 게인 조정 회로(200)의 세트 리세트 플립플롭(24)을 카운터(29 및 30)로 치환한 구성이다.
이하, 게인 조정 회로(202)에 대해서 설명한다. 게인 조정 회로(202)는, 비교기(21)와, 정전압원(22)과, 발진기(OSC)(23)와, 가감산값 계산 회로(25)와, 가감산기(26)와, 게인 레지스터(27)와, 전압-전류 변환 회로(28)와, 카운터(29 및 30)에 의해 구성되어 있다. 게인값을 일시적으로 기억하는 게인 레지스터(27)는, 7bit의 레지스터이므로, 게인값은 128단계로 조정 가능하다.
비교기(21)는, 밴드 패스 필터(4)의 출력 신호가 신호인지 노이즈인지의 판별을 행하고 있지 않고, 밴드 패스 필터(4)의 출력 신호가 정전압원(22)으로부터 출력되는 노이즈 레벨 전압 VTnoise(<VTsignal)보다 크면 High 레벨의 신호를, 밴드 패스 필터(4)의 출력 신호가 정전압원(22)으로부터 출력되는 노이즈 레벨 전압 VTnoise보다 크지 않으면 Low 레벨의 신호를 카운터(29)의 리세트 단자에 출력한다. 카운터(29)의 출력은, 카운터(30)의 리세트 단자 및 가감산값 계산 회로(25)에 송출된다. 카운터(30)의 출력은 가감산값 계산 회로(25)에 송출된다.
카운터(29 및 30)는, 발진기(23)로부터 발진되는 클럭 신호에 기초해서 카운터 동작을 행한다. 카운터(29 및 30)는, 예를 들면 도 7에 도시한 바와 같이, 복수의 플립플롭 FF1∼FFn과, 부정 회로 INV1과, 논리곱 회로 AND1로 이루어지는 구성으로 하면 된다.
카운터(29)는, 리세트되지 않으면, 노이즈의 주기보다 길고 또한 도 9에 도시하는 휴지 구간 RT보다 짧은 소정의 시간(본 실시 형태에서는 20mS)마다 펄스 출력을 행한다. 카운터(29)는, 비교기(21)의 출력이 High 레벨로 되면 리세트된다. 카운터(30)는, 리세트되지 않으면, 도 9에 도시하는 신호 발생 구간 ST와 휴지 구간 RT를 가산한 시간(본 실시 형태에서는 100mS)마다 펄스 출력을 행한다. 카운터(30)는, 카운터(29)의 펄스 출력에 의해 리세트된다.
따라서, 무신호시의 비교기(21)의 출력 OUT21, 카운터(30)의 출력 OUT30, 및 카운터(29)의 출력 OUT29의 타이밍차트는 도 8과 같이 된다. 또한, 도 8에서 T1은 노이즈가 없는 구간을 나타내고, T2는 노이즈가 있는 구간을 나타내고 있다.
가감산값 계산 회로(25)는, 카운터(30)로부터의 펄스 출력을 입력받으면 소 정의 감산값(본 실시 형태에서는 ―1)을 출력하고, 카운터(29)로부터의 펄스 출력을 입력받으면 소정의 가산값(본 실시 형태에서는 1)을 출력한다. 그리고, 가감산기(26)는, 게인 레지스터(27)가 출력하는 게인값(7bit의 디지털 데이터)과 가감산값 계산 회로(25)가 출력하는 감산값 혹은 가산값을 연산하고, 연산 결과를 게인값(7bit의 디지털 데이터)으로서 게인 레지스터(27)에 출력한다.
게인 레지스터(27)는, 발진기(23)로부터 발진되는 클럭 신호에 기초해서 상기 소정의 주기마다 클럭 동작을 행한다. 게인 레지스터(27)가 출력하는 게인값(7bit의 디지털 데이터)은 가감산기(26) 이외에 전압-전류 변환 회로(28)에도 출력된다. 전압-전류 변환 회로(28)는, 전압 신호인 게인값(7bit의 디지털 데이터)을 아날로그 전류 신호로 변환하고, 그 아날로그 전류 신호에 의해 앰프(3)의 게인을 가변한다.
도 6에 도시하는 수광 회로의 게인 조정 회로(202)에서는, 예를 들면, 도 9에 도시한 바와 같은 신호를 처리하는 경우, 최소 게인으로부터 최대 게인으로 이행하는데에 2.54S(=127×20mS) 필요하며, 최대 게인으로부터 최소 게인으로 이행하는데에 12.7S(=127×10OmS) 필요하다. 한편, 특허 문헌 1에 개시되어 있는 기술을 이용한 경우에는, 마찬가자의 조건에서, 최소 게인으로부터 최대 게인으로 이행하는데에 12.7S 필요하며, 최대 게인으로부터 최소 게인으로 이행하는데에 12.7S 필요하다. 이와 같이, 도 6에 도시하는 수광 회로의 게인 조정 회로(202)는, 특허 문헌 1에 개시되어 있는 기술을 이용한 경우에 비해서 게인을 올릴 때의 게인 조정 속도가 빠르다. 또한, 가산값을 감산값의 절대값보다도 크게 설정함으로써, 게인 을 올릴 때의 게인 조정 속도를 더욱 빠르게 할 수 있다.
또한, 도 6에 도시하는 수광 회로에서도, 도 3에 도시하는 수광 회로로부터도 4에 도시하는 수광 회로에의 변경과 마찬가지의 변경을 실시할 수 있다. 이러한 변형을 실시함으로써, 게인값의 변동을 억제할 수 있다.
또한, 전술한 도 3, 도 4, 도 6의 본 발명에 따른 수광 회로는 해당 수광 회로로부터 출력되는 신호에 기초해서 기기 전체를 제어하는 제어부를 구비한 각종 전기 기기(예를 들면, TV나 오디오 기기 등)에 탑재할 수 있다. 또한, 본 실시 형태에서는 수광 소자로서 포토 다이오드를 이용했지만, 포토 트랜지스터 등의 다른 수광 소자를 이용해도 상관없다. 또한, 각종 설정값(게인의 단계수, 신호 발생 구간 ST의 수치, 휴지 구간 RT의 수치, 가산값, 감산값 등)은 전술한 실시 형태에서 이용한 값에 한정되지 않는다.
본 발명의 판별 회로와 본 발명의 게인 조정 회로는, 각각 신호 처리 회로(예를 들면, 수광 회로) 등에 적용할 수 있다. 또한, 상기 수광 회로는, 해당 수광 회로로부터 출력되는 신호에 기초해서 기기 전체를 제어하는 제어부를 구비한 각종전기 기기(예를 들면, TV나 오디오 기기 등)에 탑재할 수 있다.
도 1은, 본 발명에 따른 수광 회로의 일 구성예를 도시하는 도면.
도 2A, 도 2B, 도 2C 및 도 2D는, 도 1에 도시하는 본 발명에 따른 수광 회로의 각부 신호 파형을 도시하는 도면.
도 3은, 본 발명에 따른 수광 회로의 다른 구성예를 도시하는 도면.
도 4는, 본 발명에 따른 수광 회로의 다른 구성예를 도시하는 도면.
도 5는, 도 4에 도시하는 수광 회로가 구비하는 가감산기의 동작 플로우차트.
도 6은, 본 발명에 따른 수광 회로의 다른 구성예를 도시하는 도면.
도 7은, 도 6에 도시하는 수광 회로가 구비하는 카운터의 일 구성예를 도시하는 도면.
도 8은, 도 6에 도시하는 수광 회로의 각부 출력의 타이밍차트.
도 9는, 긴 휴지 구간 RT를 사이에 두고 반복되는 신호의 파형의 일례를 도시하는 도면.
도 10은, 주기적인 노이즈의 파형의 일례를 도시하는 도면.
도 11은, 종래의 수광 회로의 일반적인 회로 구성을 도시하는 도면.
도 12는, 도 11에 도시하는 종래의 수광 회로의 각부 신호 파형을 도시하는 도면.
[도면의 주요 부분에 대한 부호의 설명]
1: 포토 다이오드
2: 전류-전압 변환 회로
3: 가변 이득 증폭기, 앰프
4: 밴드 패스 필터
5: 오피 앰프
6, 22: 정전압원
7: 펄스 변조 신호 복조 회로
8: 트랜지스터
9: 풀업 저항
10: 출력 단자
11: 로우 패스 필터
12: 판정 회로
13: AGC 회로
21: 비교기
23: 발진기
24: 세트 리세트 플립플롭
25: 가감산값 계산 회로
26, 26': 가감산기
27, 27': 게인 레지스터
28: 전압-전류 변환 회로
100: 판별 회로
200∼202: 게인 조정 회로
AND1: 논리곱 회로
FF1∼FFn: 플립플롭
INV1: 부정 회로

Claims (7)

  1. 입력 신호와 소정의 노이즈 레벨 전압을 비교하는 비교 회로와,
    상기 비교 회로의 출력에 기초하는 신호에 따라 소정의 가산값 또는 소정의 감산값을 출력하는 가감산값 계산 회로와,
    게인값을 일시적으로 기억하는 게인 레지스터와,
    상기 가감산값 계산 회로로부터 출력되는 소정의 가산값 또는 소정의 감산값과 상기 게인 레지스터로부터 출력되는 게인값을 연산하고, 연산 결과를 상기 게인값으로서 상기 게인 레지스터에 출력하는 가감산기와,
    상기 게인 레지스터로부터 출력되는 게인값에 따라 외부 가변 이득기의 게인을 조정하는 게인 제어부
    를 포함하는 것을 특징으로 하는 게인 조정 회로.
  2. 제1항에 있어서,
    소정의 주기의 클럭 신호를 발진하는 발진기와,
    상기 비교 회로의 출력을 세트 단자에 입력받고, 상기 클럭 신호를 리세트 단자에 입력받아, 상기 가감산값 계산 회로에 출력 데이터를 송출하는 세트 리세트 플립플롭을 포함하고,
    상기 게인 레지스터가, 상기 클럭 신호에 기초해서 클럭 동작을 행하는 게인 조정 회로.
  3. 제1항에 있어서,
    클럭 신호를 발진하는 발진기와,
    상기 비교 회로의 출력을 리세트 단자에 입력받고, 리세트되지 않으면 제1 시간 마다 펄스 출력을 행하는 제1 카운터와,
    상기 제1 카운터의 출력을 리세트 단자에 입력받고, 리세트되지 않으면 제2 시간 마다 펄스 출력을 행하는 제2 카운터를 포함하고,
    상기 게인 레지스터, 상기 제1 카운터, 및 상기 제2 카운터가, 상기 클럭 신호에 기초해서 동작하고,
    상기 가감산값 계산 회로가, 상기 제2 카운터로부터의 펄스 출력을 입력받으면 소정의 감산값을 출력하고, 상기 제1 카운터로부터의 펄스 출력을 입력받으면 소정의 가산값을 출력하는 게인 조정 회로.
  4. 제1항에 있어서,
    상기 소정의 가산값이 상기 소정의 감산값의 절대값보다도 큰 게인 조정 회로.
  5. 제1항에 있어서,
    전회의 소정의 가산값 또는 소정의 감산값을 일시적으로 기억하는 기억부를 포함하고,
    상기 가감산기가, 상기 기억부가 기억하고 있는 전회의 소정의 가산값 또는 소정의 감산값과 상기 가감산값 계산 회로로부터 출력되는 소정의 가산값 또는 소정의 감산값이 동일하지 않으면, 상기 가감산값 계산 회로로부터 출력되는 소정의 가산값 또는 소정의 감산값과 상기 게인 레지스터로부터 출력되는 게인값을 연산하지 않고, 상기 게인 레지스터로부터 출력되는 게인값을 그대로 상기 게인값으로서 상기 게인 레지스터에 출력하는 게인 조정 회로.
  6. 가변 이득기와, 상기 가변 이득기의 출력에 기초하는 신호를 처리하는 신호 처리부와, 상기 가변 이득기의 출력에 기초하는 신호를 입력받고, 상기 가변 이득기의 게인을 조정하는 게인 조정 회로를 포함하는 신호 처리 회로로서,
    상기 게인 조정 회로가, 입력 신호와 소정의 노이즈 레벨 전압을 비교하는 비교 회로와, 상기 비교 회로의 출력에 기초하는 신호에 따라 소정의 가산값 또는 소정의 감산값을 출력하는 가감산값 계산 회로와, 게인값을 일시적으로 기억하는 게인 레지스터와, 상기 가감산값 계산 회로로부터 출력되는 소정의 가산값 또는 소정의 감산값과 상기 게인 레지스터로부터 출력되는 게인값을 연산하고, 연산 결과를 상기 게인값으로서 상기 게인 레지스터에 출력하는 가감산기와, 상기 게인 레지스터로부터 출력되는 게인값에 따라 외부 가변 이득기의 게인을 조정하는 게인 제어부를 포함하는 것을 특징으로 하는 신호 처리 회로.
  7. 신호 처리 회로를 포함하는 전기 기기로서,
    상기 신호 처리 회로가, 가변 이득기와, 상기 가변 이득기의 출력에 기초하는 신호를 처리하는 신호 처리부와, 상기 가변 이득기의 출력에 기초하는 신호를 입력받고, 상기 가변 이득기의 게인을 조정하는 게인 조정 회로를 포함하고,
    상기 게인 조정 회로가, 입력 신호와 소정의 노이즈 레벨 전압을 비교하는 비교 회로와, 상기 비교 회로의 출력에 기초하는 신호에 따라 소정의 가산값 또는 소정의 감산값을 출력하는 가감산값 계산 회로와, 게인값을 일시적으로 기억하는 게인 레지스터와, 상기 가감산값 계산 회로로부터 출력되는 소정의 가산값 또는 소정의 감산값과 상기 게인 레지스터로부터 출력되는 게인값을 연산하고, 연산 결과를 상기 게인값으로서 상기 게인 레지스터에 출력하는 가감산기와, 상기 게인 레지스터로부터 출력되는 게인값에 따라 외부 가변 이득기의 게인을 조정하는 게인 제어부를 포함하는 것을 특징으로 하는 전기 기기.
KR1020087011445A 2004-08-18 2005-07-11 게인 조정 회로, 신호 처리 회로, 및 전기 기기 KR100890293B1 (ko)

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
JPJP-P-2004-00238640 2004-08-18
JP2004238640A JP2006060410A (ja) 2004-08-18 2004-08-18 ゲイン調整回路並びにそれを備えた信号処理回路及び電気機器
JP2004246161A JP2006067149A (ja) 2004-08-26 2004-08-26 判別回路並びにそれを備えた信号処理回路及び電気機器
JPJP-P-2004-00246161 2004-08-26
PCT/JP2005/012738 WO2006018941A1 (ja) 2004-08-18 2005-07-11 判別回路、ゲイン調整回路、信号処理回路、及び電気機器

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
KR1020077006189A Division KR20070046178A (ko) 2004-08-18 2005-07-11 판별 회로, 게인 조정 회로, 신호 처리 회로, 및 전기 기기

Publications (2)

Publication Number Publication Date
KR20080049852A KR20080049852A (ko) 2008-06-04
KR100890293B1 true KR100890293B1 (ko) 2009-03-26

Family

ID=35907333

Family Applications (2)

Application Number Title Priority Date Filing Date
KR1020087011445A KR100890293B1 (ko) 2004-08-18 2005-07-11 게인 조정 회로, 신호 처리 회로, 및 전기 기기
KR1020077006189A KR20070046178A (ko) 2004-08-18 2005-07-11 판별 회로, 게인 조정 회로, 신호 처리 회로, 및 전기 기기

Family Applications After (1)

Application Number Title Priority Date Filing Date
KR1020077006189A KR20070046178A (ko) 2004-08-18 2005-07-11 판별 회로, 게인 조정 회로, 신호 처리 회로, 및 전기 기기

Country Status (5)

Country Link
US (1) US20070285155A1 (ko)
KR (2) KR100890293B1 (ko)
CN (2) CN100568749C (ko)
TW (1) TW200625842A (ko)
WO (1) WO2006018941A1 (ko)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
ITBO20040182A1 (it) * 2004-04-01 2004-07-01 Marposs Spa Sistema e metodo per il controllo di pezzi meccanici, con trasmissioni di segnali via etere
DE102008029620A1 (de) * 2008-06-23 2009-12-24 Vishay Semiconductor Gmbh Infrarot-Empfängerschaltung
CN107370913B (zh) 2016-05-11 2021-03-16 松下知识产权经营株式会社 摄像装置、摄像系统以及光检测方法

Citations (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5580936A (en) * 1978-12-14 1980-06-18 Fujitsu Ltd Optical receiving circuit
JPS5726940A (en) * 1980-07-25 1982-02-13 Fujitsu Ltd Agc circuit
JPS5856537A (ja) * 1981-09-29 1983-04-04 Fujitsu Ltd 受信回路
KR830007003A (ko) * 1980-06-25 1983-10-12 고바야시 다이유 광수신회로
JPS5989045A (ja) * 1982-11-12 1984-05-23 Fujitsu Ltd 光受信器
JPS6184131A (ja) * 1984-10-02 1986-04-28 Fujitsu Ltd Agc回路
JPS61133713A (ja) * 1984-12-03 1986-06-21 Nec Corp Agc装置
US4987298A (en) 1989-02-09 1991-01-22 Kabushiki Kaisha Toshiba Automatic gain control apparatus which adjusts bias and gain to maximize signal to noise ratio
EP0484064A2 (en) 1990-11-01 1992-05-06 AT&T Corp. Broadband optical receiver
JPH07231403A (ja) * 1994-02-17 1995-08-29 Hitachi Denshi Ltd 撮像装置
JPH11331076A (ja) * 1998-05-15 1999-11-30 Sharp Corp 赤外線信号処理回路
US6172534B1 (en) 1998-02-26 2001-01-09 Lsi Logistics Company Gain control arrangement and method
US6246282B1 (en) 1998-11-05 2001-06-12 Nec Corporation First stage amplifier circuit
JP2002238087A (ja) * 2001-02-08 2002-08-23 Sharp Corp 受信回路チップ
JP3367592B2 (ja) * 1996-09-24 2003-01-14 日本電信電話株式会社 自動利得調整装置
KR20030084160A (ko) * 2002-04-25 2003-11-01 삼성전자주식회사 버스트모드 광 수신기의 판별 임계값 제어장치

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4320473A (en) * 1979-08-10 1982-03-16 Sperry Sun, Inc. Borehole acoustic telemetry clock synchronization system
DE19642149A1 (de) * 1996-10-12 1998-04-23 Telefunken Microelectron System zur Datenübertragung
JP3479835B2 (ja) * 2000-09-13 2003-12-15 日本電気株式会社 ベースバンド利得制御方法及びベースバンド利得制御回路

Patent Citations (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5580936A (en) * 1978-12-14 1980-06-18 Fujitsu Ltd Optical receiving circuit
KR830007003A (ko) * 1980-06-25 1983-10-12 고바야시 다이유 광수신회로
JPS5726940A (en) * 1980-07-25 1982-02-13 Fujitsu Ltd Agc circuit
JPS5856537A (ja) * 1981-09-29 1983-04-04 Fujitsu Ltd 受信回路
JPS5989045A (ja) * 1982-11-12 1984-05-23 Fujitsu Ltd 光受信器
JPS6184131A (ja) * 1984-10-02 1986-04-28 Fujitsu Ltd Agc回路
JPS61133713A (ja) * 1984-12-03 1986-06-21 Nec Corp Agc装置
US4987298A (en) 1989-02-09 1991-01-22 Kabushiki Kaisha Toshiba Automatic gain control apparatus which adjusts bias and gain to maximize signal to noise ratio
EP0484064A2 (en) 1990-11-01 1992-05-06 AT&T Corp. Broadband optical receiver
JPH07231403A (ja) * 1994-02-17 1995-08-29 Hitachi Denshi Ltd 撮像装置
JP3367592B2 (ja) * 1996-09-24 2003-01-14 日本電信電話株式会社 自動利得調整装置
US6172534B1 (en) 1998-02-26 2001-01-09 Lsi Logistics Company Gain control arrangement and method
JPH11331076A (ja) * 1998-05-15 1999-11-30 Sharp Corp 赤外線信号処理回路
US6246282B1 (en) 1998-11-05 2001-06-12 Nec Corporation First stage amplifier circuit
JP2002238087A (ja) * 2001-02-08 2002-08-23 Sharp Corp 受信回路チップ
KR20030084160A (ko) * 2002-04-25 2003-11-01 삼성전자주식회사 버스트모드 광 수신기의 판별 임계값 제어장치

Also Published As

Publication number Publication date
WO2006018941A1 (ja) 2006-02-23
KR20070046178A (ko) 2007-05-02
KR20080049852A (ko) 2008-06-04
CN101006653A (zh) 2007-07-25
CN101572531A (zh) 2009-11-04
TW200625842A (en) 2006-07-16
CN101572531B (zh) 2011-03-30
CN100568749C (zh) 2009-12-09
US20070285155A1 (en) 2007-12-13

Similar Documents

Publication Publication Date Title
JP4153525B2 (ja) ビットレート自動制御回路
US7595692B2 (en) Automatic gain control circuit
WO2012144038A1 (ja) 検出装置、光受信装置、検出方法および光受信方法
KR100890293B1 (ko) 게인 조정 회로, 신호 처리 회로, 및 전기 기기
JP2005117464A (ja) 識別レベル制御方法及びそれを用いた光受信器
JP2016005231A (ja) 光受信機
JP2006121694A (ja) 光変換器の可変雑音制御
JP2003152649A (ja) 光受信装置
JP3305534B2 (ja) 赤外線受信機
JP2006060410A (ja) ゲイン調整回路並びにそれを備えた信号処理回路及び電気機器
KR100575351B1 (ko) 노이즈 제거 기능을 갖는 적외선 수신장치
JP5025771B2 (ja) 可変利得増幅器の利得制御装置及びその利得制御方法
KR101404569B1 (ko) 적외선 수신기의 노이즈 제거 회로
KR100846246B1 (ko) 펄스 변조 신호 복조 회로와 그것을 포함한 수광 회로 및전기 기기
KR19990007346A (ko) 적외선 원격제어회로
JP6454773B2 (ja) 光受信機
JP4664033B2 (ja) 波形形成装置
KR20040105341A (ko) 노이즈와 입력 신호에 대하여 선별적으로 충방전시키는자동 이득 제어 회로를 갖는 적외선 수신기 및 자동 이득제어 방법
KR20040004030A (ko) 적외선 수신장치
KR20000008682A (ko) 리모콘수신기의 오동작방지 장치 및 방법
KR100445934B1 (ko) 적외선 수신장치
JP2007266853A (ja) 自動利得制御装置
JP2006067149A (ja) 判別回路並びにそれを備えた信号処理回路及び電気機器
KR200329267Y1 (ko) 노이즈와 입력 신호에 대하여 선별적으로 충방전시키는자동 이득 제어 회로를 갖는 적외선 수신기
JP3563667B2 (ja) 信号復調回路及びそれを用いた光信号受信装置

Legal Events

Date Code Title Description
A107 Divisional application of patent
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120223

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee