KR100860145B1 - 전압 조절기 컨트롤러들을 인에이블 및 디스에이블하기위한 방법, 장치 및 시스템 - Google Patents

전압 조절기 컨트롤러들을 인에이블 및 디스에이블하기위한 방법, 장치 및 시스템 Download PDF

Info

Publication number
KR100860145B1
KR100860145B1 KR1020067020471A KR20067020471A KR100860145B1 KR 100860145 B1 KR100860145 B1 KR 100860145B1 KR 1020067020471 A KR1020067020471 A KR 1020067020471A KR 20067020471 A KR20067020471 A KR 20067020471A KR 100860145 B1 KR100860145 B1 KR 100860145B1
Authority
KR
South Korea
Prior art keywords
voltage regulator
power supply
sequencer
delete delete
nonvolatile memory
Prior art date
Application number
KR1020067020471A
Other languages
English (en)
Other versions
KR20070004007A (ko
Inventor
필립 알. 레왈더
에릭 더블유. 피터
Original Assignee
인텔 코오퍼레이션
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 인텔 코오퍼레이션 filed Critical 인텔 코오퍼레이션
Publication of KR20070004007A publication Critical patent/KR20070004007A/ko
Application granted granted Critical
Publication of KR100860145B1 publication Critical patent/KR100860145B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Power Sources (AREA)
  • Control Of Voltage And Current In General (AREA)

Abstract

소정의 실시예들에서, 전압 조절기 컨트롤러들을 인에이블 및 디스에이블하기 위한 방법, 장치 및 시스템이 일반적으로 제공된다. 이와 관련하여, 비휘발성 메모리에 저장된 설정들에 적어도 부분적으로 기초하여 전자 기기의 전압 조절기 컨트롤러들의 출력들을 선택적으로 인에이블 또는 디스에이블하는 시퀀서 에이전트가 도입된다. 다른 실시예들도 논의되고 주장되었다.
전압 시퀀싱, 비휘발성 메모리, 전원 공급 상태 변경, 전압 조절기 컨트롤러, 시퀀서 에이전트, 시퀀스

Description

전압 조절기 컨트롤러들을 인에이블 및 디스에이블하기 위한 방법, 장치 및 시스템{METHOD, APPARATUS AND SYSTEM FOR ENABLING AND DISABLING VOLTAGE REGULATOR CONTROLLERS}
본 발명의 실시예들은 일반적으로 전압 시퀀싱(voltage sequencing) 분야에 관련되고, 보다 상세하게는 전압 조절기 컨트롤러들을 인에이블 및 디스에이블하기 위한 방법, 장치 및 시스템에 관련된다.
실리콘 컴포넌트가 도입될 때, 신뢰할만한 성능에 대한 동작 전압 레벨들의 적합한 램프 레이트(ramp rate)들 및 시퀀스들을 결정하기 위해 행해지는 많은 검사가 종종 있었다. 통상적으로, 이러한 램프 레이트들 및 시퀀스들은 저항기들, 캐패시터들 및 그와 유사한 것들의 사용을 통해 하드웨어에 설정된다. 이러한 솔루션들은 전자 회로 기판(electronic circuit board)의 전체 비용을 더할 뿐 아니라, 시퀀스들이 변경될 필요가 있을 때 하드웨어에 임의의 변경들을 수행하기 어렵게 한다.
본 발명은 유사한 참조번호들이 유사한 요소들을 나타내는 첨부 도면들에서 한정이 아닌 예로서 예시된다.
도 1은 본 발명의 하나의 예시적인 실시예에 따른, 시퀀서 에이전트(sequencer agent)를 구현하기에 적합한 예시적인 전자 기기의 블록도이다.
도 2는 본 발명의 하나의 예시적인 실시예에 따른, 예시적인 시퀀서 에이전트 아키텍처(architecture)의 블록도이다.
도 3은 본 발명의 하나의 예시적인 실시예에 따른, 전압 조절기 컨트롤러들을 인에이블 및 디스에이블하기 위한 예시적인 방법의 흐름도이다.
도 4는 디바이스에 의해 액세스될 때, 디바이스가 본 발명의 하나 이상의 실시예(들)의 하나 이상의 양상을 구현하게 하는 컨텐츠를 포함하는 예시적인 제조품의 블록도이다.
본 발명의 실시예들은 일반적으로 전압 조절기 컨트롤러들을 인에이블 및 디스에이블하기 위한 방법, 장치 및 시스템에 관한 것이다. 이와 관련하여, 본 발명의 보다 넓은 교시들의 하나의 예시적인 구현에 따라 시퀀서 에이전트가 도입된다. 본 발명의 하나의 예시적인 실시예에 따르면, 시퀀서 에이전트는 비휘발성 메모리에 저장된 설정들에 적어도 부분적으로 기초하여 전자 기기의 전압 조절기 컨트롤러들의 출력들을 선택적으로 인에이블 또는 디스에이블하기 위한 혁신적인 방법을 채용한다. 하나의 예시적인 방법에 따르면, 시퀀서 에이전트는 특정한 전압 조절기 컨트롤러들을 인에이블 또는 디스에이블하기 전에 대기할 지연 시간들을 검색할 수 있다. 다른 예시적인 방법에 따르면, 시퀀서 에이전트는, 전압 조절기 컨트롤러 출력들이 안정될 때까지 전원 공급 상태가 변하는 것을 막기 위해 전원 공급장치를 잠글 수 있다.
이하의 기술에서, 설명을 위해, 다수의 특정한 세부사항이 본 발명의 완전한 이해를 제공하기 위해 제시된다. 그러나 본 발명의 실시예들이 이러한 특정한 세부사항들 없이 실시될 수 있다는 것이 본 기술분야의 당업자에게 명백할 것이다. 다른 경우들에서, 구조들 및 디바이스들이 본 발명을 모호하게 하는 것을 피하기 위해 블록도의 형태로 도시된다.
본 명세서 전체에 걸친 "일 실시예" 또는 "실시예"에 대한 언급은 그 실시예와 관련하여 기술된 특정한 특징, 구조, 또는 특성이 본 발명의 적어도 하나의 실시예에 포함된다는 것을 의미한다. 그리하여, 본 명세서 전체에 걸친 다양한 장소에서의 "일 실시예에서" 또는 "실시예에서"라는 표현들의 출현은 반드시 모두 동일한 실시예에 관한 것은 아니다. 게다가, 특정한 특징들, 구조들 또는 특성들이 하나 이상의 실시예에서 임의의 적합한 방식으로 결합될 수 있다.
도 1은 본 발명의 하나의 예시적인 실시예에 따른, 시퀀서 에이전트를 구현하기에 적합한 예시적인 전자 기기의 블록도이다. 전자 기기(100)는 광범위하고 다양한 전통적 또는 비전통적인 컴퓨팅 시스템들, 서버들, 네트워크 스위치들, 네트워크 라우터들, 무선 통신 가입자 유닛들, 무선 통신 전화 기반구조(infrastructure) 요소들, PDA(personal digital assistants), 셋톱 박스들(set-top boxes), 또는 본 발명의 교시들로부터 이익을 얻는 임의의 전기 기기 중 임의의 것을 나타내도록 의도된다. 도시된 예시적인 실시예에 따르면, 전자 기기(100)는,도 1에서 도시된 바와 같이 연결된, 하나 이상의 프로세서(들)(102), 메모리 컨트롤러(104), 시스템 메모리(106), 입력/출력 컨트롤러(108), 시퀀서 에이전트(110), 입력/출력 디바이스들(112), 전압 조절기 컨트롤러들(114) 및 전원 공급장치(116)를 포함할 수 있다. 시퀀서 에이전트(110)는, 이하에 보다 완전하게 기술되는 바와 같이, 도 1에 도시된 것보다 복잡하거나 또는 덜 복잡한 전자 기기들에서 적절하게 사용될 수 있다. 또한, 이하에 보다 완전하게 기술되는 바와 같이 시퀀서 에이전트(110)의 혁신적인 속성들은 전자 회로 기판상의 하드웨어 또는 전자 회로 기판과 떨어져 있는 하드웨어 및 소프트웨어의 임의의 결합으로 적절하게 구현될 수 있을 것이다.
프로세서(들)(102)은 마이크로프로세서, PLD(programmable logic device), PLA(programmable logic array), ASIC(application specific integrated circuit), 마이크로컨트롤러 및 그와 유사한 것 중 하나 이상을 포함하나, 거기에 한정되지 않는 광범위하고 다양한 제어 로직 중 임의의 것을 나타낼 수 있지만, 본 발명은 이러한 양상으로 한정되지 않는다. 프로세서(들)(102)은 하나 이상의 전압 조절기 컨트롤러(114)로부터 하나 이상의 동작 전압을 수신할 수 있다.
메모리 컨트롤러(104)는, 시스템 메모리(106)와 전자 기기(100)의 다른 컴포넌트들을 인터페이스하는 임의의 유형의 칩셋 또는 제어 로직을 나타낼 수 있다. 일 실시예에서, 프로세서(들)(102)와 메모리 컨트롤러(104) 사이의 접속은 전면 버스(front-side bus)로 불릴 수 있다. 다른 실시예에서, 메모리 컨트롤러(104)는 노스 브리지로 불려질 수 있다. 메모리 컨트롤러(104)는 하나 이상의 전압 조절기 컨트롤러(114)로부터 하나 이상의 동작 전압을 수신할 수 있다.
시스템 메모리(106)는 데이터 및 명령어들을 저장하는데 사용되는 임의의 유형의 메모리 장치(들)을 나타낼 수 있다. 통상적으로, 본 발명이 이러한 양상으로 제한되지 않지만, 시스템 메모리(106)는 DRAM(dynamic random access memory)으로 이루어질 것이다. 일 실시예에서, 시스템 메모리(106)는 RDRAM(Rambus DRAM)으로 이루어질 수 있다. 다른 실시예에서, 시스템 메모리(106)는 DDRSDRAM(double data rate synchronous DRAM)으로 이루어질 수 있다. 시스템 메모리(106)는 하나 이상의 전압 조절기 컨트롤러(114)로부터 하나 이상의 동작 전압들을 수신할 수 있다.
입력/출력(I/O) 컨트롤러(108)는 I/O 디바이스(들)(112)를 전자 기기(100)의 다른 컴포넌트들과 인터페이스하는 임의의 유형의 칩셋 또는 제어 로직을 나타낼 수 있다. 일 실시예에서, I/O 컨트롤러(110)는 2003년 7월 22일 공개된 PCI(Peripheral Component Interconnect) Special Interest Group의 PCI 로컬 버스 규격 개정판 2.0a의 PCI-X Protocol Addendum)을 따를 수 있다. 다른 실시예에서, I/O 컨트롤러(110)는 사우스 브리지(south bridge)라고 불릴 수 있다. I/O 컨트롤러(108)는 하나 이상의 전압 조절기 컨트롤러(114)로부터 하나 이상의 동작 전압을 수신할 수 있다.
시퀀서 에이전트(110)는 도 2를 참조하여 더 상세하게 기술되는 아키텍처를 가질 수 있다. 시퀀서 에이전트(110)는 도 3을 참조하여 더 상세하게 기술되는 방법과 같은, 전압 조절기 컨트롤러들(114)을 인에이블 및 디스에이블하기 위한 하나 이상의 방법을 수행할 수도 있다. I/O 컨트롤러(108)의 일부분으로서 도시되지만, 시퀀서 에이전트(110)는 다른 컴포넌트의 일부분일 수 있고, 또는 소프트웨어 또는 하드웨어와 소프트웨어의 결합으로 구현될 수 있다.
입력/출력(I/O) 디바이스(들)(112)은 전자 기기(100)에 입력을 제공하거나 또는 전자 기기(100)로부터의 출력을 처리하는 임의의 유형의 디바이스, 주변기기, 또는 컴포넌트를 나타낼 수 있다. 일 실시예에서, 본 발명이 그렇게 제한되지 않지만, 적어도 하나의 I/O 디바이스(112)는 네트워크 인터페이스 컨트롤러일 수 있다. I/O 디바이스들(112)은 하나 이상의 전압 조절기 컨트롤러(114)로부터 하나 이상의 동작 전압을 수신할 수 있다.
전압 조절기 컨트롤러들(114)은 전원 공급장치(116)로부터 하나 이상의 전압을 수신하고 전자 기기(100)의 다른 컴포넌트들에 하나 이상의 동작 전압을 제공하는 임의의 유형의 컴포넌트를 나타낼 수 있다. 일 실시예에서, 전압 조절기 컨트롤러들(114)은, 출력 인에이블 입력들을 가지며, 이를 통해 시퀀서 에이전트(110)가 예를 들면 전압 조절기 컨트롤러 출력을 인에이블 또는 디스에이블할 수 있다. 다른 실시예에서, 전압 조절기 컨트롤러들(114)은 램프 레이트(ramp rate) 입력들을 가짐으로써, 시퀀서 에이전트(110)가 예를 들면 출력 전압들에 대해 램프 레이트들을 설정할 수 있다. 기타 실시예들에서, 전압 조절기 컨트롤러들(114)의 출력 전압들의 램프 레이트들은 외부 하드웨어 컴포넌트들에 의해 결정된다.
전원 공급장치(116)는 전압 조절기 컨트롤러들(114)에 입력 전압들을 제공하는 임의의 유형의 전원(power source)을 나타낼 수 있다. 전원 공급장치(116)는 통상적인 콘센트로부터와 같은 교류 전압을 하나 이상의 직류 전압으로 변환할 수 있다. 기타 실시예들에서, 전원 공급장치(116)는 배터리로부터 전력을 받을 수 있다. 전원 공급장치(116)는 완전히 기능할 때와 같은 모든 가용한 전압을 제공하지 않고 대기 전압을 제공할 수 있다. 이러한 대기 전압은 파워 온 이벤트(power on event) 전에 시퀀서 에이전트(110)가 기능하게 할 수 있다. 일 실시예에서, 전원 공급장치(116)는 폐쇄 입력(lockout input)을 가질 수 있으며, 이를 통해 예를 들면 전압 조절기 컨트롤러들(114)이 허용오차(tolerance) 내에 있기 전에 시퀀서 에이전트(110)가 전원 공급 상태 변경들을 막을 수 있다.
도 2는 본 발명의 하나의 예시적인 실시예에 따른, 예시적인 시퀀서 에이전트 아키텍처의 블록도이다. 도시된 바와 같이, 시퀀서 에이전트(110)는, 도 2에 도시된 바와 같이 연결된, 하나 이상의 제어 로직(202), 메모리(204), 전원 공급장치 인터페이스(206), 전압 조절기 컨트롤러 인터페이스(208), 및 시퀀서 엔진(210)을 포함할 수 있다. 아래에서 보다 완전하게 전개될 본 발명의 하나의 양상에 따르면, 시퀀서 에이전트(110)는 검색 서비스(212), 잠금 서비스(214) 및/또는 지연 서비스(216) 중 하나 이상을 포함하는 시퀀서 엔진(210)을 포함할 수 있다. 상이한 다수의 기능 블록으로 묘사되었지만, 하나 이상의 요소(202-216)가 하나 이상의 다기능 블록으로 적절하게 결합될 수 있다는 것을 이해해야 한다. 유사하게, 시퀀서 엔진(210)은 본 발명의 사상 및 범위에서 벗어나지 않고, 보다 적은 수의 기능 블록들, 즉 지연 서비스들(216)만으로 적절하게 구현될 수 있으며, 하드웨어, 소프트웨어, 펌웨어 또는 그들의 임의의 결합으로 적절하게 구현될 수 있다. 이와 관련하여, 일반적으로 시퀀서 에이전트(110), 및 특히 시퀀서 엔진(210)은, 단순히 본 발명의 하나의 양상의 하나의 예시적인 구현을 도시한다. 본원에서 사용된 바와 같이, 시퀀서 에이전트(110)는 하드웨어, 소프트웨어, 펌웨어 및/또는 그들의 임의의 결합으로 적절하게 구현될 수 있다.
위에서 도입된 바와 같이, 시퀀서 에이전트(110)는 비휘발성 메모리에 저장된 설정들에 적어도 부분적으로 기초한 시퀀스로 전자 기기의 전압 조절기 컨트롤러들의 출력들을 인에이블 또는 디스에이블하는 능력을 가질 수 있다. 일 실시예에서, 시퀀서 에이전트(110)는 상이한 전압 조절기 컨트롤러 출력들을 인에이블 또는 디스에이블하기 전에 대기할 지연 시간들을 나타내는 저장된 설정들을 검색할 수 있다. 다른 실시예에서, 시퀀서 에이전트(110)는 상이한 전압 조절기 컨트롤러 출력들의 램프 레이트들을 설정하는데 사용되는 램프 레이트 설정들을 검색할 수 있다. 시퀀서 에이전트(110)는 의외의 전원 상태 변경들을 피하기 위해 전압 조절기 컨트롤러 출력들이 변경되는 동안 전원 공급장치를 잠글(lock out) 수도 있다.
본원에서 사용되는 제어 로직(202)은 시퀀서 에이전트(110)와 그의 호스트 전자 기기(100) 사이의 논리적 인터페이스를 제공한다. 이와 관련해서, 제어 로직(202)이 하나 이상의 양상의 시퀀서 에이전트(110)를 관리하여, 예를 들면 전원 공급장치 인터페이스(206) 및 전압 조절기 컨트롤러 인터페이스(208)를 통해 전자 기기(100)의 다른 컴포넌트들에 통신 인터페이스를 제공할 수 있다.
본 발명의 일 양상에 따르면, 청구범위가 그렇게 제한되지 않지만, 제어 로직(202)은 예를 들면 사용자 개시(user-initiated) 전원 상태 변경 요청과 같은 이벤트 표시(indication)들을 수신할 수 있다. 그러한 표시를 수신할 때, 제어 로직(202)은 시퀀서 엔진(210)의 자원(들)을 선택적으로 호출(invoke)할 수 있다. 도 3을 참조하여 보다 상세하게 설명되는 바와 같이, 전압 조절기 컨트롤러들을 인에이블 및 디스에이블하기 위한 예시적인 방법의 일부분으로서, 전압 조절기 컨트롤러들(114)을 인에이블 또는 디스에이블하는데 사용되는 저장된 설정들을 검색할 수 있는 검색 서비스들(212)을 제어 로직(202)이 선택적으로 호출할 수 있다. 도 3을 참조하여 보다 상세하게 설명되는 바와 같이, 제어 로직(202)은 잠금 서비스들(214) 또는 지연 서비스들(216)을 선택적으로 호출하여, 각각 전원 공급장치(116)를 잠그거나 전압 조절기 컨트롤러들(114)을 인에이블 또는 디스에이블하기 전에 소정량의 시간을 대기할 수도 있다. 본원에서 사용된 바와 같이, 제어 로직(202)은 이렇듯 본 기술 분야에서 공지된 광범위하고 다양한 제어 로직 중 임의의 것을 나타내도록 의도되고, 그러한 제어 로직들은 마이크로프로세서, 마이크로컨트롤러, FPGA(field-programmable gate array), ASIC(application specific integrated circuit), PLD(programmable logic device) 및 그와 같은 것들로서 적절하게 구현될 수 있다. 소정의 구현에서, 제어 로직(202)은, 실행될 때 본원에 설명된 제어 로직(202)의 특징들을 구현하는 콘텐츠(예를 들어, 소프트웨어 명령어 등)을 나타내도록 의도된다.
메모리(204)는 본 기술분야에서 공지된 광범위하고 다양한 메모리 장치 및/또는 시스템 중 임의의 것을 나타내도록 의도된다. 하나의 예시적인 구현에 따르면, 청구범위는 그렇게 제한되지 않지만, 메모리(204)는, 플래시 메모리 또는 EEPROM(electrically erasable programmable ROM), 또는 전력을 거의 혹은 전혀 필요로 하지 않고 그의 컨텐츠를 유지하는 배터리 지원형(battery-backed) SRAM(static RAM)과 같은, 아마도 ROM(read only memory)인, 비휘발성 메모리 요소들을 적절히 포함할 수 있다. 메모리(204)는 예를 들면 전압 조절기 컨트롤러 인에이블 및 디스에이블 지연 시간들, 전압들, 및 램프 레이트들을 저장하는데 사용될 수 있다. 일 실시예에서, 저장된 설정들은 예를 들면 오프(off), 슬립(sleep), 및 대기(standby)와 같은 다양한 저 전원 상태에서, 온(on) 상태로, 및 온 상태에서 다양한 저 전원 상태로의 특정한 전원 상태 변경들에 관련될 수 있다.
전원 공급장치 인터페이스(206)는, 시퀀서 에이전트(110)가 전원 공급장치(116)에 영향을 줄 수 있는 경로를 제공한다. 일 실시예에서, 전원 공급장치 인터페이스(206)는 전압 조절기 컨트롤러들(114)을 인에이블 또는 디스에이블하는 방법의 일부분으로서 시퀀서 에이전트(110)가 전원 공급장치(116)를 잠그도록 허용할 수 있다.
전압 조절기 컨트롤러 인터페이스(208)는 시퀀스 에이전트(110)가 전압 조절기 컨트롤러들(114)에 영향을 줄 수 있는 경로를 제공한다. 일 실시예에서, 전압 조절기 컨트롤러 인터페이스(208)는 시퀀스 에이전트(110)가 전압 조절기 컨트롤러들(114)을 인에이블 또는 디스에이블하도록 허용할 수 있다.
위에서 도입된 바와 같이, 시퀀서 엔진(210)은, 전압 조절기 컨트롤러들(114)의 인에이블 또는 디스에이블에 대해 저장된 설정들을 검색하거나, 전원 공급장치(116)를 잠그거나, 또는 전압 조절기 컨트롤러들(114)의 인에이블 또는 디스에이블을 지연하기 위해 제어 로직(202)에 의해 선택적으로 호출될 수 있다. 도 2의 도시된 예시적인 구현에 따르면, 시퀀서 엔진(210)은 검색 서비스들(212), 잠금 서비스들(214) 및 지연 서비스들(216) 중 하나 이상을 포함하는 것으로 묘사된다. 상이한 다수의 요소로 묘사되었지만, 본 기술분야의 당업자들은 본 발명의 범위 및 사상으로부터 벗어나지 않고 시퀀서 엔진(210)의 하나 이상의 요소(212-216)가 적절하게 결합할 수 있다는 것을 이해할 것이다.
위에서 도입된 바와 같이, 검색 서비스들(212)은 전압 조절기 컨트롤러(114)의 인에이블 또는 디스에이블에 관련된 설정들을 검색하는 능력을 시퀀서 에이전트(110)에 제공할 수 있다. 하나의 예시적인 실시예에서, 검색 서비스들(212)은 메모리(204)로부터 설정들을 검색할 수 있다. 다른 예시적인 실시예에서, 검색 서비스들(212)은 시퀀서 에이전트(110) 외부의 다른 소스들로부터 설정들을 수신할 수 있고 그러한 설정들을 메모리(204)에 저장할 수 있다.
위에서 도입된 바와 같이, 잠금 서비스들(214)은 전원 공급장치(116)를 잠그는 능력을 시퀀서 에이전트(110)에 제공할 수 있다. 하나의 예시적인 실시예에서, 잠금 서비스들(214)은 예를 들면 도 3을 참조하여 기술된 것과 같이, 전압 조절기 컨트롤러들(114)을 인에이블 및 디스에이블하는 방법의 일부분으로서 전원 공급장치(116)를 잠금 및 잠금해제할 수 있다.
위에서 도입된 바와 같이, 지연 서비스들(216)은 전압 조절기 컨트롤러들(114)의 인에이블 또는 디스에이블을 지연하는 능력을 시퀀서 에이전트(110)에 제공할 수 있다. 일 실시예에서, 지연 서비스들(216)은 시퀀서 에이전트(110)가 전압 조절기 컨트롤러들(114)을 인에이블 또는 디스에이블하기 전에 지연 시간들을 카운트다운하기 위한 타이머로서 작용할 수 있다. 다른 예시적인 실시예에서 지연 서비스들(216)은 각 전압 조절기 컨트롤러(114)에 대한 개별적인 타이머들을 포함할 수 있다.
도 3은 본 발명의 하나의 예시적인 실시예에 따른, 전압 조절기 컨트롤러들을 인에이블 및 디스에이블하기 위한 일반적인 방법의 일례의 흐름도이다. 이하의 동작들이 순차적인 프로세스처럼 기술될 수 있지만, 많은 동작들은 사실 병행하여 또는 동시에 수행될 수 있다. 게다가, 동작들의 순서는 본 발명의 실시예들의 사상에서 벗어나지 않고 재배열될 수 있다.
하나의 예시적인 실시예에 따르면, 도 3의 방법은 전원 상태 변경 요청(예를 들면, 사용자 개시 전원 상태 변경)을 시퀀서 에이전트(110)가 검출(302)하는 것으로 시작한다. 하나의 예시적인 실시예에서, 전원 상태 변경은 오프, 슬립, 또는 대기와 같은 저 전원 상태에서, 전압 조절기 컨트롤러들(114)의 인에이블을 필요로 하는 온 상태로일 수 있다. 다른 예시적인 실시예에서, 전원 상태 변경은 온 상태에서, 전압 조절기 컨트롤러들(114)의 디스에이블을 필요로 하는 저 전원 상태로일 수 있다.
다음으로, 제어 로직(202)은 저장된 설정들을 검색(304)하기 위해 검색 서비스들(212)을 선택적으로 호출할 수 있다. 하나의 예시적인 실시예에서, 검색 서비스들(212)은 각 전압 조절기 컨트롤러(114)에 대한 지연 시간들을 메모리(204)로부터 검색할 수 있다. 다른 예시적인 실시예에서, 검색 서비스들(212)은 전압 및 램프 레이트 설정들을 검색할 수도 있다. 다른 실시예에서, 검색 서비스들(212)은 장래의 전원 상태 변경에 사용하기 위해 외부 소스로부터 설정들을 수신할 수 있다.
제어 로직(202)은 그 후 전자 기기(100)가 서로 다른 전원 상태로 천이하고 있을 때 전원 공급장치(116)를 잠그기(306) 위해 잠금 서비스(214)들을 선택적으로 호출할 수 있다.
다음으로, 지연 서비스들(216)은 전압 조절기 컨트롤러들(114)의 출력들의 인에이블 또는 디스에이블을 지연(308)할 수 있다. 일 실시예에서, 지연 서비스들(216)은 특정한 전압 조절기 컨트롤러(114)에 대한 지연 시간이 설정된 타이머의 만료 후 전압 조절기 컨트롤러들(114)을 개별적으로 인에이블 또는 디스에이블할 수 있다.
그 후, 잠금 서비스들(214)은 전압 조절기 컨트롤러들(114)의 출력들이 안정된 때 전원 공급장치(116)를 잠금 해제(310)할 수 있다.
도 4는 액세스 되었을 때, 전자 기기가 시퀀서 에이전트(110) 및/또는 관련된 방법(300)의 하나 이상의 양상을 구현하게 하는 컨텐츠를 포함하는 예시적인 저장 매체의 블록도를 예시한다. 이와 관련하여, 저장 매체(400)는 실행될 때, 기기가 상술된 시퀀서 에이전트(110)의 하나 이상의 양상을 구현하게 하는 컨텐츠(예를 들면, 명령어들, 데이터, 또는 그들의 임의의 조합)(402)를 포함한다.
머신 판독 가능 (저장) 매체(machine-readable (storage) medium)(400)는 플로피 디스켓들, 광 디스크들, CD-ROM들, 및 광자기 디스크들, ROM들, RAM들, EPROM들, EEPROM들, 자기 또는 광 카드(magnet or optical card)들, 플래시 메모리, 또는 전자 명령어들을 저장하기에 적합한 다른 유형의 미디어/머신 판독 가능 매체를 포함하지만, 거기에 한정되지는 않는다. 게다가, 본 발명은 통신 링크(예를 들면, 모뎀, 무선 또는 네트워크 접속)을 경유하여 반송파 또는 다른 전달 매체(propagation medium)로 구현된 데이터 신호들을 이용하여 원격 컴퓨터로부터 요청 컴퓨터(requesting computer)로 프로그램이 전송될 수 있는 컴퓨터 프로그램 제품으로서 다운로드될 수도 있다.
위의 설명에서, 설명을 위해, 다수의 특정한 세부사항이 본 발명의 완전히 이해를 제공하기 위해 개시되었다. 그러나 본 발명이 소정의 이러한 특정한 세부사항들없이도 실현될 수 있다는 것이 본 기술분야의 당업자에게 명백할 것이다. 다른 경우들에서, 공지의 구조들 및 디바이스들은 블록도 형태로 도시되었다.
본 발명의 실시예들은 코어 메모리, 캐시 메모리, 또는 마이크로프로세서에 의해 실행될 전자 명령어들을 저장하거나 산술 연산들에서 사용될 수 있는 데이터를 저장하는 다른 유형들의 메모리로 불리는 집적 회로 블록들에 포함될 수도 있다. 일반적으로, 본 발명에 따른 다단계 도미노 로직(multistage domino logic)을 사용하는 실시예는 마이크로프로세서들에 이점을 제공할 수 있고, 특히 메모리 장치에 대한 어드레스 디코더로 통합될 수 있다. 특히 디바이스들이 감소된 전력 소비에 의존할 때, 실시예들이 무선 시스템들 또는 핸드헬드 휴대용 디바이스들로 통합될 수 있음에 주의하라. 그리하여, 랩톱 컴퓨터들, 셀룰러 무선전화(cellular radiotelephone) 통신 시스템, 쌍방향 무선 통신 시스템들, 일방향 페이저(pager)들, 쌍방향 페이저들, PCS(personal communication systems), PDA(personal digital assistant)들, 카메라들 및 다른 제품들이 본 발명의 범위 내에 포함되도록 의도된다.
본 발명은 다양한 동작들을 포함한다. 본 발명의 동작들은 하드웨어 컴포넌트들에 의해 수행되거나, 또는 범용 또는 특수 목적 프로세서 또는 명령어들로 프로그램된 논리 회로들이 그 동작들을 수행하도록 사용될 수 있는 머신-실행가능한(machine-executable) 컨텐츠(예를 들면, 명령어들)로 구현될 수 있다. 또는, 동작들은 하드웨어와 소프트웨어의 결합에 의해 수행될 수 있다. 게다가, 본 발명이 컴퓨팅 기기의 문맥에서 기술되어 왔지만, 그러한 기능이 예를 들면, 통신 기기(예를 들면, 이동 전화기) 내에 통합된 것과 같은 다수의 대체(alternate) 실시예 중 임의의 것에 적절히 구현될 수 있다는 것을 본 기술분야의 당업자들은 이해할 것이다.
본 발명은 본원에 기술된 특정한 세부사항들에 제한되지 않는다. 사실, 이전의 설명 및 도면들의 많은 다른 변형들이 본 발명의 범위 내에서 만들어질 수 있다. 따라서, 임의의 수정들을 포함하는 이하의 청구범위가 본 발명의 범위를 정의한다.

Claims (19)

  1. 삭제
  2. 삭제
  3. 삭제
  4. 삭제
  5. 삭제
  6. 삭제
  7. 전원 공급장치;
    상기 전원 공급장치와 연결된 전자 회로 기판; 및
    상기 전자 회로 기판에 연결된 시퀀서 엔진(sequencer engine)
    을 포함하고,
    상기 시퀀서 엔진은 비휘발성 메모리에 저장된 설정들에 적어도 부분적으로 기초하여 파워 업(power up) 동안 상기 전자 회로 기판 상의 전압 조절기 컨트롤러들을 순차적으로 인에이블하고, 장래의 전원 상태 변경에 대한 지연 시간들을 검색하며, 상기 전압 조절기 컨트롤러 출력들이 안정될 때까지 상기 전원 공급장치가 상태를 변경하는 것을 방지하는 전자 기기.
  8. 삭제
  9. 제7항에 있어서,
    비휘발성 메모리에 저장된 설정들에 적어도 부분적으로 기초하여 파워 다운(power down)동안 상기 전자 회로 기판 상의 전압 조절기 컨트롤러들을 순차적으로 디스에이블하기 위한 시퀀서 엔진을 더 포함하는 전자 기기.
  10. 삭제
  11. 삭제
  12. 삭제
  13. 삭제
  14. 삭제
  15. 삭제
  16. 비휘발성 메모리 인터페이스;
    전원 공급장치 인터페이스;
    전압 조절기 컨트롤러 인터페이스; 및
    상기 비휘발성 메모리, 전원 공급장치 및 전압 조절기 컨트롤러 인터페이스에 연결된 제어 로직
    을 포함하고,
    상기 제어 로직은 비휘발성 메모리로부터 지연 시간들을 검색하고, 파워 업 요청에 응답하여 관련된 지연 시간들의 만료시 전압 조절기 컨트롤러 출력들을 인에이블하며, 상기 전압 조절기 컨트롤러 출력들이 안정될 때까지 전원 공급장치가 상태를 변경하는 것을 방지하는 장치.
  17. 제16항에 있어서,
    파워 다운 요청에 응답하여 관련된 지연 시간들의 만료시 전압 조절기 컨트롤러 출력들을 디스에이블하는 제어 로직을 더 포함하는 장치.
  18. 제16항에 있어서,
    비휘발성 메모리로부터 램프 레이트 설정들을 검색하고 전압 조절기 컨트롤러 출력 램프 레이트들을 설정하는 제어 로직을 더 포함하는 장치.
  19. 제16항에 있어서,
    장래의 전원 상태 변경에 대한 지연 시간들을 검색하는 제어 로직을 더 포함하는 장치.
KR1020067020471A 2004-03-31 2005-03-28 전압 조절기 컨트롤러들을 인에이블 및 디스에이블하기위한 방법, 장치 및 시스템 KR100860145B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US10/816,438 US7376854B2 (en) 2004-03-31 2004-03-31 System for enabling and disabling voltage regulator controller of electronic appliance according to a series of delay times assigned to voltage regulator controllers
US10/816,438 2004-03-31

Publications (2)

Publication Number Publication Date
KR20070004007A KR20070004007A (ko) 2007-01-05
KR100860145B1 true KR100860145B1 (ko) 2008-09-24

Family

ID=34964473

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020067020471A KR100860145B1 (ko) 2004-03-31 2005-03-28 전압 조절기 컨트롤러들을 인에이블 및 디스에이블하기위한 방법, 장치 및 시스템

Country Status (6)

Country Link
US (1) US7376854B2 (ko)
EP (1) EP1730621A2 (ko)
KR (1) KR100860145B1 (ko)
CN (1) CN100470448C (ko)
TW (1) TWI285307B (ko)
WO (1) WO2005098577A2 (ko)

Families Citing this family (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006107127A (ja) * 2004-10-05 2006-04-20 Nec Electronics Corp 半導体集積回路装置
DE102004053159A1 (de) * 2004-11-03 2006-05-04 Robert Bosch Gmbh Mikrocontrollersystem
US7337335B2 (en) * 2004-12-21 2008-02-26 Packet Digital Method and apparatus for on-demand power management
US7228446B2 (en) * 2004-12-21 2007-06-05 Packet Digital Method and apparatus for on-demand power management
CN100445974C (zh) * 2005-01-10 2008-12-24 鸿富锦精密工业(深圳)有限公司 高速信号传输装置
US7613937B2 (en) * 2005-10-31 2009-11-03 Hewlett-Packard Development Company, L.P. Method and apparatus for utilizing a microcontroller to provide an automatic order and timing power and reset sequencer
US7519790B2 (en) * 2005-11-14 2009-04-14 Intel Corporation Method, apparatus and system for memory instructions in processors with embedded memory controllers
US7624291B2 (en) 2006-03-31 2009-11-24 Intel Corporation Power optimized multi-mode voltage regulator
US7844840B2 (en) * 2007-03-30 2010-11-30 Intel Corporation Arrangements for integrated circuit power management
US8312299B2 (en) 2008-03-28 2012-11-13 Packet Digital Method and apparatus for dynamic power management control using serial bus management protocols
US8924645B2 (en) 2010-03-08 2014-12-30 Hewlett-Packard Development Company, L. P. Data storage apparatus and methods
WO2011151750A2 (en) * 2010-06-01 2011-12-08 Koninklijke Philips Electronics N.V. System and method for sequential application of power to electrical loads
TW201205257A (en) * 2010-07-19 2012-02-01 Hon Hai Prec Ind Co Ltd Power adjusting circuit, motherboard including the circuit, and method for the motherboard
GB2484524A (en) * 2010-10-14 2012-04-18 Powervation Ltd Pin programming a power supply controller
US8575997B1 (en) 2012-08-22 2013-11-05 Atmel Corporation Voltage scaling system
US9317095B1 (en) * 2012-09-13 2016-04-19 Atmel Corporation Voltage scaling system supporting synchronous applications
US9298237B1 (en) 2012-09-13 2016-03-29 Atmel Corporation Voltage scaling system with sleep mode
US9164565B2 (en) * 2012-12-28 2015-10-20 Intel Corporation Apparatus and method to manage energy usage of a processor
KR101447920B1 (ko) * 2013-06-26 2014-10-08 주식회사 엘지씨엔에스 누수 센서 운용 방법, 이를 수행하는 누수 센서 및 이를 저장하는 기록매체
US9430007B2 (en) 2014-04-24 2016-08-30 Lenovo Enterprise Solutions (Singapore) Pte. Ltd. Voltage regulator stress reducing system
US10444817B2 (en) * 2017-04-17 2019-10-15 Intel Corporation System, apparatus and method for increasing performance in a processor during a voltage ramp
US10241702B1 (en) 2017-09-29 2019-03-26 Agiga Tech Inc. Extending the time for a memory save operation by reducing the peak instantaneous current draw
CN109976495A (zh) * 2019-03-28 2019-07-05 苏州浪潮智能科技有限公司 一种服务器开机控制方法、装置及服务器

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6425086B1 (en) * 1999-04-30 2002-07-23 Intel Corporation Method and apparatus for dynamic power control of a low power processor
JP2002236527A (ja) * 2001-02-08 2002-08-23 Hitachi Ltd マルチプロセッサシステムおよびプロセッサ制御方法

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5677849A (en) * 1993-11-08 1997-10-14 Cirrus Logic, Inc. Selective low power clocking apparatus and method
JPH10502754A (ja) 1994-10-07 1998-03-10 エロネックス・テクノロジーズ・インコーポレーテッド 改良された可変電圧のcpu電圧調整装置
US5996083A (en) * 1995-08-11 1999-11-30 Hewlett-Packard Company Microprocessor having software controllable power consumption
JPH09138716A (ja) * 1995-11-14 1997-05-27 Toshiba Corp 電子計算機
US6665802B1 (en) * 2000-02-29 2003-12-16 Infineon Technologies North America Corp. Power management and control for a microcontroller
EP1204017B1 (en) * 2000-11-03 2007-04-11 STMicroelectronics S.r.l. Device and method for selectively powering down integrated circuit blocks
US6333650B1 (en) * 2000-12-05 2001-12-25 Juniper Networks, Inc. Voltage sequencing circuit for powering-up sensitive electrical components
US6792553B2 (en) * 2000-12-29 2004-09-14 Hewlett-Packard Development Company, L.P. CPU power sequence for large multiprocessor systems
FI116702B (fi) * 2001-12-20 2006-01-31 Nokia Corp Dynaaminen tehonsäätö integroiduissa piireissä
EP1363179A1 (en) * 2002-05-17 2003-11-19 STMicroelectronics S.A. Architecture for controlling dissipated power in a system on a chip and related system
US7136175B2 (en) 2002-06-10 2006-11-14 Hewlett-Packard Development Company, L.P. Printing device with delayed warm-up operation
US7111183B1 (en) * 2002-10-10 2006-09-19 Lattice Semiconductor Corporation Expansion method for complex power-sequencing applications
US7080273B2 (en) * 2003-05-02 2006-07-18 Potentia Semiconductor, Inc. Sequencing power supplies on daughter boards

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6425086B1 (en) * 1999-04-30 2002-07-23 Intel Corporation Method and apparatus for dynamic power control of a low power processor
JP2002236527A (ja) * 2001-02-08 2002-08-23 Hitachi Ltd マルチプロセッサシステムおよびプロセッサ制御方法

Also Published As

Publication number Publication date
KR20070004007A (ko) 2007-01-05
US20050223259A1 (en) 2005-10-06
CN1934521A (zh) 2007-03-21
CN100470448C (zh) 2009-03-18
WO2005098577A3 (en) 2005-12-22
US7376854B2 (en) 2008-05-20
TW200604783A (en) 2006-02-01
WO2005098577A2 (en) 2005-10-20
EP1730621A2 (en) 2006-12-13
TWI285307B (en) 2007-08-11

Similar Documents

Publication Publication Date Title
KR100860145B1 (ko) 전압 조절기 컨트롤러들을 인에이블 및 디스에이블하기위한 방법, 장치 및 시스템
US10853304B2 (en) System on chip including clock management unit and method of operating the system on chip
US7594126B2 (en) Processor system and method for reducing power consumption in idle mode
US9785211B2 (en) Independent power collapse methodology
US9081517B2 (en) Hardware-based automatic clock gating
EP1421704B1 (en) Methods and apparatus for clock and power control in wireless systems
US20130080816A1 (en) Operating system synchronization in loosely coupled multiprocessor system and chips
US8862926B2 (en) Hardware controlled PLL switching
US9411714B2 (en) Finite state machine for system management
US11275708B2 (en) System on chip including clock management unit and method of operating the system on chip
CN102904553A (zh) 利用粗糙时钟门控的动态频率控制
TW201626155A (zh) 對於系統單晶片中的記憶體存取之電源管理的技術
US7444529B2 (en) Microcomputer having rewritable nonvolatile memory
EP2580657A1 (en) Information processing device and method
US20130042135A1 (en) Controller core time base synchronization
US20230161868A1 (en) Data processing method, security architecture system, and computing device
CN111356966A (zh) 基于动态时钟和电压缩放定时对中央处理单元存储器分组以使用阵列功率复用器提高动态/泄漏功率
KR20140060618A (ko) 데이터 요청 패턴 생성 장치 및 이를 구비하는 전자 기기
US9116701B2 (en) Memory unit, information processing device, and method
JP2004199115A (ja) 半導体集積回路
CN115934627A (zh) 片上系统和应用处理器
WO2015069285A1 (en) Apparatus to reduce power of a charge pump

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120919

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20130902

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20140829

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20150827

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20160831

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20180903

Year of fee payment: 11