KR100835455B1 - 셀의 방전거리를 연장한 피디피 장치 - Google Patents

셀의 방전거리를 연장한 피디피 장치 Download PDF

Info

Publication number
KR100835455B1
KR100835455B1 KR1020070014331A KR20070014331A KR100835455B1 KR 100835455 B1 KR100835455 B1 KR 100835455B1 KR 1020070014331 A KR1020070014331 A KR 1020070014331A KR 20070014331 A KR20070014331 A KR 20070014331A KR 100835455 B1 KR100835455 B1 KR 100835455B1
Authority
KR
South Korea
Prior art keywords
electrode
cell
pdp
discharge
lower plate
Prior art date
Application number
KR1020070014331A
Other languages
English (en)
Inventor
이호준
박정후
김동현
이해준
옥정우
Original Assignee
부산대학교 산학협력단
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 부산대학교 산학협력단 filed Critical 부산대학교 산학협력단
Priority to KR1020070014331A priority Critical patent/KR100835455B1/ko
Application granted granted Critical
Publication of KR100835455B1 publication Critical patent/KR100835455B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/24Sustain electrodes or scan electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/10AC-PDPs with at least one main electrode being out of contact with the plasma
    • H01J11/12AC-PDPs with at least one main electrode being out of contact with the plasma with main electrodes provided on both sides of the discharge space
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/26Address electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/32Disposition of the electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/22Electrodes
    • H01J2211/24Sustain electrodes or scan electrodes
    • H01J2211/245Shape, e.g. cross section or pattern
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/22Electrodes
    • H01J2211/26Address electrodes
    • H01J2211/265Shape, e.g. cross section or pattern

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Gas-Filled Discharge Tubes (AREA)

Abstract

본 발명은 피디피(이하 'PDP')에 있어서 PDP의 픽셀 내측 대각변에 방전유지전극인 상판전극(Y1)과 하판전극(X)을 평행하게 형성시킨 것을 특징으로 하는 셀의 방전거리를 연장한 PDP 장치에 관한 것으로서, 본 발명에 의하여 상판의 전극에서만 방전이 일어나던 종래의 구조에 비해서, 주어진 셀 공간내에서 방전경로를 최대로 늘일 수 있으며, 이는 글로우(Glow)방전의 포지티브 컬럼(Positive column)부분까지 사용할 수 있음을 의미하므로, 단위 PDP셀의 휘도 상승 및 효율의 증가를 가져온다. 또한 방전이 셀의 가운데서 일어나기 때문에 방전시 상하판과 격벽으로의 플라즈마 손실을 줄일 수 있는 셀의 방전거리를 연장한 PDP 장치가 제공되는 이점이 있다.
피디피(PDP), 방전전극, 유지방전, 메모리, 어드레싱, 포지티브 컬럼

Description

셀의 방전거리를 연장한 피디피 장치{PDP cell with extended striking distance}
도 1과 도 2는 본 발명에 의한 PDP 장치 셀의 분해사시도
도 3은 본 발명에 의한 PDP 장치 셀의 단면도
도 4는 본 발명에 의한 PDP 장치의 기판에 있어서 상판 저면도
도 5는 본 발명에 의한 PDP 장치의 기판에 있어서 하판 평면도
도 6은 본 발명에 의한 PDP 장치에 있어서 단위셀의 평면상 투영도
도 7은 본 발명에 의한 PDP 장치의 기판에 있어서 하판전극의 평면도
도 8은 종래기술방식의 면방전 PDP의 단면 구조도
*도면의 주요부분에 관한 부호의 설명*
10 : 격벽
2 : 상판 버스전극 20 : 상판전극(Y1)
21 : 상판서브전극(Y2)
3 : 하판 버스전극 30 : 하판전극(X)
4 : 하판 데이터 전극(A) 40 : 하판 데이터 가지전극
200 : y 전극 (종래기술방식의 PDP) 300 : x 전극(종래기술방식의 PDP)
400 : 어드레스 전극 또는 데이터 전극이라 명하는 a 전극
본 발명은 피디피(이하 'PDP')에 있어서 PDP의 픽셀이, PDP셀 상판에서 2개의 셀 격벽당 1개씩, 셀 격벽 내측으로 평행배열 형성되어진 상판 버스전극과 상기 상판 버스전극에 접하며 평행배열되며, 좌우의 셀 내측으로 연장되는 폭을 가진 상판전극(Y1)과 각 단위셀의 상판 중심에 상기 상판 버스전극과 같은 방향으로 배열되어지는 상판서브전극(Y2)과 PDP셀 하판에 셀 격벽 하측을 따라서, 셀 격벽 2개당 1개씩 배열되어지되, 상기 상판 버스전극의 형성방향과 직각방향으로 형성되는 하판 버스전극과 상기 하판 버스전극에서 상기 상판전극(Y1)이 형성되지 않은 셀 격벽측의 셀 내변으로 직선 연장된 하판전극(X)과 PDP셀 하판에 상기 하판 버스전극이 형성되지 않은 셀 격벽 하측을 따라서, 각 셀당 1개씩 배열되어지는 하판 데이터 전극(A)과 상기 하판 데이터전극에서 셀 내측으로 하판의 중심선을 따라 연장되어 진 하판 데이터 가지전극으로 구성되어 PDP 단위셀을 상기 상판 서브전극(Y2)과 하판 데이터 전극(A)에 전압을 걸어 메모리시키고, 상기 상판전극(Y1)과 하판전극(X)에 전압을 걸어 유지방전시키는 것을 특징으로 하는 셀의 방전거리를 연장한 PDP 장치에 관한 것이다.
일반적으로 플라즈마 디스플레이 패널(이하 'PDP')에서는 주 발광기간(Sustain Periode)동안에 방전개시이상의 갭전압이 인가될 수 있는 외부 구형파 펄스 전압을 인가하여 방전시킴으로서 자외선을 방출하는 여기입자를 생성시켜 형광체를 통해 가시광을 얻는다.
이때 통상의 AC PDP의 경우 방전효율은 형광등의 약 2 ~ 3% 수준에 불과하다. 이러한 PDP의 낮은 발광효율을 높이기 위한 조건에는 여러 가지가 있는데, 그 조건들 중에 중요한 것으로는, 상기 방전 가스를 여기시키기 위한 유지 방전이 일어나는 공간의 체적이 커야 한다는 것과, 형광체층으로부터 방출되는 가시광선이 PDP의 전방으로 진행하는 것데 방해하는 구성요소가 적어야 한다는 것 등이 있다.
그러나, 종래의 상판쪽에 형성된 전극만으로 유지방전을 일으키는 구조를 갖는 PDP의 경우에는, 유지방전이 보호막에 인접한 x전극과 y 전극 사이의 공간에서만 일어나므로 유지방전이 일어나는 공간의 체적이 작고, 형광체층으로부터 방출되는 가시광선의 일부가 보호막, 상측 유전체층, 투명 전극, 및 버스 전극 등에 의하여 흡수 및/또는 반사되어, 상기 전면 기판을 통과하는 가시광선의 양이 상기 형광체층에서 방출된 가시광선의 양의 60% 정도밖에 되지 않는 문제점이 있다.
또한, 이러한 종래의 교류형 3전극 면방전 PDP는 방전을 일으키는 전극쌍이 전면 기판의 배면에 배치되어 있기 때문에, 가시광선을 통과시키기 위해 전극쌍의 대부분이 저항이 높고, 가격이 비싸며, 다루기가 어려운 ITO전극으로 형성되어야 하는 문제점이 있다.
따라서, 그로 인해 ITO 전극에서 전압강하가 발생하여 대면 PDP의 화상을 불균일하게 할 수 있으며, 제조원가가 상승하고 큰 구동 에너지가 소비되는 문제점이 있다.
한편, 이러한 교류형 3전극 면방전 PDP에서는 방전이 전극쌍이 배치된 전면 기판의 배면에만 집중되고, 그로 인해, 방전셀의 공간을 효율적으로 활용하지 못하여 방전의 비효율성이 증대된다. 즉, PDP에서 빛은 글로우 (Glow)방전을 통하여 나오게 되는데, 전면 기판의 배면, 자세히 말하자면 전면 기판에 형성된 투명전극 사이의 짧은 갭에서만 방전이 집중되게 됨으로써, 도 9에서 보는 것과 같은 글로우(Glow) 방전시 방전 효율이 높은 포지티브 컬럼(positive column) 부분의 빛은 방출되지 않는 문제점이 있다.
또한, PDP의 제조원가 중 상당부분을 차지하는 집적회로칩의 제한된 가격으로 인하여 전극쌍 사이의 이격 거리는 일정거리로 제한되어지므로, 셀의 방전량을 증대시키기 위한 비용적 한계로 인하여 PDP의 휘도 개선에 제한이 따르는 문제점이 있다.
본 발명은 높은 휘도와 발광효율의 향상된 피디피 장치를 제공하는 것을 목적으로 하며, 자세하게는 유지방전이 일어나는 공간거리를 증대시키고, 상기 전면 기판을 통과하는 가시광선의 통과량을 증대시키며, 기판의 전압강하량을 축소시켜 대면 PDP의 화상에서도 균일영상을 출력할 수 있으면서 구동 에너지가 적게 소비되는 셀의 방전거리를 연장한 피디피 장치를 제공하는 것을 목적으로 한다.
또한, 방전전극간 거리를 증대시켜 글로우(Glow) 방전시 방전 효율이 높은 포지티브 컬럼(positive column) 부분의 빛이 방출되는 셀의 방전거리를 연장한 피디피 장치를 제공하는 것을 목적으로 한다.
그리고, PDP 제조시 제한된 집적회로칩의 가격에 의해서도 셀의 방전량을 증대시키는 셀의 방전거리를 연장한 피디피 장치를 제공하는 것을 목적으로 한다.
상기한 목적을 달성하기 위하여 본 발명은 피디피(이하 'PDP')에 있어서 PDP의 픽셀이, PDP셀 상판에서 2개의 셀 격벽당 1개씩, 셀 격벽 내측으로 평행배열 형성되어진 상판 버스전극과 상기 상판 버스전극에 접하며 평행배열되며, 좌우의 셀 내측으로 연장되는 폭을 가진 상판전극(Y1)과 각 단위셀의 상판 중심에 상기 상판 버스전극과 같은 방향으로 배열되어지는 상판서브전극(Y2)과 PDP셀 하판에 셀 격벽 하측을 따라서, 셀 격벽 2개당 1개씩 배열되어지되, 상기 상판 버스전극의 형성방향과 직각방향으로 형성되는 하판 버스전극과 상기 하판 버스전극에서 상기 상판전극(Y1)이 형성되지 않은 셀 격벽측의 셀 내변으로 직선 연장된 하판전극(X)과 PDP셀 하판에 상기 하판 버스전극이 형성되지 않은 셀 격벽 하측을 따라서, 각 셀당 1개씩 배열되어지는 하판 데이터 전극(A)과 상기 하판 데이터전극에서 셀 내측으로 하판의 중심선을 따라 연장되어 진 하판 데이터 가지전극으로 구성되어 PDP 단위셀을 상기 상판 서브전극(Y2)과 하판 데이터 전극(A)에 전압을 걸어 메모리시키고, 상기 상판전극(Y1)과 하판전극(X)에 전압을 걸어 유지방전시키는 것을 특징으로 하는 셀의 방전거리를 연장한 PDP 장치를 기술적 요지로 한다.
이하 도면을 참조하여 본 발명에 관하여 살펴보기로 하며, 본 발명을 설명함에 있어서 관련된 공지기술 또는 구성에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우에는 그 상세한 설명은 생략할 것이다.
그리고 후술되는 용어들은 본 발명에서의 기능을 고려하여 정의된 용어들로서 이는 사용자, 운용자의 의도 또는 관례 등에 따라 달라질 수 있으므로 그 정의는 본 발명을 설명하는 본 명세서 전반에 걸친 내용을 토대로 내려져야 할 것이다.
이하 도 1과 도 2는 본 발명에 의한 PDP 장치 셀의 분해사시도이며, 도 3은 본 발명에 의한 PDP 장치 셀의 단면도이며, 도 4는 본 발명에 의한 PDP 장치의 기판에 있어서 상판 저면도이며, 도 5는 본 발명에 의한 PDP 장치의 기판에 있어서 하판 평면도이며, 도 6은 본 발명에 의한 PDP 장치에 있어서 단위셀의 평면상 투영도이며, 도 7은 본 발명에 의한 PDP 장치의 기판에 있어서 하판전극의 평면도이며, 도 8은 종래기술방식의 면방전 PDP의 단면 구조도이다.
도면에 도시된 바와 같이 본 발명은 피디피(본 발명의 피디피는 면방전 피디피이며 이하 'PDP'로 약칭)에 관한 것으로서, 상판 버스전극(2)과 상판전극(Y1)(20)과 상판서브전극(Y2)(21)과 하판 버스전극(3)과 하판전극(X)(30)과 하판 데이터 전극(A)(4)으로 구성되어 진다.(종래기술방식의 전극구조와 기능에 대비하여 설명하기 위하여 본 발명에는 도번과 별도로 알파벳 대문자 기호를 표기하였다.)
이하, 본 발명의 설명에 앞서 도 8과 함께 일반적인 PDP의 구조 및 그 구동에 관하여 살펴보고 본 발명의 특징적인 부분에 대하여 설명하기로 한다.
일반적으로 PDP 내에는 패널 크기에 따라 수십에서 수백만개 이상의 셀이 매트릭스(matrix) 구조로 배열되어 있으며, 도 8에 도시된 바와 같이 각 단위셀에는 상판에 두개의 유지방전 전극(200, 300)(통상 x, y전극으로 구분한다.)과 하판에 어드레스 전극 또는 데이터 전극이라 명하는 a 전극(400)이 형성되어 있다.
PDP 단위셀에서 x 전극(300)과 y 전극(200) 사이에 방전을 일으키려면 어떤 특정전압 이상의 전위차가 필요한데 이 경계가 되는 전압을 방전개시전압 Vf라 하며, 만일 Vf보다 큰 전압 Vo가 인가되면 방전이 개시되고 방전공간에는 플라스마가 형성된다. 이때 플라스마 내 공간전하들은 서로 반대극성을 갖는 전극 쪽으로 이동하므로 이로 인해 단위셀 내부에는 공간전하가 흐르게 된다.
한편, PDP에서 각 전극들은 서로 유전체에 의해 차단되어 있으므로, 이동된 공간전하들은 거의 대부분 상기 유전체 위에 쌓이게 되며 정전전압Vw를 가지게 된다. 이들 유전체 위에 쌓여 정전전압을 형성시키는 전하들을 벽전하라 하며, 이들 벽전하에 의해 실제 방전공간상에 형성되는 전압은 Vo - Vw가 된다. 방전이 지속될수록 벽전하량은 증가하고, 따라서 벽전압도 커지게 되므로 방전공간상에 형성되는 전압은 점점 감소하여 결국 방전은 자동적으로 정지하게 된다.
그러나 이 과정에서 형성된 벽전하는 외부 전압이 0이 되더라도 없어지지 않고 그대로 유전체 위에 남아서 벽전하가 없는 셀과 벽전하가 있는 셀간에 전위차를 주게된다. 이제 외부전압의 극성을 바꾸어서 x, y 전극에 인가한다면 벽전압의 극성과 외부 인가전압의 극성이 일치하게 되므로 종전에 인가했던 Vo보다도 낮은 전압, Vs를 인가하여도 Vs + Vw >Vf의 조건을 만족하기만 하면 방전이 개시될 수 있다. 이때의 전압 Vs를 방전유지 전압이라 한다. 즉 벽전하가 이미 생성되어 있는 경우와 벽전하가 전혀 없는 두 경우에 방전개시를 위한 외부인가 전압의 최소값에 큰 차이가 있게 되며, 이것을 기억 또는 메모리 특성이라 한다. 예를 들어 100개의 셀이 있을 때, 이중 40개는 어떤 방법에 의해 내부에 벽전하를 갖고 있고(상태 = '1') 나머지는 벽전하가 없다고(상태 = '0') 하면, 이때 100개의 셀에 동시에 Vs의 전압을 인가하면 벽전하가 있는, 즉 상태 = '1'인 셀들만 점등되며 나머지는 방전개시 조건이 만족되지 않으므로 켜지지 않는다.
따라서, 셀들이 아무리 많더라도 PDP의 기억 특성을 이용하면 개별구동이 아닌 동시 다중구동이 가능한 특징이 있으며, 각 셀들의 단위 구동조건은 원하는 위치의 셀에 벽전하를 생성시키거나 소거시켜 벽전화를 메모리 시키기만 하면 된다.
이에 따라, 도 8에 도시된 바와 같은 종래의 PDP에서는 전체 셀들에 대한 액세스(access)가 가능하도록 매트릭스로 배열된 y 전극(200)과 a 전극(400)(통상 이를 데이터 전극 또는 어드레스 전극이라 함)를 이용하여 원하는 셀에 벽전하를 형성시키거나 소거시키며(메모리 특성을 이용한 각 단위셀의 온 오프 스위칭), 상판의 x, y 전극을 이용하여 유지방전을 시킴으로서, 조건에 만족하는 전체 셀의 구동상태를 유지시킨다.
이하 상기한 바와 같은 종래의 PDP에 대비되는 본 발명에 관하여 살펴보기로 하며, 이하의 본 발명에 대한 설명에 있어서, 상판전극(Y1)(20)과 상판서브전극(Y2)(21)는 상기 종래기술방식 PDP의 상판전극 중 y 전극(200)에 해당되며, 하판전극(X)(30)는 상기 종래기술방식 PDP의 상판전극 중 x 전극(300)에 해당되며, 하판 데이터 전극(A)(4)는 상기 종래기술방식 PDP의 a 전극(400)(데이터 전극 또는 어드레스 전극)에 해당되는 것으로 이해하면 된다.
도 1와 도 3에 도시된 바와 같이 본 발명은 2개의 단위셀이 1조를 이루는 구성을 가진다. 자세하게는 본 발명의 상판 버스전극(2)은 PDP셀 상판에서 2개의 셀 격벽(10)당 1개씩, 셀 격벽(10) 내로 평행배열 형성되어 진다.
본 발명에서는 상기 상판 버스전극(2)은 격벽을 따라 격벽의 상층에서 연장되는 것이어서 셀의 발광면(이하 '개구면' 이라 함)을 침범하지 않으므로 저항이 적은 금속전극을 사용한다. 이는 후술하는 상판전극(Y1)(20)이 셀의 발광면(개구면)과 겹쳐지는 부분이므로 개구면적에 영향을 주지 않기 위해서 투명한 아이티오 전극을 사용하는데, 상기 아이티오 전극은 큰 저항값을 가지므로 셀 집합체인 기판 자체에서 보면 매우 큰 저항손실을 가져오게 된다. 따라서 본 발명은 개구면에 영향을 미치지 않는 격벽의 내부로 금속전극을 형성시켜 상기 상판전극(Y1)(20)에 가까운 거리에서 전류를 공급함으로써 저항손실을 크게 줄이게 된다.
도 3에 도시된 바와 같이 본 발명의 상판전극(Y1)(20)은 상기 상판 버스전극(2)에 접속하면서, 좌우의 셀 내측으로 연장되는 폭을 가진다. 즉, 상기 상판전극(Y1)(20)은 격벽(10)을 중심으로 좌우대칭되도록 셀 내측을 향하여 연장된 전극이며, 이에 따라 상기 상판전극(Y1)은 셀의 개구면에 겹치므로 개구면에 영향을 미치지 않도록 투명한 아이티오 전극을 사용한다.
상기의 구조에 의한 본 발명의 상판전극(Y1)(20)을 살펴보면, 도 3과 도 4에 도시된 바와 같이 1조를 이루는 2개의 단위셀에 각각 하나의 상판전극(Y1)(20)이 격벽을 중심으로 상판의 변에 대칭적으로 형성된다.
본 발명의 상판서브전극(Y2)(21)은 도 1과 도 4에 도시된 바와 같이 각 단위셀의 상판에 상기 상판 버스전극과 같은 방향으로 평행하게 배열되어 진다. 즉, 상기 상판서브전극(Y2)(21)는 상기 상판전극(Y1)(20) 또는 상판 버스전극(2)과 동일한 방향으로 평행하게 배선된다.
이하, 도 1과 도 5를 참조하여 본원발명의 하판 구조에 관하여 살펴보기로 한다.
본 발명의 상기 하판 버스전극(3)은 PDP셀 하판에 셀 격벽(10) 하측을 따라서, 셀 격벽(10) 2개당 1개씩 배열되어지되, 상기 상판 버스전극(2)의 형성방향과 직각방향으로 형성된다. 즉, 상기 상판 버스전극(2)과 하판 버스전극(3)은 서로 직각으로 교차하는 방향으로 배선되어 기판 전체적으로는 매트릭스 구조를 형성한다.
본 발명의 하판전극(30)은 상기 하판 버스전극(3)에서 상기 상판전극(Y1)(20)이 형성되지 않은 셀 격벽(10) 측의 셀 내변으로 직선 연장된다.
즉, 상기 하판전극(30)은 셀 격벽(10) 측에 접하여 셀 내변으로 연장되는 것으로 그 형상에 의하여 상기 하판 버스전극(3)의 가지(branch)전극이라고 할 수 있다.
상기의 구조에 의한 하판전극(30)을 살펴보면, 도 3과 도 5에 도시된 바와 같이 1조를 이루는 2개의 단위셀에 각각 하나의 하판전극(30)이 상기 상판전극(20)이 형성되지 않은 격벽의 하단을 중심으로 변에 대칭적으로 형성됨을 알 수 있다.
즉, 그 위치가 상기 상판전극(Y1)(20)이 형성되지 않은 셀 격벽(10) 쪽의 셀하판 내변이므로 상기 상판전극(Y1)(20)과는 육면체인 셀 챔버에서 보았을 때, 대 각변에 위치하는 평행전극이 된다.
본 발명의 하판 데이터 전극(4)은 PDP셀 하판에 상기 하판 버스전극(3)이 형성되지 않은 셀 격벽(10)을 따라서, 각 셀당 1개씩 배열되어지는 전극이다. 따라서 상기 하판 데이터 전극(4)은 상기 하판 버스전극(3)과 함께 셀 격벽(10) 하부에서 서로 평행하게 배선된 전극이 되면서 상기 상판 버스전극(2)과는 직교하는 메트릭스 구조를 가지게 된다.
상기 하판 데이터 전극(4)에서는 셀 내측으로 하판의 중심선을 따라 하판 데이터 가지전극(40)이 직선적으로 형성되어 진다. 따라서 상기 하판 데이터 가지전극(40)은 상기 하판전극(30)과는 셀 하판에서 서로 평행한 관계가 되며, 상기 상판 서브전극(21)에 대해서는 셀의 직하방에서 평행한 관계가 된다.
한편, 상기의 설명에 있어서 상기 하판전극(30)은 인접한 하판 데이터 전극(4)에 접하지 않게 연장되며, 하판 데이터 가지전극(40)은 인접한 하판 버스전극(3)에 접하지 않게 연장되어 서로 도통하지 않는 관계이어야 함은 물론이다.
이상 본 발명은 상기와 같은 구조로 형성되며, 상기한 바와 같이 상판전극(Y1)(20)과 상판서브전극(Y2)(21)는 상기 종래기술방식 PDP의 상판전극 중 y 전극(200)에 해당되며, 하판전극(X)(30)은 상기 종래기술방식 PDP의 상판전극 중 x 전극(300)에 해당되며, 하판 데이터 전극(A)(4)(더 정확하게는 하판 데이터 가지전극(40))은 상기 종래기술방식 PDP의 a 전극(400)(데이터 전극 또는 어드레스 전극)에 해당된다.
이하 본 발명의 PDP 셀 구동에 관하여 살펴보면. 본 발명에 있어서 어드레스 방전은 상판서브전극(Y2)(21)과 하판 데이터 전극(A)(4)(실제로는 상기 상판 서브전극(21)의 직하방에 평행하게 배선되는 하판 데이터 가지전극(40))을 사용하여 어드레싱(셀 메모리)을 하고, 유지방전 시에는 어드레싱 방전시 얻어진 벽전하를 사용하여 상판전극(Y1)(20)과 하판전극(30)을 사용하여 방전을 유지하게 된다.
본 발명의 동작을 순차적으로 살펴보면 다음과 같다.
(1) 연속적인 펄스 방전에서 한 주기가 종료될 때 상판전극(Y1)(20)이 양(positive) 전압이 걸리도록 하여 하판전극(30)에 (+) 벽전하가 쌓이도록 한다.
(2) 리셋업(Reset-up)과 리셋다운(Reset-down)시에는 상판서브전극(Y2)(21)에 리셋(Reset)전압을 인가하여, 상판전극(Y1)(20)과 리셋(Reset)방전이 일어나도록 한다.
(3) 어드레싱 시에는 상판서브전극(Y2)(21)과 하판 데이터 전극(A)(4)에 각각 (-)와 (+)의 전압을 인가하여 어드레싱 방전이 일어나도록 한다.
(4) 유지방전 시에 첫 펄스는 상기 상판전극(Y1)(20)은 (-), 상판서브전극(Y2)(21)와 하판 데이터 전극(A)(4)은 (+)가 되도록 전압을 인가하고, 두번째 펄스 부터는 상판전극(Y1)(20)과 하판 데이터 전극(A)(4)만을 사용하여 방전을 유지한다.
(5) 유지방전의 마지막 펄스는 하판 데이터 전극(A)(4)에 (+) 벽전하가 생성되도록 하여 방전을 마친다.
(6) 이러한 동작을 필요한 주파수, 필요한 시간만큼 연속시킴으로서 플라즈 마 표시소자의 써스테인 구간동작을 완료한다.
이상 설명한 본 발명에 의하면, 상판의 전극에서만 방전이 일어나던 종래의 구조에 비해서, 주어진 셀 공간내에서 방전경로를 최대로 늘일 수 있으므로, 이는 도 9에 도시된 바와 같이 글로우(Glow)방전의 포지티브 컬럼(Positive column) 부분까지 사용할 수 있음을 의미하므로, 단위 PDP셀의 휘도 상승 및 효율의 증가를 가져오며, 방전이 셀의 가운데서 일어나기 때문에 방전시 상하판과 격벽으로의 플라즈마 손실을 줄일 수 있게 된다.
이상 본 발명의 설명을 위하여 도시된 실시예는 본 발명이 구체화되는 하나의 실시예에 불과하며, 도면에 도시된 바와 같이 본 발명의 요지가 실현되기 위하여 다양한 형태의 조합이 가능함을 알 수 있다.
따라서 본 발명은 상기한 실시예에 한정되지 않고, 이하의 특허청구범위에서 청구하는 바와 같이 본 발명의 요지를 벗어남이 없이 당해 발명이 속하는 분야에서 통상의 지식을 가진 자라면 누구든지 다양한 변경실시가 가능한 범위까지 본 발명의 기술적 정신이 있다고 할 것이다.
이상 설명한 본 발명에 의하면, 본 발명은 높은 휘도와 발광효율의 향상된 피디피 장치를 제공하는 것을 목적으로 하며, 자세하게는 유지방전이 일어나는 공간거리를 증대시키고, 상기 전면 기판을 통과하는 가시광선의 통과량을 증대시키며, 기판의 전압강하량을 축소시켜 대면 PDP의 화상에서도 균일영상을 출력할 수 있으면서 구동 에너지가 적게 소비되는 셀의 방전거리를 연장한 피디피 장치가 제 공되는 이점이 있다.
또한, 방전전극간 거리를 증대시켜 글로우(Glow) 방전시 방전 효율이 높은 포지티브 컬럼(positive column) 부분의 빛이 방출되는 셀의 방전거리를 연장한 피디피 장치가 제공되는 이점이 있다.
그리고, PDP 제조시 제한된 집적회로칩의 가격에 의해서도 셀의 방전량을 증대시키는 셀의 방전거리를 연장한 피디피 장치가 제공되는 이점이 있다.

Claims (3)

  1. 피디피(이하 'PDP')에 있어서, PDP의 픽셀이
    PDP셀 상판에서 2개의 셀 격벽당 1개씩, 셀 격벽의 상층을 따라 평행배열 형성되어진 상판 버스전극과;
    상기 상판 버스전극에 접속배열되며, 좌우의 셀 내측으로 연장되는 폭을 가진 상판전극(Y1)과;
    PDP셀 상판에서 각 단위셀의 중심에 상기 상판 버스전극과 같은 방향으로 평행배열되어지는 상판서브전극(Y2)과;
    PDP셀 하판에 셀 격벽 하층을 따라서, 셀 격벽 2개당 1개씩 배열되어지되, 상기 상판 버스전극의 형성방향과 직각방향으로 형성되는 하판 버스전극과;
    상기 하판 버스전극에서 상기 상판전극(Y1)이 형성되지 않은 격벽을 따라 좌우의 셀 내측으로 직각 연장된 하판전극(X)과;
    PDP셀 하판에 상기 하판 버스전극이 형성되지 않은 셀 격벽의 하측에 접하여, 각 셀당 1개씩 배열되어지는 하판 데이터 전극(A)과;
    상기 하판 데이터전극(A)에서 셀 내측 중심으로 직각 연장되어지는 하판 데이터 가지전극으로;
    구성되어지며,
    상기 하판전극은 인접한 하판 데이터 전극에 접하지 않게 연장되며, 하판 데이터 가지전극은 인접한 하판 버스전극에 접하지 않게 연장되며, PDP 단위셀을 상 기 상판 서브전극(Y2)과 하판 데이터 전극(A)에 전압을 걸어 메모리시키고, 상기 상판전극(Y1)과 하판전극(X)에 전압을 걸어 유지방전시키는 것을 특징으로 하는 셀의 방전거리를 연장한 PDP 장치.
  2. 제1항에 있어서 상기 상판 버스전극은
    금속전극으로 형성되어 상기 상판전극(Y1)에 전달되는 전류 저항값을 낮추는 것을 특징으로 하는 셀의 방전거리를 연장한 PDP 장치.
  3. 제2항에 있어서 상기 상판전극(Y1)은
    투명 아이티오 전극으로 구성되어 셀의 개구면에 영향을 미치지 않는 것을 특징으로 하는 셀의 방전거리를 연장한 PDP 장치.
KR1020070014331A 2007-02-12 2007-02-12 셀의 방전거리를 연장한 피디피 장치 KR100835455B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020070014331A KR100835455B1 (ko) 2007-02-12 2007-02-12 셀의 방전거리를 연장한 피디피 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020070014331A KR100835455B1 (ko) 2007-02-12 2007-02-12 셀의 방전거리를 연장한 피디피 장치

Publications (1)

Publication Number Publication Date
KR100835455B1 true KR100835455B1 (ko) 2008-06-04

Family

ID=39770152

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020070014331A KR100835455B1 (ko) 2007-02-12 2007-02-12 셀의 방전거리를 연장한 피디피 장치

Country Status (1)

Country Link
KR (1) KR100835455B1 (ko)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20010076098A (ko) * 2000-01-25 2001-08-11 구자홍 플라즈마 디스플레이 패널 및 그 구동방법

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20010076098A (ko) * 2000-01-25 2001-08-11 구자홍 플라즈마 디스플레이 패널 및 그 구동방법

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
한국공개특허 10-2001-0076098 (2001.08.11 공개)

Similar Documents

Publication Publication Date Title
JPH08315735A (ja) プラズマディスプレイパネル
JP2002270102A (ja) プラズマディスプレーパネル
TW200415661A (en) Plasma display panel
KR100364396B1 (ko) 플라즈마 디스플레이 패널 및 그 구동방법
JP2006343683A (ja) プラズマディスプレイ装置
KR100835455B1 (ko) 셀의 방전거리를 연장한 피디피 장치
KR100300858B1 (ko) 플라즈마 표시패널 및 그 구동방법
JPH11144626A (ja) 面放電型プラズマディスプレイパネルおよびその駆動方法
KR100312513B1 (ko) 고주파를 이용한 플라즈마 디스플레이 패널의 구동방법
JP4368871B2 (ja) プラズマディスプレイパネル
JP2006004939A (ja) プラズマ表示パネル及びプラズマ表示装置
JP2000173482A (ja) 高周波を利用したプラズマディスプレィパネル及びその駆動装置
US7768203B2 (en) Plasma display panel including black projections
KR100426193B1 (ko) 플라즈마 디스플레이 패널
KR100293517B1 (ko) 플라즈마디스플레이패널과그구동방법
KR100658747B1 (ko) 플라즈마 디스플레이 패널
KR100536256B1 (ko) 플라즈마 디스플레이 패널
JP2006251624A (ja) プラズマディスプレイ装置
KR100293516B1 (ko) 플라즈마디스플레이소자및그구동방법
KR100267551B1 (ko) 플라즈마 디스플레이 패널 및 그 구동방법
KR100590069B1 (ko) 플라즈마 디스플레이 패널
KR100288801B1 (ko) 플라즈마디스플레이패널의구동방법
KR100590090B1 (ko) 플라즈마 디스플레이 패널
JP2007103149A (ja) プラズマディスプレイパネル
KR100778410B1 (ko) 플라즈마 디스플레이 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120430

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee