KR100778410B1 - 플라즈마 디스플레이 장치 - Google Patents

플라즈마 디스플레이 장치 Download PDF

Info

Publication number
KR100778410B1
KR100778410B1 KR1020050111651A KR20050111651A KR100778410B1 KR 100778410 B1 KR100778410 B1 KR 100778410B1 KR 1020050111651 A KR1020050111651 A KR 1020050111651A KR 20050111651 A KR20050111651 A KR 20050111651A KR 100778410 B1 KR100778410 B1 KR 100778410B1
Authority
KR
South Korea
Prior art keywords
address
electrode
substrate
discharge
protrusion
Prior art date
Application number
KR1020050111651A
Other languages
English (en)
Other versions
KR20070053879A (ko
Inventor
허민
이정두
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020050111651A priority Critical patent/KR100778410B1/ko
Publication of KR20070053879A publication Critical patent/KR20070053879A/ko
Application granted granted Critical
Publication of KR100778410B1 publication Critical patent/KR100778410B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/26Address electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/10AC-PDPs with at least one main electrode being out of contact with the plasma
    • H01J11/14AC-PDPs with at least one main electrode being out of contact with the plasma with main electrodes provided only on one side of the discharge space
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/24Sustain electrodes or scan electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/34Vessels, containers or parts thereof, e.g. substrates
    • H01J11/36Spacers, barriers, ribs, partitions or the like
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/34Vessels, containers or parts thereof, e.g. substrates
    • H01J11/38Dielectric or insulating layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/22Electrodes
    • H01J2211/26Address electrodes
    • H01J2211/265Shape, e.g. cross section or pattern

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Gas-Filled Discharge Tubes (AREA)

Abstract

본 발명은 플라즈마 디스플레이 장치에 관한 것으로서, 제1 기판과, 제1 기판과의 사이에 다수의 방전셀을 갖도록 대향 배치되는 제2 기판과, 제2 기판에 제1 방향을 따라 뻗어 형성되는 어드레스 전극, 및 제1 기판과 제2 기판 사이에서 제1 방향과 교차되는 제2 방향을 따라 뻗어 형성되며 방전셀을 사이에 두고 상기 제1 방향을 따라 교호적으로 배치되는 제1 전극 및 제2 전극을 포함하고, 어드레스 전극은 제1 방향을 따라 배치되는 어드레스 라인부와, 어드레스 라인부로부터 제2 방향으로 연장되며 각 방전셀 내부로 돌출되는 어드레스 돌출부를 포함하며, 어드레스 돌출부와 제2 전극 사이의 거리는 스캔 라인의 순서에 따라 서로 다른 크기로 형성되고, 어드레스 돌출부의 면적은 스캔 라인의 순서에 따라 서로 다른 크기로 형성된다.
플라즈마 디스플레이 패널, 주사 전극, 어드레스 전극

Description

플라즈마 디스플레이 장치{PLASMA DISPLAY PANEL}
도 1은 본 발명의 제1 실시예에 따른 플라즈마 디스플레이 패널의 분해 사시도이다.
도 2는 도 1에 도시한 플라즈마 디스플레이 패널을 결합하여 Ⅱ-Ⅱ선을 따라 잘라서 본 부분 측단면도이다.
도 3은 본 발명의 제1 실시예에 따른 플라즈마 디스플레이 패널의 전극과 방전셀의 구조를 개략적으로 도시한 부분 평면도이다.
도 4는 본 발명의 제2 실시예에 따른 플라즈마 디스플레이 패널의 전극과 방전셀의 구조를 개략적으로 도시한 부분 평면도이다.
도 5는 본 발명의 제3 실시예에 따른 플라즈마 디스플레이 패널을 잘라서 본 부분 측단면도이다.
본 발명은 플라즈마 디스플레이 패널에 관한 것으로서, 보다 상세하게는 어드레스 방전 전압 및 유지 방전 전압을 낮추어 방전 효율을 향상시킬 수 있도록 하는 플라즈마 디스플레이 패널에 관한 것이다.
주지된 바와 같이, 플라즈마 디스플레이 패널은 기체 방전에 의해 얻어진 플라즈마로부터 방사되는 진공 자외선(VUV: Vacuum Ultra-Violet)을 이용하여 형광체를 여기시킴으로서 발생되는 적(R), 녹(G), 청(B) 색의 가시광으로 영상을 구현하는 디스플레이 소자이다.
이 플라즈마 디스플레이 패널(plasma display panel: PDP)은 교류형 3전극 면방전 구조가 가장 일반적이다. 이 교류형 3전극 면방전 구조의 PDP는 전면기판과 배면기판을 구비하고, 이 두 기판 사이에 방전가스를 충전한 상태로 전면기판과 배면기판을 서로 봉입하여 형성된다.
이 전면기판은 이의 내 표면에 일 방향으로 신장 형성되는 유지 전극 및 주사 전극을 구비한다. 배면기판은 전면기판의 내 표면으로부터 일정 거리 이격되고 유지 전극 및 주사 전극과 교차하는 방향으로 신장 형성되는 어드레스 전극을 포함한다.
이 PDP에서, 독립적으로 제어되는 주사 전극과 어드레스 전극에 의한 어드레스 방전이 방전 유무를 결정한다. 이어서, 전면기판의 내 표면에 위치하는 유지 전극과 주사 전극에 의한 유지 방전이 화상을 구현한다.
PDP는 글로우 방전(glow discharge)을 이용하여 가시광을 발생시킨다. 이 글로우 방전이 발생한 후, 사람의 눈에 가시광이 도달하기까지 몇 단계가 진행된다.
즉, 글로우 방전이 발생하면, 전자와 기체들의 충돌에 의해 여기된 기체가 생성된다. 이렇게 여기된 기체로부터 진공자외선이 발생된다. 이 진공자외선이 방전셀 내의 형광체에 충돌되므로 가시광이 생성된다. 이 가시광이 투명한 전면기판 을 통하여 사람의 눈에 도달하게 된다.
이와 같은 단계들을 거치면서 음극과 양극에 인가된 입력 에너지(input power)는 상당히 손실된다. 이 글로우 방전은 방전개시전압 이상의 높은 전압을 두 전극 사이에 인가함으로 일어난다. 즉 글로우 방전이 개시되기 위해서는 상당히 높은 전압이 요구된다.
일단, 방전이 일어나면 음극과 양극 주변의 각 유전층에 형성되는 공간 전하 효과(space charge effect)에 의해서, 음극과 양극 사이의 전압 분포는 왜곡된 형태로 나타난다. 즉, 두 전극 사이에는, 캐소드 쉬스(cathode sheath) 영역과, 애노드 쉬스(anode sheath) 영역, 및 파지티브 칼럼(positive column) 영역이 형성된다.
이 캐소드 쉬스 영역은 방전을 위하여 두 전극에 인가된 전압의 대부분을 소비하는 음극 주변의 영역이다. 애노드 쉬스 영역은 전압의 일부를 소비하는 양극 주변의 영역이다. 파지티브 칼럼 영역은 상기 두 영역 사이에서 전압을 거의 소비하지 않는 영역이다.
캐소드 쉬스 영역에서 전자가열효율(electron heating efficiency)은 유전층의 표면에 형성된 MgO 보호막의 이차전자계수(secondary electron coefficient)에 의존한다. 파지티브 칼럼 영역에서 입력 에너지의 대부분은 전자 가열(electron heating)에 소비된다.
형광체에 충돌되어 가시광을 발생시키는 진공자외선은 여기 상태(excitation state)의 제논(Xe) 기체가 안정 상태(ground state)로 전이될 때 발생하며, 제논 (Xe)의 여기 상태는 제논(Xe) 기체와 전자 사이의 충돌에 의하여 생성된다.
따라서, 입력 에너지에 대한 가시광을 생성하는 비율(즉, 발광효율)을 높이기 위해서는, 제논(Xe) 기체와 전자의 충돌 횟수를 증가시킬 필요가 있으므로 전자가열효율(electron heating efficiency)이 높아질수록 발광효율의 증가를 기대할 수 있다.
캐소드 쉬스 영역에서는 입력 에너지의 대부분이 소비되지만 전자가열효율이 낮고, 파지티브 칼럼 영역에서는 입력 에너지의 소비가 적으면서도 전자가열효율이 매우 높다. 따라서 파지티브 칼럼 영역을 증가시킴으로써 높은 발광효율을 얻을 수 있으며, 이는 방전 갭의 거리를 크게 함으로써 달성될 수 있다. 한편, 제논(Xe) 분압이 높아질수록 발광효율이 또한 증가한다.
환산(換算) 전기장(reduced electric field), 즉 기체밀도(n)에 대한 방전 갭 사이에 걸린 전기장(E)의 비(E/n)가 변화함에 따라 전체 전자 중에서 제논 여기(Xe*, Xe excitation), 제논 이온(Xe+, Xe ionization), 네온 여기(Ne*, Ne excitation), 네온 이온(Ne+, Ne ionization)에 소비되는 전자의 비율이 달라진다.
동일한 환산 전기장(E/n)에서, 제논(Xe) 분압이 증가할수록 전자 에너지(electron energy)가 감소하며, 이 전자 에너지가 감소하면, 제논(Xe)의 여기에 소비되는 전자 비율이 커진다. 가시광을 만드는 진공자외선은 여기 상태(excitation state)에 있는 제논(Xe) 기체가 바닥 상태(ground state)로 전이할 때 발생하므로 제논(Xe)의 여기에 소비되는 전자 비율이 커짐에 따라 발광효율이 향상된다.
상기한 바와 같이, 파지티브 칼럼 영역의 증가는 전자가열효율을 증가시킨 다. 그리고 제논(Xe) 분압의 증가는 전자 중 제논 여기(Xe*)를 위하여 소비되는 전자 가열 비율을 증가시킨다. 따라서 양자 모두 전자가열효율을 증가시켜 발광효율을 향상시키게 된다.
그러나, 파지티브 칼럼 영역의 증가 또는 제논(Xe) 분압의 증가는 모두 방전개시전압(discharge firing voltage)을 증가시키고, PDP의 제작비용을 증가시키는 문제점을 가진다. 따라서, 파지티브 칼럼 영역의 증가 및 제논(Xe) 분압의 증가를 낮은 방전개시전압 하에서 구현하고 아울러 발광효율을 증가시키는 것이 요구된다.
알려진 바에 따르면, 방전 갭의 거리 및 제논의 분압이 동일한 경우, 대향방전 구조에 필요한 방전개시전압은 면방전 구조에 필요한 방전개시전압 보다 낮출 수 있다.
또한, 플라즈마 디스플레이 패널은 ADS(Address Display Separated)구동 방식에 의해 구동되는 것이 가장 일반적이다. 이와 같은 ADS 구동방식은 한 프레임이 각각의 가중치를 가지는 복수의 서브필드로 분할되어 구동되며, 각 서브필드는 리셋 기간(reset period), 어드레스 기간(address period) 및 유지 기간(sustain period)으로 이루어진다.
리셋 기간은 다음의 어드레스 방전을 안정적으로 수행하기 위해 방전셀(18)의 상태를 초기화하는 기간이고, 어드레스 기간은 복수의 방전셀(18) 중 켜질 방전셀(18)과 켜지지 않을 방전셀(18)을 선택하는 기간이며, 유지 기간은 실제로 화상을 표시하기 위해서 켜질 방전셀(18)에 대해서 유지방전을 수행하는 기간이다.
이와 같은 ADS 구동 방식은 스캔 라인이 밑으로 내려감에 따라 리셋기간에 쌍아 놓은 벽전하(well charge)량과 방전셀 공간 내에 존재하는 프라이밍 파티클(Priming particle)들의 양이 감소함에 따라 어드레스 전압의 상승은 피할 수가 없었다. 이를 방지하기 위해서는 스캔라인 하부로 가면서 어드레스 펄스 크기를 증가시키는 방법과, 어드레스 펄스 폭을 증가시키는 방법들이 제시되어 왔으나 이는 회로부분의 생산 단가를 증가시는 문제점이 있었다.
본 발명은 상기의 문제점을 해결하기 위한 것으로, 본 발명은 어드레스 방전 전압 및 유지 방전 전압을 낮추어 방전 효율을 향상시킬 수 있도록 하는 플라즈마 디스플레이 패널을 제공하는 것이다.
상기의 목적을 달성하기 위하여 본 발명의 플라즈마 디스플레이 패널은 제1 기판과, 제1 기판과의 사이에 다수의 방전셀을 갖도록 대향 배치되는 제2 기판과, 제2 기판에 제1 방향을 따라 뻗어 형성되는 어드레스 전극, 및 제1 기판과 제2 기판 사이에서 제1 방향과 교차되는 제2 방향을 따라 뻗어 형성되며 방전셀을 사이에 두고 상기 제1 방향을 따라 교호적으로 배치되는 제1 전극 및 제2 전극을 포함하고, 어드레스 전극은 제1 방향을 따라 배치되는 어드레스 라인부와, 어드레스 라인부로부터 제2 방향으로 연장되며 각 방전셀 내부로 돌출되는 어드레스 돌출부를 포함하며, 어드레스 돌출부와 제2 전극 사이의 거리는 스캔 라인의 순서에 따라 서로 다른 크기로 형성되거나, 어드레스 돌출부의 면적은 스캔 라인의 순서에 따라 서로 다른 크기로 형성된다.
여기서, 거리는 스캔 라인의 순서가 커질수록 점차 작아질 수 있다. 어드레스 돌출부는 어드레스 라인부의 길이 방향을 따라 제2 전극과의 거리가 점차 가까워지도록 배치될 수 있다. 제2 전극을 공유하는 두 방전셀에 대응하는 각 어드레스 돌출부는 제2 전극과 동일 거리를 갖는다. 방전셀을 구획하는 격벽을 더 포함할 수 있다. 격벽 위에서 방전셀을 연장 구획하며 제1 전극과 제2 전극을 감싸는 유전체층을 포함할 수 있다. 어드레스 전극은 어드레스 라인부가 격벽 위를 따라 배치될 수 있다. 제2 기판에는 어드레스 전극을 덮는 상부유전층을 포함할 수 있다. 유전체층은 제1 전극 혹은 제2 전극과 상부유전층 사이에 기설정된 높이를 가지면 형성될 수 있다.
그리고, 면적은 스캔 라인의 순서가 커질수록 점차 확대되는 것이 바람직하다. 어드레스 돌출부는 어드레스 라인부의 길이 방향을 따라 점차 면적이 확대될 수 있다. 어드레스 돌출부의 면적은 스캔 라인의 순서에 따라 서로 다른 크기로 형성되고, 어드레스 돌출부와 제2 전극 사이의 거리는 스캔 라인의 순서에 따라 서로 다른 크기로 형성될 수 있다. 어드레스 돌출부는 제1 방향을 따라 제2 전극과 인접하는 쪽으로 폭이 증가하며 면적이 점자 확대될 수 있다. 제2 전극을 공유하는 두 방전셀에 대응하는 어드레스 돌출부는 서로 같은 면적을 가질 수 있다.
이하, 첨부한 도면을 참조하여 본 발명의 바람직한 실시예에 따른 플라즈마 디스플레이 패널을 설명하면 다음과 같다.
도 1은 본 발명의 제1 실시예에 따른 플라즈마 디스플레이 패널의 분해 사시도이다.
도 1을 참조하여 설명하면, 본 실시예에 따른 플라즈마 디스플레이 패널은 기본적으로 제1 기판(10; 이하 '배면기판'이라 함)과 제2 기판(20; 이하 '전면기판'이라 함)이 기설정된 간격을 사이에 두고 서로 대향 배치되며, 배면기판(10)과 전면기판(20) 사이의 공간에는 격벽(13)에 의해 다수의 방전셀(18)들이 구획된다.
배면기판(10)과 전면기판(20) 사이에서 각 방전셀(18)들에 대응하도록 제1 방향(도면에서 y방향)을 따라 어드레스 전극(50)들이 배치되며, 어드레스 전극(50)들과 교차하는 제2 방향(도면에서 x방향)을 따라 제1 전극(30; 이하, "유지 전극"이라 함) 및 제2 전극(40; 이하, "주사 전극"이라 함)이 방전셀(18)을 사이에 두고 서로 마주하며 나란하게 배치된다.
그리고, 각 방전셀(18)들 내에는 플라즈마 방전을 일으킬 수 있도록 방전가스(일례로 제논(Xe), 네온(Ne) 등을 포함하는 혼합가스)가 채워지며, 플라즈마 가스 방전을 통해 얻어진 진공 자외선을 흡수하여 가시광을 방출하는 형광층(15)이 형성된다.
이 형광층(15)은 격벽(13)면과 그 격벽(13)에 의해 구획되는 배면기판(10)면에 도포되어 플라즈마 방전시 여기된 진공자외선의 충돌에 의해 가시광을 발현시킨다. 여기서, 형광층(15)은 발현된 가시광이 배면기판(10)으로 투과되는 것을 최소화하기 위하여 반사형 형광층을 사용한다.
도 2는 도 1에 도시한 플라즈마 디스플레이 패널을 결합하여 Ⅱ-Ⅱ선을 따라 잘라서 본 부분 측단면도이고, 도 3은 본 발명의 제1 실시예에 따른 플라즈마 디스플레이 패널의 전극과 방전셀의 구조를 개략적으로 도시한 부분 평면도이다.
이들 도면을 참조하여 보다 상세하게 설명하면, 배면기판(10)과 전면기판(20) 사이에서 복수 방전셀(18)들은 구획하는 격벽(13)은 배면기판(10)의 위에서 방전셀(18)의 모양으로 패터닝(patterning)되고, 이에 따라서 배면기판(10)의 일부가 전면 기판(20)을 향해 돌출된 형태로 이루어진다. 이 격벽(13)은 제1 방향(도면의 y축 방향)으로 길게 형성되는 세로 격벽(13a)과, 제2 방향(도면의 x축 방향)으로 길게 형성되는 가로격벽(13b)을 포함한다.
본 실시예에서, 방전셀(18)은 가로격벽(13a)과 세로격벽(13b)에 의해서 매트릭스 모양으로 구획되는 것으로 도시하고 있으나, 본 발명이 이에 한정되는 것은 아니며 보다 다양한 형태로 구획될 수 있음은 당연하다. 또한, 격벽(13)은 배면기판(10) 위로 유전체를 도포하고, 그 위를 패터닝한 후 소성시켜 배면기판(10)과는 별도로 형성한 것을 도시하였다.
그리고, 이 격벽(13) 위에서 방전셀(18)을 연장 구획하며, 제2 방향(도면의 x방향)을 따라 방전셀(18)을 사이에 두고 서로 마주하며 배치되는 주사 전극(40) 및 유지 전극(30)을 감싸는 유전체층(24)이 구비된다.
이 유전체층(24)의 표면에는 방전셀(18) 내에서 일어나는 플라즈마 방전에 노출되어 파손되는 것을 방지하기 위한 보호막(26)을 구비될 수 있다.
이 보호막(26)은 유전체층(24)을 보호하고, 높은 이차전자방출계수(secondary electron emission coefficient)를 요구하지만 가시광의 투과성을 가질 필요 없기 때문에 가시광 투과성 MgO에 비하여 훨씬 높은 이차전자방출계수 값을 가지는 가시광 비투과성 MgO로 형성하여 방전개시전압을 더욱 낮출 수 있다.
또한, 유전체층(24)은 전면기판(20)을 덮는 상부유전층(22)의 하부에 형성된다. 이 상부유전층(22)은 전면기판(20)에 형성된 어드레스 전극(50)을 덮어, 어드레스 전극(50)과 주사 전극(40) 및 유지 전극(30)을 전기적으로 분리시켜주는 역할을 한다.
유지 전극(30) 및 주사 전극(40)은 제2 방향(도면의 x축 방향)을 따라 신장 형성되어 방전셀(18)들에 대하여 제2 방향(도면의 x축 방향)을 따라 연속적으로 대응하며, 제1 방향(도면의 y축 방향)을 따라 이웃하는 방전셀(18)들의 경계에 번갈아 배치된다. 이로 인하여, 유지 전극(30)과 주사 전극(40) 각각은 y축 방향으로 이웃하는 한 쌍의 방전셀(18)들에 공유된다.
이와 같이, 유지 전극 및 주사 전극이 방전셀들을 사이에 두고 서로 마주하도록 대향 배치됨에 따라 어드레스 전극(50)과 주사 전극(40) 사이의 어드레스 방전 이후, 선택된 방전셀(18)에서 유지 전극(30)과 주사 전극(40) 사이에서 발생하는 유지방전을 대향방전 형태로 일으켜 유지 방전 전압을 낮추고, 이에 따른 방전효율을 항상시킬 수 있도록 한다.
어드레스 전극(50)은 전면기판(20)면에서 제1 방향(도면의 y방향)의 격벽(13)을 따라 어드레스 라인부(51)가 배치되고, 주사 전극(40)과의 어드레스 방전을 통해 켜질 방전셀(18)을 선택할 수 있도록 어드레스 라인부(51)로부터 제2 방향으로 연장되며 방전셀(18) 내부로 돌출되는 어드레스 돌출부(52)를 포함한다.
본 실시예의 플라즈마 디스플레이 패널은 켜질 방전셀을 선택하기 위한 어드레스 방전 기간과, 디스플레이를 위한 유지 방전 기간이 서로 분리되는 ADS(Address Display Separated) 구동 방식에 의해 구동된다.
이 ADS 구동 방식은 한 프레임(Frame)을 여러 개의 서브필드(sub-field)로 나누고, 각 서브필드는 크게 리셋 방전 기간, 어드레스 방전 기간과, 유지 방전 기간(보다 정확하게는 유지 및 표시 방전 기간)으로 나누어진다.
리셋 방전 기간에는 필드 또는 프레임이 끝난 후 연속되는 다음 필드 또는 프레임에 영향을 최대한 배제하기 위하여 전화면 기입방식과 전화면 소거 방식을 통하여 모든 방전셀(18)들을 균일한 상태로 만들어 준다. 이렇게 함으로써 어드레스 방전 기간에 기입 에러를 방지하여 어드레스 방전을 실현할 수 있게 된다.
어드레스 방전 기간에는 표시하고자 하는 방전셀을 모든 스캔 라인에 대하여 순차적으로 지정하는 단계로서 선택적인 기입 방식과 선택적 소거 방식으로 구분된다.
유지 방전 기간에는 어드레스 방전 기간에서 선택된 방전셀(벽전하가 축적된)에 외부의 유지 펄스를 인가하여(실제로 벽전압+외부 인가전압) 유지 방전을 지속시키는 단계로서 화면의 밝기와 관련된 구간이다.
이 ADS 구동 방식은 리셋 방전 기간 이후 제1 방향을 따라 순차적으로 제2 방향의 스캔 라인들이 어드레스 방전을 일으키게 된다. 이때, 상대적으로 나중에 어드레스 방전이 일어나는 스캔 라인의 후순위 방전셀(18)들은 리셋 방전 기간동안 쌓아 놓은 벽전하(well charge)량과 방전셀 공간에 존재하는 프라이밍 파티클(priming particle)의 양이 감소함에 따라 점점 더 어드레스 방전이 일어나기 어려워진다.
따라서, 본 실시예의 어드레스 돌출부(52)는 리셋 방전 이후 순차적으로 어드레스 방전이 일어나는 스캔 라인의 후순위 방전셀(18)들에 대응할수록 어드레스 방전을 일으키는 주사 전극(40; Y(1,2)∼Y(2n-1, 2n))과의 거리(d(1)∼d(2n))가 점차 좁아지는 형태로 이루어진다.
이와 같이, 주사 전극(40; Y(1,2)∼Y(2n-1, 2n))과 이에 대응하는 각 어드레스 돌출부(52) 사이의 거리가 d(1)>d(2)>d(3)>d(4)…>d(2n-1)>d(2n)의 패턴을 갖도록 구성함으로써 스캔 라인의 후순위 방전셀에 대해 어드레스 전압을 높이지 않고도 동일한 어드레스 전압과 전압 폭을 이용해 어드레싱할 수 있도록 함으로써 결국, 어드레스 방전 전압을 낮추고 이에 따른 방전효율을 향상시킬 수 있다.
본 실시예에서, y방향으로 인접하는 두 스캔 라인의 방전셀들이 주사 전극 (40; Y(1,2)∼Y(2n-1, 2n))들을 공유하기 때문에 주사 전극(40; Y(1,2)∼Y(2n-1, 2n))과 이에 대응하는 각 어드레스 돌출부(52) 사이의 거리가 d(1)=d(2)>d(3)=d(4)…>d(2n-1)=d(2n)의 패턴을 갖도록 구성하는 것도 바람직하다.
어드레스 전극(50)은 전면기판(20)면에 형성됨에 따라 전면기판(20)을 통과하는 가시광선의 투과율을 높여 휘도를 향상시킬 수 있도록 어드레스 돌출부(52)는 가시광선의 투과율이 높은 투명 ITO(Indium Tin Oxide)로 형성하는 것이 보다 바람직하다.
그리고, 어드레스 돌출부(52)가 전기 전도율이 낮은 투명 ITO막으로 이루어지기 때문에 어드레스 돌출부(52)에서 발생하는 전압 강하를 방지하기 위하여 어드레스 전압을 인가하는 어드레스 라인부(51)는 전기 전도율이 높은 도체 금속으로 이 루어진다.
또한, 어드레스 라인부(51)는 어두운 색의 불투명 금속 재질로 구성하는 것이 보다 바람직하다. 이는 어드레스 라인부가 블랙 스트라이프(black stripe)와 같은 역할을 수행하여 외광반사에 의해 저하되는 콘트라스트(Contrast)를 향상시킬 수도 있다.
그리고, 본 실시예에서 어드레스 전극(50)은 전면기판(20)면에 형성되는 것을 예시하였으나, 전면기판(20)면 뿐만 아니라 배면기판(10)면에 형성될 수 있음은 당연하다.
이하, 본 발명의 다른 실시예들을 첨부한 도면을 참조하여 설명하되, 전술한 제1 실시예와 동일 및 상당한 부분에 대해서는 같은 참조부호를 사용하고 이에 대한 반복적인 설명은 생략한다.
도 4는 본 발명의 제2 실시예에 따른 플라즈마 디스플레이 패널의 부분 평면도이다.
도 4를 참조하여 설명하면, 본 실시예의 어드레스 돌출부는 리셋 방전 이후 순차적으로 주사 전극(Y(1,2)∼Y(2n-1, 2n))과 어드레스 방전이 일어나는 스캔 라인의 후순위 방전셀들에 대응할수록 어드레스 돌출부의 면적(S(1)∼S(2n))이 점차 확대되는 형태로 이루어진다.
이와 같이, 어드레스 돌출부의 면적은 S(1)<S(2)<S(3)<S(4)…<S(2n-1)<S(2n)의 관계를 갖도록 구성함으로써 모든 스캔 라인의 방전셀이 동일한 어드레스 전압 과 전압 폭을 이용해 어드레싱할 수 있도록 함으로써 어드레스 방전전압을 낮추고, 이에 따른 방전효율을 향상시킬 수 있도록 한다.
이때, 어드레스 돌출부의 면적은 주사 전극(Y(1,2)∼Y(2n-1, 2n))쪽으로 인접하도록 폭(H)을 증가시킴으로써 면적을 증가시킴과 아울러 주사 전극(Y(1,2)∼Y(2n-1, 2n))과의 거리가 점점 더 좁아지도록 d(1)≥d(2)>d(3)≥d(4)…>d(2n-1)≥d(2n) 형성하는 것이 보다 바람직하다.
도 5는 본 발명의 제3 실시예에 따른 플라즈마 디스플레이 패널을 잘라서 본 부분 측단면도이다.
도 5를 참조하여 설명하면, 본 실시예에는 유전체층(24)이 어드레스 전극(50)을 덮는 상부유전층(22)과 유지 전극(30) 및 주사 전극(40)과의 사이에 기설정된 간격(l)을 가지며 상부유전층(22)에 인접하는 유지 전극(30) 및 주사 전극(40)을 상측을 덮도록 형성한다.
이처럼, 상부유전층과 유지 전극(30) 및 주사 전극(40)과의 사이에 기설정된 간격(l)이 0보다 큰 경우 제조 과정이 좀더 복잡하고 어려워진다. 그러나, 방전셀을 사이에 두고 서로 마주하며 유지 방전에 관여하는 전극부의 높이(L)를 증가에 따른 대향 방전 면적을 증가시켜 휘도 및 발광효율을 향상시킬 수 있다.
이상에서 본 발명의 실시예에 대하여 상세하게 설명하였지만 본 발명의 권리범위는 이에 한정되는 것은 아니고 다음의 청구범위에서 정의하고 있는 본 발명의 기본 개념을 이용한 당업자의 여러 변형 및 개량 형태 또한 본 발명의 권리범위에 속하는 것이다.
이상 설명한 바와 같이 본 발명에 따른 플라즈마 디스플레이 패널은 리셋 방전 이후 순차적으로 어드레스 방전이 일어나는 스캔 라인의 후순위 방전셀에 대응할수록 어드레스 전극의 면적을 점차 확대시키고 아울러 제2 전극과의 거리를 점차 좁힘으로써 어드레스 방전 전압을 낮추어 발광효율을 향상시킬 수 있도록 한다. 또한, 제1 전극와 제2 전극을 감싸는 유전체층의 높이를 증가시킴으로써 유지 방전시 서로 마주하며 대향하는 전극부의 면적을 증가시켜 방전효율을 향상시킬 수 있도록 하는 효과를 갖는다.

Claims (15)

  1. 제1 기판,
    상기 제1 기판과의 사이에 다수의 방전셀을 갖도록 대향 배치되는 제2 기판,
    상기 제2 기판에 제1 방향을 따라 뻗어 형성되는 어드레스 전극, 및
    상기 제1 기판과 상기 제2 기판 사이에서 상기 제1 방향과 교차되는 제2 방향을 따라 뻗어 형성되며 상기 방전셀을 사이에 두고 상기 제1 방향을 따라 서로 번갈아 배치되는 제1 전극 및 제2 전극을 포함하고,
    상기 어드레스 전극은 상기 제1 방향을 따라 배치되는 어드레스 라인부와, 상기 어드레스 라인부로부터 상기 제2 방향으로 연장되며 상기 각 방전셀 내부로 돌출되는 어드레스 돌출부를 포함하며,
    상기 어드레스 돌출부와 상기 제2 전극 사이의 거리는 스캔 라인의 후순위 방전셀에 대응할수록 점차 가까워지는 플라즈마 디스플레이 패널.
  2. 삭제
  3. 제 1항에 있어서,
    상기 어드레스 돌출부는,
    상기 어드레스 라인부의 길이 방향을 따라 상기 제2 전극과의 거리가 점차 가까워지도록 배치되는 플라즈마 디스플레이 패널.
  4. 제1항에 있어서,
    상기 제2 전극을 공유하는 각 상기 방전셀에 대응하는 각 상기 어드레스 돌출부는 상기 제2 전극과 동일 거리를 갖는 플라즈마 디스플레이 패널.
  5. 제 1항에 있어서,
    상기 방전셀을 구획하는 격벽을 더 포함하는 플라즈마 디스플레이 패널.
  6. 제5항에 있어서,
    상기 격벽 위에서 상기 방전셀을 연장 구획하며 상기 제1 전극과 제2 전극을 감싸는 유전체층을 포함하는 플라즈마 디스플레이 패널.
  7. 제6항에 있어서,
    상기 어드레스 전극은,
    상기 어드레스 라인부가 상기 격벽 위를 따라 배치되는 플라즈마 디스플레이 패널.
  8. 제7항에 있어서,
    상기 제2 기판에는,
    상기 어드레스 전극을 덮는 상부유전층을 포함하는 플라즈마 디스플레이 패널.
  9. 제8항에 있어서,
    상기 유전체층은,
    상기 제1 전극 혹은 상기 제2 전극과 상기 상부유전층 사이에 기설정된 높이를 가지며 형성되는 플라즈마 디스플레이 패널.
  10. 제1 기판,
    상기 제1 기판과의 사이에 다수의 방전셀을 갖도록 대향 배치되는 제2 기판,
    상기 제2 기판에 제1 방향을 따라 뻗어 형성되는 어드레스 전극, 및
    상기 제1 기판과 상기 제2 기판 사이에서 상기 제1 방향과 교차되는 제2 방향을 따라 뻗어 형성되며, 상기 제1 방향을 따라 서로 번갈아 배치되는 제1 전극 및 제2 전극을 포함하고,
    상기 어드레스 전극은 상기 제1 방향을 따라 배치되는 어드레스 라인부와, 상기 어드레스 라인부로부터 상기 제2 방향으로 연장되며 상기 방전셀에 돌출되는 어드레스 돌출부를 포함하며,
    상기 어드레스 돌출부의 면적은 스캔 라인의 후순위 방전셀에 대응할수록 점차 확대되는 플라즈마 디스플레이 패널.
  11. 삭제
  12. 제 10항에 있어서,
    상기 어드레스 돌출부는,
    상기 어드레스 라인부의 길이 방향을 따라 점차 면적이 확대되는 플라즈마 디스플레이 패널.
  13. 제 10항에 있어서,
    상기 어드레스 돌출부와 상기 제2 전극 사이의 거리는 스캔 라인의 후순위 방전셀에 대응할수록 점차 가까워지는 플라즈마 디스플레이 패널.
  14. 제 13항에 있어서,
    상기 어드레스 돌출부는,
    상기 제1 방향을 따라 상기 제2 전극과 인접하는 쪽으로 폭이 증가하며 면적이 점차 확대되는 플라즈마 디스플레이 패널.
  15. 제10항에 있어서,
    상기 제2 전극을 공유하는 각 상기 방전셀에 대응하는 상기 어드레스 돌출부는 서로 같은 면적을 갖는 플라즈마 디스플레이 패널.
KR1020050111651A 2005-11-22 2005-11-22 플라즈마 디스플레이 장치 KR100778410B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020050111651A KR100778410B1 (ko) 2005-11-22 2005-11-22 플라즈마 디스플레이 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050111651A KR100778410B1 (ko) 2005-11-22 2005-11-22 플라즈마 디스플레이 장치

Publications (2)

Publication Number Publication Date
KR20070053879A KR20070053879A (ko) 2007-05-28
KR100778410B1 true KR100778410B1 (ko) 2007-11-21

Family

ID=38275897

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050111651A KR100778410B1 (ko) 2005-11-22 2005-11-22 플라즈마 디스플레이 장치

Country Status (1)

Country Link
KR (1) KR100778410B1 (ko)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20050108560A (ko) * 2004-05-12 2005-11-17 삼성에스디아이 주식회사 플라즈마 디스플레이 패널

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20050108560A (ko) * 2004-05-12 2005-11-17 삼성에스디아이 주식회사 플라즈마 디스플레이 패널

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
한국공개특허 제2005-0108560호(2005.11.17 공개)

Also Published As

Publication number Publication date
KR20070053879A (ko) 2007-05-28

Similar Documents

Publication Publication Date Title
JPH1125863A (ja) プラズマディスプレイパネル
JP2001126625A (ja) プラズマディスプレイパネル
JP3005020B2 (ja) プラズマディスプレイパネル
EP1701373B1 (en) Plasma Display Panel (PDP)
KR100778410B1 (ko) 플라즈마 디스플레이 장치
CN100538980C (zh) 等离子体显示器
JP2010062131A (ja) プラズマディスプレイパネル
KR20060130366A (ko) 플라즈마 디스플레이 패널
US7768203B2 (en) Plasma display panel including black projections
JP4368871B2 (ja) プラズマディスプレイパネル
KR100333415B1 (ko) 플라즈마 디스플레이 패널
KR100684723B1 (ko) 플라즈마 디스플레이 패널 및 그 구동방법
KR100426193B1 (ko) 플라즈마 디스플레이 패널
KR100751320B1 (ko) 플라즈마 디스플레이 패널
KR100599626B1 (ko) 플라즈마 디스플레이 패널 및 그 구동방법
KR100580682B1 (ko) 플라즈마 디스플레이 패널
KR100728116B1 (ko) 플라즈마 디스플레이 패널
KR20010076096A (ko) 플라즈마 디스플레이 패널 및 그 구동방법
KR100684840B1 (ko) 플라즈마 디스플레이 패널과 그 구동 방법
KR20060062484A (ko) 플라즈마 디스플레이 패널
KR100684849B1 (ko) 플라즈마 디스플레이 패널
KR100637496B1 (ko) 플라즈마 디스플레이 패널
US7759870B2 (en) Plasma display panel (PDP)
KR100768207B1 (ko) 플라즈마 디스플레이 패널
JP2005327730A (ja) プラズマディスプレイパネルのエイジング方法

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee