KR100815938B1 - 반도체 소자의 금속 배선 형성 방법 - Google Patents

반도체 소자의 금속 배선 형성 방법 Download PDF

Info

Publication number
KR100815938B1
KR100815938B1 KR1020060102217A KR20060102217A KR100815938B1 KR 100815938 B1 KR100815938 B1 KR 100815938B1 KR 1020060102217 A KR1020060102217 A KR 1020060102217A KR 20060102217 A KR20060102217 A KR 20060102217A KR 100815938 B1 KR100815938 B1 KR 100815938B1
Authority
KR
South Korea
Prior art keywords
film
forming
metal
pecvd
plasma
Prior art date
Application number
KR1020060102217A
Other languages
English (en)
Inventor
주성중
Original Assignee
동부일렉트로닉스 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 동부일렉트로닉스 주식회사 filed Critical 동부일렉트로닉스 주식회사
Priority to KR1020060102217A priority Critical patent/KR100815938B1/ko
Application granted granted Critical
Publication of KR100815938B1 publication Critical patent/KR100815938B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/76841Barrier, adhesion or liner layers
    • H01L21/76843Barrier, adhesion or liner layers formed in openings in a dielectric
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/283Deposition of conductive or insulating materials for electrodes conducting electric current
    • H01L21/285Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation
    • H01L21/28506Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers
    • H01L21/28512Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers on semiconductor bodies comprising elements of Group IV of the Periodic Table
    • H01L21/28556Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers on semiconductor bodies comprising elements of Group IV of the Periodic Table by chemical means, e.g. CVD, LPCVD, PECVD, laser CVD
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76802Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
    • H01L21/76814Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics post-treatment or after-treatment, e.g. cleaning or removal of oxides on underlying conductors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76822Modification of the material of dielectric layers, e.g. grading, after-treatment to improve the stability of the layers, to increase their density etc.
    • H01L21/76826Modification of the material of dielectric layers, e.g. grading, after-treatment to improve the stability of the layers, to increase their density etc. by contacting the layer with gases, liquids or plasmas
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76822Modification of the material of dielectric layers, e.g. grading, after-treatment to improve the stability of the layers, to increase their density etc.
    • H01L21/76828Modification of the material of dielectric layers, e.g. grading, after-treatment to improve the stability of the layers, to increase their density etc. thermal treatment

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • General Chemical & Material Sciences (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Chemical & Material Sciences (AREA)
  • Plasma & Fusion (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Abstract

본 발명은 하부 금속 배선 등을 포함한 소정의 구조물이 형성된 반도체 기판상에 저유전율의 층간 절연막을 형성하는 단계와, 상기 층간 절연막에 금속 배선을 연결하는 패턴을 형성하는 단계와, 상기 패턴에 대해 소정의 CVD 챔버내에서 H2 플라즈마 가스와 He 플라즈마 가스를 이용하는 플라즈마 처리를 수행하여 탄소(C) 및 불소(F)의 화합물 가스를 제거하는 단계와, 상기 패턴 상에 TDMAT(Tetrakis-dimethyl-amino-titanium) 물질을 이용하여 열적(thermal) 분해에 의해 TiN 막을 증착하는 단계와, 상기 TiN 막에 대해 PECVD(Plasma-Enhanced Camical Vapor Deposition) 방법을 통해 H2 플라즈마 가스와 N2 플라즈마 가스를 이용하여 PECVD TiN막을 형성하는 단계와, 상기 PECVD TiN막 상에 금속막을 구비하는 단계를 포함하는 반도체 소자의 금속 배선 형성 방법에 관한 것이다.
확산 방지막, 플라즈마 처리, TDMAT, PECVD

Description

반도체 소자의 금속 배선 형성 방법{Forming Method for Metal Line in Semiconductor Device}
도 1a 내지 도 1e는 본 발명의 실시예에 따른 반도체 소자의 금속 배선 형성 방법을 설명하기 위한 순차적인 공정 단면도이다.
< 도면의 주요 부분에 대한 부호의 설명 >
110 : 층간 절연막
120 : 패턴
130 : 플라즈마 처리
140 : 금속 베리어막
150 : 구리 시드막
160 : 금속막
본 발명은 반도체 소자의 금속 배선 형성방법에 관한 것으로, 특히 반도체 소자의 금속 배선을 형성하기 위해 PECVD TiN을 이용하여 금속 베리어막과의 접착특성을 향상시킬 수 있는 반도체 소자의 금속 배선 형성 방법에 관한 것이다.
반도체 소자의 고집적화와 더불어 금속 배선 사이의 간격이 점차 좁아지고, 다층 배선 구조를 가지는 금속 배선층이 필요하게 되었다. 이에 따라, 동일층 상에서 서로 인접한 금속 배선층 사이 또는 상하로 인접한 각 배선층 사이에 존재하는 기생 커패시턴스(C) 성분 및 기생 저항(R) 성분들이 중요한 문제로 부각되었다.
금속 배선 시스템에서 기생 저항 및 기생 커패시턴스 성분들은 소위 기생 RC를 유도하여 소자의 속도를 지연(delay)시키는 원인이 된다. 또한, 이러한 기생 저항 및 기생 커패시턴스 성분들로 인하여 칩의 총 전력 소모량이 증가 되고 신호 누설량도 증가 된다. 따라서, 고집적된 반도체 소자를 제조하는데 있어서, 동작 속도가 향상되고 기생 RC가 작은 다층 배선 기술을 개발하는 것은 매우 중요하다. 기생 RC가 작은 배선을 형성하기 위해서는 비저항이 낮은 금속을 배선 물질로 사용하거나 유전율이 낮은 물질로 절연막을 형성할 필요가 있다. 예를 들면 구리(Cu), 알루미늄(Al), 은(Ag), 금(Au) 등의 물질이나 또는 이들의 합금 등이 배선 물질로 관심의 대상이 되고 있다. 이 중에서 현재는 구리를 사용하여 각종 배선을 형성하는 것에 대한 연구가 활발하게 진행되고 있다.
구리는 비저항이 작을 뿐만 아니라 값싸고 공정의 부담이 적은 장점이 있다. 또한, 알루미늄과는 달리 전자 이탈(electro-migration) 현상에 대한 내성이 큰 것 또한 장점이다. 이러한 장점들로 인하여 배선 물질로서 구리가 널리 이용되고 있다. 그러나, 구리는 여러 물질과 화학적 친화도가 크기 때문에 실리콘 기판이나 실리콘 산화막으로 쉽게 확산 된다. 따라서, 구리가 확산되는 것을 방지하는 한편 접착력의 향상을 위하여 티타늄이나 탄탈륨 계열의 금속합금을 사용한 장벽층을 콘 택과 실리콘 산화막 사이에 형성하는 방법이 이용된다.
또한, 디바이스의 성능을 향상시키기 위해서는 저유전율(low-k)을 갖는 절연막을 형성할 필요가 있다. 하지만, 저유전 절연막의 유전상수를 더욱 낮출수록 저유전 절연막 내부에 탄소(C) 및 불소(F)의 화합물 가스 또는 기공이 많이 존재하기 때문에 저유전 절연막과 금속 베리어막과의 접착특성 및 스탭 커버리지(step coverage)를 나쁘게하여 구리(Cu) 금속 배선공정의 신뢰성을 저하시키는 문제가 있었다.
전술한 문제를 해결하기 위해 본 발명은, 반도체 소자의 금속 배선을 형성하기 위해 PECVD TiN을 이용하여 금속 베리어막과의 접착특성 및 스텝 커버리지를 향상시킬 수 있는 반도체 소자의 금속 배선 형성 방법을 제공하는데 목적이 있다.
전술한 목적을 달성하기 위해 본 발명은, 하부 금속 배선 등을 포함한 소정의 구조물이 형성된 반도체 기판상에 저유전율의 층간 절연막을 형성하는 단계와, 상기 층간 절연막에 금속 배선을 연결하는 패턴을 형성하는 단계와, 상기 패턴에 대해 소정의 CVD 챔버내에서 H2 플라즈마 가스와 He 플라즈마 가스를 이용하는 플라즈마 처리를 수행하여 탄소(C) 및 불소(F)의 화합물 가스를 제거하는 단계와, 상기 패턴 상에 TDMAT(Tetrakis-dimethyl-amino-titanium) 물질을 이용하여 열적(thermal) 분해에 의해 TiN 막을 증착하는 단계와, 상기 TiN 막에 대해 PECVD(Plasma-Enhanced Camical Vapor Deposition) 방법을 통해 H2 플라즈마 가스와 N2 플라즈마 가스를 이용하여 PECVD TiN막을 형성하는 단계와, 상기 PECVD TiN막 상에 금속막을 구비하는 단계를 포함하는 반도체 소자의 금속 배선 형성 방법을 제공한다.
본 발명에서, 상기 탄소(C) 및 불소(F)의 화합물 가스를 제거하는 단계는, 상기 CVD 챔버 내에 15 ~ 25 Torr의 압력으로 설정하고, 상기 기판은 300 ~ 450℃의 온도로 가열하고, H2 와 He의 반응 가스를 주입하여 30 ~ 60초의 시간 동안 플라즈마 처리를 수행한다.
본 발명에서, 상기 열적(thermal) 분해에 의한 TiN막은 10 ~ 20Å의 두께로 형성한다.
본 발명에서, 상기 PECVD TiN막은 5 ~ 10Å의 두께로 형성한다.
본 발명에서, 상기 PECVD TiN막을 형성한 후, 상기 H2 플라즈마 가스와 상기 He 플라즈마 가스를 이용하여 다시 플라즈마 처리를 수행하는 단계를 포함한다.
본 발명에서, 상기 금속막이 구리(Cu)로 형성되는 경우, 상기 PECVD TiN막 상에 TaN / Ta의 이중막으로 이루어진 금속 베리어막을 형성한 후, 상기 금속 베리어막 위에 구리 시드막을 형성하는 단계를 포함한다.
본 발명에서, 상기 TaN막은 50 ~ 100Å의 두께, 상기 Ta막은 50 ~ 150Å의 두께, 상기 구리 시드막은 400 ~ 600Å의 두께로 형성한다.
이하에서는 첨부한 도면을 참조하여 본 발명의 실시예에 따른 반도체 소자의 금속 배선 제조 방법을 자세히 설명한다.
본 발명이 속하는 기술 분야에 익히 알려져 있고 본 발명과 직접적으로 관련이 없는 기술 내용에 대해서는 설명을 생략한다. 이는 불필요한 설명을 생략함으로 써 본 발명의 요지를 흐리지 않고 더욱 명확히 전달하기 위함이다.
도 1a 내지 도 1e는 본 발명의 실시예에 따른 반도체 소자의 금속 배선 형성 방법을 설명하기 위한 단면을 도시한 단면도이다.
먼저, 도 1a를 참조하면, 하부 금속 배선 등의 하부 구조물이 형성된 반도체 기판(미도시)상에 층간 절연막(110)을 형성하고, 이러한 층간 절연막(110)에 대해 일반적인 포토 리소그래피/식각 공정 또는 다마신 공정을 수행하여 금속 배선 등의 도전 패턴을 연결하는 트렌치(tranch)와 비아(via)로 이루어진 소정의 패턴(120)을 형성한다. 물론, 소정의 패턴(120)을 형성하는 다마신 공정은 단일 다마신 공정과 이중 다마신 공정을 포함하여 패턴(120)의 형태에 따라 선택하여 수행할 수 있다. 또한, 층간 절연막(110)은 SiOC 등의 저유전율(low-k)의 산화물로 형성될 수 있다.
다음으로, 도 1b에 도시된 바와 같이, 소정의 패턴(120)을 형성한 후, 알루미뉼(Al), 구리(Cu) 또는 텅스텐(W)을 포함하는 금속재질 중 선택된 어느 하나의 금속을 충진하기 위해 PECVD TiN막을 패턴(120)에 형성한다.
PECVD TiN막을 패턴(120)에 형성하는 방법을 이하 구체적으로 설명하면 다음과 같다.
소정의 CVD 챔버내에서 H2 플라즈마 가스와 He 플라즈마 가스를 이용하는 플라즈마 처리(130)를 수행하여 탄소(C) 및 불소(F)의 화합물 가스를 제거한다. 이때, CVD 챔버 내에 15 ~ 25 Torr의 압력으로 설정하고, 기판은 300 ~ 450℃의 온도로 가열하며, H2 와 He의 반응 가스를 주입하여 30 ~ 60초의 시간 동안 플라즈마 처리(130)를 수행하는 것이 바람직하다. 이렇게 하여, C, F를 제거함에 따라 구리 배선을 형성하기 위한 후속 공정 진행의 신뢰성을 높일 수 있다.
이어서, 아르곤(Ar) 가스를 이용하여 CVD 챔버 내부의 잔류 가스 및 부산물을 챔버 외부로 배출하는 퍼지(purge) 공정을 수행한 후, 패턴(120)에 TDMAT(Tetrakis-dimethyl-amino-titanium) 물질을 이용하여 열적(thermal) 분해에 의해 TiN 막을 약 10 ~ 20Å 정도의 두께로 증착한다.
그 후, 증착된 열적 TiN 막에 대해 PECVD(Plasm Enhanced Chemical Vapor Deposition) 방법을 통해 H2 플라즈마 가스와 N2 플라즈마 가스를 이용하여 증착 공정을 수행함으로써 PECVD TiN막을 형성한다. 여기서, 열적 TiN 막에 대해 플라즈마 증착 공정을 수행하면 열적 TiN 막의 두께가 감소하므로 PECVD TiN 막의 두께는 5 ~ 10Å으로 형성될 수 있다.
이어서, PECVD TiN막을 형성한 후, H2 플라즈마 가스와 He 플라즈마 가스를 이용하여 이전에 수행했던 플라즈마 처리 공정조건과 동일한 공정조건에서 다시 플라즈마 처리를 수행한다. 따라서, 남아있는 탄소(C) 및 불소(F)의 화합물 가스를 완전히 제거할 수 있다. 전술한 바와 같이, 금속 배선을 형성하기 위한 공정과정에서 금속의 확산을 방지하기 위한 금속 베리어막의 증착 전에, 패턴(120)에 대해 전술한 바와 같은 방법으로 형성된 PECVD TiN막을 형성함으로써 저유전 절연막에 존재하는 기공을 막아 주어 금속 베리어막과 저유전 절연막과의 접착 특성을 향상시킴으로써 전체적인 접착 특성을 개선할 수 있다. 따라서, 금속 베리어막 증착시, 스텝 커버리지(step coverage)의 향상으로 인해 공정의 신뢰성이 개선된다.
이어서, 도 1c에 도시된 바와 같이, 선택적으로 패턴(120)에 구비될 구리의 금속 배선과의 접착성(adhesion)을 증가시켜 전자이탈(electro-migration) 특성을 향상시키기 위해서, PECVD TiN막의 상부 면에 대해 MOCVD 방법을 이용하여 TaN/Ta의 이중막으로 이루어진 금속 베리어막(140)을 형성할 수 있다. 물론, 구리(Cu) 이외에 알루미늄(Al)과 텅스텐(W)을 포함하는 금속재질을 이용하여 금속막(160)을 형성하는 경우에는 TaN/Ta의 금속 베리어막(140)이 형성되지 않을 수 있다. 여기서, TaN막은 50 ~ 100Å의 두께로 형성하고, Ta막은 50 ~ 150Å의 두께로 형성하는 것이 바람직하다.
이어서, 도 1d에 도시된 바와 같이, 선택적으로 금속 베리어막(140)이 형성된 PECVD TiN막의 상측에 금속막(160), 예를 들어 구리의 금속막(160)을 형성하는 경우, PECVD TiN막의 상측에 400 ~ 600Å두께의 구리 시드(seed)막(150)을 형성할 수 있다.
그 후, 도 1e에 도시된 바와 같이, 구리 시드막(150)에 대해 일반적인 전해도금(electro plating) 및 N2와 H2의 분위기 가스에서 200 ~ 400℃의 온도범위에서 후 열처리 방법을 순차적으로 수행하여 구리의 금속막(160)을 형성할 수 있다. 또한, 구리의 금속막(160)을 형성한 후, 금속막(160)에 대해 전면 식각 기술 또는 화학기계적 연마(CMP: Chemical Mechanical Polishing) 기술을 사용하여 층간 절연막(110)이 노출될 때까지 평탄화시킨다.
그 결과, 패턴(120)에 구리의 금속막(160)이 구비되어 구리배선이 형성되고, 이어서 다른 반도체 소자를 포함하는 반도체 기판(도시하지 않음)이 구리의 금속막(160) 상에 구비되는 다층 레벨의 반도체 구조로 형성될 수 있다
지금까지 본 발명의 구체적인 구현예를 도면을 참조로 설명하였지만 이것은 본 발명이 속하는 기술분야에서 평균적 지식을 가진 자가 쉽게 이해할 수 있도록 하기 위한 것이고 발명의 기술적 범위를 제한하기 위한 것이 아니다. 따라서 본 발명의 기술적 범위는 특허청구범위에 기재된 사항에 의하여 정하여지며, 도면을 참조로 설명한 구현예는 본 발명의 기술적 사상과 범위 내에서 얼마든지 변형하거나 수정할 수 있다.
이상에서 설명한 바와 같이 본 발명에 의하면, 반도체 소자의 금속 배선을 형성하기 위한 과정에서 PECVD TiN막을 형성함으로써 저유전 절연막에 존재한 기공을 막아주고, 이에 따라, 금속 베리어막과의 접착특성을 향상시킬 수 있다.
따라서, 금속 베리어막을 증착하는 과정에서, 스텝 커버리지(step coverage)가 개선되어 전자이탈 등과 같은 문제를 효과적으로 개선할 수 있다.

Claims (7)

  1. 하부 금속 배선 등을 포함한 소정의 구조물이 형성된 반도체 기판상에 저유전율의 층간 절연막을 형성하는 단계와,
    상기 층간 절연막에 금속 배선을 연결하는 패턴을 형성하는 단계와,
    상기 패턴에 대해 소정의 CVD 챔버내에서 H2 플라즈마 가스와 He 플라즈마 가스를 이용하는 플라즈마 처리를 수행하여 탄소(C) 및 불소(F)의 화합물 가스를 제거하는 단계와,
    상기 패턴 상에 TDMAT(Tetrakis-dimethyl-amino-titanium) 물질을 이용하여 열적(thermal) 분해에 의해 TiN 막을 증착하는 단계와,
    상기 TiN 막에 대해 PECVD(Plasma-Enhanced Camical Vapor Deposition) 방법을 통해 H2 플라즈마 가스와 N2 플라즈마 가스를 이용하여 PECVD TiN막을 형성하는 단계와,
    상기 PECVD TiN막 상에 금속막을 구비하는 단계를 포함하는 반도체 소자의 금속 배선 형성 방법.
  2. 제 1 항에서,
    상기 탄소(C) 및 불소(F)의 화합물 가스를 제거하는 단계는, 상기 CVD 챔버 내에 15 ~ 25 Torr의 압력으로 설정하고, 상기 기판은 300 ~ 450℃의 온도로 가열하며, H2 와 He의 반응 가스를 주입하여 30 ~ 60초의 시간 동안 플라즈마 처리를 수행하는 것을 특징으로 하는 반도체 소자의 금속 배선 형성 방법.
  3. 제 1 항에서,
    상기 열적(thermal) 분해에 의한 TiN막은 10 ~ 20Å의 두께로 형성하는 것을 특징으로 하는 반도체 소자의 금속 배선 형성 방법.
  4. 제 1 항에서,
    상기 PECVD TiN막은 5 ~ 10Å의 두께로 형성하는 것을 특징으로 하는 반도체 소자의 금속 배선 제조 방법.
  5. 제 1 항에서,
    상기 PECVD TiN막을 형성한 후, 상기 H2 플라즈마 가스와 상기 He 플라즈마 가스를 이용하는 플라즈마 처리를 다시 수행하는 단계를 포함하는 것을 특징으로 하는 반도체 소자의 금속 배선 형성 방법.
  6. 제 1 항에서,
    상기 금속막이 구리(Cu)로 형성되는 경우, 상기 PECVD TiN막 상에 TaN / Ta의 이중막으로 이루어진 금속 베리어막을 형성한 후, 상기 금속 베리어막 위에 구 리 시드막을 형성하는 단계를 포함하는 것을 특징으로 하는 반도체 소자의 금속 배선 형성 방법.
  7. 제 6 항에서,
    상기 TaN막은 50 ~ 100Å의 두께, 상기 Ta막은 50 ~ 150Å의 두께, 상기 구리 시드막은 400 ~ 600Å의 두께로 형성하는 것을 특징으로 하는 반도체 소자의 금속 배선 형성 방법.
KR1020060102217A 2006-10-20 2006-10-20 반도체 소자의 금속 배선 형성 방법 KR100815938B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020060102217A KR100815938B1 (ko) 2006-10-20 2006-10-20 반도체 소자의 금속 배선 형성 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060102217A KR100815938B1 (ko) 2006-10-20 2006-10-20 반도체 소자의 금속 배선 형성 방법

Publications (1)

Publication Number Publication Date
KR100815938B1 true KR100815938B1 (ko) 2008-03-21

Family

ID=39411392

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060102217A KR100815938B1 (ko) 2006-10-20 2006-10-20 반도체 소자의 금속 배선 형성 방법

Country Status (1)

Country Link
KR (1) KR100815938B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109911843A (zh) * 2019-02-27 2019-06-21 上海华虹宏力半导体制造有限公司 金属薄膜图形的制造方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20010023696A (ko) * 1997-09-05 2001-03-26 토토라노 제이. 빈센트 Cvd 장벽층을 갖는 보더리스 비아들
JP2004221190A (ja) 2003-01-10 2004-08-05 Matsushita Electric Ind Co Ltd 半導体装置の製造方法および製造装置
KR20060003244A (ko) * 2004-07-05 2006-01-10 삼성전자주식회사 이중 다마신 공정을 사용하여 비아콘택 구조체를 형성하는방법

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20010023696A (ko) * 1997-09-05 2001-03-26 토토라노 제이. 빈센트 Cvd 장벽층을 갖는 보더리스 비아들
JP2004221190A (ja) 2003-01-10 2004-08-05 Matsushita Electric Ind Co Ltd 半導体装置の製造方法および製造装置
KR20060003244A (ko) * 2004-07-05 2006-01-10 삼성전자주식회사 이중 다마신 공정을 사용하여 비아콘택 구조체를 형성하는방법

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109911843A (zh) * 2019-02-27 2019-06-21 上海华虹宏力半导体制造有限公司 金属薄膜图形的制造方法
CN109911843B (zh) * 2019-02-27 2021-08-24 上海华虹宏力半导体制造有限公司 金属薄膜图形的制造方法

Similar Documents

Publication Publication Date Title
KR100703973B1 (ko) 이중 캡핑막을 갖는 반도체 소자의 배선 및 그 형성 방법
US8653663B2 (en) Barrier layer for copper interconnect
US6429128B1 (en) Method of forming nitride capped Cu lines with reduced electromigration along the Cu/nitride interface
US20060163736A1 (en) Interconnections having double capping layer and method for forming the same
US7879720B2 (en) Methods of forming electrical interconnects using electroless plating techniques that inhibit void formation
US20060154464A1 (en) Semiconductor device and a method of fabricating a semiconductor device
US20040224500A1 (en) Method of forming metal line of semiconductor device
JP2006324584A (ja) 半導体装置およびその製造方法
JP2005005383A (ja) 半導体装置および半導体装置の製造方法
US20070152334A1 (en) Semiconductor device and manufacturing method
KR100924556B1 (ko) 반도체 소자의 금속배선 및 그 형성방법
KR100815938B1 (ko) 반도체 소자의 금속 배선 형성 방법
US20020197852A1 (en) Method of fabricating a barrier layer with high tensile strength
US7902065B2 (en) Multi-layered metal line having an improved diffusion barrier of a semiconductor device and method for forming the same
JP4733804B2 (ja) 配線の形成方法
US6897144B1 (en) Cu capping layer deposition with improved integrated circuit reliability
US6445070B1 (en) Coherent carbide diffusion barrier for integrated circuit interconnects
US6462417B1 (en) Coherent alloy diffusion barrier for integrated circuit interconnects
KR100967130B1 (ko) 반도체 소자의 금속배선 및 그의 형성방법
KR101132700B1 (ko) 반도체 소자의 금속배선 및 그 형성방법
US6388330B1 (en) Low dielectric constant etch stop layers in integrated circuit interconnects
KR100622637B1 (ko) 반도체 소자의 금속배선 구조 및 그 형성방법
US20070205516A1 (en) Low-k dielectric layer, semiconductor device, and method for fabricating the same
TW513778B (en) Method of fabricating a barrier layer with high tensile strength
KR101096444B1 (ko) 반도체 소자의 금속배선 형성방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
G170 Publication of correction
LAPS Lapse due to unpaid annual fee