KR100800418B1 - 디지털 비디오 레코더에서의 버퍼 메모리 제어장치 및 방법 - Google Patents

디지털 비디오 레코더에서의 버퍼 메모리 제어장치 및 방법 Download PDF

Info

Publication number
KR100800418B1
KR100800418B1 KR1020060088471A KR20060088471A KR100800418B1 KR 100800418 B1 KR100800418 B1 KR 100800418B1 KR 1020060088471 A KR1020060088471 A KR 1020060088471A KR 20060088471 A KR20060088471 A KR 20060088471A KR 100800418 B1 KR100800418 B1 KR 100800418B1
Authority
KR
South Korea
Prior art keywords
buffer memory
size
video signal
channel
camera
Prior art date
Application number
KR1020060088471A
Other languages
English (en)
Inventor
임원택
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1020060088471A priority Critical patent/KR100800418B1/ko
Application granted granted Critical
Publication of KR100800418B1 publication Critical patent/KR100800418B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10527Audio or video recording; Data buffering arrangements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/222Studio circuitry; Studio devices; Studio equipment
    • H04N5/262Studio circuits, e.g. for mixing, switching-over, change of character of image, other special effects ; Cameras specially adapted for the electronic generation of special effects
    • H04N5/2624Studio circuits, e.g. for mixing, switching-over, change of character of image, other special effects ; Cameras specially adapted for the electronic generation of special effects for obtaining an image which is composed of whole input images, e.g. splitscreen
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10527Audio or video recording; Data buffering arrangements
    • G11B2020/1062Data buffering arrangements, e.g. recording or playback buffers
    • G11B2020/10675Data buffering arrangements, e.g. recording or playback buffers aspects of buffer control
    • G11B2020/10722Data buffering arrangements, e.g. recording or playback buffers aspects of buffer control wherein the size of the buffer is variable, e.g. by adding additional memory cells for coping with input streams that have high bit rates

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Television Signal Processing For Recording (AREA)

Abstract

본 발명은, 디지털 비디오 레코더에서의 버퍼 메모리 제어장치 및 방법에 관한 것으로, 예를 들어 다수의 카메라들이 연결 접속된 디지털 비디오 레코더(DVR)에서, 카메라 영상 신호의 사이즈 또는 디스플레이 화면의 분할 채널 수에 따라, 디지털 비디오 신호 처리에 사용되는 버퍼 메모리의 엔드 포인트(End Point)를 가변 제어하고, 또한, 상기 디지털 비디오 레코더에서, 디스플레이할 비디오 사이즈와, 버퍼 메모리에 저장된 비디오 사이즈가 일치하지 않으면, 우선순위에 따라, 상기 디스플레이할 비디오 사이즈, 또는 상기 버퍼 메모리의 엔드 포인트(End Point) 중 어느 하나를 변경 제어함으로써, 최소한의 버퍼 메모리를 사용하여, 장치의 간소화가 가능하며, 또한 비디오 디스플레이 동작에 오류가 발생하는 것을 예방할 수 있게 되는 매우 유용한 발명인 것이다.
디지털 비디오 레코더, 버퍼 메모리, 엔드 포인트, 카메라 영상 신호 사이즈, 화면 분할 채널 수, 우선순위

Description

디지털 비디오 레코더에서의 버퍼 메모리 제어장치 및 방법 {Apparatus and method for controlling buffer memory in digital video recorder}
도 1은 일반적인 다수의 카메라들이 디지털 비디오 레코더에 연결 접속된 상태를 도시한 것이고,
도 2는 일반적인 디지털 비디오 레코더에 대한 구성을 도시한 것이고,
도 3은 본 발명이 적용되는 디지털 비디오 레코더에 대한 구성을 도시한 것이고,
도 4는 본 발명에 따른 디지털 비디오 레코더에서의 버퍼 메모리 제어방법에 대한 제1 실시예의 동작 흐름도를 도시한 것이고,
도 5는 본 발명의 제1 실시예에 따라 버퍼 메모리의 엔드 포인트가 가변 설정된 실시예를 도시한 것이고,
도 6은 본 발명에 따른 디지털 비디오 레코더에서의 버퍼 메모리 제어방법에 대한 제2 실시예의 동작 흐름도를 도시한 것이고,
도 7은 본 발명의 제2 실시예에 따라 버퍼 메모리의 엔드 포인트가 가변 설정된 실시예를 도시한 것이고,
도 8은 본 발명에 따른 디지털 비디오 레코더에서의 버퍼 메모리 제어방법에 대한 제3 실시예의 동작 흐름도를 도시한 것이고,
도 9는 본 발명의 제3 실시예에 따라 경고 메시지가 화면 표시되는 실시예를 도시한 것이다.
※ 도면의 주요부분에 대한 부호의 설명
10,20 : 멀티 채널 디지털 신호 처리기
11,21 : 씨피유
12,22 : 버퍼 메모리
13,23 : 비디오 디스플레이 프로세서
14,24 : 오에스디 생성기
25 : 멀티 채널 비디오 사이즈 측정기
본 발명은, 디지털 비디오 레코더에서의 버퍼 메모리 제어장치 및 방법에 관한 것으로, 예를 들어 다수의 카메라들이 연결 접속된 디지털 비디오 레코더(DVR: Digital Video Recorder)에서, 디지털 비디오 신호 처리에 사용되는 버퍼 메모리를 효율적으로 제어할 수 있도록 하기 위한 디지털 비디오 레코더에서의 버퍼 메모리 제어장치 및 방법에 관한 것이다.
도 1은, 일반적인 다수의 카메라들이 디지털 비디오 레코더에 연결 접속된 상태를 도시한 것으로, 예를 들어 상기 디지털 비디오 레코더(DVR)에는, 16 개의 카메라들(Camera 1~16)이 연결 접속될 수 있으며, 또한 상기 16 개의 각 카메라에는 고유의 채널(Channel) 번호, 예를 들어 제1 내지 제16 채널 번호(CH 1~16)가 할당 부여될 수 있다.
한편, 상기 디지털 비디오 레코더에는, 도 2에 도시한 바와 같이, 멀티 채널 디지털 신호 처리기(Multi Channel Digital Signal Processor)(10), 씨피유(CPU)(11), 버퍼(Buffer) 메모리(12), 비디오 디스플레이 프로세서(13), 오에스디 생성기(OSD Generator)(14) 등이 포함 구성된다.
또한, 상기 멀티 채널 디지털 신호 처리기(10)에서는, 상기 제1 내지 제16 채널(CH 1~16)을 통해 각각 수신되는 카메라 영상 신호를, 디지털 비디오 신호로 신호 처리하기 위하여, 각 채널별 버퍼 메모리에 임시 저장하게 되는 데, 예를 들어 각 채널마다 3 개의 서로 다른 기록용량을 갖는 버퍼 메모리들이 설치 사용된다.
예를 들어, 각 채널을 통해 수신되는 카메라 영상 신호의 사이즈(Size)가, 가로 x 세로 픽셀 수 720 x 480, 360 x 240, 180 x 240 중 어느 하나로 변경 수신될 수 있기 때문에, 각 채널 마다 720 x 480, 360 x 240, 180 x 240에 대응되는 3 개의 버퍼 메모리들을 설치 사용하게 된다.
그리고, 상기 씨피유(11)에서는, 사용자의 키 입력 등에 따라, 상기 3 개의 버퍼 메모리들 중 어느 하나를 선택하여, 해당 채널을 통해 수신되는 카메라 영상 신호를 버퍼링하게 되며, 상기 멀티 채널 디지털 신호 처리기(10)에서는, 상기 버퍼링된 카메라 영상 신호를 독출하여, 디지털 비디오 신호로 변환 및 신호 처리하게 된다.
또한, 상기 비디오 디스플레이 프로세서(13)에서는, 상기와 같이 디지털 신호 처리된 각 채널별 비디오 신호를, 모니터 화면을 통해 출력 표시하게 되며, 상기 오에스디 생성기(14)에서는, 상기 씨피유(11)의 동작 제어에 따라, 사용자 메뉴 화면 등을 오에스디 영상으로 출력 표시하게 된다.
그러나, 일반적인 디지털 비디오 레코더에서는, 상기와 같이 각 채널마다 3 개의 버퍼 메모리들을 설치 사용하기 때문에, 예를 들어 16 개의 채널에 대해 총 48 개의 버퍼 메모리를 설치 사용하게 되므로, 장치의 대형화를 초래하게 되는 문 제점이 있다.
따라서, 본 발명은 상기와 같은 문제점을 해결하기 위하여 창작된 것으로서, 예를 들어 다수의 카메라들이 연결 접속된 디지털 비디오 레코더(DVR)에서, 카메라 영상 신호의 사이즈 또는 디스플레이 화면의 분할 채널 수에 따라, 디지털 비디오 신호 처리에 사용되는 버퍼 메모리의 엔드 포인트(End Point)를 가변 제어함으로써, 최소한의 버퍼 메모리를 사용하도록 하기 위한 디지털 비디오 레코더에서의 버퍼 메모리 제어장치 및 방법을 제공하는 데, 그 목적이 있는 것이다.
또한, 상기 디지털 비디오 레코더에서, 디스플레이할 비디오 사이즈와, 버퍼 메모리에 저장된 비디오 사이즈가 일치하지 않으면, 우선순위에 따라, 상기 디스플레이할 비디오 사이즈, 또는 상기 버퍼 메모리의 엔드 포인트(End Point) 중 어느 하나를 변경 제어함으로써, 정상적인 비디오 디스플레이가 가능하도록 하기 위한 디지털 비디오 레코더에서의 버퍼 메모리 제어장치 및 방법을 제공하는 데, 그 목적이 있는 것이다.
상기와 같은 목적을 달성하기 위한 본 발명에 따른 디지털 비디오 레코더에서의 버퍼 메모리 제어방법은, 카메라 영상 신호의 사이즈를 측정하는 1단계; 및 상기 측정된 카메라 영상 신호의 사이즈에 따라, 버퍼 메모리의 엔드 포인트를 가 변 설정하는 2단계를 포함하여 이루어지는 것을 특징으로 하며,
또한, 본 발명에 따른 디지털 비디오 레코더에서의 버퍼 메모리 제어장치는, 카메라 영상 신호를 임시 저장하기 위한 버퍼 메모리; 상기 카메라 영상 신호의 사이즈를 측정하기 위한 측정기; 및 상기 측정된 카메라 영상 신호의 사이즈에 따라, 상기 버퍼 메모리의 엔드 포인트를 가변 설정하는 제어기를 포함하여 구성되는 것을 특징으로 하며,
또한, 본 발명에 따른 디지털 비디오 레코더에서의 버퍼 메모리 제어방법은, 디스플레이 화면의 분할 채널 수를 확인하는 1단계; 및 상기 확인된 분할 채널 수에 따라, 각 채널별 버퍼 메모리의 엔드 포인트를 가변 설정하는 2단계를 포함하여 이루어지는 것을 특징으로 하며,
또한, 본 발명에 따른 디지털 비디오 레코더에서의 버퍼 메모리 제어장치는, 카메라 영상 신호를 임시 저장하기 위한 버퍼 메모리; 상기 임시 저장된 카메라 영상 신호를 디지털 비디오 신호로 신호 처리하기 위한 비디오 신호 처리기; 및 상기 버퍼 메모리의 엔드 포인트를, 디스플레이 화면의 분할 채널 수에 따라, 각 채널별로 가변 설정하는 제어기를 포함하여 구성되는 것을 특징으로 하며,
또한, 본 발명에 따른 디지털 비디오 레코더에서의 버퍼 메모리 제어방법은, 디스플레이할 비디오 사이즈와, 버퍼 메모리에 저장된 비디오 사이즈를 비교하는 1단계; 및 상기 비교 결과, 일치하지 않으면, 우선순위에 따라, 상기 디스플레이할 비디오 사이즈, 또는 상기 버퍼 메모리에 저장된 비디오 사이즈 중 어느 하나를 변경시키는 2단계를 포함하여 이루어지는 특징으로 하며,
또한, 본 발명에 따른 디지털 비디오 레코더에서의 버퍼 메모리 제어장치는, 카메라 영상 신호를 임시 저장하기 위한 버퍼 메모리; 상기 임시 저장된 카메라 영상 신호를 디지털 비디오 신호로 신호 처리하기 위한 비디오 신호 처리기; 및 상기 버퍼 메모리에 저장된 비디오 사이즈와, 디스플레이할 비디오 사이즈가 일치하지 않으면, 우선순위에 따라, 상기 디스플레이할 비디오 사이즈, 또는 상기 버퍼 메모리의 엔드 포인트 중 어느 하나를 변경시키기 위한 제어기를 포함하여 구성되는 것을 특징으로 한다.
이하, 본 발명에 따른 디지털 비디오 레코더에서의 버퍼 메모리 제어장치 및 방법에 대한 바람직한 실시예에 대해, 첨부된 도면을 참조하여 상세히 설명한다.
본 발명에 따른 버퍼 메모리 제어장치 및 방법은, 도 1을 참조로 전술한 바와 같이, 다수의 카메라 영상 신호들, 예를 들어 16 개의 카메라 영상 신호들을 제1 내지 제16 채널(CH 1~16)을 통해 수신하는 다양한 유형의 디지털 비디오 레코더(DVR)에 적용될 수 있다.
한편, 본 발명이 적용되는 디지털 비디오 레코더(DVR)에는, 도 3에 도시한 바와 같이, 멀티 채널 디지털 신호 처리기(Multi Channel DSP)(20), 씨피유(CPU)(21), 버퍼(Buffer) 메모리(22), 비디오 디스플레이 프로세서(23), 오에스디 생성기(OSD Generator)(24)가 포함 구성됨과 아울러, 멀티 채널 비디오 사이즈 측정기(25)가 추가로 포함 구성된다.
또한, 상기 멀티 채널 디지털 신호 처리기(20)에서는, 상기 제1 내지 제16 채널(CH 1~16)을 통해 각각 수신되는 카메라 영상 신호를, 디지털 비디오 신호로 신호 처리하기 위하여, 각 채널별 버퍼 메모리에 임시 저장하게 되는 데, 예를 들어 각 채널 마다 1 개의 버퍼 메모리가 설치 사용된다.
그리고, 각 채널을 통해 수신되는 카메라 영상 신호의 사이즈(Size)가, 가로 x 세로 픽셀 수 720 x 480, 360 x 240, 180 x 240 중 어느 하나로 변경 수신되는 경우, 상기 멀티 채널 비디오 사이즈 측정기(25)에서는, 각 채널을 통해 수신되는 카메라 영상 신호의 사이즈를 측정하여, 상기 씨피유(21)로 출력하게 된다.
한편, 상기 씨피유(21)에서는, 상기 측정된 해당 채널별 카메라 영상 신호의 사이즈에 대응되도록, 각 채널별 버퍼 메모리의 엔드 포인트(End Point)를, 720 x 480, 360 x 240, 180 x 240 중 어느 하나의 사이즈로 가변 설정하게 된다.
또한, 상기 씨피유(21)에서는, 사용자의 키 입력 등에 따라, 디스플레이 화면의 분할 채널 수를 결정하게 되는 데, 예를 들어, 16 개의 채널을 한 화면에 분할 표시하는 경우, 16 개의 카메라들을 각각 동작 제어하여, 180 x 240 사이즈의 카메라 영상 신호가 촬영되도록 함과 아울러, 상기 16 개의 각 채널별 버퍼 메모리의 엔드 포인트(End Point)를, 180 x 240 사이즈에 맞게 가변 설정하게 된다.
이에 따라, 최소한의 버퍼 메모리, 예를 들어 16 개의 채널에 대해 총 16 개의 버퍼 메모리만을 간소하게 설치 사용하고서도, 각 채널별 카메라 영상 신호 처리 동작을 정상적으로 수행할 수 있게 된다.
그리고, 상기 씨피유(21)에서는, 사용자의 키 입력 등에 따라 디스플레이할 비디오 사이즈와, 상기 버퍼 메모리에 저장된 비디오 사이즈가 일치하지 않으면, 우선순위에 따라, 상기 디스플레이할 비디오 사이즈, 또는 상기 버퍼 메모리의 엔드 포인트(End Point) 중 어느 하나를 변경 제어하게 된다.
예를 들어, 상기 우선순위가, 사용자에 해당하면, 해당 채널의 카메라를 동작 제어함과 아울러, 상기 버퍼 메모리의 엔드 포인트를 가변 제어하여, 상기 디스플레이할 비디오 사이즈와 버퍼 메모리에 저장되는 비디오 사이즈가 일치되도록 한다.
반면, 상기 우선순위가, 카메라에 해당하면, 상기 디스플레이할 비디오 사이즈를 변경하여, 디스플레이할 비디오 사이즈와 버퍼 메모리에 저장된 비디오 사이즈가 일치되도록 함으로써, 정상적인 비디오 디스플레이가 가능하게 되는 데, 이에 대해 상세히 설명하면 다음과 같다.
도 4는, 본 발명에 따른 디지털 비디오 레코더에서의 버퍼 메모리 제어방법에 대한 제1 실시예의 동작 흐름도를 도시한 것으로, 예를 들어 상기 씨피유(21)에서는, 상기 멀티 채널 디지털 신호 처리기(20)와 16 개의 각 채널별 버퍼 메모리(22) 등을 동작 제어하여, 각 채널별 카메라 영상 신호를 수신하게 된다(S10).
한편, 상기 멀티 채널 비디오 사이즈 측정기(25)에서는, 상기 멀티 채널 디지털 신호 처리기(20)로 입력되는 16 개 채널의 카메라 영상 신호를 실시간으로 캡처(Capture)하여, 각 채널별 카메라 영상 신호의 사이즈를 측정하게 된다(S11).
또한, 상기 멀티 채널 비디오 사이즈 측정기(25)에서는, 상기 측정된 각 채널별 카메라 영상 신호의 사이즈 정보를 씨피유(21)로 출력하게 되고, 상기 씨피 유(21)에서는, 상기 각 채널별 카메라 영상 신호의 사이즈 정보에 따라, 해당 채널의 버퍼 메모리를 제어하게 된다.
예를 들어, 상기 씨피유(21)에서는, 도 5에 도시한 바와 같이, 제1 채널을 통해 수신되는 카메라 영상 신호의 사이즈가 720 x 480 이면(S12), 상기 제1 채널에 대응되는 제1 버퍼 메모리(221)의 엔드 포인트(End Point #1)를, 최대(Max)로 가변 설정하여(S13), 720 x 480 사이즈에 대응되는 버퍼 기록 용량이 되도록 한다.
또한, 도 5에 도시한 바와 같이, 제2 채널을 통해 수신되는 카메라 영상 신호의 사이즈가 360 x 240 이면(S14), 상기 제2 채널에 대응되는 제2 버퍼 메모리(222)의 엔드 포인트(End Point #2)를, 중간(Middle)으로 가변 설정하여(S15), 360 x 240 사이즈에 대응되는 버퍼 기록 용량이 되도록 한다.
그리고, 도 5에 도시한 바와 같이, 제3 채널을 통해 수신되는 카메라 영상 신호의 사이즈가 180 x 120 이면(S16), 상기 제3 채널에 대응되는 제3 버퍼 메모리(223)의 엔드 포인트(End Point #3)를, 최소(Min)로 가변 설정하여(S17), 180 x 120 사이즈에 대응되는 버퍼 기록 용량이 되도록 한다.
이에 따라, 각 채널별 버퍼 메모리의 엔드 포인트는, 해당 채널을 통해 수신되는 카메라 영상 신호의 사이즈에 맞게 가변 설정되기 때문에, 각 채널 마다 하나의 버퍼 메모리를 설치 사용하고서도, 정상적인 각 채널별 카메라 영상 신호 처리 동작을 수행할 수 있게 된다.
도 6은, 본 발명에 따른 디지털 비디오 레코더에서의 버퍼 메모리 제어방법에 대한 제2 실시예의 동작 흐름도를 도시한 것으로, 예를 들어 상기 씨피유(21)에서는, 상기 멀티 채널 디지털 신호 처리기(20)와 16 개의 각 채널별 버퍼 메모리(22) 등을 동작 제어하여, 각 채널별 카메라 영상 신호를 수신하게 된다.
한편, 상기 씨피유(21)에서는, 사용자의 키 입력 등에 따라, 디스플레이 화면을 설정하게 되는 데(S20), 예를 들어, 하나의 디스플레이 화면을 다수의 채널로 분할 표시하는 경우, 상기 씨피유(21)에서는, 디스플레이 채널과, 그 채널 분할 수를 확인하게 된다(S21).
그리고, 해당 채널의 카메라를 동작 제어하게 되는 데(S22), 예를 들어, 도 7에 도시한 바와 같이, 제1 채널을 하나의 디스플레이 화면으로 표시하는 경우, 상기 씨피유(21)에서는, 상기 제1 채널에 해당하는 제1 카메라를 동작 제어하여, 720 x 480 사이즈의 카메라 영상 신호가 촬영 수신되도록 한다.
또한, 상기 씨피유(21)에서는, 해당 채널을 통해 수신되는 카메라 영상 신호가 정상적으로 버퍼링될 수 있도록 하기 위하여, 해당 채널의 버퍼 메모리의 엔드 포인트를 가변 설정하게 되는 데(S23), 예를 들어, 제1 채널을 하나의 디스플레이 화면으로 표시하는 경우, 제1 채널에 대응되는 제1 버퍼 메모리(Buffer #1)의 엔드 포인트(EP)를 최대(Max)로 가변 설정하여, 720 x 480 사이즈에 대응되는 버퍼 기록 용량이 되도록 한다.
또한, 도 7에 도시한 바와 같이, 제1 내지 제4 채널을 하나의 디스플레이 화면으로 분할 표시하는 경우, 상기 씨피유(21)에서는, 상기 제1 내지 제4 채널에 해 당하는 제1 내지 제4 카메라들을 동작 제어하여, 360 x 240 사이즈의 카메라 영상 신호들이 촬영 수신되도록 한다.
그리고, 해당 채널을 통해 수신되는 카메라 영상 신호들이 정상적으로 버퍼링될 수 있도록 하기 위하여, 해당 채널의 버퍼 메모리의 엔드 포인트를 가변 설정하게 되는 데, 예를 들어, 제1 내지 제4 채널을 하나의 디스플레이 화면으로 분할 표시하는 경우, 제1 내지 제4 채널에 대응되는 제1 내지 제4 버퍼 메모리(Buffer #1~#4))의 엔드 포인트(EP)를 중간(Middle)으로 가변 설정하여, 360 x 240 사이즈에 대응되는 버퍼 기록 용량이 되도록 한다.
또한, 도 7에 도시한 바와 같이, 제1 내지 제16 채널을 하나의 디스플레이 화면으로 분할 표시하는 경우, 상기 씨피유(21)에서는, 상기 제1 내지 제16 채널에 해당하는 제1 내지 제16 카메라들을 동작 제어하여, 180 x 120 사이즈의 카메라 영상 신호들이 촬영 수신되도록 한다.
그리고, 해당 채널을 통해 수신되는 카메라 영상 신호들이 정상적으로 버퍼링될 수 있도록 하기 위하여, 해당 채널의 버퍼 메모리의 엔드 포인트를 가변 설정하게 되는 데, 예를 들어, 제1 내지 제16 채널을 하나의 디스플레이 화면으로 분할 표시하는 경우, 제1 내지 제16 채널에 대응되는 제1 내지 제16 버퍼 메모리(Buffer #1~#16))의 엔드 포인트(EP)를 최소(Min)로 가변 설정하여, 180 x 120 사이즈에 대응되는 버퍼 기록 용량이 되도록 한다.
또한, 상기 씨피유(21)에서는, 이후 디스플레이 변경이 요청되는 경우(S24), 그에 상응하는 동작을, 상기와 같이 반복 수행하게 되므로, 각 채널별 버퍼 메모리 의 엔드 포인트는, 디스플레이 화면의 채널 분할 수에 따라 가변 설정하기 때문에, 각 채널 마다 하나의 버퍼 메모리를 설치 사용하고서도, 정상적인 각 채널별 카메라 영상 신호 처리 동작을 수행할 수 있게 된다.
도 8은, 본 발명에 따른 디지털 비디오 레코더에서의 버퍼 메모리 제어방법에 대한 제3 실시예의 동작 흐름도를 도시한 것으로, 상기 씨피유(21)에서는, 사용자의 키 입력 등에 따라, 디스플레이할 각 채널별 비디오 사이즈를 결정하게 되는 데, 예를 들어, 디스플레이할 특정 채널의 비디오 사이즈를 결정하게 되면, 그 특정 채널의 버퍼 메모리에 저장된 비디오 사이즈와, 상기 디스플레이할 비디오 사이즈를 비교하게 된다(S30).
한편, 상기 비교 결과, 서로 일치하지 않으면(S31), 상기 씨피유(21)에서는, 상기 오에스디 생성기(24)를 동작 제어하여, 그 사실을 알리는 경고 메시지를 출력 표시하게 되는 데(S32), 예를 들어, 도 9에 도시한 바와 같이, 버퍼 메모리에 저장된 비디오 사이즈가 360 x 240 이고, 사용자의 키 입력 등에 의해 디스플레이할 비디오 사이즈가 720 x 480 이면, 비디오 사이즈의 불일치를 알리는 경고 메시지를, 오에스디 영상으로 출력 표시하게 된다.
그리고, 상기 씨피유(21)에서는, 우선순위를 확인하게 되는 데(S33), 예를 들어, 상기 경고 메시지의 오에스디 영상에는, 우선순위(Priority)를 사용자(User) 또는 카메라(Camera) 중 어느 하나로 선택 지정할 수 있는 메뉴 항목이 포함 표시될 수 있다.
또한, 상기 씨피유(21)에서는, 상기 메뉴 항목을 이용하여, 상기 우선순위가 카메라 우선으로 지정된 경우(S34), 상기 720 x 480으로 결정된 디스플레이 비디오 사이즈를, 상기 버퍼 메모리에 맞게 360 x 240으로 자동 변경하게 된다(S35).
반면, 상기 씨피유(21)에서는, 상기 메뉴 항목을 이용하여, 상기 우선순위가 사용자 우선으로 지정된 경우(S36), 해당 채널의 카메라를 동작 제어하여, 720 x 480 사이즈의 카메라 영상 신호가 촬영 수신되도록 함과 아울러, 해당 버퍼 메모리의 엔드 포인트를 720 x 480에 맞게 가변 설정하게 된다(S37).
그리고, 상기 멀티 채널 비디오 신호 처리기(20) 등을 동작 제어하여, 비디오 신호 처리 동작이 되도록 함으로써, 해당 우선순위에 상응하는 디스플레이 화면을 표시하게 되는 데(S38), 이때 상기 씨피유(21)에서는, 상기 오에스디 생성기(24)를 동작 제어하여, 현재의 디스플레이 상황을 알리는 안내 메시지를 출력 표시하게 된다.
이에 따라, 디스플레이할 비디오 사이즈와, 버퍼 메모리에 저장된 비디오 사이즈가 일치하지 않더라도, 우선순위에 따라, 디스플레이할 비디오 사이즈, 또는 버퍼 메모리의 엔드 포인트(End Point) 중 어느 하나를 변경 제어하여, 정상적인 비디오 디스플레이가 가능하게 된다.
이상, 전술한 본 발명의 바람직한 실시예는, 예시의 목적을 위해 개시된 것으로, 당업자라면, 이하 첨부된 특허청구범위에 개시된 본 발명의 기술적 사상과 그 기술적 범위 내에서, 또 다른 다양한 실시예들을 개량, 변경, 대체 또는 부가 등이 가능할 것이다.
상기와 같이 구성 및 이루어지는 본 발명에 따른 디지털 비디오 레코더에서의 버퍼 메모리 제어장치 및 방법은, 예를 들어 다수의 카메라들이 연결 접속된 디지털 비디오 레코더(DVR)에서, 카메라 영상 신호의 사이즈 또는 디스플레이 화면의 분할 채널 수에 따라, 디지털 비디오 신호 처리에 사용되는 버퍼 메모리의 엔드 포인트(End Point)를 가변 제어하고, 또한, 상기 디지털 비디오 레코더에서, 디스플레이할 비디오 사이즈와, 버퍼 메모리에 저장된 비디오 사이즈가 일치하지 않으면, 우선순위에 따라, 상기 디스플레이할 비디오 사이즈, 또는 상기 버퍼 메모리의 엔드 포인트(End Point) 중 어느 하나를 변경 제어함으로써, 최소한의 버퍼 메모리를 사용하여, 장치의 간소화가 가능하며, 또한 비디오 디스플레이 동작에 오류가 발생하는 것을 예방할 수 있게 되는 매우 유용한 발명인 것이다.

Claims (21)

  1. 카메라 영상 신호의 사이즈를 측정하는 1단계; 및
    상기 측정된 카메라 영상 신호의 사이즈에 따라, 버퍼 메모리의 엔드 포인트를 가변 설정하는 2단계를 포함하여 이루어지는 것을 특징으로 하는 디지털 비디오 레코더에서의 버퍼 메모리 제어방법.
  2. 제 1항에 있어서,
    상기 1단계는, 다수의 채널들을 통해 수신되는 카메라 영상 신호의 사이즈를, 각 채널별로 측정하는 것을 특징으로 하는 디지털 비디오 레코더에서의 버퍼 메모리 제어방법.
  3. 제 1항에 있어서,
    상기 카메라 영상 신호의 사이즈는, 720 x 480, 360 x 240, 180 x 120 중 어느 하나인 것을 특징으로 하는 디지털 비디오 레코더에서의 버퍼 메모리 제어방법.
  4. 제 1항에 있어서,
    상기 2단계는, 상기 측정된 카메라 영상 신호의 사이즈에 따라, 해당 채널에 설치된 하나의 버퍼 메모리의 엔드 포인트를 가변 설정하는 것을 특징으로 하는 디지털 비디오 레코더에서의 버퍼 메모리 제어방법.
  5. 제 1항에 있어서,
    상기 버퍼 메모리의 엔드 포인트는, 720 x 480, 360 x 240, 180 x 120 중 어느 하나의 카메라 영상 신호의 사이즈에 대응되도록 가변 설정되는 것을 특징으로 하는 디지털 비디오 레코더에서의 버퍼 메모리 제어방법.
  6. 제 1항에 있어서,
    상기 버퍼 메모리는, 카메라 영상 신호의 사이즈 720 x 480을 임시 저장할 수 있는 기록 용량을 갖는 것을 특징으로 하는 디지털 비디오 레코더에서의 버퍼 메모리 제어방법.
  7. 카메라 영상 신호를 임시 저장하기 위한 버퍼 메모리;
    상기 카메라 영상 신호의 사이즈를 측정하기 위한 측정기; 및
    상기 측정된 카메라 영상 신호의 사이즈에 따라, 상기 버퍼 메모리의 엔드 포인트를 가변 설정하는 제어기를 포함하여 구성되는 것을 특징으로 하는 디지털 비디오 레코더에서의 버퍼 메모리 제어장치.
  8. 제 7항에 있어서,
    상기 버퍼 메모리는, 카메라 영상 신호가 수신되는 각 채널에 하나씩 설치되며, 카메라 영상 신호의 사이즈 720 x 480을 임시 저장할 수 있는 기록 용량을 갖 는 것을 특징으로 하는 디지털 비디오 레코더에서의 버퍼 메모리 제어장치.
  9. 제 7항에 있어서,
    상기 측정기는, 다수의 채널들을 통해 수신되는 카메라 영상 신호의 사이즈를, 각 채널별로 측정하는 것을 특징으로 하는 디지털 비디오 레코더에서의 버퍼 메모리 제어장치.
  10. 제 7항에 있어서,
    상기 카메라 영상 신호의 사이즈는, 720 x 480, 360 x 240, 180 x 120 중 어느 하나인 것을 특징으로 하는 디지털 비디오 레코더에서의 버퍼 메모리 제어장치.
  11. 제 7항에 있어서,
    상기 제어기는, 상기 측정된 카메라 영상 신호의 사이즈에 따라, 해당 채널에 할당된 하나의 버퍼 메모리의 엔드 포인트를 가변 설정하는 것을 특징으로 하는 디지털 비디오 레코더에서의 버퍼 메모리 제어장치.
  12. 제 7항에 있어서,
    상기 버퍼 메모리의 엔드 포인트는, 720 x 480, 360 x 240, 180 x 120 중 어느 하나의 카메라 영상 신호의 사이즈에 대응되도록 가변 설정되는 것을 특징으로 하는 디지털 비디오 레코더에서의 버퍼 메모리 제어장치.
  13. 디스플레이 화면의 분할 채널 수를 확인하는 1단계; 및
    상기 확인된 분할 채널 수에 따라, 각 채널별 버퍼 메모리의 엔드 포인트를 가변 설정하는 2단계를 포함하여 이루어지는 것을 특징으로 하는 디지털 비디오 레코더에서의 버퍼 메모리 제어방법.
  14. 제 13항에 있어서,
    상기 디스플레이 화면의 분할 채널 수에 따라, 그에 상응하는 카메라 영상 신호의 사이즈가 수신되도록, 각 채널별 카메라를 제어하는 단계를 더 포함하여 이루어지는 것을 특징으로 하는 디지털 비디오 레코더에서의 버퍼 메모리 제어방법.
  15. 제 13항에 있어서,
    상기 1단계는, 디스플레이 화면의 분할 채널 수가, 1 내지 16 분할 중 어느 하나인 지를 확인하는 것을 특징으로 하는 디지털 비디오 레코더에서의 버퍼 메모리 제어방법.
  16. 제 13항에 있어서,
    상기 2단계는, 상기 확인된 분할 채널 수에 따라, 해당 채널에 설치된 하나의 버퍼 메모리의 엔드 포인트를, 720 x 480, 360 x 240, 180 x 120 중 어느 하나의 사이즈에 대응되도록 가변 설정하는 것을 특징으로 하는 디지털 비디오 레코더 에서의 버퍼 메모리 제어방법.
  17. 제 13항에 있어서,
    상기 버퍼 메모리는, 카메라 영상 신호의 사이즈 720 x 480을 임시 저장할 수 있는 기록 용량을 갖는 것을 특징으로 하는 디지털 비디오 레코더에서의 버퍼 메모리 제어방법.
  18. 카메라 영상 신호를 임시 저장하기 위한 버퍼 메모리;
    상기 임시 저장된 카메라 영상 신호를 디지털 비디오 신호로 신호 처리하기 위한 비디오 신호 처리기; 및
    상기 버퍼 메모리의 엔드 포인트를, 디스플레이 화면의 분할 채널 수에 따라, 각 채널별로 가변 설정하는 제어기를 포함하여 구성되는 것을 특징으로 하는 디지털 비디오 레코더에서의 버퍼 메모리 제어장치.
  19. 제 18항에 있어서,
    상기 버퍼 메모리는, 카메라 영상 신호가 수신되는 각 채널에 하나씩 설치되며, 카메라 영상 신호의 사이즈 720 x 480을 임시 저장할 수 있는 기록 용량을 갖는 것을 특징으로 하는 디지털 비디오 레코더에서의 버퍼 메모리 제어장치.
  20. 제 18항에 있어서,
    상기 버퍼 메모리의 엔드 포인트는, 720 x 480, 360 x 240, 180 x 120 중 어느 하나의 카메라 영상 신호의 사이즈에 대응되도록 가변 설정되는 것을 특징으로 하는 디지털 비디오 레코더에서의 버퍼 메모리 제어장치.
  21. 제 18항에 있어서,
    상기 제어기는, 상기 디스플레이 화면의 분할 채널 수에 따라, 그에 상응하는 카메라 영상 신호의 사이즈가 수신되도록, 각 채널별 카메라를 제어하는 것을 특징으로 하는 디지털 비디오 레코더에서의 버퍼 메모리 제어장치.
KR1020060088471A 2006-09-13 2006-09-13 디지털 비디오 레코더에서의 버퍼 메모리 제어장치 및 방법 KR100800418B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020060088471A KR100800418B1 (ko) 2006-09-13 2006-09-13 디지털 비디오 레코더에서의 버퍼 메모리 제어장치 및 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060088471A KR100800418B1 (ko) 2006-09-13 2006-09-13 디지털 비디오 레코더에서의 버퍼 메모리 제어장치 및 방법

Publications (1)

Publication Number Publication Date
KR100800418B1 true KR100800418B1 (ko) 2008-02-04

Family

ID=39342148

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060088471A KR100800418B1 (ko) 2006-09-13 2006-09-13 디지털 비디오 레코더에서의 버퍼 메모리 제어장치 및 방법

Country Status (1)

Country Link
KR (1) KR100800418B1 (ko)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030018861A (ko) * 2001-08-31 2003-03-06 주식회사 영전 멀티 비디오 비젼장치

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030018861A (ko) * 2001-08-31 2003-03-06 주식회사 영전 멀티 비디오 비젼장치

Similar Documents

Publication Publication Date Title
US11386877B2 (en) Audio equipment and program for audio equipment
JP6174310B2 (ja) オシロスコープ用取込みシステム及びこれに用いる方法
KR19980019698A (ko) 감시 화면 분할 표시장치 및 그 방법
KR20090083580A (ko) 외장형 스토리지가 연결 접속된 보안기기에서의 비트레이트 조정 장치 및 방법
JP5998484B2 (ja) フェーダを備える電子機器
KR100800411B1 (ko) 디지털 비디오 레코더에서의 버퍼 메모리 제어장치 및 방법
KR100791465B1 (ko) 디스플레이장치, 디스플레이장치의 색상조정시스템 및 그색상조정방법
KR20190050212A (ko) 휘도 균일도 보정 장치 및 그 제어방법
CN108627695B (zh) 一种异常信号显示方法及频谱分析系统、数字频谱分析仪
KR100800418B1 (ko) 디지털 비디오 레코더에서의 버퍼 메모리 제어장치 및 방법
US20030137591A1 (en) Digital camera
JP5434784B2 (ja) ミキシング装置
KR20060016243A (ko) 감시용 디지털 비디오 레코더에서의 멀티 채널 영상표시장치 및 방법
JP3640109B2 (ja) 測定装置の自動レンジ切換え装置
US6611889B1 (en) Monitor and control for media manipulation
JP3057186B2 (ja) 波形解析装置
JP2006214790A (ja) 波形解析装置
CN113419910B (zh) 音频功能测试系统及方法
JP2002107380A (ja) 波形測定装置
JPH06294619A (ja) 微小径測定装置
JP3057275B2 (ja) 波形表示装置
KR100482838B1 (ko) 감시용 디지털 비디오 레코더에서의 제어 데이터 설정방법
JP4135055B2 (ja) 波形測定装置
JPH07128372A (ja) 信号測定方法
JP2015227792A (ja) 光学特性測定装置およびその制御方法

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20121227

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20131224

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20141224

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20151224

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20161223

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20171205

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20181210

Year of fee payment: 12