KR100781476B1 - 수신기 장치 및 수신기 시스템 - Google Patents

수신기 장치 및 수신기 시스템 Download PDF

Info

Publication number
KR100781476B1
KR100781476B1 KR1020060079282A KR20060079282A KR100781476B1 KR 100781476 B1 KR100781476 B1 KR 100781476B1 KR 1020060079282 A KR1020060079282 A KR 1020060079282A KR 20060079282 A KR20060079282 A KR 20060079282A KR 100781476 B1 KR100781476 B1 KR 100781476B1
Authority
KR
South Korea
Prior art keywords
video
digital
circuit
circuit board
audio
Prior art date
Application number
KR1020060079282A
Other languages
English (en)
Other versions
KR20070023547A (ko
Inventor
쯔또무 지쯔하라
미요시 야마우찌
도요미 요네마루
히또시 오기노
아끼오 이또
준이찌 소메이
아끼라 도꾸다
요우이찌 유우끼
Original Assignee
샤프 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 샤프 가부시키가이샤 filed Critical 샤프 가부시키가이샤
Priority to KR1020060079282A priority Critical patent/KR100781476B1/ko
Publication of KR20070023547A publication Critical patent/KR20070023547A/ko
Application granted granted Critical
Publication of KR100781476B1 publication Critical patent/KR100781476B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/64Constructional details of receivers, e.g. cabinets or dust covers
    • H04N5/655Construction or mounting of chassis, e.g. for varying the elevation of the tube
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/455Demodulation-circuits
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0296Conductive pattern lay-out details not covered by sub groups H05K1/02 - H05K1/0295
    • H05K1/0298Multilayer circuits
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/09Use of materials for the conductive, e.g. metallic pattern
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/14Structural association of two or more printed circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Structure Of Receivers (AREA)
  • Circuits Of Receivers In General (AREA)

Abstract

수신기 장치(3)는 디지털 복조부(12)로부터 출력된 압축 디지털 신호를 디지털 비디오 및 오디오 신호로 변환시키는 디지털 회로부(13), 및 디지털 회로부(13)로부터 출력된 디지털 비디오 및 오디오 신호들을 아날로그 비디오 및 오디오 신호로 변환시키는 비디오/오디오 출력 회로(14)를 포함한다. 이 구성에서, 디지털 신호 처리를 위한 비디오/오디오 처리 IC는 더 이상 비디오 디스플레이 장치(4)의 회로판 상에 장착될 필요가 없으며, 따라서 수신기 시스템은 단순한 구성을 갖는 비디오 디스플레이 장치로 실현될 수 있다.
수신기 장치, 디지털 복조부, 디지털 회로부, 비디오/오디오 출력 회로, 비디오 디스플레이 장치

Description

수신기 장치 및 수신기 시스템{RECEIVER APPARATUS AND RECEIVER SYSTEM}
도 1은 본 발명에 따른 수신기 시스템의 구성의 개요를 나타내는 블럭도.
도 2a 및 2b는 기능 블럭들이 도 1에 나타낸 수신기 장치(3) 상에 어떻게 장착되는지를 개략적으로 나타내는 도면.
도 3은 종래 수신기 시스템의 구성의 개요를 나타내는 블럭도.
<도면의 주요 부분에 대한 부호의 설명>
11: 튜너 회로부
12: 디지털 복조부
13: 디지털 회로부
14: 비디오/오디오 처리 IC
15: 전력 공급부
본 발명은 디지털 텔레비전 신호 등의 무선 주파수 신호를 수신하기 위한 수신기 장치 및 수신기 시스템에 관한 것이다.
도 3은 종래 수신기 시스템의 구성의 개요를 나타내는 블럭도이다. 도 3에 나타낸 수신기 시스템(900)은, 무선 주파수 신호를 수신하기 위한 안테나(901); 원하는 신호를 획득하기 위해 안테나(901)에 의해 수신된 신호에 미리 결정된 처리를 수행하기 위한 수신기 장치(902); 및 비디오 및 오디오 신호를 추출하기 위해 수신기 장치(902)에 의해 획득된 신호에 미리 결정된 처리를 수행하기 위한 비디오 디스플레이 장치(903)를 포함한다.
수신기 장치(902)에는, 안테나(901)에 의해 수신된 무선 주파수 신호를 중간 주파수 신호로 변환시키는 튜너 회로부(911); 튜너 회로부(911)로부터 출력된 중간 주파수 신호를 압축 디지털 신호로 변환시키는 디지털 복조부(912); 및 튜너 회로부(911) 및 디지털 복조부(912)에 그들을 동작하게 하는 전력을 공급하는 전력 공급부(913)가 제공된다. 디지털 복조부(912)에는 중간 주파수 신호를 디지털 신호로 변환시키기 위한 처리 IC인 디지털 복조 IC(914)가 제공된다.
비디오 디스플레이 장치(903)에는, 수신기 장치(902)로부터 공급된 압축 디지털 신호를 디지털 비디오 및 오디오 신호로 변환시키는 디지털 회로부(921); 디지털 회로부(921)로부터 출력된 디지털 비디오 및 오디오 신호를 아날로그 비디오 및 오디오 신호로 변환시키는 비디오/오디오 출력 회로(922); 비디오/오디오 출력 회로(922)로부터 출력된 아날로그 비디오 신호에 기초하여 비디오를 디스플레이하기 위한 처리를 수행하는 디스플레이 처리부(923); 비디오/오디오 출력 회로(922)로부터 출력된 아날로그 오디오 신호에 기초하여 오디오를 출력하기 위한 처리를 수행하는 오디오 처리부(924); 및 디지털 회로부(912), 비디오/오디오 출력 회로(922), 디스플레이 처리부(923) 및 오디오 처리부(924)에 그들을 동작하게 하는 전력을 공급하는 전력 공급부(925)가 제공된다. 디지털 회로부(921)에는, 압축 디지털 신호로부터 비디오 및 오디오 신호를 추출하기 위한 비디오/오디오 처리 IC(928); 비디오/오디오 처리 동안 처리되는 데이터를 일시적으로 저장하기 위한 비디오/오디오 처리 메모리(926)가 포함된다.
전술된 바와 같이 구성된 종래 수신기 시스템(900)에서, 수신기 장치(902)는 쉴드(shield)로 덮힘으로써 전자기적으로 차폐된다. 한편, 비디오 디스플레이 장치(903)는 회로판 상에 장착된 여러 기능 블럭들, 즉, 비디오/오디오 처리 IC(928), 비디오/오디오 처리 메모리(926), 프로그램 메모리(927), 비디오/오디오 출력 회로(922), 디스플레이 처리부(923), 및 오디오 처리부(924)를 포함한다. 이로 인해, 그만큼 많은 수의 부품 및 도전체들이 비디오 디스플레이 장치(903)의 회로판 상에 장착 및 배치되어야 하며, 따라서 이는 다층 회로판의 사용을 필요로 한다.
또한, 비디오 디스플레이 장치(903)의 회로판 상에 장착된 전술된 기능 블럭들, 즉, 비디오/오디오 처리 IC(928), 비디오/오디오 처리 메모리(926), 프로그램 메모리(927), 비디오/오디오 출력 회로(922), 디스플레이 처리부(923), 및 오디오 처리부(924)는 불필요한 전자기적 방출 및 잡음을 생성하므로, 추가적인 쉴드를 제공하는 것과 같은 이에 대한 대책을 비디오 디스플레이 장치(903) 상에 취할 필요가 있다.
또한, 비디오 디스플레이 장치(903)의 회로판 상에 장착된 전술된 기능 블럭들, 즉, 비디오/오디오 처리 IC(928), 비디오/오디오 처리 메모리(926), 프로그램 메모리(927), 비디오/오디오 출력 회로(922), 디스플레이 처리부(923), 및 오디오 처리부(924)는 열도 또한 생성하므로, 회로판의 면적을 증가시키거나 회로판에 추가적인 방열판을 제공하는 것과 같은 이에 대한 대책을 취할 필요가 있다.
종래에 부닥치게 되던 전술된 불편함을 고려하여, 본 발명의 목적은 단순한 구성을 갖는 비디오 디스플레이 장치가 제공된 수신기 시스템을 제공하는 것이다.
상기 목적을 달성하기 위해, 본 발명에 따라, 수신기 장치에는, 안테나에 의해 수신된 무선 주파수 신호를 중간 주파수 신호로 변환시키는 튜너 회로부; 튜너 회로부로부터 출력된 중간 주파수 신호를 압축 디지털 신호로 변환시키는 디지털 복조부; 디지털 복조부로부터 출력된 압축 디지털 신호를 디지털 비디오 및 오디오 신호로 변환시키는 디지털 회로부; 및 디지털 회로부로부터 출력된 디지털 비디오 및 오디오 신호를 아날로그 비디오 및 오디오 신호로 변환시키는 비디오/오디오 출력 회로가 제공된다.
본 발명에 따른 구성에서, 종래에 비디오 디스플레이 장치 내에 통합되던 디지털 회로부 및 비디오/오디오 출력 회로는 수신기 장치의 회로판 상에 장착된다. 이는 다층 회로판 대신 단층 회로판을 갖는 비디오 디스플레이 장치를 실현하는 것을 가능하게 한다. 또한, 비디오 처리 IC가 더 이상 비디오 디스플레이 장치의 회로판 상에 장착될 필요가 없으므로, 이에 따라 IC로부터 방산된 열에 대한 대책을 취할 필요가 없다. 따라서, 단순한 구성을 갖는 비디오 디스플레이 장치를 갖는 수신기 시스템을 실현하는 것이 가능하다.
이하, 본 발명에 따른 수신기 시스템의 구성이 첨부된 도면을 참조하여 설명될 것이다. 도 1은 본 발명에 따른 수신기 시스템의 구성의 개요를 나타내는 블럭도이다.
도 1에 나타낸 수신기 시스템(1)은, 무선 주파수 신호를 수신하기 위한 안테나(2); 비디오 및 오디오 신호를 획득하기 위해 안테나(2)에 의해 수신된 신호에 미리 결정된 처리를 수행하기 위한 수신기 장치(3); 및 수신기 장치(3)로부터 공급된 비디오 신호에 기초하여 비디오를 디스플레이하고/하거나 수신기 장치(3)로부터 공급된 오디오 신호에 기초하여 오디오를 출력하기 위한 비디오 디스플레이 장치(4)를 포함한다.
수신기 장치(3)에는, 안테나(2)에 의해 수신된 무선 주파수 신호를 중간 주파수 신호(이후 "IF 신호"로 언급됨)로 변환시키는 튜너 회로부(11); 튜너 회로부(11)로부터 출력된 IF 신호를 압축 디지털 신호로 변환시키는 디지털 복조부(12); 디지털 복조부(12)로부터 출력된 압축 디지털 신호를 디지털 비디오 및 오디오 신호로 변환시키는 디지털 회로부(13); 디지털 회로부(13)로부터 출력된 디지털 비디오 및 오디오 신호를 아날로그 비디오 및 오디오 신호로 변환시키는 비디오/오디오 출력 회로(14); 및 튜너 회로부(11), 디지털 복조부(12), 디지털 회로부(13), 및 비디오/오디오 출력 회로(14)에 그들을 동작하게 하는 전력을 공급하는 전력 공급부(15)가 제공된다.
디지털 복조부(12)에는 IF 신호를 디지털 신호로 변환시키기 위한 처리 IC인 디지털 복조 IC(21)가 제공된다. 디지털 회로부(13)에는, 압축 디지털 신호로부터 비디오 및 오디오 신호를 추출하기 위한 비디오/오디오 처리 IC(24); 압축 디지털 비디오 및 오디오 신호와 디코드된 디지털 비디오 및 오디오 신호를 저장하기 위한 비디오/오디오 처리 메모리(22); 및 수신기 장치를 제어하는 제어 코드를 저장하기 위한 프로그램 메모리(23)가 포함된다.
비디오 디스플레이 장치(4)에는, 수신기 장치(3)로부터 공급된 아날로그 비디오 신호에 기초하여 비디오를 디스플레이하기 위한 처리를 수행하는 디스플레이 처리부(31); 수신기 장치(3)로부터 공급된 아날로그 오디오 신호에 기초하여 오디오를 출력하기 위한 처리를 수행하는 오디오 처리부(32); 및 디스플레이 처리부(31) 및 오디오 처리부(32)에 그들을 동작하게 하는 전력을 공급하는 전력 공급부(33)가 제공된다.
도 2a 및 2b는 기능 블럭들이 도 1에 나타낸 수신기 장치(3) 상에 어떻게 장착되는지를 개략적으로 나타내는 다이어그램으로서, 도 2a는 일면(상면)으로부터 보여지는 수신기 장치(3)를 나타내고, 도 2b는 다른 면(저면)으로부터 보여지는 수신기 장치(3)를 나타낸다.
도 2a에 나타낸 바와 같이, 수신기 장치(3)는 2개의 회로판, 즉 제1 회로판(50) 및 제2 회로판(60)을 포함한다. 이러한 회로판들 사이에, 제1 쉴드판(51)이 삽입되어 그들을 서로로부터 전자기적으로 차폐한다.
튜너 회로부(11)가 제1 회로판(50) 상에 장착된다. 제1 회로판(50)은 섀시(chassis)에 설치되며, 튜너 회로부(11)의 아날로그 그라운드 패턴이 섀시에 전 기적으로 접속된다. 제1 회로판(50)에는 튜너 입력 단자(53)가 제공되며, 안테나(2)에 의해 수신된 무선 주파수 신호가 이 입력 단자(53)를 경유하여 튜너 회로부(11)에 공급된다. 섀시에는 상면과 저면에 하나씩 뚜껑이 설치되며, 따라서 제1 회로판(50) 및 제2 회로판(60)은 각각 쉴드로 덮힌다.
제1 회로판(50)에는 또한 튜너 입력 단자(53)가 제공된 에지의 반대쪽 에지를 따라 제1 커넥터(54)가 제공된다. 제2 회로판(60)에는 제1 회로판(50)을 마주보고 있는 에지를 따라 제2 커넥터(55)가 제공된다. 제1 커넥터(54) 및 제2 커넥터(55)는 점퍼 와이어(jumper wire, 62)에 의해 전기적으로 서로 접속된다.
디지털 복조부(12), 디지털 회로부(13), 비디오/오디오 출력 회로(14) 및 전력 공급부(15)가 제2 회로판(60) 상에 장착된다. 전술된 바와 같이, 제2 회로부(60)는 그것과 제1 회로판(60)과의 사이에 제공된 제1 쉴드판(51)에 의해 전자기적으로 차폐된다.
제2 회로판(60)에는 그것의 한쪽 에지를 따라 제3 커넥터(56)가 제공된다. 제3 커넥터(56)는 튜너 회로부(11)의 입력/출력 단자 이외에, 제2 회로판(60) 상에 장착된 기능 블럭들, 즉 디지털 복조부(12), 디지털 회로부(13), 비디오/오디오 출력 회로(14) 및 전력 공급부(15)에 관련된 입력/출력 단자를 포함한다. 제3 커넥터(56) 내에서, 제1 회로판(50) 근처에는 튜너 회로부(11)의 IF 출력 단자가 배치된다. 이 IF 출력 단자를 경유하여, IF 신호가 출력된다. 제3 커넥터(56) 내에서, 제1 회로판(50)과 멀리 떨어진 곳에는 비디오/오디오 출력 회로(14)의 출력 단자 및 그라운드 단자가 정렬된다.
디지털 복조부(12) 및 디지털 회로부(13)는 제2 쉴드판(52)에 의해 서로로부터 전자기적으로 차폐된다. 제2 회로판(60)으로서 다층 회로판을 사용하여, 디지털 복조부(12) 내에 제공된 디지털 복조 IC(21)과 디지털 회로부(13) 내에 제공된 비디오/오디오 처리 IC(24)가 제2 회로판(60) 내부에 배치된 중간층 도전체 패턴을 경유하여 서로 전기적으로 접속된다. 이러한 2개의 IC는 제2 회로판(60)의 동일 면 상에 서로로부터 떨어진 위치에 장착된다. 또한, 디지털 복조 IC(21) 및 비디오/오디오 처리 IC(24)의 패키지들 각각은 그들 사이에 배치된 열전도성 부재를 경유하여 섀시에 접촉한다.
디지털 회로부(13)는 제2 회로판(60)의 일면(정면) 상에 장착된 비디오/오디오 처리 IC(24)를 가지며, 제2 회로판(60)의 다른 면(저면) 상에 장착된 비디오/오디오 처리 메모리(22) 및 프로그램 메모리(23)를 갖는다. 비디오/오디오 처리 IC(24), 비디오/오디오 처리 메모리(22) 및 프로그램 메모리(23)는 중간층 도전체 패턴을 경유하여 서로 전기적으로 접속된다.
튜너 회로부(11), 디지털 복조부(12), 디지털 회로부(13) 및 비디오/오디오 출력 회로(14)의 전력 공급 단자는 제3 커넥터(56) 내에서 비디오/오디오 출력 회로(14)의 출력 단자와 튜너 회로부(11)의 IF 출력 단자 사이에 배치된다.
이 구성에서, 디지털 회로부(13) 및 비디오/오디오 출력 회로(14)가 수신기 장치(3)의 회로판 상에 장착된 결과로, 비디오 디스플레이 장치(4)는 이제 수신기 장치(3)로부터 공급된 비디오 신호를 비디오로서 디스플레이하기 위한 디스플레이 처리부(31) 및 수신기 장치(3)로부터 공급된 오디오를 오디오로서 출력하기 위한 오디오 처리부(32)만을 통합하면 된다. 이는 다층 회로판을 사용할 필요가 없게 한다. 종래 구성에서는, 디지털 회로부가 비디오 디스플레이 장치 내에 제공되기 때문에, 비디오/오디오 처리 IC, 비디오/오디오 처리 메모리, 프로그램 메모리 등에 의해 생성되는 불필요한 전자기적 방출 및 잡음에 대한 대책들이 비디오 디스플레이 장치 내에 취해질 필요가 있다. 반대로, 본 발명에 따른 구성에서는, 디지털 회로부가 수신기 장치 내에 제공되므로, 비디오 디스플레이 장치가 디지털 회로부 없이도 구성될 수 있다. 이는 비디오 디스플레이 장치 내의 불필요한 전자기적 방출 및 잡음에 대한 대책을 취할 필요가 없게 한다.
수신기 장치(3)의 회로판 상에 장착된 디지털 복조 IC(21) 및 비디오/오디오 처리 IC(24)는 각각 그들 사이에 배치된 열전도성 부재를 경유하여 섀시에 접속된다. 따라서, IC 패키지에 의해 생성된 열에 대한 대책이 취해진다. 한편, 더 이상 IC 패키지가 제공될 필요가 없는 비디오 디스플레이 장치 내에는 회로판의 면적을 증가시키거나 그것에 추가적인 방열판을 제공함에 의한 열에 대한 어떤 대책도 취할 필요가 없다.
본 발명에 따른 구성에서, 수신기 장치 내에서, 아날로그 회로를 포함하는 제1 회로판 및 디지털 회로를 포함하는 제2 회로판이 서로로부터 분리된다. 이는 디지털 복조부 및 디지털 회로부에 의해 생성된 디지털 잡음이 튜너 회로부에 입력되는 것을 막으며, 이에 따라 튜너 회로부의 성능의 저하를 막는 것을 돕는다.
아날로그 그라운드 패턴 및 디지털 그라운드 패턴은 각각 섀시에 전기적으로 접속된다. 이는 그라운드 접속을 위해 그들을 제1 회로판 상에 제공된 제1 커넥터 및 제2 회로판 상에 제공된 제2 커넥터에 접속시킬 필요가 없게 하고, 또한 아날로그 그라운드와 디지털 그라운드 사이의 임피던스(impedance)를 줄이는 것을 돕는다.
제3 커넥터는 제2 회로판의 한쪽 에지를 따라 제공되며, 이 커넥터를 경유하여, 튜너 회로부(11)의 입력/출력 단자뿐만 아니라 제2 회로판 상에 장착된 기능 블럭들, 즉 디지털 복조부(12), 디지털 회로부(13), 비디오/오디오 출력 회로(14) 및 전력 공급부(15)에 관련된 입력/출력 단자들이 배선된다. 이는 비디오 디스플레이 장치 내의 배선 설계를 용이하게 한다.
제3 커넥터(56) 내에서, 튜너 회로부(11)의 IF 출력 단자는 제1 회로판 근처에 배치되고, 이 IF 출력 단자를 경유하여, IF 신호가 출력된다. 제3 커넥터(56) 내에서, 비디오/오디오 출력 회로(14)의 출력 단자 및 그라운드 단자는 제1 회로판(50)으로부터 멀리 떨어져 배치된다. 이 방식에서 비디오/오디오 출력 회로의 출력 단자로부터 멀리 떨어진 곳에 튜너 회로부의 출력 단자를 배치하는 것은 튜너 회로부에 의해 생성된 무선 주파수 잡음이 비디오/오디오 출력 회로에 입력되는 것을 막는 것을 돕는다. 또한, 제2 회로판 상에 장착된 디지털 복조부 및 디지털 회로부에 의해 생성된 디지털 잡음이 튜너 회로부로부터 출력된 IF 신호와 혼합되는 것을 막는다.
제1 및 제2 회로판은 쉴드판에 의해 서로로부터 분리된다. 이는 제2 회로판 상에 장착된 디지털 복조부 및 디지털 회로부에 의해 생성된 전자기적 방출이 제1 회로판 상의 튜너 회로부에 입력되는 것을 막는다.
이외에, 제2 회로판 상에서, 디지털 복조부 및 디지털 회로부는 쉴드판에 의해 서로로부터 분리된다. 이는 디지털 회로부에 의해 생성된 전자기적 방출이 디지털 복조부에 입력되는 것을 막는다.
제2 회로판 상에서, 디지털 복조부 내의 디지털 복조 IC 및 디지털 회로부 내의 비디오/오디오 처리 IC는 동일 장착면 상에서 서로로부터 떨어진 위치에 배치된다. 이는 디지털 복조 IC에 의해 생성된 열 및 비디오/오디오 처리 IC에 의해 생성된 열이 발산되는 것을 허용한다. 이외에, 이러한 IC 패키지들 각각은 그들 내에 배치된 열전도성 부재를 경유하여 섀시에 접촉한다. 이는 열이 섀시 및 뚜껑으로 방산되는 것을 허용하며, 이에 따라 열의 축적을 완화시키는 것을 돕는다.
본 발명에 따른 수신기 시스템은 디지털 텔레비전 방송 등을 수신하기 위한 수신기 시스템으로서 적절하게 사용되어, 수신된 비디오를 디스플레이할 수 있다.

Claims (21)

  1. 안테나에 의해 수신된 무선 주파수 신호를 중간 주파수 신호로 변환시키는 튜너 회로부;
    상기 튜너 회로부로부터 출력된 상기 중간 주파수 신호를 압축 디지털 신호로 변환시키는 디지털 복조부;
    상기 디지털 복조부로부터 출력된 상기 압축 디지털 신호를 디지털 비디오 및 오디오 신호로 변환시키는 디지털 회로부; 및
    상기 디지털 회로부로부터 출력된 상기 디지털 비디오 및 오디오 신호를 아날로그 비디오 및 오디오 신호로 변환시키는 비디오/오디오 출력 회로
    를 포함하는 수신기 장치.
  2. 제1항에 있어서,
    상기 튜너 회로부는 제1 회로판 상에 배치되고,
    상기 디지털 회로부, 상기 디지털 복조부 및 상기 비디오/오디오 출력 회로는 제2 회로판 상에 정렬되고,
    상기 제1 및 제2 회로판 사이의 도전체 패턴들을 함께 접속시키는 접속부가 제공되는 수신기 장치.
  3. 제2항에 있어서,
    상기 접속부는 점퍼 와이어(jumper wire)들을 포함하는 수신기 장치.
  4. 제2항에 있어서,
    상기 제1 및 제2 회로판은 섀시(chassis) 내에 수납되고,
    상기 제1 회로판의 아날로그 그라운드 도전체 패턴 및 상기 제2 회로판의 디지털 그라운드 도전체 패턴은 상기 섀시에 전기적으로 접속되는 수신기 장치.
  5. 제4항에 있어서,
    상기 디지털 회로부는,
    압축된 디지털 비디오 및 오디오 신호를 디코드하는 비디오/오디오 처리 IC; 및
    상기 압축 디지털 비디오 및 오디오 신호와 디코드된 디지털 비디오 및 오디오 신호를 저장하는 비디오/오디오 처리 메모리
    를 포함하고,
    상기 제2 회로판 상에서, 상기 비디오/오디오 처리 메모리는 상기 제1 회로판 상에 장착된 상기 튜너 회로부의 반대쪽 면 상에 배선되고 상기 비디오/오디오 처리 IC의 반대쪽 면 상에 배치되는 수신기 장치.
  6. 제5항에 있어서,
    상기 디지털 복조부는 상기 중간 주파수 신호를 디지털 신호로 변환시키기 위한 처리 IC인 디지털 복조 IC를 포함하고,
    상기 제2 회로판 상에서, 상기 디지털 복조 IC와 상기 비디오/오디오 처리 IC는 동일 장착면 상에서 서로로부터 떨어진 위치에 배치되는 수신기 장치.
  7. 제6항에 있어서,
    상기 제2 회로판 상에서, 상기 디지털 복조 IC와 상기 비디오/오디오 처리 IC 각각은 그들 사이에 배치된 열전도성 부재를 경유하여 상기 섀시에 접촉되는 수신기 장치.
  8. 제2항에 있어서,
    상기 디지털 회로부는,
    압축된 디지털 비디오 및 오디오 신호를 디코드하는 비디오/오디오 처리 IC; 및
    상기 압축 디지털 비디오 및 오디오 신호와 디코드된 디지털 비디오 및 오디오 신호를 저장하는 비디오/오디오 처리 메모리
    를 포함하고,
    상기 제2 회로판 상에서, 상기 비디오/오디오 처리 메모리는 상기 제1 회로판 상에 장착된 상기 튜너 회로부의 반대쪽 면 상에 배선되고 상기 비디오/오디오 처리 IC의 반대쪽 면 상에 배치되는 수신기 장치.
  9. 제8항에 있어서,
    상기 디지털 복조부는 상기 중간 주파수 신호를 디지털 신호로 변환시키기 위한 처리 IC인 디지털 복조 IC를 포함하고,
    상기 제2 회로판 상에서, 상기 디지털 복조 IC와 상기 비디오/오디오 처리 IC는 동일 장착면 상에서 서로로부터 떨어진 위치에 배치되는 수신기 장치.
  10. 제9항에 있어서,
    상기 제2 회로판 상에서, 상기 디지털 복조 IC와 상기 비디오/오디오 처리 IC 각각은 그들 사이에 배치된 열전도성 부재를 경유하여 상기 섀시에 접촉되는 수신기 장치.
  11. 제8항에 있어서,
    상기 제2 회로판은 다층 회로판이고,
    상기 비디오/오디오 처리 IC 및 상기 비디오/오디오 처리 메모리는 중간층 도전체 패턴을 경유하여 함께 배선되는 수신기 장치.
  12. 제9항에 있어서,
    상기 제2 회로판은 다층 회로판이고,
    상기 비디오/오디오 처리 IC 및 상기 비디오/오디오 처리 메모리는 중간층 도전체 패턴을 경유하여 함께 배선되는 수신기 장치.
  13. 제2항에 있어서,
    상기 제2 회로판 상에서, 상기 튜너 회로부, 상기 디지털 복조부, 상기 디지털 회로부 및 상기 비디오/오디오 출력 회로의 각각의 입력/출력 단자는 상기 제2 회로판의 한쪽 에지를 따라 집중화된 방식으로 배치되는 수신기 장치.
  14. 제13항에 있어서,
    상기 제2 회로판 상에서, 상기 비디오/오디오 출력 회로의 출력 단자 및 그라운드 단자는 상기 제1 회로판의 반대쪽 위치에 배치되는 수신기 장치.
  15. 제14항에 있어서,
    상기 제2 회로판 상에서, 상기 튜너 회로부에 의한 변환을 통해 획득된 상기 중간 주파수 신호를 출력하기 위한 IF 출력 단자는 상기 제1 회로판 근처의 위치에 배치되는 수신기 장치.
  16. 제15항에 있어서,
    상기 튜너 회로부, 상기 디지털 복조부, 상기 디지털 회로부 및 상기 비디오/오디오 출력 회로 각각에 전력을 공급하는 전력 공급부가 제공되고,
    상기 제2 회로판 상에서, 상기 튜너 회로부, 상기 디지털 복조부, 상기 디지털 회로부 및 상기 비디오/오디오 출력 회로에 전력을 공급하기 위한 전력 공급 단 자들은 상기 비디오/오디오 출력 회로의 출력 단자와 상기 IF 출력 단자 사이에 배치되는 수신기 장치.
  17. 제13항에 있어서,
    상기 제2 회로판 상에서, 상기 튜너 회로부에 의한 변환을 통해 획득된 상기 중간 주파수 신호를 출력하기 위한 IF 출력 단자는 상기 제1 회로판 근처의 위치에 배치되는 수신기 장치.
  18. 제17항에 있어서,
    상기 튜너 회로부, 상기 디지털 복조부, 상기 디지털 회로부 및 상기 비디오/오디오 출력 회로 각각에 전력을 공급하는 전력 공급부가 제공되고,
    상기 제2 회로판 상에서, 상기 튜너 회로부, 상기 디지털 복조부, 상기 디지털 회로부 및 상기 비디오/오디오 출력 회로에 전력을 공급하기 위한 전력 공급 단자들은 상기 비디오/오디오 출력 회로의 출력 단자와 상기 IF 출력 단자 사이에 배치되는 수신기 장치.
  19. 제2항에 있어서, 상기 제1 및 제2 회로판은 제1 쉴드판(first shield plate)에 의해 서로로부터 분리되는 수신기 장치.
  20. 제19항에 있어서,
    상기 제2 회로판 상에서, 상기 디지털 복조부 및 상기 디지털 회로부는 제2 쉴드판에 의해 서로로부터 분리되는 수신기 장치.
  21. 수신기 시스템으로서,
    제1항에 따른 수신기 장치; 및
    상기 수신기 장치로부터 출력된 비디오 신호에 기초하여 비디오를 디스플레이하고/하거나 상기 수신기 장치로부터 출력된 오디오 신호에 기초하여 오디오를 출력하는 비디오 디스플레이 장치
    를 포함하고,
    상기 수신기 시스템은 디지털 및 아날로그 방송 신호들을 수신하고 그들로부터 비디오 및 오디오 신호들을 추출하고, 그에 따라 비디오를 디스플레이하고/하거나 오디오를 출력하는 수신기 시스템.
KR1020060079282A 2005-08-24 2006-08-22 수신기 장치 및 수신기 시스템 KR100781476B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020060079282A KR100781476B1 (ko) 2005-08-24 2006-08-22 수신기 장치 및 수신기 시스템

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JPJP-P-2005-00242547 2005-08-24
KR1020060079282A KR100781476B1 (ko) 2005-08-24 2006-08-22 수신기 장치 및 수신기 시스템

Publications (2)

Publication Number Publication Date
KR20070023547A KR20070023547A (ko) 2007-02-28
KR100781476B1 true KR100781476B1 (ko) 2007-12-03

Family

ID=41638134

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060079282A KR100781476B1 (ko) 2005-08-24 2006-08-22 수신기 장치 및 수신기 시스템

Country Status (1)

Country Link
KR (1) KR100781476B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4063841B2 (ja) * 2005-09-09 2008-03-19 シャープ株式会社 受信装置、受信システム

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02288513A (ja) * 1989-04-28 1990-11-28 Hitachi Ltd チューナ復調ユニット
KR930014560A (ko) * 1991-12-20 1993-07-23 이종수 일체형 수신장치
JPH09214373A (ja) * 1996-01-31 1997-08-15 Sanyo Electric Co Ltd 電子機器ユニット
KR100311830B1 (ko) 2000-02-21 2001-10-17 이형도 셋탑박스용 채널모듈장치

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02288513A (ja) * 1989-04-28 1990-11-28 Hitachi Ltd チューナ復調ユニット
KR930014560A (ko) * 1991-12-20 1993-07-23 이종수 일체형 수신장치
JPH09214373A (ja) * 1996-01-31 1997-08-15 Sanyo Electric Co Ltd 電子機器ユニット
KR100311830B1 (ko) 2000-02-21 2001-10-17 이형도 셋탑박스용 채널모듈장치

Also Published As

Publication number Publication date
KR20070023547A (ko) 2007-02-28

Similar Documents

Publication Publication Date Title
KR100907348B1 (ko) 수신기 장치 및 수신기 시스템
US7907218B2 (en) Receiver apparatus and receiver system
US7880817B2 (en) Receiver apparatus for outputting digital video and audio signals and receiver system incorporating the receiver apparatus
US20070216806A1 (en) Receiver apparatus and receiver system
JP4338710B2 (ja) 受信装置、受信システム
US20070216814A1 (en) Receiver apparatus and receiver system
KR100641835B1 (ko) 안테나 일체형 네비게이션 시스템
JP4582961B2 (ja) Rf入力ピン/リード線が縁に置かれない同調器
EP1326439B1 (en) Television tuner unit
JP2007097002A (ja) デジタル放送受信装置
KR100781476B1 (ko) 수신기 장치 및 수신기 시스템
JP2009188956A (ja) チューナモジュールのシールド構造およびそれを備える受信装置
JP4793101B2 (ja) 電子機器
JP2008219456A (ja) 受信システム
KR100803348B1 (ko) 내장된 안테나를 구비하는 휴대용 rf 수신기용 어셈블리
JP4562718B2 (ja) 受信装置および受信システム
US20090290315A1 (en) Communication device and electronic apparatus using the same
JP2008131359A (ja) 受信装置および受信システム
US20110273825A1 (en) Receiving device and manufacturing method thereof
JP3719028B2 (ja) 電子機器
US7511964B2 (en) High-performance, small and inexpensive digital broadcast tuner and digital broadcast receiver having the same
EP0427034A3 (en) Circuit chassis for a television receiver
JP2009302796A (ja) 受信装置および受信システム
JP2008011065A (ja) 受信装置及び受信システム
JP2009152814A (ja) 受信装置及び受信システム

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20121114

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20131031

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee