KR100741964B1 - 디지탈 아날로그 컨버터의 감마보정장치 및 방법 - Google Patents

디지탈 아날로그 컨버터의 감마보정장치 및 방법 Download PDF

Info

Publication number
KR100741964B1
KR100741964B1 KR1020030086147A KR20030086147A KR100741964B1 KR 100741964 B1 KR100741964 B1 KR 100741964B1 KR 1020030086147 A KR1020030086147 A KR 1020030086147A KR 20030086147 A KR20030086147 A KR 20030086147A KR 100741964 B1 KR100741964 B1 KR 100741964B1
Authority
KR
South Korea
Prior art keywords
voltage levels
analog converter
switching unit
digital analog
decoder
Prior art date
Application number
KR1020030086147A
Other languages
English (en)
Other versions
KR20050052283A (ko
Inventor
박용성
정보용
윤한희
김양완
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020030086147A priority Critical patent/KR100741964B1/ko
Publication of KR20050052283A publication Critical patent/KR20050052283A/ko
Application granted granted Critical
Publication of KR100741964B1 publication Critical patent/KR100741964B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0289Details of voltage level shifters arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms

Abstract

본 발명은 디지탈 아날로그 컨버터에 관한 것으로써, 상세하게는 레퍼런스전압(Reference voltage), 디코더(Decoder), 캐패시턴스(Capacitance)를 이용하여 감마보정을 실행할 수 있는 디지탈 아날로그 컨버터의 감마보정장치 및 방법에 관한 것이다.
본 발명의 구성은입력된 디지탈신호에 따라 디코딩신호를 출력하는 디코더와; 상기 디코더부로부터 출력되는 디코딩신호에 의해 복수개의 전압레벨을 선택하여 이를 스위칭을 통해 다수개의 전압레벨로 변환시켜 아날로그 파형으로 출력하는 디지탈 아날로그 컨버터를 포함한다. 여기서 상기 디지탈 아날로그 컨버터는 상기 디코더부의 디코딩에 의해 온/오프되므로 복수개의 전압레벨을 선택하는 제 1 스위칭부와; 상기 제 1 스위칭부에서 선택된 복수개의 전압레벨을 상기 디코더부에서 출력된 제 2 디코딩신호에 따라서 스위칭하므로 다수개의 전압레벨로 만드는 제 2 스위칭부와; 상기 제 2 스위칭부에서 출력된 상기 전압레벨을 충전하는 캐패시터부와; 상기 캐패시터부에서 출력되는 상기 전압레벨을 합하여 출력하는 버퍼를 포함하는 것을 특징으로 한다.
DA컨버터, 감마보정, 유기전계발광표시장치

Description

디지탈 아날로그 컨버터의 감마보정장치 및 방법{Gamma correction apparatus and method for DA Converter}
도 1은 일반적인 유기전계발광표시장치를 나타낸 블럭도,
도 2는 종래의 디지탈 아날로그 컨버터를 도시한 회로도,
도 3은 종래의 디지탈 아날로그 컨버터를 측정한 그래프,
도 4는 본 발명의 실시예에 따른 디지탈 아날로그 컨버터의 감마보정장치를 나타낸 회로도,
도 5는 본 발명에 따른 디지탈 아날로그 컨버터를 측정한 그래프이다.
* 도면부호에 대한 간단한 설명 *
40 : 디지탈 아날로그 컨버터 41 : 디코더
42 : 제 1 스위칭부 43 : 제 2 스위칭부
44 : 캐패시터부 45 : 버퍼
본 발명은 디지탈 아날로그 컨버터에 관한 것으로써, 상세하게는 전원전압 (Reference voltage)에서 복수개의 전압을 선택하여 이를 다시 다수개의 전원레벨 로 구획함으로써 감마보정을 실행할 수 있는 캐패시턴스형 디지탈 아날로그 컨버터에 관한 것이다.
최근 휴대 전화나 노트북 퍼스널 컴퓨터를 비롯한 휴대 정보 단말기(PDA)의 보급에 수반하여, 소비 전력이 작은 표시 장치로서 액정 표시 장치(LCD)나 일렉트로 루미네센스(EL) 표시 장치 등의 표시 장치가 이용되고 있다.
도 1은 상기와 같은 표시장치의 일례로서 액티브 매트릭스형 유기전계발광표시장치를 도시하였다.
유기EL패널(10)은, 데이타드라이버(20)와 스캔드라이버(30)에 연결되는 다수개의 데이타선(D1, D2, ...Dz)과 주사선(S1, S2, ...Sy)이 기판위에 횡과 열로 배열되고, 그 교차부에 다수개의 화소가(13) 형성된다. 여기서 각 화소(13)의 게이트에 주사선이 접속되고, 드레인에 데이터선이 접속되어 있다.
제어 회로(100)는, 제어부(21), DC/DC컨버터(22)를 포함하고, 데이타드라이버는 시프트레지스터(50)와 디지털 아날로그 컨버터(DAC)(40)로 구성된다.
여기서 제어부(21)는, 외부로부터 입력되는 영상 신호에 대하여, 영상 신호가 아날로그 신호인 경우에는 우선 적절한 타이밍에서 샘플링함과 함께 디지털 신호로 변환하고, 브라이트나 콘트라스트를 조정하여 유기EL패널(10)에 최적의 신호가 전달되도록 제어한다. DC/DC 컨버터(22)는 상기 제어부(21)의 제어에 의해 구 동전원(도시되지 않음)에서 인가되는 일정전압을 승압시킨다. 그리고 시프트레지스터는 시작펄스를 전원전압에 근거하여 시프트클럭과 동기하게 시프트하기 위한 시프트동작을 실행하고, 디지탈 아날로그 컨버터(30)는 상기 제어부(21)가 출력하는 RGB 디지털 데이터를 유기EL패널(10)의 화소 전압에 최적인 아날로그전압으로 변환하여 출력한다.
여기서 상기 디지탈 아날로그컨버터(40)는 저항을 이용하여 입력된 디지탈신호를 아날로그신호로 컨버젼(Conversion)시키는 레지스터 타입의 디지탈 아날로그 컨버터와 캐패시터를 이용하여 입력신호를 컨버젼(Conversion)시키는 캐패시터 타입의 디지탈 아날로그 컨버터로 구분된다. 이중, 캐패시터 타입의 디지탈 아날로그 컨버터는 첨부된 도 2 에 도시된 바와 같다.
도 2는 종래의 캐패시터 타입의 디지탈 아날로그 컨버터를 도시한 회로도이다.
도시된 바와 같이 종래의 디지탈 아날로그 컨버터는 디코더(도시되지 않음)의 디코딩에 의해 스위칭함으로써 입력되는 전압을 전달하는 스위치부(31)와, 상기 스위치부(31)의 온/오프동작에 따라 입력되는 전압을 스캐일링(Scaling)하여 출력하는 캐패시터부(32)와, 상기 캐패시터부(32)의 출력데이타를 가산하여 아날로그값으로 출력하는 오피앰프(33)로 구성된다.
여기서 상기 스위치부(31)는 양전압과 음전압으로 각각 병렬연결된 2개의 스위치(SWa)(SWb)로 한쌍을 이루는 N개의 스위치로 구성되어 디코더부(도시되지 않음)의 디코딩에 의해 온/오프된다. 또한 상기 캐패시터부(32)는 상기 스위치부(31)와 접속점을 통하여 접속되어 다수의 캐패시터(C1, C2, ...Cn)가 병렬구성되고, 출력측이 오피앰프(33)와 공통으로 접속된다. 여기서 상기 캐패시터부(32)는 이진비율로 구성된다. 즉, 제 1 캐패시터(C1)가 1C, 제 2 캐패시터(C2)가, 2C, 제 3 캐패 시터(C3)가 4C, 제 4 캐패시터(C4)는 8C로써 배열된다.
상기와 같은 구성을 갖는 종래의 디지탈 아날로그 컨버터의 작용을 설명한다.
예를들면, 110001이라는 입력이 주어진다면 디코더부에 의해 상기 양전압에 연결된 N개의 스위치중, 하이레벨에 해당되는 스위치(SW1a)(SW2a)(SW6a)는 온되고, 반면 음전압에 연결되어 상기 하이레벨의 스위치와 쌍으로 구성된 스위치(SW1b)(SW2b)(SW6b)는 오프된다. 또한 상기 단계에서 온된 스위치 (SW1a)(SW2a)(SW6a)를 제외한 그외 a단자의 스위치는 오프상태가 되며, 상기 스위치b(SW1b)(SW2b)(SW6b)를 제외한 b단자의 스위치는 온상태가 되어 입력신호를 표시한다.
그러므로 상기 양전압에 연결되어 하이레벨에 해당되는 스위치가 온됨으로써 상기 전원단자(+)에서 입력된 전압이 연결된 각 캐패시터(C1)(C2)(C6)에 충전된다. 그러므로 상기 캐패시터부(32)는 상기 스위치부(31)에서 전달되는 전압을 서로다른 값으로써 각각 충전하며, 상기 충전된 전압을 오피앰프(33)에 출력한다. 그러므로 상기 오피앰프(33)는 비반전단자로 입력된 데이타를 증폭하여 아날로그값으로 출력한다.
그러나 이와 같은 종래의 디지털 아날로그 컨버터는 캐패시터의 용량비에 따라서 캐패시터가 채용된다. 즉, 이전캐패시터의 배의 용량을 갖는 캐패시터가 적용되므로 도 3에 도시된 측정그래프와 같이 선형적인 아날로그 파형이 출력됨에 따라 감마보정이 불가능하다. 따라서 상기와 같은 종래의 캐패시터 타입의 디지탈 아날 로그 컨버터는 64그레이 또는 256그레이를 표현할 수 없으므로 최근에 출시되는 유기전계발광표시장치에 적용될 수 없어 전력소모가 큰 레지스터 타입의 디지탈 아날로그 컨버터가 채용되는 문제점이 있다.
상기와 같은 문제점을 해결하고자 안출된 본 발명은 상위 비트의 입력신호를 통하여 유기전계발광표시장치의 데이타전압에 근접한 복수개의 전압레벨을 선택하고, 하위비트 입력신호를 통하여 상기 복수개의 전압레벨을 캐패시터의 이진비율에 따라서 다수개의 전압레벨로 변환시킬 수 있어 64그레이(Gray) 또는 256그레이(Gray)를 표현할 수 있는 디지탈 아날로그 컨버터의 감마보정장치 및 방법을 제공하는 것을 목적으로 한다.
상기와 같은 목적을 달성하기 위한 본 발명의 구성은입력된 디지탈신호에 따라 디코딩신호를 출력하는 디코더와; 상기 디코더부로부터 출력되는 디코딩신호에 의해 복수개의 전압레벨을 선택하여 이를 다수개의 전압레벨로 변환시켜 아날로그 파형으로 출력하는 디지탈 아날로그 컨버터를 포함한다.
여기서, 상기 디지탈 아날로그 컨버터는 상기 디코더부의 제 1 디코딩신호에 의해 온/오프되므로 복수개의 전압레벨을 선택하여 다수개의 전압레벨을 만드는 제 1 스위칭부와; 상기 제 1 스위칭부로부터 인가되는 각 전압레벨을 상기 디코더부에서 출력된 제 2 디코딩신호에 따라서 스위칭하므로 다수개의 전압레벨로 만드는 제 2 스위칭부와; 상기 제 2 스위칭부에서 출력된 상기 전압레벨을 충전하는 캐패시터 부와; 상기 캐패시터부에서 출력되는 상기 전압레벨을 합하여 출력하는 버퍼를 포함하는 것을 특징으로 한다.
아울러, 상기 제 1 디코딩신호는 상위비트 입력신호인 것을 특징으로 한다.
또한, 상기 제 1 스위칭부는 상기 디코더로부터 입력되는 상위 비트 입력신호에 따라서 온/오프 하므로써 복수개의 전압레벨을 선택하는 것을 특징으로 한다.
그리고 상기 제 1 스위칭부는 홀수번째 스위치가 공통연결되는 제 1 공통라인과; 짝수번째 스위치가 공통연결되는 제 2 공통라인을 포함하여 상기 복수개의 전압레벨을 선택하는 것을 특징으로 한다.
여기서, 상기 제 2 디코딩 신호는 하위비트 입력신호인것을 특징으로 한다.
아울러, 상기 제 2 스위칭부는 상기 제 1 스위칭부에서 선택된 복수개의 전압레벨과 각각 연결되는 복수개의 스위치를 다수 포함하여 상기 디코더로부터 입력되는 하위 비트의 입력신호에 따라 상기 제 1 스위칭부에서 선택된 복수개의 전압레벨을 스위칭하여 다수개의 전압레벨로 만드는 것을 특징으로 한다.
그리고 상기 캐패시터부는 입력측에 상기 제 2 스위칭부의 복수개의 스위치와 연결되어 이진비율로 병렬구성되고, 출력측으로는 공통연결되는 것을 특징으로 한다.
또한 상기와 같은 구성을 통한 감마보정방법은 상위비트의 입력신호에 따라서 복수개의 전압레벨을 선택하는 제 1 단계와; 하위비트의 입력신호를 입력하는 제 2 단계와; 상기 제 2 단계에서 입력된 하위비트의 신호에 따라서 상기 제 1 단계에서 만들어진 각각의 전압레벨을 스위칭하여 다수개의 전압레벨을 만드는 제 3 단계와; 상기 제 3 단계에서 만들어진 다수개의 전압레벨의 합을 출력하는 제 4 단계를 포함한다.
여기서 상기 제 1 단계는 출력신호가 선형성을 갖는 전압레벨이 출력되는 것을 특징으로 한다.
또는, 상기 제 3 단계는 상기 제 1 단계의 선형적인 전압레벨을 다수개의 전압레벨로 구획하는 것을 특징으로 한다.
이하, 본 발명에 따른 디지탈 아날로그 컨버터의 감마보정장치 및 방법의 바람직한 실시예를 첨부된 도면을 참조하여 상세히 설명한다.
도 4는 본 발명에 따른 디지탈 아날로그 컨버터의 감마보정장치 및 방법의 바람직한 실시예를 나타낸 회로도이며, 도 5는 도 4의 측정그래프이다.
디코더(41)는 입력되는 상위비트신호(UB1)(UB2)(UB3)가 입력되는 제 1 디코더(41a)와 하위비트신호(LB1)(LB2)(LB3)가 입력되는 제 2 디코더(41b)로 구성되며, 제 1 스위칭부(42)는 상기 제 1 디코더(41a)의 디코딩신호에 따라서 온/오프되고, 제 2 스위칭부(43)는 상기 제 2 디코더(41b)의 하위비트 입력신호에 따라서 온/오프되고, 캐패시터부(44)는 입력된 전압을 충전하고, 버퍼(45)는 상기 캐패시터부(44)의 출력을 가산하여 출력한다.
도시된 바와 같이 제 1 디코더(41a)는 제 1 스위칭부(42)와 연결되고, 제 1 스위칭부(42)는 전원전압(Vref)에 각각 연결된다. 여기서 상기 제 1 스위칭부(42)는 두개의 스위치가 한쌍으로 하여 다수개의 스위치가 구성되어 상기 제 1 디코더(41a)가 각각 연결된다. 또한, 상기 한쌍의 스위치에서 홀수번째 스위치(SW11, SW13, SW15,..SWn-1)는 제 1 공통라인(48)에 연결되고, 짝수번째의 스위치(SW12, SW14, SW16,..SWn)는 제 2 공통라인(49)에 연결된다. 아울러 상기 제 1 스위칭부(41)는 제 1 및 제 2 전원라인(46)(47)을 통해 제 2 스위칭부(43)와 연결된다.
그리고 상기 제 2 스위칭부(43)는 상기 제 2 디코더(41b)와 캐패시터부(44)와 각각 연결된다. 여기서 제 2 스위칭부(43)는 상기 제 1 및 제 2 전원라인(46)(47)에 각각 연결되는 두개의 스위치(SW21, SW22)가 한쌍으로 구성되어 상기 제 2 디코더(41b)에 각각 연결되어 디코딩신호에 따라 온/오프되어 변환된 전압레벨을 상기 캐패시터부(44)에 인가한다. 또한 상기 제 2 스위칭부(43)는 캐패시터부(44)의 전위가 0이 되도록 초기화를 진행하는 리셋스위치(Reset SW)를 포함한다.
또한, 상기 캐패시터부(44)는 상기 제 2 스위칭부(43)의 한쌍의 스위치((SW21, SW22)(SW23, SW24)...(SWm-1, SWm))에 하나의 캐패시터(C1, C2, ..Cn)가 연결되며, 아울러 출력측에서 각 캐패시터(C1, C2, ..Cn)가 공통접속되어 버퍼(45)의 비반전단자(+)에 연결된다.
예를들면, 상위비트신호 011이 입력되면, 제 1 디코더(41a)는 상기 011에 해당되는 디코딩신호를 연결된 출력선을 통해 제 1 스위칭부(42)에 출력한다. 그러므로 상기 제 1 스위칭부(42)는 상기 제 1 디코더(41a)로부터 디코딩신호가 인가되면 한쌍의 스위치(SW11, SW12)를 온하므로 다수개의 전원전압레벨(Vref)에서 복수개의 전원전압레벨을 선택한다. 여기서 선택된 복수개의 전원전압레벨(Vref)은 스위칭온 된 한쌍의 스위치(SW11, SW12)와 각각 연결되며, 상기 스위치(SW11, SW12)는 상기 전원전압레벨(Vref)에 따라서 순차적으로 연결됨에 따라 상기 제 1 스위칭부의 스위칭에 의해 선택된 복수개의 전원레벨은 그 레벨전위가 근접하다.
여기서, 상기와 같은 제 1 디코더(41a)와 제 1 스위칭부(42)의 전원전압레벨선택은 데이타드라이버(20)의 영상신호의 레벨을 고려하여 가장 근사치를 갖고 있는 복수개의 전원전압레벨(Vref)을 선택하는 것이 바람직하다.
따라서 선택된 복수개의 전압레벨은 제 1 및 제 2 전원라인(46)(47)을 통해 제 2 스위칭부(43)에 인가된다. 이때 제 2 스위칭부(43)는 리셋스위치(Reset SW)를 온하여 캐패시터부(44)의 전위를 0으로 만드는 초기화를 진행하고, 이후 제어부(도시되지 않음)는 제 2 디코더(41b)에 하위비트 입력신호(LB1, LB2, LB3)를 출력한다.
그러므로 제 2 디코더(41b)는 인가되는 하위비트 입력신호(LB1, LB2, LB3)에 따라서 제 2 스위칭부(43)를 온/오프한다. 따라서 상기 제 2 스위칭부(43)는 입력되는 디코딩신호에 따라서 각 쌍의 스위치중, 예를들면, 제 1 스위치와 제 5 스위치(SW21, SW25)를 온하여 상기 제 1 스위칭부(42)에서 선택된 전압레벨을 제 1 캐패시터(C1), 제 3 캐패시터(C3)에 충전시킨다.
여기서 상기 캐패시터부(44)의 각 캐패시터(C1, C2, ..Cn)는 1C, 2C, 4C, 8C, 16C, 32C, 64C로써 이진비율을 갖고 구성된다. 그러므로 상기 제 1 스위칭부(42)에서 선택된 전원전압레벨(Vref)이 상기와 같이 제 1 캐패시터(C1)와 제 3 캐패시터(C3)에 충전되면 그 합이 버퍼(45)를 통해 출력된다.
즉, 예를들면, 데이타드라이버의 출력전압이 5V라면 캐패시터부(44)의 제 1 및 제 3 캐패시터(C1)(C3)에 충전되고, 상술한 바와 같이 제 1 캐패시터(C1)가 1C, 제 3 캐패시터(C3)가 4C이므로 여기에 충전된 전압의 합은 5그레이를 표현하게 된다. 또는 1C에만 충전된 전압은 1그레이, 4C에 충전된 전압은 4 그레이를 표현하므로써 64그레이 또는 256그레이의 표현이 가능하다.
이를 다시 설명하자면, 본 발명에 따른 디지탈 아날로그 컨버터는 상위비트 입력신호에 따라서 복수개의 전원전압레벨을 선택하고, 선택된 복수개의 전원전압레벨을 상기 제 2 스위칭부(43)와 캐패시터부(44)의 조합에 의해 64그레이 또는 256그레이로 표현한다.
여기서, 상기와 같이 이진비율로 구성된, 예를들면, 7개의 캐패시터(C1, C2, C3...C7)에 상기 제 1 스위칭부(42)에서 선택된 복수개의 전압레벨이 충전되므로, 상기 캐패시터부(44)는 상기 제 1 스위칭부(42)에서 선택된 복수개의 전압레벨을 0전위포함해서 8개의 전압레벨로 나눌 수 있다. 상기와 같은 작용을 도 5의 그래프를 통해 설명하면 다음과 같다.
먼저 다수개의 전압레벨에서 선택된 복수개의 전압레벨은 도면부호 a와 같은 선형파형이된다. 이후, 예를들면, 상기 선형파형을 상기와 같이 7개의 캐패시터를 이용하여 8개의 구획으로 분류하고, 그리고 도면부호 a의 구획, 예를들면, 5.3V에서 4.1V의 구획(a)을 다시 제 2 스위칭부(43)와 캐패시터부(44)의 조합에 의해 도면부호 b와 같은 다수개의 전압레벨로 구획되므로 감마보정이 가능하게 된다.
상기 발명의 상세한 설명은 본 발명의 특정 실시예를 예로 들어서 설명하였 으나, 본 발명은 이에 한정되는 것은 아니며, 본 발명의 개념을 이탈하지 않는 범위 내에서 이 발명이 속하는 기술분야에서 통상의 지식을 가진 자에 의하여 여러 가지 형태로 변형 또는 변경 실시하는 것 또한 본 발명의 개념에 포함되는 것은 물론이다.
상술한 바와 같이 본 발명은 복수개의 전압레벨을 선택하여 다시 다수개의 전압레벨을 생성함에 따라 종래의 캐패시턴스의 이진비율구성때문에 캐패시터 타입의 디지탈 아날로그 컨버터에서 불가능하였던 감마보정을 실행할 수 있어 64그레이 또는 256그레이를 표현할 수 있다. 그러므로 종래 유기전계발광표시장치에 장착되는 전력소모가 큰 레지스터 타입(Resistor Type)의 디지탈 아날로그 컨버터를 대체할 수 있으므로 전력소모가 적은 유기전계발광표시장치의 구현이 가능하다.

Claims (11)

  1. 소정비트의 디지탈신호에 따라 디코딩신호를 출력하는 디코더와;
    상기 디코더부로부터 출력되는 디코딩신호에 의해 복수개의 전압레벨을 선택하고, 이를 스위칭하여 다수개의 전압레벨로 만들어 아날로그 파형으로 출력하는 디지탈 아날로그 컨버터를 포함하는 유기전계발광표시장치.
  2. 제 1 항에 있어서, 상기 디지탈 아날로그 컨버터는
    상기 디코더의 제 1 디코딩신호에 의해 복수개의 전압레벨을 선택하는 제 1 스위칭부와;
    상기 제 1 스위칭부로부터 인가되는 상기 복수개의 전압레벨을 상기 디코더부에서 출력된 제 2 디코딩신호에 따라서 스위칭하는 제 2 스위칭부와;
    상기 제 2 스위칭부에서 출력된 상기 전압레벨을 충전하는 캐패시터부와;
    상기 캐패시터부에서 출력되는 상기 전압레벨을 합하여 출력하는 버퍼를 포함하는 것을 특징으로 하는 디지탈 아날로그 컨버터를 포함하는 유기전계발광표시장치.
  3. 제 2 항에 있어서, 상기 제 1 디코딩신호는
    상위비트 입력신호인 것을 특징으로 하는 디지탈 아날로그 컨버터를 포함하는 유기전계발광표시장치.
  4. 제 3 항에 있어서, 상기 제 1 스위칭부는
    상기 디코더로부터 입력되는 상위 비트 입력신호에 따라서 온/오프함으로써 복수개의 전압레벨을 선택하는 것을 특징으로 하는 디지탈 아날로그 컨버터를 포함하는 유기전계발광표시장치.
  5. 제 4 항에 있어서, 상기 제 1 스위칭부는
    홀수번째 스위치가 공통연결되는 제 1 공통라인과; 짝수번째 스위치가 공통연결되는 제 2 공통라인을 포함하는 것을 특징으로 하는 디지탈 아날로그 컨버터를 포함하는 유기전계발광표시장치.
  6. 제 2 항에 있어서, 상기 제 2 디코딩 신호는
    하위비트 입력신호인것을 특징으로 하는 디지탈 아날로그 컨버터를 포함하는 유기전계발광표시장치.
  7. 제 6 항에 있어서, 상기 제 2 스위칭부는
    상기 제 1 스위칭부에서 선택된 복수개의 전압레벨과 각각 연결되는 복수개의 스위치를 다수 포함하여
    상기 디코더로부터 입력되는 하위 비트의 입력신호에 따라 상기 제 1 스위칭부에서 선택된 복수개의 전압레벨을 스위칭하여 다수개의 전압레벨로 만드는 것을 특징으로 하는 디지탈 아날로그 컨버터를 포함하는 유기전계발광표시장치.
  8. 제 2 항에 있어서, 상기 캐패시터부는
    입력측에 상기 제 2 스위칭부의 복수개의 스위치와 각각 연결되어 이진비율로 병렬구성되고, 출력측으로는 공통연결되는 것을 특징으로 하는 디지탈 아날로그 컨버터를 포함하는 유기전계발광표시장치.
  9. 상위비트의 입력신호에 따라서 복수개의 전압레벨을 선택하는 제 1 단계와;
    하위비트의 입력신호를 입력하는 제 2 단계와;
    상기 제 2 단계에서 입력된 하위비트의 신호에 따라서 상기 제 1 단계에서 만들어진 각각의 전압레벨을 스위칭하여 다수개의 전압레벨을 만드는 제 3 단계와;
    상기 제 3 단계에서 만들어진 다수개의 전압레벨을 충전하고, 충전된 전압의 합을 출력하는 제 4 단계를 포함하여 캐패시터 타입의 디지탈 아날로그 컨버터 감마보정방법.
  10. 제 9 항에 있어서, 상기 제 1 단계는
    출력신호가 선형성을 갖는 전압레벨이 출력되는 것을 특징으로 하는 캐패시터 타입의 디지탈 아날로그 컨버터 감마보정방법.
  11. 제 9 항 또는 제 10 항에 있어서, 상기 제 3 단계는
    상기 제 1 단계의 선형적인 전압레벨을 다수개의 전압레벨로 구획하는 것을 특징으로 하는 캐패시터 타입의 디지탈 아날로그 컨버터 감마보정방법.
KR1020030086147A 2003-11-29 2003-11-29 디지탈 아날로그 컨버터의 감마보정장치 및 방법 KR100741964B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020030086147A KR100741964B1 (ko) 2003-11-29 2003-11-29 디지탈 아날로그 컨버터의 감마보정장치 및 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020030086147A KR100741964B1 (ko) 2003-11-29 2003-11-29 디지탈 아날로그 컨버터의 감마보정장치 및 방법

Publications (2)

Publication Number Publication Date
KR20050052283A KR20050052283A (ko) 2005-06-02
KR100741964B1 true KR100741964B1 (ko) 2007-07-23

Family

ID=37248363

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020030086147A KR100741964B1 (ko) 2003-11-29 2003-11-29 디지탈 아날로그 컨버터의 감마보정장치 및 방법

Country Status (1)

Country Link
KR (1) KR100741964B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101908495B1 (ko) * 2011-10-11 2018-10-17 엘지디스플레이 주식회사 Z 인버전 구동방식의 액정표시장치

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030032530A (ko) * 2001-10-18 2003-04-26 삼성전자주식회사 유기 전계발광 패널과 이를 포함하는 유기 전계발광 표시장치와 이의 구동 장치 및 구동 방법
KR20040009285A (ko) * 2002-07-23 2004-01-31 삼성에스디아이 주식회사 유기 전계발광 표시장치 및 그의 구동방법
KR20040019207A (ko) * 2002-08-27 2004-03-05 엘지.필립스 엘시디 주식회사 유기전계발광소자와 그의 구동장치 및 방법

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030032530A (ko) * 2001-10-18 2003-04-26 삼성전자주식회사 유기 전계발광 패널과 이를 포함하는 유기 전계발광 표시장치와 이의 구동 장치 및 구동 방법
KR20040009285A (ko) * 2002-07-23 2004-01-31 삼성에스디아이 주식회사 유기 전계발광 표시장치 및 그의 구동방법
KR20040019207A (ko) * 2002-08-27 2004-03-05 엘지.필립스 엘시디 주식회사 유기전계발광소자와 그의 구동장치 및 방법

Also Published As

Publication number Publication date
KR20050052283A (ko) 2005-06-02

Similar Documents

Publication Publication Date Title
KR100892250B1 (ko) 디스플레이 구동 장치
US7071669B2 (en) Reference voltage generation circuit, display driver circuit, display device, and method of generating reference voltage
KR100424828B1 (ko) 디지털-아날로그 변환기 및 액티브 매트릭스 액정 표시 장치
JP4915841B2 (ja) 階調電圧発生回路、ドライバic、及び液晶表示装置
TWI395183B (zh) 液晶顯示器之源極驅動器
US8379000B2 (en) Digital-to-analog converting circuit, data driver and display device
JP5053434B2 (ja) 表示装置および表示装置の駆動方法
KR100478577B1 (ko) 전기 광학 장치의 구동회로 및 그 구동방법, d/a컨버터, 신호선 구동회로, 전기 광학 패널, 투사형표시장치, 및 전자기기
JP3368819B2 (ja) 液晶駆動回路
JP2008034955A (ja) ディジタル−アナログ変換器および映像表示装置
KR19980070572A (ko) 액정 디스플레이 패널을 구동시키기 위한 액정 구동 회로
WO1998048317A1 (fr) Circuit et procede d'attaque d'un dispositif electro-optique, dispositif electro-optique et equipement electronique obtenu a l'aide dudit dispositif
US9224356B2 (en) Digital to-analog-conversion circuit and data driver for display device
US20070241952A1 (en) Digital to analog converter having integrated level shifter and method for using same to drive display device
TWI413957B (zh) 主動式矩陣陣列裝置
JP5138490B2 (ja) サンプル・ホールド回路及びデジタルアナログ変換回路
US20060119739A1 (en) Gamma correction apparatus and methods thereof
US20120120040A1 (en) Drive Device For Display Circuit, Display Device, And Electronic Apparatus
KR100496573B1 (ko) 표시 장치
KR100541975B1 (ko) 능동 구동형 el의 소스 구동회로 및 그 구동방법
JP2008295018A (ja) D/a変換回路、駆動回路及び表示装置
US20070152935A1 (en) Organic el panel dirving circuit, organic el display device and organic el panel driving circuit inspecting device
KR100741964B1 (ko) 디지탈 아날로그 컨버터의 감마보정장치 및 방법
JP4991127B2 (ja) 表示信号処理装置および液晶表示装置
US20050024317A1 (en) Display device

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130628

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20140701

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20150701

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee