KR100741780B1 - 플라즈마 디스플레이 패널 구동 장치 - Google Patents

플라즈마 디스플레이 패널 구동 장치 Download PDF

Info

Publication number
KR100741780B1
KR100741780B1 KR1020050116027A KR20050116027A KR100741780B1 KR 100741780 B1 KR100741780 B1 KR 100741780B1 KR 1020050116027 A KR1020050116027 A KR 1020050116027A KR 20050116027 A KR20050116027 A KR 20050116027A KR 100741780 B1 KR100741780 B1 KR 100741780B1
Authority
KR
South Korea
Prior art keywords
sustain
scan
waveform
driving
capacitor
Prior art date
Application number
KR1020050116027A
Other languages
English (en)
Other versions
KR20070056874A (ko
Inventor
정해영
안병남
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1020050116027A priority Critical patent/KR100741780B1/ko
Publication of KR20070056874A publication Critical patent/KR20070056874A/ko
Application granted granted Critical
Publication of KR100741780B1 publication Critical patent/KR100741780B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/294Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for lighting or sustain discharge

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)

Abstract

본 발명은 셋다운 램프 파형 및 스캔 펄스 파형의 구동 전원을 제거할 수 있는 플라즈마 디스플레이 패널 구동 장치에 관한 것으로, 외부에서 입력된 신호를 선택적으로 출력하는 스캔 구동 IC와; 일측이 상기 스캔 구동 IC의 일측에 연결되고, 다른 일측으로 입력된 소정의 구동 전압에 의해 셋 다운 램프 파형 혹은 스캔 펄스 파형을 상기 스캔 구동 IC의 일측으로 선택적으로 출력하는 셋다운 램프 및 스캔 펄스 파형 발생부와; 일측이 서스테인 구동 전원(Vs/2)과 연결되고, 상기 스캔 구동 IC의 일측으로 서스테인 펄스 파형의 상위 레벨에 해당하는 상기 서스테인 구동 전원의 전압(Vs/2)을 선택적으로 출력하는 제1서스테인 파형 발생부와; 한 개의 커패시터와 두 개의 제1 및 제2 스위칭 수단을 포함하여 구성되고, 일측이 상기 제1서스테인 파형 발생부의 출력단과 연결되어 상기 스캔 구동 IC의 일측으로 서스테인 펄스 파형의 하위 레벨에 해당하는 상기 서스테인 구동 전원의 음 전압(-Vs/2)을 출력하는 제2서스테인 파형 발생부와; 상기 서스테인 구동 전원의 전원을 충전시키는 제1커패시터(Cyr)와 제1다이오드로 구성되며 상기 제1커패시터의 일측이 상기 제1서스테인 파형 발생부의 출력단과 연결되고, 상기 제1커패시터 및 제1다이오드의 접점과 상기 셋다운 및 스캔 펄스 파형 발생부의 다른 일측이 연결되며 상기 제1다이오드의 다른 일측이 상기 제2서스테인 파형 발생부와 연결된 셋다운 및 스캔 전원 충전부를 포함하여 구성함으로써, 셋다운 램프 파형 및 스캔 펄스 파형을 형성하기 위한 독립 전원을 제거하여 비용을 절감하고 보드 자유도를 높일 수 있는 효과가 있다.

Description

플라즈마 디스플레이 패널 구동 장치{A DRIVING APPARATUS FOR PLASMA DISPLAY PANEL}
도1은 종래 하프 서스테인 구동 방식을 갖는 PDP 구동 장치에 대한 일 실시예 회로도.
도2는 PDP의 서스테인 전극으로 인가되는 파형에 대한 일 예시도.
도3은 본 발명에 따른 하프 서스테인 구동 방식을 갖는 PDP 구동 장치에 대한 일 실시예 회로도.
도4a 내지 도4b는 도3의 제1커패시터(Cyr)에 서스테인 구동 전원의 전압을 충전하는 과정(a) 및 커패시터(Cyr, C1)에 충전된 전압이 방전되는 과정(b)의 전류 흐름도.
도5는 본 발명에 따른 PDP 구동 장치에 대한 또 다른 일 실시예 회로도.
도6a 내지 도6b는 도5의 제1커패시터(Cyr)에 서스테인 구동 전원의 전압을 충전하는 과정(a) 및 제1커패시터(Cyr)에 충전된 전압이 방전되는 과정(b)의 전류 흐름도.
**도면의 주요부분에 대한 부호의 설명**
10:에너지 회수부 20:제1서스테인 파형 발생부
30:셋업 램프 파형 발생부 40:셀 선택부
50:스캔 구동 IC 60:제2서스테인 파형 발생부
70:셋다운 및 스캔 전원 충전부 80:셋다운 램프 및 스캔 펄스 파형 발생부
90:제3서스테인 파형 발생부
본 발명은 플라즈마 디스플레이 패널 구동 장치에 관한 것으로, 특히 셋다운 램프 파형 및 스캔 펄스 파형의 구동 전원을 제거할 수 있는 플라즈마 디스플레이 패널 구동 장치에 관한 것이다.
플라즈마 디스플레이 패널(Plasma Display Panel : 이하 "PDP"라 칭함)은 불활성 혼합가스의 방전시 발생하는 자외선에 의해 형광체를 발광시킴으로써 문자 또는 그래픽을 포함한 화상을 표시하게 된다. 이러한 PDP는 박막화와 대형화가 용이할 뿐만 아니라 최근의 기술 개발에 힘입어 크게 향상된 화질을 제공한다. 특히, 3전극 교류 면방전형 PDP는 방전시 표면에 벽전하가 축적되며 방전에 의해 발생되는 스퍼터링으로부터 전극들을 보호하기 때문에 저전압 구동과 장수명의 장점을 가진다.
도1은 종래 하프 서스테인 방식을 사용하는 PDP 구동 장치에 대한 일 실시예 회로도를 보인 것으로, 서스테인 구간 동안 인가되는 서스테인 펄스 전압(Vs)의 반에 해당하는 Vs/2 구동 전원을 사용하는 방식이다. 즉, 하프 서스테인 방식은 커패시터의 충전-펌핑 동작을 이용하여 서스테인 구동 전압을 Vs/2만 공급 받는 방식이 다.
도2는 도1의 회로에 의해 패널의 서스테인 전극으로 인가되는 구동 파형을 보인 것으로, 리셋 구간(①), 어드레스 구간(②), 서스테인 구간(③)으로 나뉘어 지며 상기 서스테인 구간(③)에서 인가되는 서스테인 펄스의 상위 레벨이 Vs/2, 하위 레벨이 -Vs/2인 것을 알 수 있다.
그럼, 도2의 각 구간에 대한 동작을 도1을 참고하여 설명하면 다음과 같다.
먼저, 리셋 구간(①)에서 Vs/2 구동 전원과 Vsetup 전원에 의해 셋업 램프 파형이 패널의 서스테인 전극으로 인가되고, -Vy 구동 전원에 의해 셋 다운 램프 파형이 서스테인 전극으로 인가되어 패널의 셀을 리셋시킨다.
어드레스 구간에서 Vsc 구동 전원에 의해 선택되지 않은 셀을 오프시키고, 선택된 셀을 온시키기 위해 -Vy 구동 전원에 의해 스캔 펄스를 패널로 인가한다. 상기 스캔 펄스가 인가된 후 남은 어드레스 구간 동안 Vsc 구동 전원이 인가되는데 이에 대한 설명은 생략한다.
서스테인 구간에서 Vs/2 구동 전원이 패널의 서스테인 전극에 인가되어 상위 레벨이 Vs/2인 펄스가 인가되는데, 상기 Vs/2전압이 인가될 때 커패시터 C1에 Vs/2가 충전되고, 그 커패시터 C1의 좌우측에 병렬 연결된 스위치가 온되면 패널의 서스테인 전압으로 -Vs/2 전압이 인가되어 하위레벨이 -Vs/2인 서스테인 펄스가 인가된다.
상기 종래 PDP 구동 장치의 일 예에서 알 수 있듯이, PDP 구동 장치는 패널의 서스테인 전극에 전압을 인가하기 위한 다수의 구동 전원을 구비하여야 한다.
즉, PDP 구동 장치에는 서스페인 펄스 파형, 셋업 램프 파형, 셋다운 램프 파형, 스캔 펄스 파형을 인가하기 위한 다수의 독립 전원이 필요하다.
물론, 서스테인 구동 전압을 Vs/2만 공급받는 하프 서스테인 구동 방식이 아닌 서스테인 구동 전압을 Vs로 공급받는 일반 서스테인 구동 방식인 경우에도 서스페인 펄스 파형, 셋업 램프 파형, 셋다운 램프 파형, 스캔 펄스 파형을 인가하기 위한 다수의 독립 전원이 필요하다.
따라서, 본 발명은 상기와 같은 종래 문제점을 해결하기 위하여 창출한 것으로, 서스테인 구동 전원과 커패시터를 이용하여 셋다운 램프 파형 및 스캔 펄스 파형을 형성하는데 필요한 구동 전압을 생성함으로써, 셋다운 램프 파형 및 스캔 펄스 파형을 형성하기 위한 독립 전원을 제거하여 비용을 절감하고 보드 자유도를 높일 수 있는 플라즈마 디스플레이 패널 구동 장치를 제공하는데 그 목적이 있다.
상기와 같은 목적을 달성하기 위한 본 발명은 외부에서 입력된 신호를 선택적으로 출력하는 스캔 구동 IC와; 일측이 상기 스캔 구동 IC의 일측에 연결되고, 다른 일측으로 입력된 소정의 구동 전압에 의해 셋 다운 램프 파형 혹은 스캔 펄스 파형을 상기 스캔 구동 IC의 일측으로 선택적으로 출력하는 셋다운 램프 및 스캔 펄스 파형 발생부와; 일측이 서스테인 구동 전원(Vs/2)과 연결되고, 상기 스캔 구동 IC의 일측으로 서스테인 펄스 파형의 상위 레벨에 해당하는 상기 서스테인 구동 전원의 전압(Vs/2)을 선택적으로 출력하는 제1서스테인 파형 발생부와; 한 개의 커패시터와 두 개의 제1 및 제2 스위칭 수단을 포함하여 구성되고, 일측이 상기 제1서스테인 파형 발생부의 출력단과 연결되어 상기 스캔 구동 IC의 일측으로 서스테인 펄스 파형의 하위 레벨에 해당하는 상기 서스테인 구동 전원의 음 전압(-Vs/2)을 출력하는 제2서스테인 파형 발생부와; 상기 서스테인 구동 전원의 전원을 충전시키는 제1커패시터(Cyr)와 제1다이오드로 구성되며 상기 제1커패시터의 일측이 상기 제1서스테인 파형 발생부의 출력단과 연결되고, 상기 제1커패시터 및 제1다이오드의 접점과 상기 셋다운 및 스캔 펄스 파형 발생부의 다른 일측이 연결되며 상기 제1다이오드의 다른 일측이 상기 제2서스테인 파형 발생부와 연결된 셋다운 및 스캔 전원 충전부를 포함하여 구성한 것을 특징으로 한다.
상기와 같은 목적을 달성하기 위한 본 발명은 외부에서 입력된 신호를 선택적으로 출력하는 스캔 구동 IC와; 일측이 상기 스캔 구동 IC의 일측에 연결되고, 다른 일측으로 입력된 소정의 구동 전압에 의해 셋 다운 램프 파형 혹은 스캔 펄스 파형을 상기 스캔 구동 IC의 일측으로 선택적으로 출력하는 셋다운 램프 및 스캔 펄스 파형 발생부와; 일측이 서스테인 구동 전원과 연결되고, 상기 스캔 구동 IC의 일측으로 서스테인 펄스 파형의 상위 레벨에 해당하는 상기 서스테인 구동 전원의 전압(Vs)을 선택적으로 출력하는 제1서스테인 파형 발생부와; 일측이 상기 제1서스테인 파형 발생부의 출력단과 연결되고, 다른 일측이 접지와 연결되어 상기 스캔 구동 IC의 일측으로 상기 서스테인 펄스 파형의 하위 레벨에 해당하는 접지 전압(GND)을 선택적으로 출력하는 제2서스테인 파형 발생부와; 상기 서스테인 구동 전원의 전원을 충전시키는 제1커패시터(Cyr)와 제1다이오드로 구성되며 상기 제1커패 시터의 일측이 상기 제1서스테인 파형 발생부의 출력단과 연결되고, 상기 제1커패시터 및 제1다이오드의 접점과 상기 셋다운 및 스캔 펄스 파형 발생부의 다른 일측이 연결되며 상기 제1다이오드의 다른 일측이 접지와 연결된 셋다운 및 스캔 전원 충전부를 포함하여 구성한 것을 특징으로 한다.
이하, 본 발명에 대한 바람직한 실시예를 첨부한 도면을 참고하여 설명한다.
우선 본 발명을 설명함에 있어서, 관련된 공지기능 혹은 구성에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단된 경우 그 상세한 설명은 생략한다.
또한, 하기의 설명에서 구체적인 처리흐름과 같은 많은 특정 상세들은 본 발명의 보다 전반적인 이해를 제공하기 위해 나타나 있으나 여기에 국한되는 것은 아니며, 이들 특정 상세들 없이 본 발명이 실시될 수 있다는 것은 이 기술 분야에서 통상의 지식을 가진 자에게는 자명할 것이다.
일반적으로 PDP의 서스테인 전극에는 PDP를 구동시키기 위한 셋업 램프 파형, 셋다운 램프 파형, 스캔 펄스 파형, 서스테인 펄스 파형의 다양한 파형들이 인가된다.
PDP 구동 장치는 상기 각 파형을 인가하기 위한 구동 전압을 필요로 하는데, 본 발명은 상기 구동 전압 중 셋다운 램프 파형 및 스캔 펄스 파형을 독립 구동 전원이 아닌 커패시터의 충전 전압으로 인가하여 셋다운 램프 파형 및 스캔 펄스 파형을 인가하기 위한 독립 전원을 제거하는 것을 그 요지로 한다.
상기 셋다운 램프 파형 및 스캔 펄스 파형은 서스테인 펄스를 인가하기 위한 서스테인 구동 전압(Vs 혹은 Vs/2)을 커패시터에 충전하고, 그 충전된 전압에 의해 형성된다.
도3은 본 발명에 따른 하프 서스테인 방식의 PDP 구동 장치에 대한 일 실시예 회로도를 보인 것으로, 일측이 Vsetup 구동 전원과 Vs/2 구동 전원 사이의 역전류를 방지하기 위한 pass_top 스위치(제2스위칭 수단)와 인덕터(Lss)의 접점과 연결되고, 다른 일측이 일측이 스캔 구동 IC(50)와 연결되며 셋다운 램프 파형을 인가하기 위한 스위치(S11) 혹은 스캔 펄스를 인가하기 위한 스위치(S12)의 다른 일측과 연결된 구동 전원용 제1커패시터(Cyr)와 일측이 상기 제1커패시터(Cyr)의 다른 일측과 연결되고, 다른 일측이 일측이 스위치 S1과 연결된 스위치 S10의 다른 일측과 연결된 다이오드(D5)를 포함하여 구성한 것을 알 수 있다.
도3을 참고하면, 스캔 구동 IC(50)는 외부에서 입력된 신호를 패널로 선택적으로 출력한다.
제1서스테인 파형 발생부(20)는 일측이 하프 서스테인 구동 전원(Vs/2)과 연결되어 서스테인 펄스의 상위 레벨 전압(Vs/2)을 상기 스캔 구동 IC(50)의 일측으로 출력한다.
제2서스테인 파형 발생부(60)는 일측이 상기 제1서스테인 파형 발생부(20)의 다른 일측(혹은 출력단)과 연결되고 다른 일측이 접지(GND)되며 두 개의 스위치(S9, S10) 및 두 개의 다이오드(D3, D4)와 하나의 커패시터(C1)으로 구성되어 상기 스캔 구동 IC(50)의 일측으로 서스테인 펄스의 하위 레벨 전압(-Vs/2)을 출력한다.
셋업 램프 파형 발생부(30)는 일측이 셋업 램프 구동 전원(Vsetup)과 연결되 어 셋업 램프 파형을 상기 스캔 구동 IC(50)의 일측으로 출력한다.
에너지 회수부(10)는 인덕터(Lss)와 커패시터(Css) 그리고 두 개의 스위치(S7, S8)가 포함된 구성을 가지며 패널로부터 에너지를 회수하고, 그 회수된 에너지를 패널로 공급한다.
셋다운 램프 및 스캔 펄스 파형 발생부(80)는 일측이 상기 스캔 구동 IC(50)의 일측과 연결되고 상기 스캔 구동 IC(50)로 셋다운 램프 파형 혹은 스캔 펄스 파형을 출력한다.
셋다운 및 스캔 전원 충전부(70)는 상기 제1서스테인 펄스 발생부(20)의 다른 일측과 셋다운 램프 및 스캔 펄스 파형 발생부(80)의 다른 일측 그리고 제2서스테인 펄스 발생부(60)와 연결되어 상기 셋다운 램프 및 스캔 펄스 파형 발생부(80)로 소정의 전압을 제공한다. 여기서, 셋다운 및 스캔 전원 충전부(70)는 전원 충전용 제1커패시터(Cyr)와 다이오드(D5)로 구성되는데, 상기 제1커패시터(Cyr)는 일측이 제1서스테인 펄스 발생부(20)의 다른 일측과 연결되고, 다른 일측이 셋다운 램프 및 스캔 펄스 파형 발생부(80)의 다른 일측과 연결되며 상기 다이오드(D5)는 일측이 셋다운 램프 및 스캔 펄스 파형 발생부(80)의 다른 일측되고, 다른 일측은 제2서스테인 펄스 발생부(60)를 구성하는 스위치(S9, S10) 중 일측이 제1서스테인 펄스 발생부(12)의 다른 일측과 연결된 스위치(S10)의 다른 일측과 연결된다.
셀 선택부(40)는 다수의 스위치(S3, S4)로 구성되고, 일측이 구동 전원 Vsc와 연결되어 상기 스캔 구동 IC(50)의 다른 일측으로 Vsc 전압차를 갖는 펄스 파형을 출력함으로써, 선택된 셀을 오프시킨다.
pass_top 스위치(제2스위칭 수단)는 Vsetup 구동 전원과 Vs/2 구동 전원간 역전류를 방지한다.
pass_bottom 스위치(제1스위칭 수단)는 셋다운 램프 및 스캔 펄스 파형 발생부(80)로 공급되는 셋다운 및 스캔 전원 충전부(70)의 전압과 접지간 역전류를 방지한다.
그럼, 도3에서 셋다운 및 스캔 전원 충전부(70)에 소정의 전압을 충전하고, 그 충전된 전압을 셋다운 램프 및 스캔 펄스 파형 발생부(80)의 구동 전압으로 사용하여 셋다운 램프 파형 및 스캔 펄스 파형을 만드는 과정을 도4를 참고하여 설명한다.
도4a는 제1커패시터(Cyr)에 서스테인 구동 전원의 전압인 Vs/2를 충전하는 과정의 전류 흐름을 보인 것으로, 상기 제1커패시터(Cyr)는 제1서스테인 펄스 발생부(20)를 구성하는 스위치 S1이 온되는 경우에 서스테인 구동 전원인 Vs/2 전압이 충전된다.
상기 제1커패시터(Cyr)에 Vs/2 전압이 충전되는 경우를 설명하면, 도2에 도시한 리셋구간(①)에서 Vs/2 전압이 인가되는 경우와 서스테인 구간에서 Vs/2 전압이 인가되는 경우를 들 수 있다. 즉, 리셋구간(①)과 어드레스 구간(②)에서 구동전원 Vs/2→제1커패시터 Cyr→다이오드 D5→다이오드 D4→접지(GND)로 연결되는 경로가 형성되어 제1커패시터 Cyr에 Vs/2 전압이 충전된다.
그리고, 상기 제1서스테인 펄스 발생부(20)를 구성하는 스위치 S1이 온되는 경우 제2서스테인 펄스 발생부(60)에 구성된 커패시터 C1에도 Vs/2 전압이 충전된다.
물론, 리셋 구간 및 어드레스 구간의 Vs/2 전압이 인가될 때가 아닌 충전하는 시간을 따로 설정하여 충전시킬 수 있다. 예컨대, 셋다운 램프 파형을 만들기 위한 구동 전압은 서스테인 구간 및 리셋 구간에서 충전하여 사용할 수 있지만, 어드레스 구간의 스캔 펄스 파형을 만들기 위한 구동 전압은 Vsc 전압이 인가되는 시간동안 이루어질 수 있다. 즉, 스위치 S3과 스캔 구동 IC(50)의 스위치 S5 그리고 스위치 S1만 온시키고, 나머지 스위치 소자들은 오프시킴으로써, 어드레스 기간에서 Vsc 전압이 패널로 인가되는 시간동안 제1커패시터 Cyr 및 커패시터 C1에 Vs/2 전압을 충전시킨다.
도4b는 제1커패시터 Cyr과 커패시터 C1에 충전된 전압을 이용하여 셋다운 램프 파형 혹은 스캔 펄스 파형을 패널로 공급될 때의 전류 흐름을 보인 것이다.
예를 들어, 셋다운 램프 파형을 패널의 서스테인 전극으로 인가하기 위해서 스위치 S6, S9, S10, S11을 온시키면 패널→커패시터 Cyr→커패시터 C1→접지(GND)로 연결되는 경로가 형성되어 커패시터 Cyr과 C1에 충전된 Vs/2 전압에 의해 -Vs 전압까지 떨어지는 셋다운 램프 파형이 패널로 인가된다.
물론, 스캔 펄스 파형을 인가하기 위해서는 스위치 S11대신 스위치 S12를 온시키면 커패시터 Cyr과 C1에 충전된 전압에 의해 -Vs 전압 레벨을 갖는 스캔 펄스가 패널로 인가되는데, 상기 스캔 펄스 파형이 인가되기 전 어드레스 구간에서 Cyr 및 C1에 Vs/2 전압이 충전되어야 하는 것이 바람직하다.
이런 과정을 통해 셋다운 램프 파형 및 스캔 펄스 파형이 독립 구동 전원 없이 커패시터 Cyr과 C1에 충전된 전압에 의해 패널로 인가될 수 있고, 이로 인해 독 립 구동 전원을 형성하는데 들어가는 비용을 절약할 수 있을 뿐만 아니라 보드의 자유도가 높아지는 장점이 있다.
도5는 본 발명에 따른 또 다른 일 실시예를 보인 것으로, 하프 서스테인 구동 방식이 아닌 서스테인 구동 전원으로 Vs 전압이 인가되는 구동 방식이다.
즉, 제1서스테인 파형 발생부(20)는 일측이 서스테인 구동 전원(Vs)과 연결되어 서스테인 펄스의 상위 레벨 전압인 Vs 전압을 상기 스캔 구동 IC(50)의 일측으로 출력한다.
제3서스테인 파형 발생부(90)는 일측이 상기 제1서스테인 파형 발생부(20)의 다른 일측과 연결되고 다른 일측이 접지되어 상기 스캔 구동 IC(50)의 일측으로 서스테인 펄스의 하위 레벨 전압인 접지 전압(GND)을 상기 스캔 구동 IC(50)의 일측으로 출력한다.
셋다운 및 스캔 전원 충전부(70)는 상기 제1서스테인 펄스 발생부(20)의 다른 일측과 셋다운 램프 및 스캔 펄스 파형 발생부(80)의 다른 일측 그리고 제3서스테인 펄스 발생부(90)의 다른 일측인 접지(GND)와 연결되어 상기 셋다운 램프 및 스캔 펄스 파형 발생부(80)로 소정의 전압을 제공하는데, 도3에 도시한 것과 같은 제1커패시터 Cyr과 다이오드 D5로 구성된다.
그리고, 이런 구성을 제외한 나머지 구성은 도3에 도시한 것과 같다. 즉, 스캔 구동 IC(50)와 셋업 램프 파형 발생부(30)와 에너지 회수부(10)와 셋다운 램프 및 스캔 펄스 파형 발생부(80)와 셀 선택부(40) 그리고 pass_top 스위치(제2스위칭 수단) 및 pass_bottom 스위치(제1스위칭 수단)의 구성을 갖는다.
도6을 참고하여 상기 셋다운 램프 및 스캔 펄스 파형 발생부에 -Vs의 구동 전압을 인가하는 과정을 설명하면 다음과 같다.
도6a는 제1커패시터 Cyr에 서스테인 구동 전압인 Vs 전압을 충전시키는 과정으로, 스위치 S1을 온시키면 서스테인 구동전원 Vs→제1커패시터 Cyr→다이오드 D5→접지로 연결되는 루프가 형성되어 Vs 전압이 제1커패시터 Cyr로 충전된다. 상기 Cyr에 Vs 전압을 충전시키는 시점은 생산업체에서 상황에 따라 결정할 수 있으며 스캔 펄스를 인가하기 위한 구동 전압 Vs가 Cyr에 충전되는 시점은 어드레스 구간이 시작되는 시점으로 하는 것이 바람직하다.
도6b는 제1커패시터 Cyr에 충전된 전압 Vs를 이용하여 셋다운 램프 파형 혹은 스캔 펄스 파형을 패널로 공급될 때의 전류 흐름을 보인 것으로, Cyr에 충전된 전압 Vs를 셋다운 램프 및 스캔 펄스 파형 발생부(80)에 인가하는 과정을 설명하면 다음과 같다.
예를 들어, Cyr에 충전된 전압 Vs를 이용하여 스캔 펄스를 패널에 인가하기 위해서는 스위치 S6, S10, S12를 온시켜 패널→커패시터 Cyr→접지(GND)로 연결되는 경로를 형성하고, 이로 인해 Cyr에 충전된 전압의 극성이 반전되어 -Vs 전압을 갖는 스캔 펄스가 스위치 S12 및 S6을 통해 패널로 인가된다. 물론, 셋다운 램프 파형을 인가하기 위해서는 스위치 S12대신 스위치 S11을 온시키면 된다.
이렇듯 본 발명은 셋다운 램프 파형 및 스캔 펄스 파형을 형성하기 위한 구동 전압을 독립 전원이 아닌 커패시터(Cyr)에 충전된 전압을 이용하기 때문에 독립 전원을 구성하기 위한 비용을 절감시킬 수 있고, 또한 독립 전원을 구성할 필요가 없기 때문에 보드의 자유 공간이 생겨 보드 자유도를 높일 수 있는 장점이 있다.
상기에서 상세히 설명한 바와 같이 본 발명은 서스테인 구동 전원과 커패시터를 이용하여 셋다운 램프 파형 및 스캔 펄스 파형을 형성하는데 필요한 구동 전압을 생성함으로써, 셋다운 램프 파형 및 스캔 펄스 파형을 형성하기 위한 독립 전원을 제거하여 비용을 절감하고 보드 자유도를 높일 수 있는 효과가 있다.

Claims (8)

  1. 외부에서 입력된 신호를 선택적으로 출력하는 스캔 구동 IC와;
    일측이 상기 스캔 구동 IC의 일측에 연결되고, 다른 일측으로 입력된 소정의 구동 전압에 의해 셋 다운 램프 파형 혹은 스캔 펄스 파형을 상기 스캔 구동 IC의 일측으로 선택적으로 출력하는 셋다운 램프 및 스캔 펄스 파형 발생부와;
    일측이 서스테인 구동 전원(Vs/2)과 연결되고, 상기 스캔 구동 IC의 일측으로 서스테인 펄스 파형의 상위 레벨에 해당하는 상기 서스테인 구동 전원의 전압(Vs/2)을 선택적으로 출력하는 제1서스테인 파형 발생부와;
    한 개의 커패시터와 두 개의 제1 및 제2 스위칭 수단을 포함하여 구성되고, 일측이 상기 제1서스테인 파형 발생부의 출력단과 연결되어 상기 스캔 구동 IC의 일측으로 서스테인 펄스 파형의 하위 레벨에 해당하는 상기 서스테인 구동 전원의 음 전압(-Vs/2)을 출력하는 제2서스테인 파형 발생부와;
    상기 서스테인 구동 전원의 전원을 충전시키는 제1커패시터(Cyr)와 제1다이오드로 구성되며 상기 제1커패시터의 일측이 상기 제1서스테인 파형 발생부의 출력단과 연결되고, 상기 제1커패시터 및 제1다이오드의 접점과 상기 셋다운 및 스캔 펄스 파형 발생부의 다른 일측이 연결되며 상기 제1다이오드의 다른 일측이 상기 제2서스테인 파형 발생부와 연결된 셋다운 및 스캔 전원 충전부를 포함하여 구성한 것을 특징으로 하는 플라즈마 디스플레이 패널 구동 장치.
  2. 제1항에 있어서, 상기 제2서스테인 파형 발생부는 일측이 상기 제1서스테인 파형 발생부의 출력단과 연결된 제2다이오드 및 제1스위칭 수단과, 상기 제2다이오드의 다른 일측과 접지(GND) 사이에 위치한 제2스위칭 수단과, 상기 제2다이오드의 다른 일측과 상기 제1스위칭 수단의 다른 일측에 각각 연결된 제2커패시터와, 상기 제1스위칭 수단과 접지 사이에 위치한 제3다이오드로 구성된 것을 특징으로 하는 플라즈마 디스플레이 패널 구동 장치.
  3. 제2항에 있어서, 상기 제1스위칭 수단의 다른 일측은 상기 제1다이오드의 다른 일측과 연결된 것을 특징으로 하는 플라즈마 디스플레이 패널 구동 장치.
  4. 제1항에 있어서,
    상기 스캔 구동 IC 및 셋업 램프 구동 전원(Vsetup)과 연결되고 셋업 램프 파형을 상기 스캔 구동 IC에 출력하는 셋업 램프 파형 발생부를 더 포함하여 구성한 것을 특징으로 플라즈마 디스플레이 패널 구동 장치.
  5. 제4항에 있어서,
    상기 셋업 램프 파형 발생부 및 상기 제1서스테인 파형 발생부의 출력단과 연결되는 제1스위칭 수단(pass_bottom 스위치)을 더 포함하여 구성한 것을 특징으로 하는 플라즈마 디스플레이 패널 구동 장치.
  6. 제4항에 있어서,
    상기 셋업 램프 파형 발생부 및 상기 스캔 구동 IC와 연결되는 제2스위칭 수단을 더 포함하여 구성한 것을 특징으로 하는 플라즈마 디스플레이 패널 구동 장치.
  7. 제1항에 있어서,
    상기 스캔 구동 IC 및 소정의 전압을 갖는 구동 전원(Vsc)과 연결되고 상기 구동 전원의 전압차를 갖는 펄스 파형을 상기 스캔 구동 IC에 출력하는 다수의 스위치로 구성된 셀 선택부를 더 포함하여 구성한 것을 특징으로 하는 플라즈마 디스플레이 구동 장치.
  8. 외부에서 입력된 신호를 선택적으로 출력하는 스캔 구동 IC와;
    일측이 상기 스캔 구동 IC의 일측에 연결되고, 다른 일측으로 입력된 소정의 구동 전압에 의해 셋 다운 램프 파형 혹은 스캔 펄스 파형을 상기 스캔 구동 IC의 일측으로 선택적으로 출력하는 셋다운 램프 및 스캔 펄스 파형 발생부와;
    일측이 서스테인 구동 전원과 연결되고, 상기 스캔 구동 IC의 일측으로 서스테인 펄스 파형의 상위 레벨에 해당하는 상기 서스테인 구동 전원의 전압(Vs)을 선택적으로 출력하는 제1서스테인 파형 발생부와;
    일측이 상기 제1서스테인 파형 발생부의 출력단과 연결되고, 다른 일측이 접지와 연결되어 상기 스캔 구동 IC의 일측으로 상기 서스테인 펄스 파형의 하위 레벨에 해당하는 접지 전압(GND)을 선택적으로 출력하는 제2서스테인 파형 발생부와;
    상기 서스테인 구동 전원의 전원을 충전시키는 제1커패시터(Cyr)와 제1다이 오드로 구성되며 상기 제1커패시터의 일측이 상기 제1서스테인 파형 발생부의 출력단과 연결되고, 상기 제1커패시터 및 제1다이오드의 접점과 상기 셋다운 및 스캔 펄스 파형 발생부의 다른 일측이 연결되며 상기 제1다이오드의 다른 일측이 접지와 연결된 셋다운 및 스캔 전원 충전부를 포함하여 구성한 것을 특징으로 하는 플라즈마 디스플레이 패널 구동 장치.
KR1020050116027A 2005-11-30 2005-11-30 플라즈마 디스플레이 패널 구동 장치 KR100741780B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020050116027A KR100741780B1 (ko) 2005-11-30 2005-11-30 플라즈마 디스플레이 패널 구동 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050116027A KR100741780B1 (ko) 2005-11-30 2005-11-30 플라즈마 디스플레이 패널 구동 장치

Publications (2)

Publication Number Publication Date
KR20070056874A KR20070056874A (ko) 2007-06-04
KR100741780B1 true KR100741780B1 (ko) 2007-07-24

Family

ID=38354571

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050116027A KR100741780B1 (ko) 2005-11-30 2005-11-30 플라즈마 디스플레이 패널 구동 장치

Country Status (1)

Country Link
KR (1) KR100741780B1 (ko)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20050050867A (ko) * 2003-11-26 2005-06-01 삼성에스디아이 주식회사 플라즈마 디스플레이 패널과 그의 구동 장치와 구동 방법

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20050050867A (ko) * 2003-11-26 2005-06-01 삼성에스디아이 주식회사 플라즈마 디스플레이 패널과 그의 구동 장치와 구동 방법

Also Published As

Publication number Publication date
KR20070056874A (ko) 2007-06-04

Similar Documents

Publication Publication Date Title
US6806655B2 (en) Apparatus and method for driving plasma display panel
KR100741780B1 (ko) 플라즈마 디스플레이 패널 구동 장치
KR100670151B1 (ko) 플라즈마 표시 장치 및 그 구동 장치
KR100839383B1 (ko) 플라즈마 표시 장치 및 그 구동 방법
KR100811041B1 (ko) 플라즈마 디스플레이 패널 구동 장치
KR100863969B1 (ko) 플라즈마 표시 장치 및 그 구동 방법
JPWO2008084792A1 (ja) プラズマディスプレイ装置
KR100658332B1 (ko) 플라즈마 표시 패널의 구동장치 및 그 구동방법
KR100839425B1 (ko) 플라즈마 표시 장치 및 그 구동 방법
KR100830992B1 (ko) 플라즈마 표시 장치 및 그 구동 방법
JP2004272041A (ja) 容量性負荷駆動装置
KR100646241B1 (ko) 플라즈마 디스플레이 패널 구동 장치
KR100548240B1 (ko) 멀티스텝형 에너지 회수회로
KR100625543B1 (ko) 낮은 리셋전압으로 구동되는 플라즈마 디스플레이 패널의구동 장치
KR100570767B1 (ko) 플라즈마 표시 장치와 그 구동 방법
KR100658331B1 (ko) 플라즈마 표시 패널의 구동장치 및 그 구동방법
KR100726662B1 (ko) 플라즈마 디스플레이 패널의 구동 장치
JP2005077981A (ja) プラズマディスプレイパネルの駆動装置
KR100710269B1 (ko) 플라즈마 디스플레이 장치
KR100943957B1 (ko) 플라즈마 표시 장치 및 그 구동 장치
KR100839387B1 (ko) 플라즈마 표시 장치 및 그 구동 방법
US20080122748A1 (en) Plasma display device
EP1926077A1 (en) Plasma display apparatus
KR100662375B1 (ko) 플라즈마 디스플레이 패널의 구동 장치 및 방법
KR100762141B1 (ko) 플라즈마 디스플레이 패널의 구동회로 및 구동방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee