KR100738334B1 - 가변 밴드폭을 출력시키기 위한 루프 필터 및 그를 이용한위상 동기 루프 주파수 합성기 - Google Patents

가변 밴드폭을 출력시키기 위한 루프 필터 및 그를 이용한위상 동기 루프 주파수 합성기 Download PDF

Info

Publication number
KR100738334B1
KR100738334B1 KR1020060045150A KR20060045150A KR100738334B1 KR 100738334 B1 KR100738334 B1 KR 100738334B1 KR 1020060045150 A KR1020060045150 A KR 1020060045150A KR 20060045150 A KR20060045150 A KR 20060045150A KR 100738334 B1 KR100738334 B1 KR 100738334B1
Authority
KR
South Korea
Prior art keywords
capacitor
resistance
loop filter
frequency
control signal
Prior art date
Application number
KR1020060045150A
Other languages
English (en)
Other versions
KR20070061095A (ko
Inventor
김혁제
김상원
Original Assignee
한국전자통신연구원
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 한국전자통신연구원 filed Critical 한국전자통신연구원
Publication of KR20070061095A publication Critical patent/KR20070061095A/ko
Application granted granted Critical
Publication of KR100738334B1 publication Critical patent/KR100738334B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION, OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/10Details of the phase-locked loop for assuring initial synchronisation or for broadening the capture range
    • H03L7/107Details of the phase-locked loop for assuring initial synchronisation or for broadening the capture range using a variable transfer function for the loop, e.g. low pass filter having a variable bandwidth
    • H03L7/1075Details of the phase-locked loop for assuring initial synchronisation or for broadening the capture range using a variable transfer function for the loop, e.g. low pass filter having a variable bandwidth by changing characteristics of the loop filter, e.g. changing the gain, changing the bandwidth
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION, OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/085Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
    • H03L7/093Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal using special filtering or amplification characteristics in the loop
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION, OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/099Details of the phase-locked loop concerning mainly the controlled oscillator of the loop
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION, OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/16Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
    • H03L7/18Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop
    • H03L7/183Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between fixed numbers or the frequency divider dividing by a fixed number
    • H03L7/187Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between fixed numbers or the frequency divider dividing by a fixed number using means for coarse tuning the voltage controlled oscillator of the loop
    • H03L7/189Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between fixed numbers or the frequency divider dividing by a fixed number using means for coarse tuning the voltage controlled oscillator of the loop comprising a D/A converter for generating a coarse tuning voltage
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION, OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L2207/00Indexing scheme relating to automatic control of frequency or phase and to synchronisation
    • H03L2207/06Phase locked loops with a controlled oscillator having at least two frequency control terminals

Abstract

1. 청구범위에 기재된 발명이 속한 기술분야
본 발명은 가변 밴드폭을 출력시키기 위한 루프 필터 및 그를 이용한 위상 동기 루프 주파수 합성기에 관한 것임.
2. 발명이 해결하려고 하는 기술적 과제
본 발명은 주파수 합성기의 출력 주파수에 따라 루프필터의 루프 밴드폭(Loop Bandwidth)을 가변시킴으로써 위상 잡음 성능 및 튜닝(tuning) 성능을 향상시키기 위한, 가변 밴드폭을 출력시키기 위한 루프 필터 및 그를 이용한 위상 동기 루프 주파수 합성기를 제공하는데 그 목적이 있음.
3. 발명의 해결방법의 요지
본 발명은, 가변 밴드폭을 출력시키기 위한 루프 필터에 있어서, 가변되는 저항값과 커패시턴스값에 따라 가변 밴드폭을 출력하기 위한 연산 증폭기; 상기 연산 증폭기의 반전 입력단과 연결되어 있는 제 1 저항; 외부 제어 신호에 따라 상기 제 1 저항과 병렬로 연결될 저항을 결정하기 위한 제 1 저항 조절 수단; 상기 제 1 저항과 출력단 사이에 직렬로 연결되어 있는 제 1 커패시터; 외부 제어 신호에 따라 상기 제 1 커패시터와 병렬로 연결될 커패시터를 결정하기 위한 제 1 커패시터 조절 수단; 상기 연산 증폭기의 비반전 입력단과 연결되어 있는 제 2 저항; 외부 제어 신호에 따라 상기 제 2 저항과 병렬로 연결될 저항을 결정하기 위한 제 2 저항 조절 수단; 상기 제 2 저항과 접지 사이에 직렬로 연결되어 있는 제 2 커패시 터; 및 외부 제어 신호에 따라 상기 제 2 커패시터와 병렬로 연결될 커패시터를 결정하기 위한 제 2 커패시터 조절 수단을 포함함.
4. 발명의 중요한 용도
본 발명은 주파수 합성기 등에 이용됨.
가변 밴드폭, 루프 필터, 주파수 합성기

Description

가변 밴드폭을 출력시키기 위한 루프 필터 및 그를 이용한 위상 동기 루프 주파수 합성기{Loop Filter adjusting bandwidth and Phase Locked Loop frequency synthesizer using it}
도 1은 종래의 주파수 합성기의 구성도,
도 2는 종래의 주파수 합성기 중 루프필터의 상세 구성도,
도 3은 본 발명에 따른 가변 밴드폭을 출력시키는 루프 필터를 이용한 주파수 합성기의 일실시예 구성도,
도 4는 본 발명에 따른 가변 밴드폭을 출력시키기 위한 루프 필터의 일실시예 상세 구성도이다.
* 도면의 주요 부분에 대한 부호의 설명
301 : 제어부 302 : 기준 주파수 발생부
303 : D/A 컨버터 304 : 주파수 분배부
305 : 위상 검출부 306 : 가변 밴드 루프 필터
307 : 전압-전류 변환부 310 : 메인 코일
311 : FM 코일
본 발명은 가변 밴드폭을 출력시키기 위한 루프 필터 및 그를 이용한 위상 동기 루프 주파수 합성기에 관한 것으로, 더욱 상세하게는 주파수 합성기의 출력 주파수에 따라 루프필터의 루프 밴드폭(Loop Bandwidth)을 가변시킴으로써 위상 잡음 성능 및 튜닝(tuning) 성능을 향상시키기 위한, 가변 밴드폭을 출력시키기 위한 루프 필터 및 그를 이용한 위상 동기 루프 주파수 합성기에 관한 것이다.
일반적으로 YIG(Yttrium-Iron-Garnet : 이하 'YIG'라 함) 발진기를 사용한 주파수 합성기는 큰 자기장을 생성하는 메인 코일 구동 회로와 미세 조정 자기장을 발생하는 FM 코일 구동 회로로 구성된다.
YIG 발진기를 이용한 주파수 합성기의 발진 주파수의 변경은 YIG에 가하는 자기장을 변화시킴으로써 이루어지는데, YIG 발진기 내의 자기장은 메인 코일 및 FM 코일에 의해 발생한다. 여기서, YIG에 감긴 메인 코일에 의해 자기장의 대부분이 발생하며, FM 코일은 자기장을 정밀하게 변화시키기 위해 이용된다. 지금까지 알려진 YIG 발진기를 이용한 주파수 합성기 회로에서는 프로세서에서 원하는 주파수에 해당하는 디지털 정보를 생성하고 이를 D/A 컨버터(digital to analog converter)와 전압-전류 변환부(voltage to current converter)를 통하여 전류로 변환한 후 메인 코일에 입력하여 자기장을 발생시키고, 위상동기루프(PLL, Phase Lock Loop)의 위상검출부 및 루프필터(Loop filter)의 출력 전압을 저항을 통해 전 류로 변환한 후 FM 코일에 입력하여 미세조정 자기장을 발생시킨다. 이에 대하여 도 1을 참조하여 상세히 살펴보면 다음과 같다.
도 1은 종래의 YIG 발진기를 사용한 주파수 합성기의 구성도이다.
도 1에 도시된 바와 같이, 제어부(101)에서는 출력 주파수에 따라 주파수 분배부(104) 및 기준 주파수 발생부(102)를 제어하는 신호를 전송하고, 또한 D/A 컨버터(Digital to Analog Converter)(103)의 입력 신호도 발생시킨다. D/A 컨버터(103)의 출력 전압은 전압-전류 변환부(107)로 입력되고 전압-전류 변환부(107)는 로드(load)의 저항값에 관계없이 일정한 전류를 출력한다. 상기와 같이 전압-전류 변환부(107)가 출력하는 일정한 전류는 YIG 발진기(109)의 메인 코일(110)에 입력되어 자기장을 형성하고, 이에 따라 YIG 발진기(109)의 출력 주파수가 결정된다. 상기 출력 주파수는 주파수 분배부(104)를 통해 낮은 주파수로 하향 변환되고, 이렇게 변환된 낮은 주파수가 위상 검출부(105)로 입력되어 기준주파수 발생부(102)의 출력 주파수와 위상 검출부(105)에서 비교되고 루프 필터(106)에서 저역 통과되어 FM 코일(111)에 입력되는 위상 동기 루프 구조를 갖는다.
도 1에 도시된 바와 같은 위상 동기 루프 회로는 안정되게 YIG 발진기 출력 주파수를 생성할 수 있으나, 메인 코일(110) 상에 잡음 전류를 발생시켜 YIG 출력 주파수의 위상 잡음 특성을 저하시키는 단점이 있다. 이러한 단점은 커패시터(113)를 메인 코일(110)과 병렬로 연결하여 메인 코일(110) 상의 잡음 성분을 제거할 수 있다. 이때, 사용되는 커패시터의 용량은 대개 수백 mF으로 잡음 성분들을 제거하는 기능을 수행하지만 커패시터 용량이 크기 때문에 반응속도(response time) 즉, 주파수 셋팅 속도가 느려지는 단점이 있다. 커패시터에 의해 주파수 셋팅 속도가 느려지는 단점을 보완하기 위해 커패시터 앞쪽에 스위치(switch)를 삽입하여 주파수 변경 시에는 스위치를 오프(off)시키고 주파수 유지 시에는 스위치를 온(on)시키는 구조가 있으나, 스위치를 온(on)시키기 전에 커패시터를 메인 코일(110) 상의 전압으로 미리 충전(charge)시켜야 하는 회로 및 부속적인 제어 회로가 부가되어야 하는 단점이 있다.
종래의 YIG 발진기를 사용한 주파수 합성기의 또 다른 단점은 출력 주파수가 광대역임에 반해 위상 동기 루프의 루프 밴드폭은 고정되어 있다는 점이다.
도 2는 종래의 주파수 합성기 중 루프필터의 상세 구성도이다.
도 2에 도시된 바와 같이, 일반적으로 위상 동기 루프 회로의 루프 필터는 연산 증폭기(201)를 사용하여 구성한다. 연산 증폭기(201)의 반전(inverting) 입력단과 출력단 사이에 저항(202)과 커패시터(203)를 연결하고 연산 증폭기(201)의 비반전(non-inverting) 입력단과 접지 사이에 저항(204)과 커패시터(205)를 연결하여 구성하고, 저항(202,204) 값과 커패시터(203,205) 값을 적절하게 선택하여 루프 밴드폭을 설정한다. 이러한 구성은 루프 밴드폭이 한 값으로 고정되게 된다.
한편, 위상 동기 루프 회로에서 출력 주파수는 주파수 분배부(104)(예를 들어, 주파수 분주기나 믹서로 구현 가능)를 통해 하향 변환되고, 기준 주파수 발생부(102)(예를 들어, 수정발진기 또는 DDS로 구현 가능)의 출력 주파수와 위상 검출부(105)를 통해 비교되는데, 출력 주파수가 광대역인 경우 위상 검출부(105)의 출력 신호의 잡음 성분이나 스퓨리어스 특성이 다를 수 있다.
이를 밴드폭이 고정된 루프 필터를 통해 저역 통과시킬 때 각 출력 주파수에 따라 스퓨리어스 성분에 의해 위상 잡음 특성이 다를 수 있다. 또한, 루프 밴드폭은 튜닝 속도와도 관계된다. 그러므로 광대역의 출력 주파수에 따라 적절하게 위상 잡음 특성과 튜닝 속도를 감안하여 루프 밴드폭을 조정해 주는 방법이 필요하다.
본 발명은 상기 문제점을 해결하고 상기 요구에 부응하기 위하여 제안된 것으로, 주파수 합성기의 출력 주파수에 따라 루프필터의 루프 밴드폭(Loop Bandwidth)을 가변시킴으로써 위상 잡음 성능 및 튜닝(tuning) 성능을 향상시키기 위한, 가변 밴드폭을 출력시키기 위한 루프 필터 및 그를 이용한 위상 동기 루프 주파수 합성기를 제공하는데 그 목적이 있다.
본 발명의 다른 목적 및 장점들은 하기의 설명에 의해서 이해될 수 있으며, 본 발명의 실시예에 의해 보다 분명하게 알게 될 것이다. 또한, 본 발명의 목적 및 장점들은 특허 청구 범위에 나타낸 수단 및 그 조합에 의해 실현될 수 있음을 쉽게 알 수 있을 것이다.
상기 목적을 달성하기 위한 본 발명의 장치는, 가변 밴드폭을 출력시키기 위한 루프 필터에 있어서, 가변되는 저항값과 커패시턴스값에 따라 가변 밴드폭을 출력하기 위한 연산 증폭기; 상기 연산 증폭기의 반전 입력단과 연결되어 있는 제 1 저항; 외부 제어 신호에 따라 상기 제 1 저항과 병렬로 연결될 저항을 결정하기 위한 제 1 저항 조절 수단; 상기 제 1 저항과 출력단 사이에 직렬로 연결되어 있는 제 1 커패시터; 외부 제어 신호에 따라 상기 제 1 커패시터와 병렬로 연결될 커패시터를 결정하기 위한 제 1 커패시터 조절 수단; 상기 연산 증폭기의 비반전 입력단과 연결되어 있는 제 2 저항; 외부 제어 신호에 따라 상기 제 2 저항과 병렬로 연결될 저항을 결정하기 위한 제 2 저항 조절 수단; 상기 제 2 저항과 접지 사이에 직렬로 연결되어 있는 제 2 커패시터; 및 외부 제어 신호에 따라 상기 제 2 커패시터와 병렬로 연결될 커패시터를 결정하기 위한 제 2 커패시터 조절 수단을 포함한다.
한편, 본 발명의 다른 장치는, 위상 동기 루프 주파수 합성기에 있어서, 출력하고자 하는 출력 주파수에 따라 주파수 분배 수단, 기준 주파수 발생 수단 및 가변 밴드 루프 필터를 제어하고 메인 코일에 인가할 전압에 해당되는 디지털 전압을 생성하기 위한 제어 수단; 상기 제어 수단으로부터의 디지털 전압을 아날로그 전압으로 변환하기 위한 D/A 변환 수단; 상기 D/A 변환 수단으로부터의 아날로그 전압을 로드 저항값에 관계없이 일정한 전류로 변환하기 위한 전압-전류 변환 수단; 상기 전압-전류 변환 수단으로부터의 전류에 따라 자기장을 형성하기 위한 상기 메인 코일; 상기 메인 코일에서 형성한 자기장에 따라 결정된 출력 주파수를 하향 변환하기 위한 상기 주파수 분배 수단; 상기 제어 수단의 제어에 따라 기준 주파수를 발생하기 위한 상기 기준 주파수 발생 수단; 상기 주파수 분배 수단에서 하향 변환한 주파수와 상기 기준 주파수 발생 수단에서 발생한 기준 주파수를 비교하 여 위상 차에 비례하는 직류전압을 발생하기 위한 위상 검출 수단; 상기 제어 수단의 제어에 따라 밴드폭을 가변시켜 상기 위상 검출 수단으로부터 입력되는 직류전압의 교류성분을 제거하고 고주파 잡음에 의한 지터(Jitter)의 영향을 감소시키기 위한 상기 가변 밴드 루프 필터; 및 상기 가변 밴드 루프 필터로부터 출력되는 전압이 저항을 통해 전류로 변환되어 입력됨에 따라 미세조정 자기장을 발생하기 위한 FM 코일을 포함한다.
상술한 목적, 특징 및 장점은 첨부된 도면과 관련한 다음의 상세한 설명을 통하여 보다 분명해 질 것이며, 그에 따라 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자가 본 발명의 기술적 사상을 용이하게 실시할 수 있을 것이다. 또한, 본 발명을 설명함에 있어서 본 발명과 관련된 공지 기술에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우에 그 상세한 설명을 생략하기로 한다. 이하, 첨부된 도면을 참조하여 본 발명에 따른 바람직한 일실시예를 상세히 설명하기로 한다.
도 3은 본 발명에 따른 가변 밴드폭을 출력시키는 루프 필터를 이용한 주파수 합성기의 일실시예 구성도이다.
도 3에 도시된 바와 같이, 본 발명에 따른 가변 밴드폭을 출력시키는 루프 필터를 이용한 주파수 합성기는, 출력하고자 하는 출력 주파수에 따라 주파수 분배부(304), 기준 주파수 발생부(302) 및 가변 밴드 루프 필터(306)를 제어하고 메인 코일(310)에 인가할 전압에 해당되는 디지털 전압을 생성하여 D/A 컨버터(303)로 입력하기 위한 제어부(310), 상기 제어부(310)로부터의 디지털 전압을 아날로그 전 압으로 변환하기 위한 D/A 컨버터(303), 상기 D/A 컨버터(303)로부터의 아날로그 전압을 로드 저항값에 관계없이 일정한 전류로 변환하여 출력하기 위한 전압-전류 변환부(307), 상기 전압-전류 변환부(307)로부터의 전류에 따라 자기장을 형성하기 위한 메인 코일(310), 상기 메인 코일(310)에서 형성한 자기장에 따라 결정된 출력 주파수를 하향 변환하기 위한 주파수 분배부(304), 상기 제어부(301)의 제어에 따라 기준 주파수를 발생하기 위한 기준 주파수 발생부(302), 상기 주파수 분배부(304)에서 하향 변환한 주파수와 상기 기준 주파수 발생부(302)에서 발생한 기준 주파수를 비교하여 위상 차에 비례하는 직류전압을 발생하기 위한 위상 검출부(305), 상기 제어부(310)의 제어에 따라 밴드폭을 가변시켜 상기 위상 검출부(305)로부터 입력되는 직류전압의 교류성분을 제거하고 고주파 잡음에 의한 지터(Jitter)의 영향을 감소시키기 위한 가변 밴드 루프 필터(306), 및 상기 가변 밴드 루프 필터(306)로부터 출력되는 전압이 저항을 통해 전류로 변환되어 입력됨에 따라 미세조정 자기장을 발생하기 위한 FM 코일(311)을 포함한다.
종래의 주파수 합성기와 다르게 본 발명에 따른 주파수 합성기는 가변 밴드 루프 필터(306)의 밴드폭이 출력 주파수에 따라 가변되며, 이는 제어부(301)에 의해 제어된다. 상기와 같이, 가변 밴드 루프 필터(306)의 밴드폭을 출력 주파수에 따라 가변시킴으로써, 각 출력 주파수에서 위상 잡음 특성과 튜닝 속도를 향상시킬 수 있다.
상기 가변 밴드 루프 필터(306)에 대하여 도 4를 참고하여 좀더 상세히 설명하면 다음과 같다.
도 4에 도시된 바와 같이, 본 발명에 따른 가변 밴드 루프 필터(306)는, 가변되는 저항값과 커패시턴스값에 따라 가변 밴드폭을 출력하기 위한 연산 증폭기(401), 상기 연산 증폭기(401)의 반전 입력단과 연결되어 있는 제 1 저항(402), 외부 제어 신호(제어부로부터의 제어신호)에 따라 상기 제 1 저항(402)과 병렬로 연결될 저항을 결정하기 위한 제 1 저항 조절부(415), 상기 제 1 저항(402)과 출력단 사이에 직렬로 연결되어 있는 제 1 커패시터(403), 외부 제어 신호에 따라 상기 제 1 커패시터(403)와 병렬로 연결될 커패시터를 결정하기 위한 제 1 커패시터 조절부(416), 상기 연산 증폭기(401)의 비반전 입력단과 연결되어 있는 제 2 저항(404), 외부 제어 신호에 따라 상기 제 2 저항(404)과 병렬로 연결될 저항을 결정하기 위한 제 2 저항 조절부(417), 상기 제 2 저항(404)과 접지 사이에 직렬로 연결되어 있는 제 2 커패시터(405), 및 외부 제어 신호에 따라 상기 제 2 커패시터(405)와 병렬로 연결될 커패시터를 결정하기 위한 제 2 커패시터 조절부(418)를 포함한다.
그리고 상기 제 1 저항 조절부(415) 및 제 2 저항 조절부(417)는 상이한 값을 가지는 다수의 저항(411, 413), 상기 외부 제어 신호에 따라 상기 다수의 저항 중 소정의 저항을 선택하기 위한 스위치(408, 409)를 포함한다.
상기 스위치(408, 409)가 상기 제어부(301)로부터의 제어신호에 따라 소정의 저항으로 스위칭되어 해당 저항을 선택하면, 상기 선택된 저항이 제 1 저항(402) 또는 제 2 저항(404)과 병렬로 연결되어 새로운 저항값이 결정된다. 따라서 상기 제어부(301)는 미리 원하는 출력 주파수에 따라 적절한 저항이 선택되도록 제어 신 호를 상기 스위치(408, 409)로 발생시킨다.
또한, 상기 제 1 커패시터 조절부(416) 및 제 2 커패시터 조절부(418)는 상이한 값을 가지는 다수의 커패시터(412, 414), 상기 외부 제어 신호에 따라 상기 다수의 커패시터 중 소정의 커패시터를 선택하기 위한 스위치(407, 410)를 포함한다.
상기 스위치(407, 410)가 상기 제어부(310)로부터의 제어신호에 따라 소정의 커패시터로 스위칭되어 해당 커패시터를 선택하면, 상기 선택된 커패시터가 제 1 커패시터(403) 또는 제 2 커패시터(405)와 병렬로 연결되어 새로운 커패시턴스값이 결정된다. 따라서 상기 제어부(301)는 미리 원하는 출력 주파수에 따라 적절한 커패시터가 선택되도록 제어 신호를 상기 스위치(407, 410)로 발생시킨다.
상기와 같이, 출력 주파수에 따라 상이한 값들의 저항값과 커패시턴스값의 조합으로 상기 가변 밴드 루프 필터(306)는 다양하게 루프 밴드폭을 조절한다. 루프 밴드폭은 일반적으로 수십 KHz에서 수백 KHz 범위로 설정한다.
위와 같이 광대역의 출력신호(예: 4~8GHz)에 따라 각 주파수에서 최적의 루프 밴드폭을 설정하여 출력 주파수의 위상 잡음 특성과 튜닝 속도를 향상시킬 수 있다.
이상에서 설명한 본 발명은, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 있어 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 여러 가지 치환, 변형 및 변경이 가능하므로 전술한 실시예 및 첨부된 도면에 의해 한정되는 것이 아니다.
상기와 같은 본 발명은, 주파수 합성기의 출력 주파수에 따라 루프필터의 루프 밴드폭(Loop Bandwidth)을 가변시킴으로써, 위상 잡음 성능 및 튜닝(tuning) 성능을 향상시킬 수 있는 효과가 있다.

Claims (7)

  1. 가변 밴드폭을 출력시키기 위한 루프 필터에 있어서,
    가변되는 저항값과 커패시턴스값에 따라 가변 밴드폭을 출력하기 위한 연산 증폭기;
    상기 연산 증폭기의 반전 입력단과 연결되어 있는 제 1 저항;
    외부 제어 신호에 따라 상기 제 1 저항과 병렬로 연결될 저항을 결정하기 위한 제 1 저항 조절 수단;
    상기 제 1 저항과 출력단 사이에 직렬로 연결되어 있는 제 1 커패시터;
    외부 제어 신호에 따라 상기 제 1 커패시터와 병렬로 연결될 커패시터를 결정하기 위한 제 1 커패시터 조절 수단;
    상기 연산 증폭기의 비반전 입력단과 연결되어 있는 제 2 저항;
    외부 제어 신호에 따라 상기 제 2 저항과 병렬로 연결될 저항을 결정하기 위한 제 2 저항 조절 수단;
    상기 제 2 저항과 접지 사이에 직렬로 연결되어 있는 제 2 커패시터; 및
    외부 제어 신호에 따라 상기 제 2 커패시터와 병렬로 연결될 커패시터를 결정하기 위한 제 2 커패시터 조절 수단
    을 포함하는 가변 밴드폭을 출력시키기 위한 루프 필터.
  2. 제 1 항에 있어서,
    상기 제 1 저항 조절 수단은,
    상이한 값을 가지는 다수의 제 3 저항; 및
    해당하는 외부 제어 신호에 따라 상기 다수의 제 3 저항 중 소정의 저항을 선택하기 위한 제 1 선택 수단
    을 포함하는 가변 밴드폭을 출력시키기 위한 루프 필터.
  3. 제 2 항에 있어서,
    상기 제 2 저항 조절 수단은,
    상이한 값을 가지는 다수의 제 4 저항; 및
    해당하는 외부 제어 신호에 따라 상기 다수의 제 4 저항 중 소정의 저항을 선택하기 위한 제 2 선택 수단
    을 포함하는 가변 밴드폭을 출력시키기 위한 루프 필터.
  4. 제 1 항 내지 제 3 항 중 어느 한 항에 있어서,
    상기 제 1 커패시터 조절 수단은,
    상이한 값을 가지는 다수의 제 3 커패시터; 및
    해당하는 외부 제어 신호에 따라 상기 다수의 제 3 커패시터 중 소정의 커패 시터를 선택하기 위한 제 3 선택 수단
    을 포함하는 가변 밴드폭을 출력시키기 위한 루프 필터.
  5. 제 4 항에 있어서,
    상기 제 2 커패시터 조절 수단은,
    상이한 값을 가지는 다수의 제 4 커패시터; 및
    해당하는 외부 제어 신호에 따라 상기 다수의 제 4 커패시터 중 소정의 커패시터를 선택하기 위한 제 4 선택 수단
    을 포함하는 가변 밴드폭을 출력시키기 위한 루프 필터.
  6. 위상 동기 루프 주파수 합성기에 있어서,
    출력하고자 하는 출력 주파수에 따라 주파수 분배 수단, 기준 주파수 발생 수단 및 가변 밴드 루프 필터를 제어하고 메인 코일에 인가할 전압에 해당되는 디지털 전압을 생성하기 위한 제어 수단;
    상기 제어 수단으로부터의 디지털 전압을 아날로그 전압으로 변환하기 위한 D/A 변환 수단;
    상기 D/A 변환 수단으로부터의 아날로그 전압을 로드 저항값에 관계없이 일정한 전류로 변환하기 위한 전압-전류 변환 수단;
    상기 전압-전류 변환 수단으로부터의 전류에 따라 자기장을 형성하기 위한 상기 메인 코일;
    상기 메인 코일에서 형성한 자기장에 따라 결정된 출력 주파수를 하향 변환하기 위한 상기 주파수 분배 수단;
    상기 제어 수단의 제어에 따라 기준 주파수를 발생하기 위한 상기 기준 주파수 발생 수단;
    상기 주파수 분배 수단에서 하향 변환한 주파수와 상기 기준 주파수 발생 수단에서 발생한 기준 주파수를 비교하여 위상 차에 비례하는 직류전압을 발생하기 위한 위상 검출 수단;
    상기 제어 수단의 제어에 따라 밴드폭을 가변시켜 상기 위상 검출 수단으로부터 입력되는 직류전압의 교류성분을 제거하고 고주파 잡음에 의한 지터(Jitter)의 영향을 감소시키기 위한 상기 가변 밴드 루프 필터; 및
    상기 가변 밴드 루프 필터로부터 출력되는 전압이 저항을 통해 전류로 변환되어 입력됨에 따라 미세조정 자기장을 발생하기 위한 FM 코일
    을 포함하는 위상 동기 루프 주파수 합성기.
  7. 제 6 항에 있어서,
    상기 가변 밴드 루프 필터는,
    가변되는 저항값과 커패시턴스값에 따라 가변 밴드폭을 출력하기 위한 연산 증폭기;
    상기 연산 증폭기의 반전 입력단과 연결되어 있는 제 1 저항;
    상기 제어 수단으로부터의 제어 신호에 따라 상기 제 1 저항과 병렬로 연결될 저항을 결정하기 위한 제 1 저항 조절 수단;
    상기 제 1 저항과 출력단 사이에 직렬로 연결되어 있는 제 1 커패시터;
    상기 제어 수단으로부터의 제어 신호에 따라 상기 제 1 커패시터와 병렬로 연결될 커패시터를 결정하기 위한 제 1 커패시터 조절 수단;
    상기 연산 증폭기의 비반전 입력단과 연결되어 있는 제 2 저항;
    상기 제어 수단으로부터의 제어 신호에 따라 상기 제 2 저항과 병렬로 연결될 저항을 결정하기 위한 제 2 저항 조절 수단;
    상기 제 2 저항과 접지 사이에 직렬로 연결되어 있는 제 2 커패시터; 및
    상기 제어 수단으로부터의 제어 신호에 따라 상기 제 2 커패시터와 병렬로 연결될 커패시터를 결정하기 위한 제 2 커패시터 조절 수단
    을 포함하는 위상 동기 루프 주파수 합성기.
KR1020060045150A 2005-12-08 2006-05-19 가변 밴드폭을 출력시키기 위한 루프 필터 및 그를 이용한위상 동기 루프 주파수 합성기 KR100738334B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR20050120110 2005-12-08
KR1020050120110 2005-12-08

Publications (2)

Publication Number Publication Date
KR20070061095A KR20070061095A (ko) 2007-06-13
KR100738334B1 true KR100738334B1 (ko) 2007-07-12

Family

ID=38357030

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060045150A KR100738334B1 (ko) 2005-12-08 2006-05-19 가변 밴드폭을 출력시키기 위한 루프 필터 및 그를 이용한위상 동기 루프 주파수 합성기

Country Status (1)

Country Link
KR (1) KR100738334B1 (ko)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07264003A (ja) * 1994-03-25 1995-10-13 Nec Corp ループフィルタ及び位相同期方式多周波数発生回路
JPH10233682A (ja) 1997-02-20 1998-09-02 Nec Corp 制御電圧生成回路、それを備えたpll回路およびそれを備えたcd−romドライブ
US6373304B1 (en) 1997-10-02 2002-04-16 Robert J. Drost Techniques for making and using an improved loop filter which maintains a constant zero frequency to bandwidth ratio
US6980062B2 (en) 2003-03-28 2005-12-27 Oki Electric Industry Co., Ltd. Oscillator circuit with temperature compensation function

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07264003A (ja) * 1994-03-25 1995-10-13 Nec Corp ループフィルタ及び位相同期方式多周波数発生回路
JPH10233682A (ja) 1997-02-20 1998-09-02 Nec Corp 制御電圧生成回路、それを備えたpll回路およびそれを備えたcd−romドライブ
US6373304B1 (en) 1997-10-02 2002-04-16 Robert J. Drost Techniques for making and using an improved loop filter which maintains a constant zero frequency to bandwidth ratio
US6980062B2 (en) 2003-03-28 2005-12-27 Oki Electric Industry Co., Ltd. Oscillator circuit with temperature compensation function

Also Published As

Publication number Publication date
KR20070061095A (ko) 2007-06-13

Similar Documents

Publication Publication Date Title
US7019569B2 (en) Method of implementing multi-transfer curve phase lock loop
JP3001735B2 (ja) 位相同期ループ周波数シンセサイザ
CA2879231C (en) Ultra low phase noise signal source
JPH10303747A (ja) 複数周波数帯域pll周波数シンセサイザ
EP1057265A1 (en) Phase lock loop enabling smooth loop bandwidth switching
Pilipenko Simulation and parameters optimization of hybrid frequency synthesizers for wireless communication systems
US7656214B1 (en) Spread-spectrum clock generator
US8125255B2 (en) PLL circuit
US7023249B1 (en) Phase locked loop with low phase noise and fast tune time
JP2005109608A (ja) Pll周波数シンセサイザ
JPH0340333A (ja) チューナ選局装置
KR100738334B1 (ko) 가변 밴드폭을 출력시키기 위한 루프 필터 및 그를 이용한위상 동기 루프 주파수 합성기
JP6644204B2 (ja) 信号源
JPH06132820A (ja) 周波数変換回路
RU2594336C1 (ru) Способ формирования микроволновых сигналов с малым шагом сетки частот
Rohde Frequency Synthesizer
US7911283B1 (en) Low noise oscillator and method
RU2602991C1 (ru) Быстродействующий синтезатор частот
JPH1065525A (ja) Pll回路
KR20010057036A (ko) 차동 차지펌프를 이용한 위상동기루프의 필터부
JP2001237700A (ja) 位相同期ループ回路
JP2002009618A (ja) Pll回路を用いた公称周波数の生成方法およびpll回路
JP2004096470A (ja) 位相ロックドループ回路
JP2004158940A (ja) Pll回路とそれを用いた信号発生器
JP4252602B2 (ja) Vco駆動回路及び周波数シンセサイザ

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20100701

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee