KR100698220B1 - 플라즈마 디스플레이 패널 모듈 - Google Patents
플라즈마 디스플레이 패널 모듈 Download PDFInfo
- Publication number
- KR100698220B1 KR100698220B1 KR1020050089279A KR20050089279A KR100698220B1 KR 100698220 B1 KR100698220 B1 KR 100698220B1 KR 1020050089279 A KR1020050089279 A KR 1020050089279A KR 20050089279 A KR20050089279 A KR 20050089279A KR 100698220 B1 KR100698220 B1 KR 100698220B1
- Authority
- KR
- South Korea
- Prior art keywords
- board
- electrode
- plasma display
- display panel
- sustain
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/28—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
- G09G3/288—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
- G09G3/296—Driving circuits for producing the waveforms applied to the driving electrodes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J17/00—Gas-filled discharge tubes with solid cathode
- H01J17/38—Cold-cathode tubes
- H01J17/48—Cold-cathode tubes with more than one cathode or anode, e.g. sequence-discharge tube, counting tube, dekatron
- H01J17/49—Display panels, e.g. with crossed electrodes, e.g. making use of direct current
- H01J17/492—Display panels, e.g. with crossed electrodes, e.g. making use of direct current with crossed electrodes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J7/00—Details not provided for in the preceding groups and common to two or more basic types of discharge tubes or lamps
- H01J7/44—One or more circuit elements structurally associated with the tube or lamp
- H01J7/46—Structurally associated resonator having distributed inductance and capacitance
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Power Engineering (AREA)
- Plasma & Fusion (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Gas-Filled Discharge Tubes (AREA)
Abstract
본 발명은 통합 보드 사용시 효율을 증가시키는 플라즈마 디스플레이 패널 모듈에 관한 것이다.
본 발명은 스캔 전극 라인 및 유지 전극 라인 및 데이터 전극 라인을 구비하며 상기 스캔 전극 라인과 접속된 제 1 전극 보드와 상기 유지 전극 라인과 접속된 제 2 전극 보드가 형성된 플라즈마 디스플레이 패널에 있어서, 상기 스캔 전극 라인 및 상기 유지 전극 라인을 구동시키기 위한 제 1 전극 보드와 제 2 전극 보드를 하나의 구동 보드 상에 구비하는 통합 보드 및 상기 통합 보드의 일측부와 상기 유지 전극 라인에 접속된 도전 경로를 포함하며, 상기 제 1 전극 보드의 공진 코일 값과 상기 제 2 전극 보드의 공진 코일 값이 서로 다른 것을 특징으로 하는 플라즈마 디스플레이 패널 모듈을 제공한다.
따라서, 본 발명에 의하면, 플라즈마 디스플레이 패널에서 제 1 전극과 제 2 전극의 통합 보드 사용시의 효율을 증가시킬 수 있다.
플라즈마 디스플레이 패널 모듈, 서스테인부, 통합 보드
Description
도 1은 종래 플라즈마 디스플레이 패널 모듈의 배면도.
도 2는 종래 플라즈마 디스플레이 패널 모듈의 단면도.
도 3은 통합 보드를 구비한 플라즈마 디스플레이 패널 모듈의 배면도.
도 4는 통합 보드를 구비한 플라즈마 디스플레이 패널 모듈의 단면도.
도 5는 통합 보드를 구비한 플라즈마 디스플레이 패널 모듈의 문제 발생 지점 도면.
도 6은 플라즈마 디스플레이 패널 모듈의 전극 보드의 서스테인부 회로 구성도.
도 7은 본 발명에 따른 플라즈마 디스플레이 패널 모듈의 배면도.
*도면의 주요부분에 대한 부호의 설명*
10 : 제 1 서스테이너 보드 (Y 서스테이너 보드)
20 : 컨트롤 보드 25 : 파워 보드
30 : 제 2 서스테이너 보드 (X 서스테이너 보드)
40 : 스캔 드라이버 보드 50 : 데이터 드라이버 보드
60 : 상부 패널 70 : 하부 패널
80 : 패널 방열판 90 : 패스 인쇄회로기판
100 : 종래의 통합 서스테인 보드 200: 인터 코넥션 보드
300 : 본 발명에 따른 통합 서스테인 보드
310 : 본 발명에 따른 제 1 서스테이너 보드 (Y 서스테이너 보드)
320 : 본 발명에 따른 제 2 서스테이너 보드 (X 서스테이너 보드)
본 발명은 플라즈마 디스플레이 패널에 관한 것으로, 보다 상세하게는 플라즈마 디스플레이 패널 모듈에 관한 것이다.
이하 도1 내지 도5를 참조하여 종래의 플라즈마 디스플레이 패널의 구조를 설명하면 다음과 같다.
도 1 및 도 2는 종래의 플라즈마 디스플레이 패널의 구조를 나타낸 것이다.
도 1을 참조하여 종래 플라즈마 디스플레이 패널의 구조를 설명하면, 플라즈마 디스플레이 패널은 제1 서스테인 전극(스캔전극)(10)과 제2 서스테인 전극(유지전극)(30)이 양쪽으로 분리되어 있고, 제어 컨트롤러(20)에 의해 제어된다.
도 2를 참조하여 설명하면, 플라즈마 디스플레이 패널의 상부 패널(60)과 하부 패널(70)이 위치하고, 하부 패널(70) 상에 패널 방열판(80)이 위치하고, 패널 방열판(80) 상에 제 1 서스테인 전극 보드(스캔 전극 보드)(10), 제 2 서스테인 전극 보드(유지 전극 보드)(30)가 위치하고, 제 1전극 보드와(10) 제 2전극 보드(30)는 각각 패널과 연결되어 있다.
이와 같이 종래의 플라즈마 디스플레이 패널은 제 1전극 보드(10)와 제 2전극 보드(30)가 분리되어 위치함으로써 비용이 높아지는 문제점이 발생한다. 따라서 비용 절감을 위하여 제 1전극 보드(10)와 제 2전극 보드(30)를 통합하는 통합보드를 구비하는 플라즈마 디스플레이 패널이 등장하였다.
도 3 및 도 4는 종래의 플라즈마 디스플레이 패널의 제 1전극 보드와 제 2전극 보드를 통합한 통합 보드(100)를 구비하는 플라즈마 디스플레이 패널의 구조를 나타낸다.
도 3을 참조하여 종래 전극 통합 플라즈마 디스플레이 패널을 설명하면, 제 1 전극 보드(10)와 제 2 전극 보드(30)가 하나의 통합 보드(100) 상에 위치하고 있고, 제 2전극 보드(30)는 내부 연결 보드(200)에 의하여 종래와 같이 패널과 연결되어 있다.
도 4를 참조하여 설명하면, 플라즈마 디스플레이 패널의 상부 패널(60)과 하부 패널(70)이 위치하고, 하부 패널(70) 상에 패널 방열판(80)이 위치하고, 패널 방열판(80) 상에 제 1전극 보드(10)와 제 2전극 보드(30)가 통합된 통합 보드(100)가 한쪽 방향에 위치하게 되고, 통합 보드에 내부 연결 보드(200)를 형성시켜 종래의 제 2전극 보드(30)와 구동 회로의 연결을 유지하고 있다.
도 5를 참조하면, 상기 통합 보드(100)는 중앙의 파워 보드(25)로 인하여 일반적으로 일측의 전극 라인에 가까이 위치하는 것이 일반적이다. 통합 보드가 일측에 위치함에 따라, 즉 제 1 전극 라인에 근접하게 위치하게 되면, 제 2 전극 라인에 내부 연결 보드(200)를 형성하여 제 2 전극 라인과 연결시키게 되는데, 이에 의 하여 내부 연결 보드에는 인덕턴스값을 가지게 된다. 따라서 서스테인(sustain)시 ER공진 주기가 제 1 및 제 2 전극에 인가 시 차이가 나게 되어, 효율을 극대화시킬 수 없게 된다.
본 발명은 상기와 같은 문제점을 해결하기 위한 것으로서, 본 발명의 목적은 효율을 극대화시키고, 비용을 절감하는 플라즈마 디스플레이 패널 모듈을 제공하는 것이다.
상기 목적을 달성하기 위하여, 본 발명은 스캔 전극 라인 및 유지 전극 라인 및 데이터 전극 라인을 구비하며 상기 스캔 전극 라인과 접속된 제 1 전극 보드와 상기 유지 전극 라인과 접속된 제 2 전극 보드가 형성된 플라즈마 디스플레이 패널에 있어서, 상기 스캔 전극 라인 및 상기 유지 전극 라인을 구동시키기 위한 제 1 전극 보드와 제 2 전극 보드를 하나의 구동 보드 상에 구비하는 통합 보드; 및
상기 통합 보드의 일측부와 상기 유지 전극 라인에 접속된 도전 경로를 포함하며, 상기 제 1 전극 보드의 공진 코일 값과 상기 제 2 전극 보드의 공진 코일 값이 서로 다른 것을 특징으로 하는 플라즈마 디스플레이 패널 모듈을 제공한다.
상기 통합 보드의 일측부와 상기 유지 전극 라인에 접속된 도전 경로를 포함하며, 상기 제 1 전극 보드의 공진 코일 값과 상기 제 2 전극 보드의 공진 코일 값이 서로 다른 것을 특징으로 하는 플라즈마 디스플레이 패널 모듈을 제공한다.
이때, 상기 제 1 전극 보드의 공진 코일 값은 상기 제 2 전극 보드의 공진 코일 값보다 큰 것을 특징을 특징으로 한다.
또한 상기 제 1 전극 보드의 공진 코일 값은 상기 제 2 전극 보드의 공진 코일 값과 상기 도전 경로의 공진 코일 값의 합과 같은 것을 특징으로 한다.
따라서, 본 발명에 의하면, 통합 보드의 코일 값 발생에 따른 제 1 전극 보드 상의 서스테인부와 제 2 전극 보드 상의 서스테인부의 공진 코일 값이 달라지는 문제점을, 제 1 전극 보드 상의 서스테인부의 공진 코일 값과 제 2 전극 보드 상의 서스테인부의 공진 코일 값을 서로 달리함으로써 해결할 수 있다. 따라서 플라즈마 디스플레이 패널에서 제 1 전극과 제 2 전극의 통합 보드 사용시의 효율을 증가시킬 수 있다.
이하 상기의 목적을 구체적으로 실현할 수 있는 본 발명의 바람직한 실시예를 첨부한 도면을 참조하여 설명한다.
도 6은 서스테인부의 회로 구성을 도시하며, 도 7은 본 발명에 따른 플라즈마 디스플레이 모듈의 배면을 도시한다.
본 발명에 따른 플라즈마 디스플레이 패널 모듈은 제 1 전극 보드와 제 2 전극 보드가 하나의 통합 보드 상에 위치하고 있고, 제 2전극 보드(30)는 내부 연결 보드(200)에 의하여 패널과 연결되는데, 이때 제 1 전극 보드(310)와 제 2 전극 보드(320)의 코일값을 달리하여 통합 보드(300)를 구성하는 것이 특징이다.
도 5에서 살펴본 바와 같이, 제 1 전극 보드(10)와 제 2 전극 보드(30)가 하나의 보드 상에 통합되어 통합 보드(100)를 구성하게 되면, 제 2 전극 보드(30)와 제 2 전극 라인을 연결하는 내부 연결 보드(200)는 인덕턴스 값을 가지게 된다. 따라서 서스테인(sustain)시 ER공진 주기가 제 1 및 제 2 전극에 인가 시 차이가 나게 되어 효율이 떨어진다.
따라서 상기 문제점을 해결하기 위하여 본원에서는 제 1 전극 보드와 제 2 전극 보드에서 사용되는 도 6의 서스테인 회로에서 임의의 점인 Lp가 존재하는 인덕턴스 값을 상호 달리하도록 구성한다.
이때, 제 1 전극 보드의 인덕턴스 값과 제 2 전극 보드의 인덕턴스 값을 달리하는데, 제 1 전극 보드의 인덕턴스 값을 제 2 전극 보드의 인덕턴스 값보다 크도록 구성한다.
이는 제 2 전극 보드는 내부 연결 보드의 자체 인덕턴스 값이 더해져 제 1 전극 보드의 인덕턴스 값보다 커지는 것이 문제이므로, 제 1 전극 보드의 인덕턴스 값을 제 2 전극 보드의 인덕턴스 값보다 더 크게 설정함으로써, 내부 연결 보드(200)의 자체 인덕턴스 값의 발생에 의한 문제점을 해결할 수 있다.
또한 제 1 전극 보드의 인덕턴스 값은 제 2 전극 보드의 인덕턴스 값과 내부 연결 보드의 자체 인덕턴스 값을 합한 값과 동일하도록 구성한다.
본 발명은 상술한 실시예에 한정되지 않으며, 첨부된 청구범위에서 알 수 있는 바와 같이 본 발명이 속한 분야의 통상의 지식을 가진 자에 의해 변형이 가능하고, 이러한 변형은 본 발명의 범위에 속한다.
상기에서 설명한 본 발명에 따른 플라즈마 디스플레이 패널 모듈의 효과를 설명하면 다음과 같다.
통합 보드의 코일 값 발생에 따른 제 1 전극 서스테인부와 제 2 전극 서스테인부의 공진 코일 값이 달라지는 문제점을, 제 1 전극 보드 상의 서스테인부의 공 진 코일 값과 제 2 전극 보드 상의 서스테인부의 공진 코일 값을 서로 달리함으로써 해결할 수 있다. 따라서 플라즈마 디스플레이 패널에서 제 1 전극과 제 2 전극의 통합 보드 사용시의 효율을 증가시킬 수 있다.
Claims (3)
- 스캔 전극 라인 및 유지 전극 라인 및 데이터 전극 라인을 구비하며 상기 스캔 전극 라인과 접속된 제 1 전극 보드와 상기 유지 전극 라인과 접속된 제 2 전극 보드가 형성된 플라즈마 디스플레이 패널에 있어서,상기 스캔 전극 라인 및 상기 유지 전극 라인을 구동시키기 위한 제 1 전극 보드와 제 2 전극 보드를 하나의 구동 보드 상에 구비하는 통합 보드; 및상기 통합 보드의 일측부와 상기 유지 전극 라인에 접속된 도전 경로를 포함하며,상기 제 1 전극 보드의 공진 코일 값과 상기 제 2 전극 보드의 공진 코일 값이 서로 다른 것을 특징으로 하는 플라즈마 디스플레이 패널 모듈.
- 제 1 항에 있어서, 상기 제 1 전극 보드의 공진 코일 값은상기 제 2 전극 보드의 공진 코일 값보다 큰 것을 특징으로 하는 플라즈마 디스플레이 패널 모듈.
- 제 1 항에 있어서, 상기 제 1 전극 보드의 공진 코일 값은상기 제 2 전극 보드의 공진 코일 값과 상기 도전 경로의 공진 코일 값의 합과 같은 것을 특징으로 하는 플라즈마 디스플레이 패널 모듈.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020050089279A KR100698220B1 (ko) | 2005-09-26 | 2005-09-26 | 플라즈마 디스플레이 패널 모듈 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020050089279A KR100698220B1 (ko) | 2005-09-26 | 2005-09-26 | 플라즈마 디스플레이 패널 모듈 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR100698220B1 true KR100698220B1 (ko) | 2007-03-22 |
Family
ID=41563989
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020050089279A KR100698220B1 (ko) | 2005-09-26 | 2005-09-26 | 플라즈마 디스플레이 패널 모듈 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100698220B1 (ko) |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20040100655A (ko) * | 2003-05-23 | 2004-12-02 | 엘지전자 주식회사 | 플라즈마 디스플레이 패널 모듈 |
KR20040100736A (ko) * | 2003-05-24 | 2004-12-02 | 엘지전자 주식회사 | 플라즈마 디스플레이 패널 및 그의 모듈 |
KR20050022894A (ko) * | 2003-08-27 | 2005-03-08 | 엘지전자 주식회사 | 플라즈마 디스플레이 패널 및 그의 모듈 |
KR20090008265A (ko) * | 2006-03-23 | 2009-01-21 | 도쿠리츠 교세이 호진 죠호 츠신 켄큐 키코 | 결상 소자, 디스플레이 장치 |
-
2005
- 2005-09-26 KR KR1020050089279A patent/KR100698220B1/ko not_active IP Right Cessation
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20040100655A (ko) * | 2003-05-23 | 2004-12-02 | 엘지전자 주식회사 | 플라즈마 디스플레이 패널 모듈 |
KR20040100736A (ko) * | 2003-05-24 | 2004-12-02 | 엘지전자 주식회사 | 플라즈마 디스플레이 패널 및 그의 모듈 |
KR20050022894A (ko) * | 2003-08-27 | 2005-03-08 | 엘지전자 주식회사 | 플라즈마 디스플레이 패널 및 그의 모듈 |
KR20090008265A (ko) * | 2006-03-23 | 2009-01-21 | 도쿠리츠 교세이 호진 죠호 츠신 켄큐 키코 | 결상 소자, 디스플레이 장치 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5014412B2 (ja) | Ledバックライト及び液晶表示装置 | |
KR100515325B1 (ko) | 플라즈마 디스플레이 장치 | |
US20060077619A1 (en) | Plasma display device | |
JP2007256872A (ja) | プラズマディスプレイ装置 | |
JP2010165914A (ja) | インバータ装置及びインバータ装置の製造方法 | |
KR100698220B1 (ko) | 플라즈마 디스플레이 패널 모듈 | |
US7254042B2 (en) | Electro magnetic interference shielding device and a liquid crystal display device adopting same | |
KR100769905B1 (ko) | 플라즈마 디스플레이 장치 | |
WO2019187700A1 (ja) | 半導体モジュール | |
US20070086149A1 (en) | Plasma display device | |
JP4785357B2 (ja) | プラズマディスプレイパネル用駆動回路 | |
US7978153B2 (en) | Plasma display device | |
KR20070034319A (ko) | 플라즈마 디스플레이 패널 모듈 | |
JP2006065119A (ja) | フラット型表示装置 | |
JP4488293B2 (ja) | プラズマディスプレイパネル駆動装置 | |
KR100551030B1 (ko) | 화상 표시 장치 | |
KR101072972B1 (ko) | 플라즈마 디스플레이 장치 | |
US7561437B2 (en) | Electronic element module and electronic device using the same | |
JP2000089724A (ja) | 半導体モジュール及びそれを搭載したプラズマディスプレイ駆動回路、並びにプラズマディスプレイ装置 | |
JP2009071992A (ja) | 電動機の制御装置 | |
KR100766899B1 (ko) | 플라즈마 디스플레이 장치 | |
JP4643174B2 (ja) | 表示装置 | |
JP2011166077A (ja) | 半導体リレー | |
KR20100029595A (ko) | 전원 공급 유니트용 멀티보드 | |
CN116390332A (zh) | 柔性线路板、柔性线路板排版结构以及电子设备 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20091230 Year of fee payment: 4 |
|
LAPS | Lapse due to unpaid annual fee |