KR100551030B1 - 화상 표시 장치 - Google Patents

화상 표시 장치 Download PDF

Info

Publication number
KR100551030B1
KR100551030B1 KR1020030072349A KR20030072349A KR100551030B1 KR 100551030 B1 KR100551030 B1 KR 100551030B1 KR 1020030072349 A KR1020030072349 A KR 1020030072349A KR 20030072349 A KR20030072349 A KR 20030072349A KR 100551030 B1 KR100551030 B1 KR 100551030B1
Authority
KR
South Korea
Prior art keywords
fpc
display panel
driving
flat panel
pdp
Prior art date
Application number
KR1020030072349A
Other languages
English (en)
Other versions
KR20050036637A (ko
Inventor
김춘수
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020030072349A priority Critical patent/KR100551030B1/ko
Publication of KR20050036637A publication Critical patent/KR20050036637A/ko
Application granted granted Critical
Publication of KR100551030B1 publication Critical patent/KR100551030B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

본 발명은 플라즈마 디스플레이 패널, 액정 표시 패널 등과 같은 평판 표시 패널의 구동 전극에 전압을 인가할 수 있는 회로 연결 구조를 가진 화상 표시 장치에 관한 것이다.
본 발명에 따른 화상 표시 장치는, 평판 표시 패널; 상기 평판 표시 패널을 구동하기 위한 구동 회로부; 상기 구동 회로부에 배치되어 그 구동 회로부로부터 제어되는 신호에 따라 상기 평판 표시 패널의 구동 전극에 선택적으로 전압을 인가하는 IC(Integrated Circuit); 및 상기 IC와 평판 표시 패널의 구동 전극을 전기적으로 연결하는 FPC(Flexible Printed Circuit)를 포함하고, 상기 FPC에는 연결배선들이 양면에 각각 분산 배치된다.
플라즈마 디스플레이 패널, 드라이버 IC, FPC, 양면, 연결 배선, 구동회로부

Description

화상 표시 장치{DISPLAY DEVICE}
도 1은 본 발명의 실시예에 따른 화상 표시 장치의 구성을 개략적으로 도시한 평면 구성도.
도 2는 도 1에 도시한 FPC의 사시도.
도 3은 도 2의 Ⅲ-Ⅲ 선 단면도.
도 4는 본 발명의 실시예를 설명하기 위한 비교예의 FPC를 나타내 보인 평면 구성도.
본 발명은 화상 표시 장치에 관한 것으로, 보다 상세하게는 플라즈마 표시 패널, 액정 표시 패널 등과 같은 평판 표시 패널의 구동 전극에 전압을 인가할 수 있는 회로 연결 구조를 가진 화상 표시 장치에 관한 것이다.
일반적으로, 평판 표시 패널을 채용한 화상 표시 장치는 기체방전에 의해 생성된 플라즈마를 이용하여 플라즈마 디스플레이 패널에 영상을 표시하는 플라즈마 디스플레이 장치를 그 예로 들 수 있다.
이러한 플라즈마 디스플레이 장치에 있어서, 플라즈마 디스플레이 패널에 인 쇄된 전극은 FPC(Flexible Printed Circuit)를 통해 구동 회로와 전기적으로 연결되고, 상기 FPC에는 패널의 화소에 선택적으로 벽전압을 형성하도록 구동회로에서 제어되는 신호에 따라 어드레스 전압을 인가하는 IC가 형성된다.
이와 같이, FPC와 IC를 이용하여 전압 인가구조로 널리 사용되어 온 것으로는, IC가 PCB(Printed Circuit Board) 위에 실장된 COB(Chip on Board), FPC를 구성하는 필름 상에 IC가 직접 실장된 COF(Chip on Film) 등이 있으며, 최근에는 소형이면서 가격이 저렴한 TCP(Tape Carrier Package)가 사용되는 추세에 있다. 이 중에서 COF 또는 TCP는 FPC에 배치된 연결배선들이 PDP의 구동 전극을 이방성 도전막(ACF: Anistropic Conductive Film)으로 본딩된다.
상기한 COF 또는 TCP를 이용한 전압 인가구조를 채용한 종래의 플라즈마 디스플레이 장치는 FPC 상에 실장된 IC의 구동에 불량이 발생한 경우, IC를 교체해야 할 필요성이 있는데, 그러기 위해서는 FPC를 PDP의 구동 전극으로부터 떼어 내야 한다.
그런데, 종래의 플라즈마 디스플레이 장치는 COF 또는 TCP의 FPC와 PDP의 구동 전극이 이방성 도전막으로 본딩되어 있기 때문에, FPC를 PDP의 구동 전극으로부터 떼어 낼 경우, PDP의 구동 전극이 손상되는 바 어쩔 수 없이 패널 전체를 폐기시켜야 하는 경제적 손실이 야기된다.
본 발명은 상기한 바와 같은 문제점을 해결하기 위하여 창안된 것으로, 그 목적은 IC를 구동 회로부에 별도로 장착함으로써 평판 표시 패널의 불필요한 폐기 처분을 방지할 수 있으며, IC와 평판 표시 패널 간의 전압 인가 구조가 간단하여 저가격화를 달성할 수 있는 화상 표시 장치를 제공하는데 있다.
본 발명의 다른 목적은 IC의 장착 특성에 따른 FPC의 연결배선들이 오픈되거나 쇼트되는 폐단의 발생 빈도를 현저히 줄일 수 있는 화상 표시 장치를 제공하는데 있다.
상기의 목적을 달성하기 위하여 본 발명에 따른 화상 표시 장치는, 평판 표시 패널; 상기 평판 표시 패널을 구동하기 위한 구동 회로부; 상기 구동 회로부에 배치되어 그 구동 회로부로부터 제어되는 신호에 따라 상기 평판 표시 패널의 구동 전극에 선택적으로 전압을 인가하는 IC(Integrated Circuit); 및 상기 IC와 평판 표시 패널의 구동 전극을 전기적으로 연결하는 FPC(Flexible Printed Circuit)를 포함하고, 상기 FPC에는 연결배선들이 양면에 각각 분산 배치된다.
상기 FPC는 일 면의 연결배선들과 다른 면의 연결배선들이 서로 교번하여 배치되며, 한 면에 위치하는 연결배선들이 각각 관통하여 다른 면의 연결배선들과 서로 교번하여 배치되도록 상기 구동 전극과 연결되는 부분에 복수의 관통공이 형성된다.
상기 구동 전극과 상기 FPC의 연결배선들을 이방성 도전막(ACF: Anistropic Conductive Film)에 의해 전기적으로 결합하는 것이 바람직하다.
상기 IC의 출력단자들과 상기 FPC의 연결배선들을 전기적으로 연결하는 컨넥터부를 구비하고, 상기 컨넥터부는 IC의 출력단자들과 연결되는 제1컨넥터와, 상기 FPC의 연결배선들과 연결되고 제1컨넥터와 암수 결합되는 제2컨넥터를 구비한다.
상기 평판 표시 패널은 플라즈마 디스플레이 패널 또는 액정 표시 패널인 것이 바람직하다.
본 발명의 화상 표시 장치에 따르면, 종래와 달리 IC를 구동 회로부에 별도로 장착함으로써 IC의 불량시 FPC를 PDP의 구동 전극으로부터 떼어 낼 필요가 없으므로, 불가피하게 PDP를 폐기 처분해야 하는 경제적인 손실을 막을 수 있다. 또한, 본 발명의 화상 표시 장치는 IC와 PDP의 구동 전극을 연결하기 위한 FPC의 양면에 연결배선들이 분산 배치되는 구조를 가지므로, 각 연결배선들 간의 피치가 증가하여 FPC의 플렉시블한 밴딩에 의해 연결배선들이 오픈되거나 쇼트되는 폐단의 발생 빈도를 현저히 줄일 수 있다. 또한, 본 발명의 화상 표시 장치에 따르면, 종래의 COF 또는 TCP와 달리, IC와 PDP 간의 전압 인가구조가 간단하므로, 생산성이 향상되고, 장치의 저가격화를 달성할 수 있다.
이하 본 발명의 실시예를 첨부한 도면을 참조하여 상세하게 설명하면 다음과 같다.
본 발명은 플라즈마 디스플레이 패널, 액정 표시 패널과 같은 평판 표시 패널을 채용하는 화상 표시 장치에 적용되는 것으로, 평판 표시 패널의 구동 전극에 전압을 선택적으로 인가하여 화상을 구현할 수 있는 구조를 가진다. 그러나, 이하에서는 플라즈마 디스플레이 패널을 채용한 플라즈마 디스플레이 장치를 예로 들어 설명한다.
도 1은 본 발명의 실시예에 따른 화상 표시 장치의 구성을 개략적으로 도시 한 평면 구성도이고, 도 2는 도 1에 도시한 FPC의 사시도이고, 도 3은 도 2의 단면 구성도이다.
도시된 바와 같이, 본 실시예에 의한 플라즈마 디스플레이 장치는 플라즈마 디스플레이 패널(이하 'PDP'라 한다)(11)과, PDP(11)를 구동하기 위한 구동 회로부(13)와, 구동 회로부(13)에 배치되어 그 구동 회로부(13)로부터 제어되는 신호에 따라 PDP(11)의 구동 전극(12)에 선택적으로 전압을 인가하는 IC(Integrated Circuit)(14)와, IC(14)와 구동 전극(12)을 전기적으로 연결하는 FPC(Flexible Printed Circuit)(20)를 구비한다.
상기 플라즈마 디스플레이 장치는 PDP(11)가 샤시 베이스(미도시)에 고정되며, PDP(11)의 외측으로 전면 커버(미도시)가 위치하고, 샤시 베이스의 외측으로 배면 커버(미도시)가 위치하면서, 이들을 결합하여 플라즈마 디스플레이 장치 세트를 완성하게 된다.
상기 PDP(11)는 하단 가장자리로부터 구동 전극(12) 즉, 어드레스 전극이 인출되고, 구동 전극(12)이 구동 회로부(13)와 전기적으로 연결되어 구동에 필요한 신호를 전달받게 된다.
전술한 바 있는 구동 회로부(13)는 일반적인 인쇄회로기판(PCB)의 타입으로 구성되며, 샤시 베이스의 PDP(11)가 부착되는 면의 반대쪽 면에 장착된다. 상기 구동 회로부(13)는 PDP(11)의 구동을 위한 소정의 회로와, 다음에 설명하는 IC(14)를 장착하기 위한 IC 장착부(17)를 구비한다.
상기 IC(14)는 PDP(11)의 화소에 선택적으로 벽전압을 형성하도록 구동 회로 부(13)로부터 제어되는 신호에 따라 PDP(11)의 구동 전극(12)에 선택적으로 어드레스 전압을 인가하는 기능을 가진다. 본 실시예에 따른 IC(14)는 구동 회로부(13) 상의 IC 장착부(17)에 배치되고, 구동 회로부(13)의 회로와 전기적으로 연결된다. 상기 IC(14)는 구동 회로부(13)의 IC 장착부(17)에 PDP(11)의 가장자리를 따라 연속적으로 다수 배치된다. 상기 각각의 IC(14)는 구동 회로부(13)로부터 제어되는 전기적인 신호를 PDP(11)의 구동 전극(12)으로 출력하기 위한 출력단자들(15)을 구비한다. 상기 출력단자들(15)은 구동 회로부(13)에 프린트 되며, 실질적으로 각각의 단자가 PDP(11)의 구동 전극(12)에 연결된다. 본 실시예에서는 구동 전극(12)으로 어드레스 전극을 일례로 들었으나, 스캔 펄스 신호를 인가하는 스캔 전극에도 본 발명을 마찬가지로 적용할 수 있다.
상기 FPC(20)는 구동 회로부(13)와 PDP(11)의 구동 전극(12)을 전기적으로 연결하기 위한 것으로, IC(14)의 출력단자들(15)과 각각 연결되는 연결배선들이 플렉시블한 필름에 프린트 되고, 소정의 덮개층에 의해 서로 절연된 구조를 가진다. 상기 FPC(20)는 그 연결배선들과 PDP(11)의 구동 전극(12)을 연결하기 위해, 도면에 이점 쇄선으로 구획된 부분에 연결부(23)를 구비한다.
한편, 도 4에 도시한 비교예를 참고하면, 통상적인 FPC(1)는 본 실시예에 따른 IC(14)의 출력단자들(15)과 각각 연결되는 연결배선(2)들이 플렉시블한 필름의 상면에 프린트 된 구조를 가진다.
본 발명의 실시예에 의한 FPC(20)는 각각의 양면에 IC(14)의 출력단자들(15)과 연결되는 배선들이 각각 분산 배치되는 구조를 가진다. 구체적으로 설명하면, 상기 FPC(20)는 도면에서 상면에 해당하는 제1면(21)과, 하면에 해당하는 제2면(22)으로 구분된다. 상기 각각의 제1면(21)과 제2면(22)은 편의 상 도면에 도시된 FPC(20)의 상,하면을 기준으로 구분 하였을 뿐, FPC(20)의 하면에 해당하는 면이 제1면(21)이 될 수 있고, 상면에 해당하는 면이 제2면(22)이 될 수도 있음을 밝혀둔다. 바람직하게, 제1면(21) 상에는 IC(14)의 출력단자들(15)과 전기적으로 연결되는 제1연결배선들(25)이 소정 간격 이격되게 위치한다. 또한, 제2면(22) 상에는 IC(14)의 출력단자들(15)과 전기적으로 연결되는 제2연결배선들(26)이 소정 간격 이격되게 위치한다. 결과적으로, 각각의 제1연결배선(25)과 제2연결배선(26)들은 서로 교번하여 배치된다.
상기 실시예와 비교예를 비교하면, 실시예에 따른 FPC(20)의 연결배선들(25,26)과 비교예에 따른 FPC(1)의 연결배선(2)들의 수가 동일한 조건에서, 상기 실시예는 FPC(20)의 연결배선들(25,26)이 제1면(21)과 제2면(22)으로 분산되어 배치되고, 상기 비교예는 그 연결배선(2)들이 FPC(1)의 상면에 조밀하게 배치됨을 알 수 있다. 즉, 비교예에 의한 연결배선(2)들 간의 피치(P2) 보다 실시예에 의한 연결배선들(25,26) 간의 피치(P1)가 두 배로 증가하였음을 알 수 있다.
따라서, 상기 비교예에 의한 연결배선(2)들이 FPC(1)의 양면 중 어느 한 면에 조밀하게 배치되기 때문에, 플렉시블하게 밴딩되는 FPC(1)의 고유한 특성 상 그 배선(2)들이 오픈되거나 쇼트되는 폐단의 발생 빈도가 증가하게 된다. 그러므로, 비교예에서는 위와 같은 폐단으로 인해 PDP의 구동 전극과 본딩식으로 연결된 FPC(1)를 떼어 내야 하는 바, 종래의 근본적인 문제점인 PDP의 폐기 처분이 불가피 하게 된다. 그러나, 본 실시예에서는 연결배선들(25,26) 간의 피치(P2)가 비교예에서의 피치(P1) 보다 두 배로 증가하기 때문에, FPC(20)가 밴딩되는 등의 경우 비교예에서와 같은 폐단의 발생 빈도가 줄어 들게 되어 FPC(20)의 플렉시블한 밴딩에 의해 연결배선들(25,26)이 오픈되거나 쇼트되는 비교예의 폐단을 해결할 수 있게 된다.
이 때, 제1면(21) 상에 각각 배치된 제1연결배선들(25)과 제2면(22) 상에 각각 배치된 제2연결배선들(26)은 PDP(11)로부터 인출된 구동 전극(12)에 연결되는 바, FPC(20)의 양면에 배치되더라도 제1,2면(21,22) 중 어느 한 면에서 FPC(20)의 연결부(23)에 모두 배치되어야 한다.
이를 위해, 상기 FPC(20)는 연결부(23)와 근접하고, 제1연결배선들(25)이 지나가는 경로 상에 관통 형성된 관통공(27)을 구비한다. 상기 관통공(27)은 FPC(20)의 폭 방향을 따라 일정 간격 이격되게 연속적으로 형성되며, 제1면(21)에 위치하는 제1연결배선들(25)이 관통공(27)을 각각 관통하여 제2면(22)에 위치하게 된다. 바람직하게는, 상기 관통공(27)을 따라 도전성 물질을 도포함으로써 제1면(21)의 제1연결배선들(25)과 제2면(22)에 위치한 제1연결배선들(25)을 전기적으로 연결할 수 있다. 따라서, FPC(20)의 연결부(23)에는 제1면(21)의 제1연결배선들(25)과 제2면(22)의 제2연결배선들(26)이 서로 교번하여 배치된다.
한편, FPC(20)의 양면에 각각 배치된 제1연결배선들(25)과 제2연결배선들(26)은 이방성 도전막(ACF: Anistropic Conductive Film)(31)에 의해 전기적으로 본딩됨으로써 결합된다. 더욱 구체적으로, 상기 구동 전극(12)과 FPC(20)의 연결배선들(25,26)은 그 구동 전극(12)과 FPC(20)의 연결부(23) 사이에 이방성 도전막을 도포하고, 이 도전막에 적당한 열과 압력을 가하여 경화시킴으로써 전기적인 본딩이 이루어진다. 그리고, IC(14)로부터 인출되는 각각의 출력단자들(15)과 FPC(20)의 연결배선들(25,26)은 컨넥터부(40)에 의해 암수식의 접속 방식으로 전기적인 연결이 이루어진다. 상기 컨넥터부(40)는 IC(14)의 출력단자들(15)과 연결되는 제1컨넥터(41)와, FPC(20)의 연결배선들(25,26)과 연결되고 제1컨넥터(41)와 암수식으로 착탈 가능한 제2컨넥터(42)를 구비한다. 상기 제1컨넥터(41)는 IC(14)의 출력단자들(15)과 연결되는 FPC(20)에 설치되고, 제2컨넥터(42)는 구동 회로부(13)에 설치된다.
본 발명의 실시예에 따르면, PDP(11)의 구동 전극(12)과 FPC(20)의 연결배선들(25,26)을 전기적으로 연결할 경우, 상기 연결배선들(25,26)을 구동 전극(12)에 접지시킨 상태에서 이방성 도전막(31)을 이용하여 본딩한다. 그리고, FPC(20)에 연결된 제1컨넥터(41)를 구동 회로부(13)에 설치된 제2컨넥터(42)에 암수식으로 결합한다.
따라서, 플라즈마 디스플레이 장치에 전원을 인가하게 되면, IC(14)는 구동 회로부(13)로부터 제어되는 신호에 따라 PDP(11)의 구동 전극(12)에 선택적으로 전압을 인가하게 된다.
만약, IC(14)의 불량으로 인해 플라즈마 디스플레이 장치의 구동에 문제가 발생하는 경우, 본 발명의 실시예는 IC(14)가 구동 회로부(13)에 배치되는 구조를 가지므로, 종래의 COF 또는 TCP와 같이 FPC를 PDP의 구동 전극으로부터 떼어 내지 않고 FPC(20)의 연결배선들(25,26)과 PDP(11)의 구동 전극(12)이 본딩된 상태에서 IC(14) 자체 또는 구동 회로부(13)를 용이하게 교체할 수 있다. 따라서, 본 발명의 실시예에 따른 플라즈마 디스플레이 장치는 종래와 같이, IC의 불량으로 인해 불가피하게 PDP(11)를 폐기해야 하는 근본적인 문제점을 해소할 수 있다.
지금까지 설명한 바와 같은 본 발명의 화상 표시 장치는 PDP의 구동 전극 뿐 아니라, 액정 표시 패널의 전극 구동을 위한 회로 연결 구조에도 쉽게 적용할 수 있다.
이상을 통해 본 발명의 바람직한 실시예에 대하여 설명하였지만, 본 발명은 이에 한정되는 것이 아니고 특허청구범위와 발명의 상세한 설명 및 첨부한 도면의 범위 안에서 여러 가지로 변형하여 실시하는 것이 가능하고 이 또한 본 발명의 범위에 속하는 것은 당연하다.
이상 설명한 바와 같이 본 발명에 따른 화상 표시 장치에 의하면, 종래와 달리 IC를 구동 회로부에 별도로 장착함으로써 IC의 불량시 FPC를 PDP의 구동 전극으로부터 떼어 낼 필요가 없으므로, 불가피하게 PDP를 폐기 처분해야 하는 경제적인 손실을 막을 수 있다.
또한, IC와 PDP의 구동 전극을 연결하기 위한 FPC의 양면에 연결배선들이 분산 배치되는 구조를 가지므로, 각 연결배선들 간의 피치가 증가하여 FPC의 플렉시블한 밴딩에 의해 연결배선들이 오픈되거나 쇼트되는 폐단의 발생 빈도를 현저히 줄일 수 있다. 또한, 종래의 COF 또는 TCP와 달리, IC와 PDP 간의 전압 인가구조가 간단하므로, 생산성이 향상되고, 장치의 저가격화를 달성할 수 있다.

Claims (7)

  1. 평판 표시 패널;
    상기 평판 표시 패널을 구동하기 위한 구동 회로부;
    상기 구동 회로부에 배치되어 그 구동 회로부로부터 제어되는 신호에 따라 상기 평판 표시 패널의 구동 전극에 선택적으로 전압을 인가하는 IC(Integrated Circuit); 및
    상기 IC와 평판 표시 패널의 구동 전극을 전기적으로 연결하는 FPC(Flexible Printed Circuit)
    를 포함하고,
    상기 FPC에는 연결배선들이 양면에 각각 분산 배치되는 화상 표시 장치.
  2. 제 1 항에 있어서,
    상기 FPC는 일 면의 연결배선들과 다른 면의 연결배선들이 서로 교번하여 배치되는 화상 표시 장치.
  3. 제 2 항에 있어서,
    상기 FPC는 한 면에 위치하는 연결배선들이 각각 관통하여 다른 면의 연결배선들과 서로 교번하여 배치되도록 상기 구동 전극과 연결되는 부분에 복수의 관통공이 형성되는 화상 표시 장치.
  4. 제 1 항에 있어서,
    상기 구동 전극과 상기 FPC의 연결배선들을 이방성 도전막(ACF: Anistropic Conductive Film)에 의해 전기적으로 결합한 화상 표시 장치.
  5. 제 1 항에 있어서,
    상기 IC의 출력단자들과 상기 FPC의 연결배선들을 전기적으로 연결하는 컨넥터부를 구비하는 화상 표시 장치.
  6. 제 1 항에 있어서,
    상기 컨넥터부는 IC의 출력단자들과 연결되는 제1컨넥터와, 상기 FPC의 연결배선들과 연결되고 제1컨넥터와 암수 결합되는 제2컨넥터를 구비하는 화상 표시 장치.
  7. 제 1 항에 있어서,
    상기 평판 표시 패널은 플라즈마 디스플레이 패널 또는 액정 표시 패널인 것을 특징으로 하는 화상 표시 장치.
KR1020030072349A 2003-10-16 2003-10-16 화상 표시 장치 KR100551030B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020030072349A KR100551030B1 (ko) 2003-10-16 2003-10-16 화상 표시 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020030072349A KR100551030B1 (ko) 2003-10-16 2003-10-16 화상 표시 장치

Publications (2)

Publication Number Publication Date
KR20050036637A KR20050036637A (ko) 2005-04-20
KR100551030B1 true KR100551030B1 (ko) 2006-02-13

Family

ID=37239819

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020030072349A KR100551030B1 (ko) 2003-10-16 2003-10-16 화상 표시 장치

Country Status (1)

Country Link
KR (1) KR100551030B1 (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100739292B1 (ko) * 2005-12-21 2007-07-12 삼성에스디아이 주식회사 유기 발광 표시장치
KR101009976B1 (ko) 2009-02-17 2011-01-21 삼성에스디아이 주식회사 플라즈마 디스플레이 장치

Also Published As

Publication number Publication date
KR20050036637A (ko) 2005-04-20

Similar Documents

Publication Publication Date Title
US5841414A (en) Liquid crystal display device
US6738123B1 (en) Drive circuit connection structure including a substrate, circuit board, and semiconductor device, and display apparatus including the connection structure
US6870590B2 (en) Electrooptical unit with a flexible board and electronic apparatus
US7349054B2 (en) Method of mounting flexible circuit boards, and display device
KR20070077682A (ko) 표시장치
JP2004271611A (ja) フラットパネル型表示装置
US20110169791A1 (en) Display device
EP0501413A2 (en) Plane-type display apparatus
JPWO2002029770A1 (ja) 表示モジュール
KR100276547B1 (ko) 표시 장치
JP2002311451A (ja) 電極駆動装置及び電子機器
KR100551030B1 (ko) 화상 표시 장치
US5654730A (en) Liquid crystal display device
CN1822285B (zh) 具有连接器的等离子显示装置
KR100578961B1 (ko) 테이프 캐리어 패키지를 갖는 플라즈마 디스플레이 장치
JP2948466B2 (ja) 液晶表示素子
KR100599771B1 (ko) 테이프 캐리어 패키지의 배선구조 및 이 구조에 의해형성된 테이프 캐리어 패키지를 갖는 디스플레이 장치
KR100322091B1 (ko) 평판 표시 소자의 전극 구동용 칩온보드 어셈블리
JPH1138430A (ja) 液晶表示装置
JPH10282516A (ja) 液晶表示装置
JPH09232377A (ja) 実装構造体およびその製造方法
JP3532042B2 (ja) 液晶表示装置の製造方法および液晶表示装置
JP2001013512A (ja) 液晶表示装置
JPH11126792A (ja) フェースダウン用多出力ドライバの電極位置,フェースダウン用icの電極位置,配線基板およびディスプレイモジュール
KR100696651B1 (ko) 액정 디스플레이 모듈

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20090128

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee