KR100644565B1 - 강유전성 액정디스플레이장치에서 양자화 에러 보정방법 및 그장치 - Google Patents

강유전성 액정디스플레이장치에서 양자화 에러 보정방법 및 그장치 Download PDF

Info

Publication number
KR100644565B1
KR100644565B1 KR1019990040646A KR19990040646A KR100644565B1 KR 100644565 B1 KR100644565 B1 KR 100644565B1 KR 1019990040646 A KR1019990040646 A KR 1019990040646A KR 19990040646 A KR19990040646 A KR 19990040646A KR 100644565 B1 KR100644565 B1 KR 100644565B1
Authority
KR
South Korea
Prior art keywords
quantization error
pixel
error
ratio
liquid crystal
Prior art date
Application number
KR1019990040646A
Other languages
English (en)
Other versions
KR20010028413A (ko
Inventor
이호성
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1019990040646A priority Critical patent/KR100644565B1/ko
Publication of KR20010028413A publication Critical patent/KR20010028413A/ko
Application granted granted Critical
Publication of KR100644565B1 publication Critical patent/KR100644565B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3651Control of matrices with row and column drivers using an active matrix using multistable liquid crystals, e.g. ferroelectric liquid crystals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/10Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
    • H04N19/102Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the element, parameter or selection affected or controlled by the adaptive coding
    • H04N19/124Quantisation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0252Improving the response speed

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 강유전성 액정디스플레이장치에서 표현할 수 있는 해상도보다 높은 해상도의 데이터를 양자화할 때 발생되는 양자화에러를 에러분배법에 의해 보정하는 방법 및 그 장치이다.

Description

강유전성 액정디스플레이장치에서 양자화에러 보정방법 및 그 장치{Method for compensating quantization error for ferroelectric LCD and apparatus therefor}
도 1은 본 발명에 따른 강유전성 액정디스플레이장치에서 양자화 에러 보정장치의 구성 블록도이다.
도 2는 본 발명에 따른 양자화에러 보정장치의 제1실시예의 구성블록도이다.
도 3는 본 발명에 따른 양자화에러 보정장치의 제2실시예의 구성블록도이다.
도 4는 본 발명에 따른 양자화에러 보정장치의 제3실시예의 구성블록도이다.
도 5a는 도 1에 도시된 에러분배부의 제1실시예를 나타낸 도면이다.
도 5b는 도 1에 도시된 에러분배부의 제2실시예를 나타낸 도면이다.
도 5c는 도 1에 도시된 에러분배부의 제3실시예를 나타낸 도면이다.
본 발명은 강유전성 액정디스플레이장치에 관한 것으로서, 더욱 상세하게는 강유전성 액정디스플레이장치에서 양자화에러를 보정하는 방법 및 그 장치에 관한 것이다.
본 발명의 목적은 강유전성 액정디스플레이장치에서 표현할 수 있는 해상도보다 높은 해상도의 데이터를 양자화할 때 발생되는 양자화에러를 에러분배법에 의해 보정하는 방법을 제공함에 있고, 다른 목적은 그에 따른 장치를 제공함에 있다.
상기의 목적을 달성하기 위한 본 발명에 따른 강유전성 액정디스플레이장치는 (a) 상기 강유전성 액정디스플레이 장치에서 표현할 수 있는 해상도보다 높은 해상도를 갖는 입력데이터를 양자화할 때, 발생된 입력데이터의 양자화에러를 산출하는 과정; (b) 상기 (a)과정에서 산출된 양자화에러를 에러분배방식에 의해, 상기 양자화에러를 소정비율로 상기 입력데이터가 위치한 픽셀에 인접한 소정 픽셀들로 분배하는 과정; 및 (c) 상기 (b)과정에서 분배된 양자화에러를 양자화에러가 발생한 인접픽셀데이터에 가산하여 상기 양자화과정에 출력시키는 과정를 포함하는 것이 바람직하다.
상기의 다른 목적을 달성하기 위한 본 발명에 따른, 강유전성 액정디스플레이장치는 상기 강유전성 액정디스플레이장치에서 표현할 수 있는 해상도보다 큰 해상도를 갖는 입력데이터를 양자화할 때, 발생된 양자화에러를 산출하는 양자화에러 산출부; 상기 양자화에러산출부에서 출력된 어떤 픽셀값에 대한 양자화에러를 상기 에러가 발생한 픽셀에 인접한 픽셀위치로 소정비율로 분배하는 에러분배부; 상기 에러분배부에서 출력된 양자화에러를 상기 양자화에러가 발생한 인접픽셀데이터에 가산하여 출력하는 가산부; 및 상기 가산부에서 출력된 픽셀값을 양자화하는 양자화부를 포함하는 것이 바람직하다.
상기 강유전성 액정디스플레이장치에 입력되는 데이터는 역감마 보정시, 콘트라스트 조정시, 히스토그램 등화시, 데이터 비트가 확장된 것임을 특징으로 한다.
상기 에러분배부는 양자화에러값을 m이라 하고, 상기 양자화 에러값이 발생된 픽셀의 위치 좌표값을 (x, y)라고 하면, 좌표값 (x+1, y)인 픽셀에
Figure 111999011737751-pat00001
비율로, 좌표값 (x-1, y+1)인 픽셀에
Figure 111999011737751-pat00002
비율로, 좌표값 (x, y+1)인 픽셀에
Figure 111999011737751-pat00003
비율로, 좌표값 (x+1, y+1)인 픽셀에
Figure 111999011737751-pat00004
비율로 각각 분배하거나, 좌표값 (x-1, y+1)인 픽셀에
Figure 111999011737751-pat00005
비율로, 좌표값 (x+1, y+1)인 픽셀에
Figure 111999011737751-pat00006
비율로 각각 분배하거나, 좌표값 (x+1, y)인 픽셀에
Figure 111999011737751-pat00007
비율로, 좌표값 (x-1, y+1)인 픽셀에
Figure 111999011737751-pat00008
비율로, 좌표값 (x, y+1)인 픽셀에
Figure 111999011737751-pat00009
비율로, 좌표값 (x+1, y+1)인 픽셀에
Figure 111999011737751-pat00010
비율로 각각 분배함을 특징으로 한다.
이하, 첨부된 도면을 참조하여 본 발명을 보다 상세히 설명하면 다음과 같다.
도 1은 본 발명에 따른 강유전성 액정디스플레이장치에서 양자화 에러 보정장치의 구성 블록도이다.
도 1에 도시된 장치는 양자화에러산출부(100), 에러분배부(102), 가산부(104) 및 양자화부(106)를 포함한다.
양자화에러산출부(100)는 강유전성 액정디스플레이장치에서 표현할 수 있는 해상도보다 큰 해상도를 갖는 입력데이터를 양자화할 때, 발생된 양자화에러를 산출한다.
에러분배부(102)는 양자화에러산출부(100)에서 출력된 소정위치의 픽셀값에 대한 양자화에러를 상기 소정위치의 픽셀에 인접한 픽셀로 분배시킨다.
가산부(104)는 에러분배부(102)에서 출력된 양자화에러를 분배된 위치의 픽셀값에 가산하여 출력한다.
양자화부(106)는 가산부(104)에서 출력된 픽셀값을 양자화한다.
이어서, 도 1에 도시된 장치의 동작을 설명하면 다음과 같다.
강유전성 액정디스플레이장치에서 표현할 수 있는 해상도가 입력신호의 해상도보다 작을 경우, 입력신호는 강유전성 액정디스플레이장치의 해상도에 따라 양자화된다. 이 때, 양자화되지 않은 양자화에러가 발생하게 되는데, 이 양자화에러는 양자화에러산출부(100)에 의해 양자화되기 전의 원래신호에서 양자화된 후의 신호를 가산하여 산출된다.
상기 양자화에러는 에러분배부(102)에 의해 인접한 픽셀값에 분배되는데, 본 발명에서는 도 5a 내지 도 5c를 통해 에러분배부(102)의 실시예를 설명한다. 에러분배부(102)에서 분배된 양자화에러는 소정 비율로 분배된 위치의 좌표값을 갖는 데이터가 입력되면 가산부(104)를 통해 상기 입력데이터와 가산되어 양자화부(106) 에 입력된다. 본 발명에서는 이와 같은 방법을 통해 발생된 양자화에러를 보정한다.
도 5a는 도 1에 도시된 에러분배부의 제1실시예로서, 도 5a에 도시된 에러분배는 양자화에러산출부(100)에서 출력된 양자화에러값을 m이라 하고, 상기 양자화 에러값이 발생된 픽셀의 위치 좌표값을 (x, y)라고 하면, 좌표값이 (x+1, y)인 픽셀에
Figure 111999011737751-pat00011
비율을 분배하고, 좌표값이 (x-1, y+1)인 픽셀에
Figure 111999011737751-pat00012
비율을 분배하고, 좌표값이 (x, y+1)인 픽셀에
Figure 111999011737751-pat00013
비율을 분배하고, 좌표값이 (x+1, y+1)인 픽셀에
Figure 111999011737751-pat00014
비율을 분배하는 방법이다.
도 5b는 도 1에 도시된 에러분배부의 제2실시예로서, 도 5b에 도시된 에러분배는 양자화에러산출부(100)에서 출력된 양자화에러값을 m이라 하고, 상기 양자화 에러값이 발생된 픽셀의 위치 좌표값을 (x, y)라고 하면, 좌표값이 (x-1, y+1)인 픽셀에
Figure 111999011737751-pat00015
비율을 분배하고, 좌표값이 (x+1, y+1)인 픽셀에
Figure 111999011737751-pat00016
비율을 분배하는 방법이다.
도 5c는 도 1에 도시된 에러분배부의 제3실시예로서, 도 5c에 도시된 에러분배는 양자화에러산출부(100)에서 출력된 양자화에러값을 m이라 하고, 상기 양자화 에러값이 발생된 픽셀의 위치 좌표값을 (x, y)라고 하면, 좌표값이 (x+1, y)인 픽 셀에
Figure 111999011737751-pat00017
비율을 분배하고, 좌표값이 (x-1, y+1)인 픽셀에
Figure 111999011737751-pat00018
비율을 분배하고, 좌표값이 (x, y+1)인 픽셀에
Figure 111999011737751-pat00019
비율을 분배하고, 좌표값 (x+1, y+1)인 픽셀에
Figure 111999011737751-pat00020
비율을 분배하는 방법이다.
또한, 강유전성 액정디스플레이장치에 입력되는 데이터는 역감마 보정시, 콘트라스트 조정시, 또는 히스토그램 등화시, 각각 데이터 비트가 확장되는데, 이와 같이 데이터 비트가 확장되면, 강유전성 액정디스플레이장치에서 표시할 수 있는 해상도보다 높은 해상도를 갖는 입력신호가 된다. 예를 들어, 입력신호가 8비트로 표현되고, 강유전성 액정디스플레이장치에서 표현할 수 있는 해상도가 8비트 즉, 256가지인데, 상술한 바와 같은 경우에 입력비트수가 12비트로 확장되면, 처리할 수 있는 해상도보다 높은 해상도를 갖는 신호가 입력된다. 따라서, 이 입력신호를 양자화하면 양자화에러가 발생된다.
도 2는 본 발명에 따른 양자화에러 보정장치의 제1실시예이다. 도 2에 도시된 장치는 역감마보정부(108)에서 비트확장된 신호를 입력하여 양자화에러를 보정하는 경우로서, 참조부호 100 내지 106의 구성 및 동작은 도 1의 설명과 반복되므로 상세한 설명을 생략한다.
CRT 특성에 맞게 감마보정된 신호를 강유전성 액정디스플레이장치에 표시하기 위해서는 역감마보정을 해야한다. 따라서, 역감마보정을 할때에는 어두운 부분을 상세하게 나타내기 위해서는 데이터의 비트확장이 필요한다. 즉 8비트의 입력신 호가 12비트의 입력신호로 확장되는 경우를 설명한다. 이 때, 강유전성 액정디스플레이장치는 8비트로 표현되는 해상도를 갖도록 설계되어 있는데 12비트로 표현되는 해상도는 갖는 데이터가 입력되더라도 8비트로 양자화되며, 이 때 양자화에러가 발생된다. 따라서 본 발명에서는 도 1에서 설명한 바와 같이, 에러분배부에 의해 양자화에러를 인접한 픽셀에 분배하여 양자화에러를 보정한다.
도 3은 본 발명에 따른 양자화에러 보정장치의 제2실시이다. 도 3에 도시된 장치는 콘트라스트 조정부(110)에서 비트확장된 신호를 입력하여 양자화에러를 보정하는 경우로서, 참조부호 100 내지 106의 구성 및 동작은 도 1의 설명과 반복되므로 상세한 설명을 생략한다.
도 4는 본 발명에 따른 양자화에러 보정장치의 제3실시예이다. 도 4에 도시된 장치는 히스토그램등화부(112)에서 비트확장된 신호를 입력하여 양자화에러를 보정하는 경우로서, 참조부호 100 내지 106의 구성 및 동작은 도 1의 설명과 반복되므로 상세한 설명을 생략한다.
상술한 바와 같이, 본 발명에 의하면 강유전성 액정디스플레이장치에서 표현할 수 있는 해상도보다 큰 해상도를 갖는 신호를 양자화할 때 발생되는 양자화에러를 보정할 수 있다.

Claims (8)

  1. 강유전성 액정디스플레이장치에 있어서,
    (a) 상기 강유전성 액정디스플레이 장치에서 표현할 수 있는 해상도보다 높은 해상도를 갖는 입력데이터를 양자화할 때, 발생된 입력데이터의 양자화에러를 산출하는 과정;
    (b) 상기 (a)과정에서 산출된 양자화에러를 에러분배방식에 의해 소정비율로 상기 입력데이터가 위치한 픽셀에 인접한 소정 픽셀들로 분배하는 과정; 및
    (c) 상기 (b)과정에서 분배된 양자화에러를 양자화에러가 발생한 픽셀에 인접한 픽셀데이터에 가산하여 상기 양자화과정에 출력시키는 과정을 포함하는 양자화에러 보정방법.
  2. 강유전성 액정디스플레이장치에 있어서,
    상기 강유전성 액정디스플레이장치에서 표현할 수 있는 해상도보다 큰 해상도를 갖는 입력데이터를 양자화할 때, 발생된 양자화에러를 산출하는 양자화에러 산출부;
    상기 양자화에러산출부에서 산출된 양자화에러를 상기 양자화에러가 발생한 픽셀에 인접한 픽셀위치로 소정비율로 분배하는 에러분배부;
    상기 에러분배부에서 출력된 양자화에러를 상기 양자화에러가 발생한 픽셀에 인접한 픽셀데이터에 가산하여 출력하는 가산부; 및
    상기 가산부에서 출력된 픽셀값을 양자화하는 양자화부를 포함하는 양자화에러 보정장치.
  3. 제2항에 있어서, 상기 강유전성 액정디스플레이장치에 입력되는 데이터는 역감마 보정시, 데이터 비트가 확장된 것임을 특징으로 하는 양자화에러 보정장치.
  4. 제2항에 있어서, 상기 상기 강유전성 액정디스플레이장치에 입력되는 데이터는 콘트라스트 조정시, 데이터 비트가 확장된 것임을 특징으로 하는 양자화에러 보정장치.
  5. 제2항에 있어서, 상기 강유전성 액정디스플레이장치에 입력되는 데이터는 히스토그램 등화시, 데이터 비트가 확장된 것임을 특징으로 하는 양자화에러 보정장치.
  6. 제2항에 있어서, 상기 에러분배부는 양자화에러를 m이라 하고, 상기 양자화 에러가 발생된 픽셀의 위치 좌표를 (x, y)라고 하면, 좌표 (x+1, y)인 픽셀에
    Figure 112006049280643-pat00021
    비율로, 좌표 (x-1, y+1)인 픽셀에
    Figure 112006049280643-pat00022
    비율로, 좌표 (x, y+1)인 픽셀에
    Figure 112006049280643-pat00023
    비율로, 좌표 (x+1, y+1)인 픽셀에
    Figure 112006049280643-pat00024
    비율로 각각 분배함을 특징으로 하는 양자화에러 보정장치.
  7. 제2항에 있어서, 상기 에러분배부는 양자화에러를 m이라 하고, 상기 양자화 에러가 발생된 픽셀의 위치 좌표를 (x, y)라고 하면, 좌표 (x-1, y+1)인 픽셀에 비율로, 좌표 (x+1, y+1)인 픽셀에
    Figure 112006049280643-pat00026
    비율로 각각 분배함을 특징으로 하는 양자화에러 보정장치.
  8. 제2항에 있어서, 상기 에러분배부는 양자화에러를 m이라 하고, 상기 양자화 에러가 발생된 픽셀의 위치 좌표를 (x, y)라고 하면, 좌표 (x+1, y)인 픽셀에
    Figure 112006049280643-pat00027
    비율로, 좌표 (x-1, y+1)인 픽셀에
    Figure 112006049280643-pat00028
    비율로, 좌표 (x, y+1)인 픽셀에
    Figure 112006049280643-pat00029
    비율로, 좌표 (x+1, y+1)인 픽셀에
    Figure 112006049280643-pat00030
    비율로 각각 분배함을 특징으로 하는 양자화에러 보정장치.
KR1019990040646A 1999-09-21 1999-09-21 강유전성 액정디스플레이장치에서 양자화 에러 보정방법 및 그장치 KR100644565B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019990040646A KR100644565B1 (ko) 1999-09-21 1999-09-21 강유전성 액정디스플레이장치에서 양자화 에러 보정방법 및 그장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019990040646A KR100644565B1 (ko) 1999-09-21 1999-09-21 강유전성 액정디스플레이장치에서 양자화 에러 보정방법 및 그장치

Publications (2)

Publication Number Publication Date
KR20010028413A KR20010028413A (ko) 2001-04-06
KR100644565B1 true KR100644565B1 (ko) 2006-11-13

Family

ID=19612427

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019990040646A KR100644565B1 (ko) 1999-09-21 1999-09-21 강유전성 액정디스플레이장치에서 양자화 에러 보정방법 및 그장치

Country Status (1)

Country Link
KR (1) KR100644565B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100798110B1 (ko) 2006-11-21 2008-01-28 주식회사 우영 Pwm 제어 회로, 그를 포함하는 백라이트 제어 장치 및그를 포함하는 백라이트 구동 장치

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08152863A (ja) * 1994-11-25 1996-06-11 Fujitsu General Ltd ディスプレイ駆動方法および装置

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08152863A (ja) * 1994-11-25 1996-06-11 Fujitsu General Ltd ディスプレイ駆動方法および装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100798110B1 (ko) 2006-11-21 2008-01-28 주식회사 우영 Pwm 제어 회로, 그를 포함하는 백라이트 제어 장치 및그를 포함하는 백라이트 구동 장치

Also Published As

Publication number Publication date
KR20010028413A (ko) 2001-04-06

Similar Documents

Publication Publication Date Title
JP4549944B2 (ja) 画像処理回路
EP2161705B1 (en) Dithering method and apparatus
US9584703B2 (en) Method and apparatus for finding data quantisation error
JP3710131B2 (ja) 画像処理装置および画像処理方法、並びに画像表示装置、携帯電子機器
CN101689356B (zh) 图像处理设备、显示设备和图像处理方法
CN109599054B (zh) 显示面板亮度的控制方法及装置
US11355050B2 (en) Integrated circuit for nonlinear data encoding
US7339706B2 (en) Error diffusion processing circuit for an image signal which improves an output image
CN109309826B (zh) 图像色彩均衡方法、装置、终端设备及可读存储介质
US20090251494A1 (en) Apparatus and method for gamma correction
JP3171993B2 (ja) 画像処理方法及び装置
JP3274227B2 (ja) 画像処理方法及び装置
KR100644565B1 (ko) 강유전성 액정디스플레이장치에서 양자화 에러 보정방법 및 그장치
US20060044325A1 (en) Method and device for dithering
US8363168B2 (en) Signal processing apparatus and signal processing method performing gamma correction
KR100403698B1 (ko) 다계조 화상 표시 방법 및 그 장치
JP2006254432A (ja) デジタル画像データを処理するデジタル画像データ処理方法
JP3311175B2 (ja) 画像処理方法及びその装置
JP2020014244A (ja) 装置、方法、及びプログラム
JP3222585B2 (ja) 中間調二値データ発生回路
CN111276089A (zh) 一种灰阶补偿计算方法、装置和显示装置
JP2014165734A (ja) 画像処理装置およびその制御方法
KR20050113799A (ko) 플라즈마 표시 패널의 구동 장치 및 구동 방법
JPH0563982A (ja) 疑似中間調処理回路
JPH06250638A (ja) 画像階調変換装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20121030

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20131030

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20141030

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20151029

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee