KR100637393B1 - 디스플레이 장치의 밝기 조정회로 및 조정방법 - Google Patents

디스플레이 장치의 밝기 조정회로 및 조정방법 Download PDF

Info

Publication number
KR100637393B1
KR100637393B1 KR1020050013650A KR20050013650A KR100637393B1 KR 100637393 B1 KR100637393 B1 KR 100637393B1 KR 1020050013650 A KR1020050013650 A KR 1020050013650A KR 20050013650 A KR20050013650 A KR 20050013650A KR 100637393 B1 KR100637393 B1 KR 100637393B1
Authority
KR
South Korea
Prior art keywords
pixel
data
register
bit
bit data
Prior art date
Application number
KR1020050013650A
Other languages
English (en)
Other versions
KR20060092624A (ko
Inventor
유승현
Original Assignee
주식회사 마이미디어
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 마이미디어 filed Critical 주식회사 마이미디어
Priority to KR1020050013650A priority Critical patent/KR100637393B1/ko
Publication of KR20060092624A publication Critical patent/KR20060092624A/ko
Application granted granted Critical
Publication of KR100637393B1 publication Critical patent/KR100637393B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/3406Control of illumination source
    • G09G3/342Control of illumination source using several illumination sources separately controlled corresponding to different display panel areas, e.g. along one dimension such as lines
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)

Abstract

본 발명은 고가의 PWM 로직을 제거하여 코스트를 절감시킴과 동시에 구동회로의 구성을 간략화하는데 적당한 디스플레이 장치의 밝기 조정회로 및 조정방법에 관한 것으로서, 본 발명의 디스플레이 장치의 밝기 조정회로는, k비트의 데이터에 의해 픽셀의 밝기가 조정되는 디스플레이 장치의 밝기 조정회로에 있어서, 상기 픽셀 데이터인 k비트를 2k비트로 엔코딩한 메모리 블록을 갖는 픽셀 메모리부와, N개의 1비트 쉬프트 레지스터들로 구성되어 상기 픽셀 메모리부에서 출력되는 블록별 N개의 1비트 데이터를 저장하는 제 1 레지스터부와, N개의 1비트 데이터 레지스터로 구성되어 상기 N개의 1비트 쉬프트 레지스터에서 출력되는 1비트 데이터를 래치하는 제 2 레지스터부와, N개의 드라이버로 구성되어 상기 N개의 데이터 레지스터로부터 입력되는 1비트 데이터에 상응하여 해당 픽셀의 온/오프 타이밍을 제어하는 드라이버 및 상기 픽셀 메모리부의 블록 어드레스를 지정하고 상기 제 1 레지스터부와 제 2 레지스터로 각각 쉬프트 클럭신호와 스트로브 신호를 출력하는 컨트롤러를 포함하여 구성되는 것을 특징으로 한다.
쉬프트 레지스터, 데이터 레지스터, 픽셀, 픽셀 메모리, 드라이버

Description

디스플레이 장치의 밝기 조정회로 및 조정방법{Circuit and method for adjusting brightness of display device}
도 1은 종래 기술에 따른 디스플레이 장치의 밝기 조정회로의 구성도
도 2는 종래 기술에 따른 동작 타이밍도
도 3은 본 발명의 실시 예에 따른 디스플레이 장치의 밝기 조정회로의 구성도
도 4는 본 발명의 실시 예에 따른 픽셀 메모리에서 쉬프트 레지스터로 데이터를 저장하는 과정을 설명하기 위한 개념도
도 5는 본 발명의 실시 예에 따른 동작 타이밍도
도 6은 본 발명의 실시 예에 따른 밝기 조정방법을 설명하기 위한 순서도
*도면의 주요부분에 대한 부호의 설명*
31 : 제 1 레지스터부 33 : 제 2 레지스터부
35 : 드라이버부 37 : LED어레이부
39 : 픽셀 메모리부 41 : 컨트롤러
본 발명은 디스플레이 장치의 구동회로 및 이의 구동방법에 관한 것으로서, 더욱 자세하게는, 디스플레이 장치를 구성하는 각 픽셀의 밝기를 조절함에 있어서 하드웨어적인 구성을 간략화하고 보다 적은 비용으로 구현이 가능한 디스플레이 장치의 밝기 조정회로 및 조정방법에 관한 것이다.
현재 사용되고 있는 평판형 디스플레이 장치로서는 LCD(Liquid Crystal Display), PDP(Plasma Display Panel) 및 LED(Light Emitting Diode) 등이 있으며, 이중 LCD와 PDP는 모니터 및 TV용, LED는 옥내 및 옥외 광고판용으로 자리 잡아 가고 있는 추세이다.
이러한 디스플레이 장치중 LCD는 두 장의 유리기판 사이에 봉입된 액정의 전기적 특성을 이용하여 화면을 표시하는 평판형 디스플레이 장치이고, PDP는 형광물질이나 특수 가스를 여기시켜 빛을 발생시키고, 이 빛을 이용하여 화면을 표시하는 디스플레이 장치로서, 각 방전 셀의 내부에서 기체 방전을 이용하여 컬러 화상을 표시하는 발광형 디스플레이 장치이다. 그리고 LED는 평판형의 보드 표면에 다수의 LED 어레이(array)를 설치하여 LED을 선택적으로 점멸 제어함으로써 화면을 표시하는 디스플레이 장치로서, 주로 옥내 및 옥외, 기차 및 버스 등에 설치되어 광고 및 홍보매체로 광범위하게 사용되고 있다.
이와 같은 디스플레이 장치 중에서 LED의 경우, 각 픽셀의 밝기를 조절함에 있어서, 전류의 세기를 제어하여 조절하는 방법과 단위 시간당 각 픽셀의 온/오프 주기비(Duty rate)를 제어하여 조절하는 방법이 있다.
도 1은 LED로 구성된 픽셀의 단위 시간당 온/오프 주기 비(Duty rate)를 이 용하여 밝기를 조정하는 경우의 회로적 구성도이고, 도 2는 도 1에 따른 동작 타이밍도이다.
도 1에 도시된 바와 같이, 종래의 밝기 조정회로는 각 픽셀의 데이터(각 픽셀로 인가될 신호의 펄스폭을 결정하는 데이터)가 저장된 픽셀 메모리부(11)와, 상기 픽셀 메모리부(11)에서 출력되는 데이터를 래치(Latch)하는 10bits 쉬프트 레지스터부(13)와, 상기 쉬프트 레지스터부(13)에서 일괄적으로 출력된 각 픽셀별 데이터를 일시적으로 저장하는 데이터 레지스터부(15), 상기 데이터 레지스터부(15)에서 출력되는 10bits 데이터를 저장하는 SRAM부(17)와, 상기 SRAM부(17)에서 출력되는 각 픽셀별 10bits 데이터에 상응하여 각 픽셀들로 인가될 신호의 온/오프 펄스폭을 조절하는 PWM부(19)와, 상기 PWM부(19)에서 입력되는 펄스폭에 상응한 신호를 상기 각 픽셀로 인가하는 드라이버부(21)와, 상기 드라이버부(21)의 후단에 연결된 픽셀부(23)와, 상기 쉬프트 레지스터부(13)로 쉬프트 클럭신호(Clock_shift)를 출력하고, 상기 데이터 레지스터부(15)로 스트로브 신호(Strobe signal)를 출력하며, 상기 픽셀 메모리부(11)로 어드레스 신호를 출력하는 컨트롤러(25)로 구성된다.
이와 같은 종래 구동회로는, 단위 시간당 온/오프 주기 비(Duty rate)를 고정된 데이터 레지스터 값을 이용하여 제어한다. 즉, 데이터 레지스터의 값이 k 비트라고 가정하면, 그 데이터 레지스터 값은 0~(2k-1) 범위의 값을 가지며, 그 주기 비(Duty rate)도 2k가지 경우의 값이 나타난다. 다시 말해서, 각 픽셀의 온/오프 타임의 주기를 0에서 (2k-1)까지로 증가시켜 가면, 사람의 눈에 들어오는 빛의 세기도 비례하여 증가하게 된다. 이 주기의 제어를 각 픽셀의 값을 레지스터에 저장하여 제어하는 방식을 이용하였다.
이를 위해서는 k 비트의 쉬프트 레지스터와 k 비트의 데이터 레지스터와 k 비트의 PWM이 요구되며, N개의 픽셀에 나타내야 할 칼라(Color)값(=밝기 값)을 데이터 레지스터로 전송하기 위해서는 (Nㅧ k)bits의 픽셀 메모리가 요구된다.
따라서, 종래의 밝기 조정회로의 경우, 그 구성이 복잡할 뿐만 아니라, 고가의 PWM 로직이 요구되어 전체 코스트(Cost)가 증가하게 되는 문제점이 있었다.
또한, PWM 로직을 사용할 경우, 많은 열이 발생되므로 이를 외부로 방출시키기 위해 별도의 히트 싱크(Heat sink)를 설치해야 하는바, 그에 따라 비용이 증가하게 되는 문제점이 있었다.
본 발명은 상기한 종래 기술의 문제점을 해결하기 위해 안출한 것으로서, 고가의 PWM 로직을 제거하여 코스트를 절감시킴과 동시에 구동회로의 구성을 간략화하는데 적당한 디스플레이 장치의 밝기 조정회로 및 조정방법을 제공하는데 목적이 있다.
상기의 목적을 달성하기 위한 본 발명의 디스플레이 장치의 밝기 조정회로는, k비트의 데이터에 의해 픽셀의 밝기가 조정되는 디스플레이 장치의 밝기 조정회로에 있어서, 상기 픽셀 데이터인 k비트를 2k비트로 엔코딩한 메모리 블록을 갖는 픽셀 메모리부와, N개의 1비트 쉬프트 레지스터들로 구성되어 상기 픽셀 메모리부에서 출력되는 블록별 N개의 1비트 데이터를 저장하는 제 1 레지스터부와, N개의 1비트 데이터 레지스터로 구성되어 상기 N개의 1비트 쉬프트 레지스터에서 출력되는 1비트 데이터를 래치하는 제 2 레지스터부와, N개의 드라이버로 구성되어 상기 N개의 데이터 레지스터로부터 입력되는 1비트 데이터에 상응하여 해당 픽셀의 온/오프 타이밍을 제어하는 드라이버 및 상기 픽셀 메모리부의 블록 어드레스를 지정하고 상기 제 1 레지스터부와 제 2 레지스터로 각각 쉬프트 클럭신호와 스트로브 신호를 출력하는 컨트롤러를 포함하여 구성되는 것을 특징으로 한다.
여기서, 상기 픽셀 메모리부는 N*2k비트 메모리 용량을 만족하는 것을 특징으로 한다.
한편, 본 발명의 디스플레이 장치의 밝기 조정방법은 픽셀 메모리부에서 N개의 1비트 데이터를 순차적으로 N개의 1비트 쉬프트 레지스터로 출력하는 단계와, 상기 N개의 쉬프트 레지스터에 저장된 1비트 데이터들은 일제히 데이터 레지스터로 래치시키는 단계와, 상기 N개의 데이터 레지스터에 래치된 N개의 1비트 데이터를 N개의 드라이버들로 구성된 드라이버로 출력하는 단계와, 각 드라이버들이 상기 데이터 레지스터로부터 입력되는 1비트 데이터에 상응하여 해당 LED의 온/오프 타이밍을 제어하는 단계를 포함하여 이루어지는 것을 특징으로 한다.
여기서, 상기 드라이버들은 해당 픽셀의 온/오프 타이밍을 2k번 제어하는 것을 특징으로 한다.
이하, 첨부된 도면을 참조하여 본 발명의 실시 예에 따른 디스플레이 장치의 밝기 조정회로 및 조정방법을 설명하기로 한다.
먼저, 본 발명의 밝기 조정회로 및 방법은 픽셀 단위로 동작하는 모든 디스플레이 장치에 적용이 가능하며, 참고로 본 실시 예에서는 LED를 일예로 하여 설명하기로 한다.
[실시 예]
도 3은 본 발명의 실시 예에 따른 디스플레이 장치의 밝기 조정 회로를 나타낸 블록도로서, N개의 1비트 쉬프트 레지스터들로 구성된 제 1 레지스터부(31)와, N개의 1비트 데이터 레지스터들로 구성된 제 2 레지스터부(33)와, N(N=양의 정수)개의 드라이버들로 구성된 드라이버부(35)와, N개의 LED들로 구성된 LED 어레이부(37)와, N개의 1비트 데이터별로 블록화하여 저장하는 픽셀 메모리부(39) 및 컨트롤러(41)를 포함하여 구성된다.
여기서, 상기 제 1 레지스터부(31)는 N개의 1비트 쉬프트 레지스터(Shift Register)로 구성되며 상기 컨트롤러(41)에서 출력되는 쉬프트 클럭신호(Clock_Shift)에 의해 N개의 1비트 데이터를 일제히 제 2 레지스터부(33)로 출력한다.
상기 제 2 레지스터부(33)는 상기 1비트 쉬프트 레지스터와 대응되게 연결된 N개의 1비트 데이터 레지스터들로 구성되어 상기 제 1 레지스터부(31)에서 출력되는 N개의 1비트 데이터를 저장하며, 상기 컨트롤러(41)에서 출력되는 스트로브 신호(Strobe)에 의해 N개의 1비트 데이터를 일제히 드라이버부(35)로 출력한다. 이 때, 픽셀 데이터가 k비트(k=양의 정수)로 구성된 경우라면, 상기 한 번의 스트로브 신호가 발생할 때마다 N개의 1비트 데이터는 2k번 픽셀로 인가된다.
상기 드라이버부(35)는 상기 1비트 데이터 레지스터와 대응되게 연결된 N개의 드라이버들로 구성되며, 각각의 드라이버들은 상기 제 2 레지스터부(33)를 구성하고 있는 데이터 레지스터로부터 입력되는 N개의 1비트 데이터에 상응하여 LED의 온/오프 타이밍을 제어한다.
상기 픽셀 메모리부(39)는 상기 제 1 레지스터부(31)로 출력하기 위한 픽셀 데이터를 저장하되, 상기 픽셀 데이터가 k비트로 구성된 경우, 각 픽셀별 2k 가지 경우의 단위비트 값을 2k개의 메모리 블록에 각각 저장한다.
예를 들어, 픽셀 데이터가 10bits 데이터로 구성되고 픽셀이 32개로 구성되었다고 가정하면, 도 4에 도시한 바와 같이, 각각의 픽셀은 0에서 2k-1가지 경우의 수에 해당하는 데이터 값에 상응하여 밝기가 조정될 것이다. 따라서 상기 픽셀 메모리부(39)를 2k개의 블록으로 구분하고, 첫 번째 메모리 블록에는 각 픽셀별 2k가지 경우의 데이터 값 중에서 첫 번째 경우에 해당하는 1비트의 데이터 값(각 픽셀로 인가될 32개의 1비트 데이터 값)을 저장하고, 두 번째 메모리 블록에는 2k가지 경우의 데이터 값 중 두 번째 경우에 해당하는 1비트의 데이터 값을 저장하며, 이런 식으로 2k번째 블록에는 2k번째 경우에 해당하는 1비트 데이터 값을 저장한다.
한편, 상기 컨트롤러(41)는 상기 제 1 레지스터부(31)로 쉬프트 클럭신호를 출력하고, 상기 제 2 레지스터부(33)로 스트로브 신호를 출력하며, 상기 픽셀 메모리부(39)로 어드레스 신호를 출력한다. 이때, 한 번의 스트로브 신호가 발생할 때마다 상기 제 1 레지스터부(31)에 저장된 N개의 1비트 데이터들은 2k번 상기 제 2 레지스터부(33)로 래치된다.
이와 같이 구성된 본 발명의 실시 예에 따른 디스플레이 장치의 밝기 조정장치는 1개의 픽셀에 인가될 밝기 데이터가 k비트 데이터로 이루어졌다고 가정할 경우, 상기 k비트의 데이터를 2k비트로 엔코딩한 메모리 블록을 만들어서 각 메모리 블록에 각 픽셀별로 1비트 데이터를 저장하여 각 픽셀마다 2k번의 1비트 데이터를 드라이버로 전송하여 상기 픽셀의 밝기를 조정한다.
따라서, 고가의 PWM(Pulse Width Modulator)을 사용하지 않고도 신호의 온/오프 듀티 비를 이용하여 픽셀의 밝기를 조정할 수가 있으며, 아울러, 고가의 PWM을 사용하지 않기 때문에 저렴한 비용으로 밝기 조정회로를 구성할 수가 있으며, 밝기 조정회로의 구성을 보다 간략화할 수 있게 된다.
이때, 상기 픽셀 메모리부(39)가 반드시 2k비트로 엔코딩한 메모리 블록으로 한정되지 않고 2k-1비트로 엔코딩한 메모리 블록과 2k비트로 엔코딩한 메모리 블록과 사이에 존재할 수도 있음은 당연하다. 또한, 상기에서는 각 메모리 블록에 1비트 데이터만을 저장한 것을 예로 하였으나, 컨트롤비트와 더불어 2비트 이상 m비트 (m=양의 정수)까지 저장할 수 있으며, 그에 따라 쉬프트 레지스터, 데이터 레지스터 및 드라이버의 비트수가 결정될 것이다.
이와 같이 본 발명의 실시 예에 따른 디스플레이 장치의 동작을 도 5의 타이밍도를 참조하여 설명하면 다음과 같다.
먼저, 픽셀 메모리부(39)는 첫 번째 블록에 저장된 N개의 1비트 데이터를 순차적으로 제 1 레지스터부(31)로 출력한다. 일예로, 제 1 레지스터부(31)가 32개의 1비트 쉬프트 레지스터로 구성된 경우, 상기 컨트롤러(41)는 32번의 쉬프트 클럭신호를 출력하여 픽셀 메모리부(39)의 첫 번째 블록(블록 0)에 저장되어 있는 32개의 픽셀 값에 해당되는 32개의 1비트 데이터를 상기 쉬프트 레지스터에 쉬프트시켜 저장한다.
상기 32개의 1비트 쉬프트 레지스터로 구성된 제 1 레지스터부(31)에 1비트 데이터들이 모두 저장되고 나면, 상기 제 1 레지스터부(31)의 각 쉬프트 레지스터들은 일제히 상기 1비트의 데이터를 제 2 레지스터부(33)로 출력한다.
상기 32개의 1비트 데이터 레지스터들로 구성된 제 2 레지스터부(33)에 상기 제 1 레지스터부(31)에서 출력된 32개의 단위비트 데이터가 저장되면, 상기 컨트롤러(41)에서 출력되는 스트로브 신호에 의해 제 2 레지스터부(33)를 구성하고 있는 32개의 1비트 데이터 레지스터에 저장된 32개의 1비트 데이터들은 일제히 드라이버부(35)로 전달되고, 상기 드라이버부(35)를 구성하고 있는 각각의 드라이버들은 입력되는 픽셀 데이터에 상응하여 LED들의 온/오프 타임을 제어한다.
결과적으로 본 발명의 실시 예에 따른 디스플레이 장치의 밝기 조정장치에 의하면, 1개의 픽셀에 인가될 데이터가 k비트라고 가정할 경우, 상기 k비트를 2k비트로 엔코딩한 메모리 블록을 만들어서 각 픽셀에 2k번의 1비트 데이터를 전송하여 상기 픽셀의 밝기를 조정한다.
따라서, 픽셀 데이터가 10bits로 구성되고 픽셀이 32개로 구성될 경우, 종래에는 32개의 10bits 픽셀 메모리와, 32개의 10bits 쉬프트 레지스터와, 32개의 10bits 데이터 레지스터와, 32개의 PWM이 필요했으나, 본 실시 예에 따르면, 32개의 2k비트의 픽셀 메모리와 32개의 1bit 쉬프트 레지스터와, 32개의 1bits 데이터 레지스터만 있으면 되는바, 쉬프트 레지스터와 데이터 레지스터는 10bits에서 1bit짜리로 바뀌고, PWM은 없어지며, 메모리의 용량만 늘어날 뿐이다. 그러나 요즈음 메모리의 가격이 매우 저렴함을 감안하면 메모리 용량의 증가로 인하여 발생할 수 있는 코스트는 PWM을 제거함으로써 얻어질 수 있는 코스트에 비교하면 매우 저렴하기 때문에 메모리의 용량을 늘이는 것만으로도 보다 저렴하게 회로를 구성할 수가 있게 된다.
이하에서는 본 발명의 실시 예에 따른 디스플레이 장치의 밝기 조정방법을 도 6에 도시된 플로우챠트를 참조하여 설명하기로 한다.
본 발명의 실시 예에 따른 디스플레이 장치의 밝기 조정방법은 픽셀의 밝기를 각 픽셀에 인가될 k비트의 데이터를 2k비트로 엔코딩한 메모리 블록에 블록 단위로 저장하여 각 픽셀마다 2k번의 1비트 데이터를 전송하여 픽셀의 밝기를 조정하는 것을 특징으로 한다.
즉, 도 6에 도시한 바와 같이, 픽셀 메모리부(39)는 첫 번째 블록(블록 0)에 저장된 N개의 1비트 데이터를 순차적으로 쉬프트 레지스터로 출력한다(S601). 이때, 상기 쉬프트 레지스터가 일예로 32개라고 가정하면, 상기 컨트롤러(41)는 32번의 쉬프트 클럭신호를 출력하게 되고, 한 번 출력될 때마다 픽셀 메모리부(39)에서 출력된 1비트 데이터가 하나씩 쉬프트되어 최종적으로 32개의 쉬프트 레지스터에 1비트 데이터가 저장된다.
이후, 컨트롤러(41)에서 래치 클럭신호가 출력되면, 상기 N개의 쉬프트 레지스터에 저장된 1비트 데이터들은 일제히 데이터 레지스터로 래치(latch)되고(S602), 다시 상기 컨트롤러(41)에서 스트로브 신호가 출력되면 상기 데이터 레지스터에 래치되어 있던 N개의 1비트 데이터들은 N개의 드라이버들로 구성된 드라이버부(35)로 출력된다(S603).
이에, 상기 드라이버부(35)를 구성하는 각 드라이버들은 데이터 레지스터로부터 입력되는 1비트 데이터에 상응하여 LED의 온/오프 타이밍을 제어한다(604). 이때, 상기 픽셀의 밝기가 k비트로 이루어졌다면, 상기 드라이버들은 각 픽셀당 2k번 온/오프 타이밍을 제어하게 되며, 상기 드라이버부(35)로 인가된 픽셀 데이터가 블록 2k-1번째에 저장된 데이터인지를 확인하여(S605), 아니면 상기 블록 2k-1번째가 될 때까지 블록 어드레스를 하나씩 증가시켜 나가면서 위의 과정을 반복한다(S606).
이상에서 본 발명의 바람직한 실시 예를 설명하였으나, 본 발명은 다양한 변화와 변경 및 균등물을 사용할 수가 있으며, 상기 실시 예들을 적절히 변형하여 동일하게 응용할 수가 있음이 명확하다. 예를 들어 상술한 실시 예에서 픽셀 몇 개(바람직하게는 3개 정도의 픽셀)를 한 세트로 구성하고, 상술한 회로를 각 세트에 의해 표현되는 색상을 조정하는데 사용할 수도 있다. 따라서 상기 기재 내용은 하기의 특허청구범위의 한계에 의해 정해지는 본 발명의 범위를 한정하는 것이 아니다.
이상에서 설명한 바와 같이, 본 발명의 디스플레이 장치의 밝기 조정장치 및 방법은 PWM 대신에 N개의 단위비트의 데이터 단위로 블록화하여 메모리에 저장함으로써, 고가일 뿐만 아니라 많은 열을 발생하여 별도의 히트 싱크를 필요로 하는 PWM을 사용하지 않고도 픽셀의 온/오프 주기비를 제어하여 밝기를 조정할 수가 있으므로, 코스트를 절감시킬 수가 있으며, 밝기 조정장치의 회로적 구성을 간략화할 수가 있다.

Claims (4)

  1. k비트의 데이터에 의해 픽셀의 밝기가 조정되는 디스플레이 장치의 밝기 조정회로에 있어서,
    상기 픽셀 데이터인 k비트를 2k비트로 엔코딩한 메모리 블록을 갖는 픽셀 메모리부와;
    N개의 1비트 쉬프트 레지스터들로 구성되어 상기 픽셀 메모리부에서 출력되는 블록별 N개의 1비트 데이터를 저장하는 제 1 레지스터부와;
    N개의 1비트 데이터 레지스터로 구성되어 상기 N개의 1비트 쉬프트 레지스터에서 출력되는 1비트 데이터를 래치하는 제 2 레지스터부와;
    N개의 드라이버로 구성되어 상기 N개의 데이터 레지스터로부터 입력되는 1비트 데이터에 상응하여 해당 픽셀의 온/오프 타이밍을 제어하는 드라이버 및
    상기 픽셀 메모리부의 블록 어드레스를 지정하고 상기 제 1 레지스터부와 제 2 레지스터로 각각 쉬프트 클럭신호와 스트로브 신호를 출력하는 컨트롤러를 포함하여 구성되는 것을 특징으로 하는 디스플레이 장치의 밝기 조정회로.
  2. 제 1 항에 있어서, 상기 픽셀 메모리부는 N*2k비트 메모리 용량을 만족하는 것을 특징으로 하는 디스플레이 장치의 밝기 조정회로.
  3. 픽셀 메모리부에서 N개의 1비트 데이터를 순차적으로 N개의 1비트 쉬프트 레지스터로 출력하는 단계와;
    상기 N개의 쉬프트 레지스터에 저장된 1비트 데이터들은 일제히 데이터 레지스터로 래치시키는 단계와;
    상기 N개의 데이터 레지스터에 래치된 N개의 1비트 데이터를 N개의 드라이버들로 구성된 드라이버로 출력하는 단계와;
    각 드라이버들이 상기 데이터 레지스터로부터 입력되는 1비트 데이터에 상응하여 해당 LED의 온/오프 타이밍을 제어하는 단계를 포함하여 이루어지는 것을 특징으로 하는 디스플레이 장치의 밝기 조정방법.
  4. 제 3 항에 있어서, 상기 드라이버들은 해당 픽셀의 온/오프 타이밍을 2k번 제어하는 것을 특징으로 하는 디스플레이 장치의 밝기 조정방법.
KR1020050013650A 2005-02-18 2005-02-18 디스플레이 장치의 밝기 조정회로 및 조정방법 KR100637393B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020050013650A KR100637393B1 (ko) 2005-02-18 2005-02-18 디스플레이 장치의 밝기 조정회로 및 조정방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050013650A KR100637393B1 (ko) 2005-02-18 2005-02-18 디스플레이 장치의 밝기 조정회로 및 조정방법

Publications (2)

Publication Number Publication Date
KR20060092624A KR20060092624A (ko) 2006-08-23
KR100637393B1 true KR100637393B1 (ko) 2006-10-23

Family

ID=37593984

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050013650A KR100637393B1 (ko) 2005-02-18 2005-02-18 디스플레이 장치의 밝기 조정회로 및 조정방법

Country Status (1)

Country Link
KR (1) KR100637393B1 (ko)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102137636B1 (ko) * 2019-12-18 2020-07-27 주식회사 사피엔반도체 접점 수가 감소한 픽셀 및 디지털 구동 방법
KR102137635B1 (ko) * 2019-12-13 2020-07-27 주식회사 사피엔반도체 접점 수가 감소한 픽셀 및 아날로그 구동 방법
US11783746B2 (en) 2019-12-18 2023-10-10 Sapien Semiconductors Inc. Pixel having reduced number of contact points, and digital driving method

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102137635B1 (ko) * 2019-12-13 2020-07-27 주식회사 사피엔반도체 접점 수가 감소한 픽셀 및 아날로그 구동 방법
KR102137636B1 (ko) * 2019-12-18 2020-07-27 주식회사 사피엔반도체 접점 수가 감소한 픽셀 및 디지털 구동 방법
US11783746B2 (en) 2019-12-18 2023-10-10 Sapien Semiconductors Inc. Pixel having reduced number of contact points, and digital driving method

Also Published As

Publication number Publication date
KR20060092624A (ko) 2006-08-23

Similar Documents

Publication Publication Date Title
US7239300B2 (en) Driving apparatus and display module
US20200051484A1 (en) Backlight device and display device provided with same
EP2390868B1 (en) LED driving device and driving system thereof
US9125276B2 (en) Backlight unit including first and second driving currents and display apparatus using the same
TWI390494B (zh) 液晶顯示裝置之燈管驅動設備
US7995027B2 (en) Apparatus and method for controlling backlight
KR100637393B1 (ko) 디스플레이 장치의 밝기 조정회로 및 조정방법
KR101877776B1 (ko) 백라이트 드라이버용 구동집적회로 및 그를 포함하는 액정표시장치
KR101686119B1 (ko) 휘도 제어기술을 이용한 플리커 프리 최적의 고효율 led전광판
JP2012113900A (ja) 液晶表示装置及びそれに用いられるバックライト装置、及びバックライトの光強度制御方法
JP2009157190A (ja) 光源システム、光源制御装置、光源装置および画像表示方法
KR101481072B1 (ko) 계조 bit(데이터)에 따라 가변적 재생률을 갖는 영상 표시 장치, 영상 처리 방법 및 그를 이용한 전광판 시스템
KR101754786B1 (ko) 평판표시장치 및 그 구동방법
KR100664001B1 (ko) 직렬 구동 조명 유닛들에 의해 형성되는 조명 장치
CN115995196A (zh) 显示装置及其驱动方法
KR100520921B1 (ko) 영상 표시 패널용 발광 다이오드 구동제어 회로 및 발광다이오드 표시모듈
KR100619669B1 (ko) 패널 디스플레이용 컬러 관리 구조 및 방법
KR100520918B1 (ko) 발광 다이오드 표시 패널의 휘도를 조절하는 구동제어 장치
JP3414204B2 (ja) 画像表示方法及び画像表示装置
KR20090054581A (ko) Led 구동회로와 이를 이용한 백 라이트 유닛 및 액정표시장치
US10877315B2 (en) Backlight and display device provided with same
US20230386398A1 (en) Light-emitting diode driver, light-emitting module, and display device for high-resolution dimming
KR100520923B1 (ko) 영상신호 표시용 발광 다이오드 구동제어 장치
JP2000098957A (ja) 階調表示用制御方法および制御回路
KR100520924B1 (ko) 다중 모드 구동을 위한 발광 다이오드 구동제어 장치 및발광 다이오드 표시 모듈

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20100914

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee