KR100619669B1 - 패널 디스플레이용 컬러 관리 구조 및 방법 - Google Patents

패널 디스플레이용 컬러 관리 구조 및 방법 Download PDF

Info

Publication number
KR100619669B1
KR100619669B1 KR1020040047583A KR20040047583A KR100619669B1 KR 100619669 B1 KR100619669 B1 KR 100619669B1 KR 1020040047583 A KR1020040047583 A KR 1020040047583A KR 20040047583 A KR20040047583 A KR 20040047583A KR 100619669 B1 KR100619669 B1 KR 100619669B1
Authority
KR
South Korea
Prior art keywords
color management
data
color
drivers
display
Prior art date
Application number
KR1020040047583A
Other languages
English (en)
Other versions
KR20050090940A (ko
Inventor
린체-리
Original Assignee
노바텍 마이크로일렉트로닉스 코포레이션
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 노바텍 마이크로일렉트로닉스 코포레이션 filed Critical 노바텍 마이크로일렉트로닉스 코포레이션
Publication of KR20050090940A publication Critical patent/KR20050090940A/ko
Application granted granted Critical
Publication of KR100619669B1 publication Critical patent/KR100619669B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2003Display of colours
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0666Adjustment of display parameters for control of colour parameters, e.g. colour temperature
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/08Details of image data interface between the display device controller and the data line driver circuit

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Nonlinear Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

패널 디스플레이용 컬러 관리 구조가 제공되어 있다. 상기 패널 디스플레이용 컬러 관리 구조는 디스플레이 어레이 유닛; 복수개의 게이트 드라이버들; 이미지를 디스플레이하기 위해 상기 복수개의 게이트 드라이버들과 함께, 상기 디스플레이 어레이 유닛을 구동하는 복수개의 소스 드라이버들; 및 상기 디스플레이 어레이 유닛을 구동하도록 복수개의 신호들을 상기 복수개의 게이트 드라이버들 및 상기 복수개의 소스 드라이버들에 출력하는 타이밍 시퀀스 제어 유닛으로서, 상기 복수개의 소스 드라이버들에 클록 신호 및 컬러 관리 데이터를 출력하는 타이밍 시퀀스 제어 유닛을 포함한다.

Description

패널 디스플레이용 컬러 관리 구조 및 방법{Color management structure for panel display and method thereof}
도 1은 종래의 소스 드라이버에 대한 블록 다이어그램이다.
도 2는 종래의 LCD 장치의 구조 다이어그램이다.
도 3은 본 발명의 바람직한 실시예에 따른 LCD 장치의 블록 다이어그램이다.
도 4는 본 발명의 바람직한 실시예에 따른 도 3의 ASIC 칩에 대한 블록 다이어그램이다.
도 5는 본 발명의 바람직한 실시예에 따른 LCD 장치의 블록 다이어그램이다.
도 6 및 도 7은 각각 본 발명에 따른 소스 드라이버의 구조 다이어그램이다.
도 8 및 도 9는 각각 본 발명에 따른 타이밍 시퀀스 제어 유닛의 구조 다이어그램이다.
본 출원은 2004년 3월 9일자 출원된 타이완 출원 제93106119호에 대한 우선권의 이점을 주장한다.
본 발명은 일반적으로 기술하면, 디스플레이 장치에 관한 것이며, 보다 구체 적으로 기술하면, 패널 디스플레이용 컬러 관리 구조 및 방법에 관한 것이다.
최근 몇년 동안, 디스플레이 기술이 상당히 개발되어 왔다. 종래의 CRT 디스플레이들의 상당 부분은 패널 디스플레이로 대체되어 왔다. 가장 보편적인 패널 디스플레이들 중 하나는 박막 트랜지스터 액정 디스플레이(thin-film transistor liquid crystal display; TFT-LCD)이다. 그 외에도, 플라즈마 디스플레이 및 유기 전기 발광 다이오드(organic light emitting diode; OLED) 디스플레이가 점점 더 보편화되고 있다.
패널 디스플레이의 디스플레이 부분은 픽셀 어레이를 포함한다. 상기 픽셀 어레이는 통상적인 매트릭스 어레이이며, 상기 픽셀 어레이는 드라이버에 의해 구동된다. 상기 드라이버는 어레이형 이미지 데이터에 기초하여 대응하는 픽셀들을 구동한다. 상기 픽셀들은 상기 드라이버에 의한 제어 하에서 특정 시간에 특정 컬러들을 디스플레이한다. 그러나, 상기 픽셀의 컬러는 여전히 육안(human eyes)에 대한 이상적인 컬러와 부합하기 위해 (감마 커브 보정(gamma curve correction)과 같이) 보정될 필요가 있다. 종래의 컬러 보정은 이하에서 TFT LCD를 예로 사용함으로써 설명될 것이다.
도 1은 종래의 TFT LCD 장치의 소스 드라이버의 블록 다이어그램이다. 상기 TFT LCD 장치는 픽셀들을 구동하기 위해 소스 드라이버 및 게이트 드라이버를 사용한다. 컬러 보정 데이터는 디스플레이된 컬러를 보정하기 위해 상기 소스 드라이버에 전송된다. 도 1에 도시된 바와 같은 소스 드라이버는 일반적으로 시프트 레지스터(100), 라인 래치(102), 레벨 시프터(104), 디지털-아날로그 변환기(DAC; 106), 출력 버퍼(108), 신호 수신기(110), 및 데이터 레지스터(112)를 포함한다. DAC( 106)는 병렬로 입력된 감마 보정 커브들의 전압 레벨(VGMA1-VGMA14; 114)들을 수신한다. 신호 수신기(110)는 RSDS 관련 신호들과 같은 입력 신호를 수신한다. 출력 버퍼(108)는 디스플레이를 위해 상기 픽셀들을 구동하기 위한 신호(Y1,Y2,...)들을 출력한다. 도 1의 종래의 소스 드라이버는 당업자에게 잘 알려져 있기 때문에 여기서 더 이상 설명되지 않을 것이다.
도 2에는 종래의 LCD 장치의 기본 구조가 도시되어 있다. 이러한 LCD 장치는 이미지를 디스플레이하기 위해 TFT LCD 픽셀 어레이(120)를 포함한다. 상기 픽셀 어레이(120)의 행들 및 열들은 복수개의 소스 드라이버(122)들 및 복수개의 게이트 드라이버(124)들에 의해 구동된다. DC/DC 변환기와 같은 전원 장치(130)는 상기 소스 드라이버(122)들 및 상기 게이트 드라이버(124)들에 전압을 공급한다. 그 외에도, 주문형 집적 회로(Application Specific Integrated Circuit; ASIC; 126)는 (화살표로 도시된) 상기 소스 드라이버(122)들 및 상기 게이트 드라이버(124)들에 출력되는 데이터 신호에 대응하도록 커넥터(128)로부터의 입력 데이터에 기초하여 적합한 클록 신호 및 컬러 데이터를 생성한다. 필요한 데이터 신호는 당업자에게 공지되어 있기 때문에 여기서 더 이상 설명되지 않을 것이다. 일반적으로, ASIC 칩(126)은 수신기(126a), RSDS/TTL 송신기(126b), 및 타이밍 시퀀스 제어기(126c)를 포함한다.
그 외에도, 종래의 LCD 장치는 또한 픽셀의 컬러를 보정하기 위해 각각의 소스 드라이버(122)에 복수개의 감마 커브 컬러 보정 전압을 병렬로 출력하기 위한 감마 보정 유닛(132)을 포함한다.
상기 감마 커브에 의해 요구되는 전압은 시스템 회로 기판 상의 저항기들을 통한 전압 분할기에 의해 제공된다. 그 외에도, 텔레비전 상의 용도와 관련하여, 보다 나은 컬러 성능 또는 컬러 관리 능력을 지니기 위해, 적색, 녹색, 및 청색 각각이 감마 커브를 지닌다. 이는 소위 3-감마 설계이다. 3 감마 커브들을 제공하기 위해, 전압 분할기들용 저항기들 및 전압 레벨들을 안정화하기 위한 커패시터는 3배 정도 증가하는 데, 이는 생산 비용을 증가시킨다. 더욱이, 대다수의 비트들 및 보다 나은 감마 적응(gamma fitting)의 목적에 기인하여 드라이브들의 개수가 증가하기 때문에, 감마 데이터의 개수는 10 내지 14 또는 그 이상으로 증가한다. 만약 3-감마 설계가 또한 고려된다면, 상기 회로 기판의 크기가 대단히 크게 되어야 한다. 시스템은 비용 및 중량이 상당히 증가한다. 그 외에도, 상기 감마 데이터는 종래의 설계에 기초하여 조정될 수 없다. 그러나, 시스템 회로 보드 상의 저항기들은 서로 다른 휘도 및 서로 다른 액정에 기인하여 조정되어야 한다. 그러므로, 만약 이러한 소위 PCB 설계 상의 저항기가 사용된다면 상기 설계를 조정하는 데 더 많은 시간이 소요되는 데, 이는 개발 스케줄의 지연을 야기시킨다.
본 발명의 제1 목적은 소스 드라이버에 컬러 관리 데이터를 제공하기 위해 감마 보정 유닛을 필요로 하지 않는 디스플레이 장치용 컬러 관리 구조를 제공하는 것이다.
본 발명의 제2 목적은 디스플레이 어레이 유닛을 구동하기 위한 패널 디스플 레이용 소스 드라이버를 제공하는 것이다.
본 발명의 제3 목적은 소스 드라이브에 컬러 관리 데이터를 제공하기 위해 감마 보정 유닛을 필요로 하지 않는 컬러 관리 방법을 제공하는 것이다.
본 발명의 적어도 하나의 목적은 소스 드라이버에 컬러 관리 데이터를 제공하기 위해 감마 보정 유닛을 필요로 하지 않는 디스플레이 장치용 컬러 관리 구조를 제공하는 것이다. 타이밍 시퀀스 제어 유닛은 상기 소스 드라이버들에 컬러 관리 데이터를 제공할 수 있다. 상기 컬러 관리 데이터는 상기 소스 드라이버에 의해 복호 및 변환된 이후에 사용될 수 있다. 그러므로, 상기 디스플레이 장치용 컬러 관리 구조는 종래의 감마 보정 유닛의 전압 분할기들에서 필요한 저항기들을 지니지 않는 데, 이는 상기 디스플레이 장치의 중량 및 생산 비용을 절감한다.
본 발명은 패널 디스플레이용 컬러 관리 구조를 제공하며, 상기 패널 디스플레이용 컬러 관리 구조는 디스플레이 어레이 유닛; 복수개의 게이트 드라이버들, 복수개의 소스 드라이버들, 및 타이밍 시퀀스 제어 유닛을 포함하는 것을 특징으로 한다. 상기 복수개의 게이트 드라이버들 및 상기 복수개의 소스 드라이버들은 이미지를 디스플레이하기 위해 상기 디스플레이 어레이 유닛을 구동한다. 상기 타이밍 시퀀스 제어 유닛은 상기 디스플레이 어레이 유닛을 구동하기 위해 복수개의 신호들을 상기 복수개의 게이트 드라이버들 및 상기 복수개의 소스 드라이버들에 출력한다. 상기 타이밍 시퀀스 제어 유닛은 상기 복수개의 소스 드라이버들에 클록 신호 및 컬러 관리 데이터를 출력한다.
본 발명은 또한 패널 디스플레이용 다른 컬러 관리 구조를 제공하며, 상기 패널 디스플레이용 다른 컬러 관리 구조는, 디스플레이 어레이 유닛; 복수개의 게이트 드라이버들; 복수개의 소스 드라이버들; 타이밍 시퀀스 제어 유닛; 및 컬러 관리 인터페이스 시스템을 포함하는 것을 특징으로 한다. 상기 복수개의 게이트 드라이버들 및 상기 복수개의 소스 드라이버들은 이미지를 디스플레이하기 위해 상기 디스플레이 어레이 유닛을 구동한다. 상기 타이밍 시퀀스 제어 유닛은 상기 디스플레이 어레이 유닛을 구동하기 위해 복수개의 신호들을 상기 게이트 드라이버들 및 상기 소스 드라이버들을 출력한다. 상기 타이밍 시퀀스 제어 유닛은 클록 신호를 출력한다. 상기 복수개의 소스 드라이버들 및 상기 타이밍 시퀀스 제어 유닛에 연결된 컬러 관리 인터페이스 시스템은 상기 소스 드라이버들에 컬러 관리 데이터를 생성한다.
본 발명의 다른 목적은 디스플레이 어레이 유닛을 구동하기 위한 상기 패널 디스플레이용 소스 드라이버를 제공하는 것이다. 상기 소스 드라이버는 직렬 컬러 관리 데이터를 수신하고 이를 복수개의 병렬 컬러 관리 데이터로 변환하여 컬러 관리를 수행한다.
본 발명은 패널 디스플레이의 디스플레이 어레이 유닛을 구동하기 위한 소스 드라이버를 제공한다. 상기 소스 드라이버는 상기 디스플레이 어레이 유닛을 구동하기 위한 소스 드라이브 회로; 및 클록 신호 및 컬러 관리 데이터를 수신하고, 상기 소스 드라이브 회로에 복수개의 컬러 전압 레벨 신호들을 병렬로 출력하는 프로그램가능한 데이터 인터페이스를 포함한다.
본 발명의 또 다른 목적은 소스 드라이버에 컬러 관리 데이터를 제공하기 위해 감마 보정 유닛을 필요로 하지 않은 컬러 관리 방법을 제공하는 것이다. 이러한 컬러 관리 방법이 종래의 감마 보정 유닛의 전압 분할기들에서 필요한 저항기들을 저감할 수 있기 때문에, 상기 컬러 관리 방법은 디스플레이 장치의 중량 및 생산 비용을 저감한다.
본 발명은 패널 디스플레이용 컬러 관리 방법을 제공한다. 상기 패널 디스플레이는 디스플레이 어레이 유닛, 복수개의 드라이버들, 및 상기 디스플레이 어레이 유닛을 구동하기 위해 복수개의 신호들을 상기 복수개의 드라이버들에 출력하는 타이밍 시퀀스 제어 유닛을 포함한다. 상기 컬러 관리 방법은 클록 신호에 기초하여 직렬 컬러 관리 데이터를 생성하는 타이밍 시퀀스 제어 유닛을 포함한다. 또한, 상기 직렬 컬러 관리 데이터는 복수개의 병렬 아날로그 컬러 데이터 신호들로 변환된다. 상기 복수개의 병렬 아날로그 컬러 데이터 신호들은 픽셀의 컬러를 보정하도록 상기 복수개의 드라이버들에 입력된다.
본 발명은 패널 디스플레이를 제공하며, 상기 패널 디스플레이는 디스플레이 어레이 유닛; 이미지를 디스플레이하기 위해 상기 디스플레이 어레이 유닛을 구동하는 복수개의 드라이버들; 및 타이밍 시퀀스 제어 유닛을 포함한다. 상기 타이밍 시퀀스 제어 유닛은 상기 디스플레이 어레이 유닛을 구동하기 위해 상기 복수개의 신호들을 상기 복수개의 드라이버들에 출력한다. 상기 타이밍 시퀀스 제어 유닛은 상기 복수개의 드라이버들에 클록 신호 및 컬러 관리 데이터를 출력한다.
위에서 언급된 설명은 종래 기술에서의 몇가지 결점들 및 본 발명의 이점들에 대한 간단한 설명이다. 당업자에게는 본 발명의 다른 특징들, 이점들 및 실시예 들이 이하의 설명, 첨부된 도면 및 첨부된 특허청구범위로부터 자명해질 것이다.
도 3은 본 발명의 바람직한 실시예에 따른 LCD 장치의 블록 다이어그램이다. 상기 LCD 장치는 이미지를 디스플레이하기 위한 TFT LCD 픽셀 어레이(120)를 포함한다. 복수개의 소스 드라이버(204)들 및 복수개의 게이트 드라이버(202)들은 이미지를 디스플레이하도록 대응하는 픽셀들을 구동한다. DC/DC 변환기(130)는 상기 드라이버(202,204)들에 전압을 제공한다.
본 발명은 신규한 ASIC 칩(200)을 제공한다. 이러한 ASIC 칩(200)은 소위 타이밍 시퀀스 제어 유닛이다. 상기 ASIC 칩(200)은 수신기(200a), RDSD/TTL 송신기( 200b), 타이밍 시퀀스 제어기(200c), 및 저장 장치(200d)를 포함한다. 상기 저장 장치(200d)는 컬러 관리 기본 데이터를 저장한다. 그 외에도, 상기 ASIC 칩(200) 및 상기 소스 드라이버(204)들 간에 프로그램가능한 인터페이스가 존재한다. 그 결과, 상기 ASIC 칩(200)은 어레이 유닛을 구동하도록 복수개의 신호들을 상기 게이트 드라이버들 및 소스 드라이버(204)들에 출력할 수 있다. ASIC 칩(200)은 또한 클록 신호 및 컬러 관리 데이터를 상기 소스 드라이버(204)들에 출력한다.
상기 컬러 관리 데이터는 조정가능한 데이터 또는 프로그램가능한 데이터이다. 상기 소스 드라이버(204)들이 상기 데이터를 수신 및 처리한 후에는, 감마 커브 데이터(gamma curve data)와 같은 원하는 컬러 관리 데이터가 적합한 컬러를 디스플레이하도록 상기 픽셀을 구동하기 위해 획득될 수 있다.
본 발명의 실시예에 있어서, 컬러 관리 데이터가 디지털 형태로 저장 장치에 저장되고 상기 인터페이스를 통해 소스 드라이버(204)들의 사용을 위한 컬러 관리 데이터로 변환되기 때문에, 시스템 회로 상에서 종래의 감마 보정 유닛(132)을 구현할 필요가 없는 데, 이는 전압 분할기들에 대한 상당량의 저항기들의 사용을 생략할 수 있다.
동일한 원리에 기초하여, 상기 ASIC 칩(200)이 도 4에 도시된 바와 같은 변형을 지닐 수 있다. 도 4에 도시된 바와 같이, 상기 ASIC 칩(200)은 (도 4에 도시된 화살표와 같은) 신호를 상기 소스 드라이버(204)들 및 상기 게이트 드라이버( 202)들에 제공할 수 있다. ASIC 칩(200)은 또한 저장 장치(200d) 및 처리 유닛( 200e)을 포함할 수 있다. 상기 처리 유닛(200e)은 상기 저장 장치(200d)에 저장된 데이터를 처리하고 감마 커브 데이터와 같은 컬러 관리 데이터를 상기 소스 드라이버(204)들에 전송한다.
상기 ASIC 칩(200)은 타이밍 시퀀스 제어 유닛이라 언급될 수 있다. 도 5는 본 발명의 바람직한 실시예에 따른 LCD 장치의 블록 다이어그램이다. 패널 디스플레이는 MxN 픽셀들을 지니는 패널(250)일 수 있다. 대응하는 픽셀들을 구동하도록 상기 패널(250) 둘레에는 복수개의 소스 드라이버(204)들 및 게이트 드라이버( 202)들이 존재한다. 그리하여, 상기 픽셀 어레이는 이미지를 디스플레이한다. 전원 (258)은 상기 소스 드라이버(204)들 및 상기 게이트 드라이버(202)들에 적합한 전압을 제공한다.
LCD 장치는 또한 타이밍 시퀀스 제어 유닛(256)을 포함한다. 상기 타이밍 시퀀스 제어 유닛(256)은 어레이 유닛을 구동하도록 복수개의 신호들을 상기 게이트 드라이버(202)들 및 소스 드라이버(204)들에 출력한다. 상기 타이밍 시퀀스 제어 유닛(256)은 또한 클록 신호 및 컬러 관리 데이터를 상기 소스 드라이버(204)들에 출력한다. 상기 컬러 관리 데이터는 디지털 형태로 일련의 전압들 또는 감마 커브의 조정가능한 전압 값을 포함한다. 직렬 컬러 관리 데이터가 병렬 아날로그 컬러 데이터 전압 값들이도록 상기 소스 드라이버(204)들에 의해 복호된다. 그러한 아날로그 컬러 데이터 전압 값들은 예를 들면 도 1에서의 전압 값(VGA1-VGA14)들이다.
상기 소스 드라이버(204)의 설계와 관련하여, 프로그램가능한 인터페이스( 300) 및 종래의 소스 드라이버(122)가 도 6에 도시된 바와 같이 본 발명의 소스 드라이버(204)이도록 합체될 수 있다. 상기 프로그램가능한 인터페이스(300)는 또한 상기 타이밍 시퀀스 제어 유닛(256) 및 상기 소스 드라이버(122) 사이에 배치될 수 있다.
도 6의 실시예에 있어서, 상기 프로그램가능한 인터페이스(300)는 상기 타이밍 시퀀스 제어 유닛(256)으로부터의 프로그램가능한 데이터 및 기준 클록 신호( Clock)를 수신하기 위한 입력 인터페이스(302)를 포함한다. 상기 입력 인터페이스( 302)는 상기 프로그램가능한 데이터를 필요한 포맷으로 변환하고 이를 복호기( 304)에 출력한다. 상기 복호기(304)는 또한 기준 클록 신호(Clock)를 수신하여 상기 데이터를 복호함으로써 디지털 데이터 및 제어 신호를 획득한다. 디지털-아날로그 변환기(DAC) 유닛(306)은 상기 디지털 데이터, 상기 제어 신호, 및 기준 클럭 신호(Clock)를 수신하여, 상기 디지털 데이터를, V감마 1, V감마 2,...,V감마 n과 같은 복수개의 병렬 컬러 관리 데이터로 변환한다. 그러한 병렬 컬러 관리 데이터는 그 후 종래의 소스 드라이버(122)로 입력된다.
상기 프로그램가능한 인터페이스(300)와 관련하여, 이는 여러 변형들을 지닐 수 있다. 도 7은 본 발명에 따른 프로그램가능한 인터페이스(300)에 대한 블록 다이어그램이다. 직렬 프로그램가능한 데이터는 직렬-병렬 입력 인터페이스(302)를 통해 병렬 데이터로 변환된다. 상기 복호기(304)는 상기 병렬 데이터를 복호하고 전압 신호(V감마 1, V감마 2,...,V감마 n)들과 같은 아날로그 컬러 관리 데이터를 획득하는 데 시프트 레지스터, 래치, 및 복수개의 DAC들을 사용한다.
그러므로, 본 발명의 소스 드라이버는 디스플레이 어레이 유닛을 구동하기 위한 소스 드라이브 회로, 및 상기 소스 드라이브 회로에 복수개의 컬러 전압 레벨 신호들을 병렬로 출력하도록 클록 신호 및 컬러 관리 데이터를 수신하는 프로그램가능한 데이터 인터페이스를 포함한다.
본 발명의 타이밍 시퀀스 제어 유닛(256)은 ASIC 칩 내에 합체될 수 있다. 도 8에 도시된 바와 같은 타이밍 시퀀스 제어 유닛(256)은 종래의 타이밍 시퀀스 제어기(256a) 및 제어 블록(256b)을 포함한다. 상기 타이밍 시퀀스 제어기(256a)는 감마 값과 같은 프로그램가능한 컬러 데이터를 생성하도록 상기 제어 블록(256b)에 연결되어 있다. 상기 제어 블록(256b)은 상기 프로그램가능한 데이터 및 상기 기준 클록 신호를 출력한다. 상기 프로그램가능한 데이터 및 상기 기준 클록 신호는 각각의 소스 드라이버(204)에 전송될 수 있다.
도 9에 도시된 바와 같은 상기 제어 블록(256b)은 처리 유닛(402) 및 저장 장치(400)를 포함할 수 있다. 상기 저장 장치(400)는 컬러 관리 기준 또는 기본 데이터를 저장한다. 상기 처리 유닛(402)은 상기 컬러 관리 기준 또는 기본 데이터를 처리하고 상기 프로그램가능한 데이터 및 상기 기준 클록 신호를 출력한다.
비록 본 발명의 컬러 관리 인터페이스 시스템이 2개의 부분으로 분할되고 이같은 2개의 부분이 상기 타이밍 시퀀스 제어 유닛 및 상기 소스 드라이버 내에 배치되어 있지만, 본 발명은 이러한 배치에 국한되지 않는다. 상기 컬러 관리 인터페이스 시스템은 상기 소스 드라이버들에 컬러 관리 데이터를 생성하도록 상기 타이밍 시퀀스 제어 유닛 및 상기 소스 드라이버 간에 연결될 수 있다.
본 발명은 또한 패널 디스플레이용 컬러 관리 방법을 제공한다. 상기 패널 디스플레이는 디스플레이 어레이 유닛, 복수개의 드라이버들, 및 타이밍 시퀀스 제어 유닛을 포함한다. 상기 타이밍 시퀀스 제어 유닛은 상기 디스플레이 어레이 유닛을 구동하도록 복수개의 신호들을 상기 복수개의 드라이버들에 출력한다. 상기 컬러 관리 방법은 클록 신호에 따라, 상기 타이밍 시퀀스 제어 유닛으로부터 직렬 컬러 관리 데이터를 생성하는 단계를 포함한다. 상기 직렬 컬러 관리 데이터는 복수개의 병렬 아날로그 컬러 데이터 신호들로 변환된다. 상기 복수개의 병렬 아날로그 컬러 데이터 신호들은 픽셀의 컬러를 보정하도록 상기 복수개의 드라이버들에 입력된다.
본 발명의 LCD 디스플레이 장치는 상기 소스 드라이버에 상기 컬러 관리 데이터를 제공하기 위해 종래의 감마 보정 유닛을 필요로 하지 않는다. 상기 타이밍 시퀀스 제어 유닛은 상기 소스 드라이버들에 상기 컬러 관리 데이터를 제공할 수 있다. 상기 컬러 관리 데이터는 상기 소스 드라이버에 의해 복호 및 변환된 이후에 사용될 수 있다. 그러므로, 상기 LCD 디스플레이 장치용 컬러 관리 구조는 종래의 감마 보정 유닛의 전압 분할기들에 필요한 저항기들을 필요로 하지 않는 데, 이는 상기 디스플레이 장치의 중량 및 생산 비용을 저감한다.
상기 컬러 관리 방법은 TFT-LCD 장치에 적합할 뿐만 아니라, 상기 컬러를 관리 및 보정하기 위한 다른 패널 디스플레이에 적합할 수 있다.
위에서 언급된 설명은 본 발명의 바람직한 실시예들의 충분하고 완벽한 설명을 제공한다. 본 발명의 범위 또는 사상을 변경하지 않고서도 당업자에 의해 여러가지의 변형, 선택적인 구성, 등가예가 구현될 수 있다. 따라서, 위에서 언급된 설명 및 예시들은 첨부된 청구항들에 의해 정의된 본 발명의 범위를 제한하는 것을 해석되어서는 안 된다.
종래의 감마 보정 유닛의 전압 분할기들에서 필요한 저항기들을 지니지 않음으로써 디스플레이 장치의 중량 및 생산 비용을 저감하기 위해, 본 발명은 소스 드라이버에 컬러 관리 데이터를 제공하기 위해 감마 보정 유닛을 필요로 하지 않는 디스플레이 장치용 컬러 관리 구조, 디스플레이 어레이 유닛을 구동하기 위한 패널 디스플레이용 소스 드라이버, 및 소스 드라이버에 컬러 관리 데이터를 제공하기 위해 감마 보정 유닛을 필요로 하지 않는 컬러 관리 방법을 제공한다.

Claims (21)

  1. 패널 디스플레이용 컬러 관리 구조에 있어서,
    디스플레이 어레이 유닛;
    복수개의 게이트 드라이버들;
    이미지를 디스플레이하기 위해 상기 복수개의 게이트 드라이버들과 함께, 상기 디스플레이 어레이 유닛을 구동하는 복수개의 소스 드라이버들; 및
    상기 디스플레이 어레이 유닛을 구동하도록 복수개의 신호들을 상기 복수개의 게이트 드라이버들 및 상기 복수개의 소스 드라이버들에 출력하는 타이밍 시퀀스 제어 유닛으로서, 상기 복수개의 소스 드라이버들에 클록 신호 및 컬러 관리 데이터를 출력하는 타이밍 시퀀스 제어 유닛을 포함하는 것을 특징으로 하는 패널 디스플레이용 컬러 관리 구조.
  2. 제1항에 있어서, 상기 컬러 관리 데이터는 조정가능한 것을 특징으로 하는 패널 디스플레이용 컬러 관리 구조.
  3. 제1항에 있어서, 상기 패널 디스플레이는 액정 디스플레이인 것을 특징으로 하는 패널 디스플레이용 컬러 관리 구조.
  4. 제1항에 있어서, 상기 타이밍 시퀀스 제어 유닛은,
    시스템 입력을 수신하고 상기 클록 신호를 제공하는 타이밍 제어기; 및
    상기 타이밍 제어기에 연결되어 있으며, 상기 클록 신호 및 조정가능한 상기 컬러 관리 데이터를 상기 복수개의 소스 드라이버들에 출력하는 컬러 관리 제어 블록을 포함하는 것을 특징으로 하는 패널 디스플레이용 컬러 관리 구조.
  5. 제4항에 있어서, 상기 컬러 관리 제어 블록은,
    컬러 관리 기본 데이터를 저장하는 저장 유닛; 및
    상기 타이밍 제어기의 출력 및 상기 컬러 관리 기본 데이터를 수신하고 상기 클록 신호 및 상기 컬러 관리 데이터를 출력하는 처리 유닛을 포함하는 것을 특징으로 하는 패널 디스플레이용 컬러 관리 구조.
  6. 제1항에 있어서, 상기 복수개의 소스 드라이버들 각각은,
    상기 디스플레이 어레이 유닛을 구동하기 위한 소스 드라이브 회로; 및
    상기 소스 드라이브 회로에 복수개의 컬러 전압 레벨 신호들을 병렬로 출력하도록 상기 클록 신호 및 상기 컬러 관리 데이터를 수신하는 프로그램가능한 데이터 인터페이스를 포함하는 것을 특징으로 하는 패널 디스플레이용 컬러 관리 구조.
  7. 제6항에 있어서, 상기 복수개의 컬러 전압 레벨 신호들은 복수개의 컬러 감마 전압 레벨 데이터를 포함하는 것을 특징으로 하는 패널 디스플레이용 컬러 관리 구조.
  8. 제6항에 있어서, 상기 프로그램가능한 데이터 인터페이스는,
    상기 클록 신호 및 상기 컬러 관리 데이터를 수신하고 데이터 포맷을 통해 상기 컬러 관리 데이터를 변환하는 입력 인터페이스;
    상기 클록 신호 및 상기 변환된 컬러 관리 데이터를 수신하여 상기 변환된 컬러 관리 데이터를 복호하며, 복호된 데이터 및 제어 신호를 출력하는 복호기; 및
    상기 복호된 데이터, 상기 제어 신호, 및 상기 클록 신호를 수신하고, 상기 복수개의 컬러 전압 레벨 신호들을 병렬로 출력하는 디지털-아날로그 변환 유닛을 포함하는 것을 특징으로 하는 패널 디스플레이용 컬러 관리 구조.
  9. 제8항에 있어서, 상기 입력 인터페이스는 상기 클록 신호에 기초하여 직렬 입력 신호를 복수개의 병렬 출력 신호들로 변환하는 것을 특징으로 하는 패널 디스플레이용 컬러 관리 구조.
  10. 제8항에 있어서, 상기 디지털-아날로그 변환 유닛은,
    상기 복호기의 출력을 수신하는 시프트 레지스터;
    상기 시프트 레지스터의 출력을 수신하고 상기 복호기의 출력을 수신하는 래치; 및
    상기 래치에 연결되어 있으며, 상기 복수개의 컬러 전압 레벨 신호들에 각각 대응하는 복수개의 디지털-아날로그 변환기들을 포함하는 것을 특징으로 하는 패널 디스플레이용 컬러 관리 구조.
  11. 제1항에 있어서, 상기 타이밍 시퀀스 제어 유닛은 주문형 집적 회로( application specified integrated circuit; ASIC)로 합체되는 것을 특징으로 하는 패널 디스플레이용 컬러 관리 구조.
  12. 패널 디스플레이의 디스플레이 어레이 유닛을 구동하기 위한 소스 드라이버에 있어서,
    상기 디스플레이 어레이 유닛을 구동하기 위한 소스 드라이브 회로; 및
    상기 소스 드라이브 회로에 복수개의 컬러 전압 레벨 신호들을 병렬로 출력 하기 위해 클록 신호 및 컬러 관리 데이터를 수신하는 프로그램가능한 데이터 인터페이스를 포함하는 것을 특징으로 하는 소스 드라이버.
  13. 삭제
  14. 제12항에 있어서, 상기 프로그램가능한 데이터 인터페이스는,
    상기 클록 신호 및 상기 컬러 관리 데이터를 수신하고 데이터 포맷을 통해 상기 컬러 관리 데이터를 변환하는 입력 인터페이스;
    상기 클록 신호 및 상기 변환된 컬러 관리 데이터를 수신하여 상기 변환된 관리 데이터를 복호하고, 복호된 데이터 및 제어 신호를 출력하는 복호기; 및
    상기 복호된 데이터, 상기 제어 신호, 및 상기 클록 신호를 수신하고, 상기 복수개의 컬러 전압 레벨 신호들을 병렬로 출력하는 디지털-아날로그 변환 유닛을 포함하는 것을 특징으로 하는 소스 드라이버.
  15. 제14항에 있어서, 상기 입력 인터페이스는 상기 클록 신호에 기초하여 직렬 입력 신호를 복수개의 병렬 출력 신호들로 변환하는 것을 특징으로 하는 소스 드라이버.
  16. 제14항에 있어서, 상기 디지털-아날로그 변환 유닛은,
    상기 복호기의 출력을 수신하는 시프트 레지스터;
    상기 시프트 레지스터의 출력을 수신하고 상기 복호기의 출력을 수신하는 래치; 및
    상기 래치에 연결되어 있으며, 상기 복수개의 컬러 전압 레벨 신호들에 각각 대응하는 복수개의 디지털-아날로그 변환기들을 포함하는 것을 특징으로 하는 소스 드라이버.
  17. 패널 디스플레이용 컬러 관리 구조에 있어서,
    디스플레이 어레이 유닛;
    복수개의 게이트 드라이버들;
    이미지를 디스플레이하기 위해 상기 복수개의 게이트 드라이버들과 함께, 상기 디스플레이 어레이 유닛을 구동하는 복수개의 소스 드라이버들;
    상기 디스플레이 어레이 유닛을 구동하도록 복수개의 신호들을 상기 복수개의 게이트 드라이버들 및 상기 복수개의 소스 드라이버들에 출력하는 타이밍 시퀀스 제어 유닛으로서, 클록 신호를 출력하는 타이밍 시퀀스 제어 유닛; 및
    복수개의 소스 드라이버들 및 상기 타이밍 시퀀스 제어 유닛에 연결되어 있으며, 상기 복수개의 소스 드라이버들에 컬러 관리 데이터를 생성하는 컬러 관리 인터페이스 시스템을 포함하는 것을 특징으로 하는 패널 디스플레이용 컬러 관리 구조.
  18. 제17항에 있어서, 상기 컬러 관리 인터페이스 시스템은 상기 타이밍 시퀀스 제어 유닛 내에 컬러 관리 제어 블록 그리고 상기 복수개의 소스 드라이버들 각각 내에 컬러 데이터 변환 유닛을 포함하여 상기 복수개의 소스 드라이버들용의 복수개의 컬러 전압 레벨 신호들을 획득하는 것을 특징으로 하는 패널 디스플레이용 컬러 관리 구조.
  19. 패널 디스플레이에 있어서,
    디스플레이 어레이 유닛;
    복수개의 게이트 드라이버들;
    이미지를 디스플레이하기 위해 상기 복수개의 게이트 드라이버들과 함께, 상기 디스플레이 어레이 유닛을 구동하는 복수개의 소스 드라이버들; 및
    상기 디스플레이 어레이 유닛을 구동하도록 복수개의 신호들을 상기 복수개의 게이트 드라이버들 및 상기 복수개의 소스 드라이버들에 출력하는 타이밍 시퀀스 제어 유닛으로서, 상기 복수개의 소스 드라이버들에 클록 신호 및 컬러 관리 데이터를 출력하는 타이밍 시퀀스 제어 유닛을 포함하는 것을 특징으로 하는 패널 디스플레이.
  20. 제19항에 있어서, 상기 컬러 관리 데이터는 직렬 컬러 관리 보정 데이터인 것을 특징으로 하는 패널 디스플레이.
  21. 디스플레이 어레이 유닛, 복수개의 게이트 드라이버들, 복수개의 소스 드라이버들 및 상기 디스플레이 어레이 유닛을 구동하도록 복수개의 신호들을 상기 복수개의 게이트 드라이버들 및 상기 복수개의 소스 드라이버들에 출력하는 타이밍 시퀀스 제어 유닛을 포함하는 패널 디스플레이용 컬러 관리 방법에 있어서,
    클록 신호에 따라, 상기 타이밍 시퀀스 제어 유닛을 통해 직렬 컬러 관리 데이터를 생성하는 단계;
    상기 직렬 컬러 관리 데이터를 복수개의 병렬 아날로그 컬러 데이터 신호들로 변환하는 단계; 및
    픽셀의 컬러를 보정하기 위해 상기 복수개의 병렬 아날로그 컬러 데이터 신호들을 상기 복수개의 소스 드라이버들에 입력하는 단계를 포함하는 것을 특징으로 하는 패널 디스플레이용 컬러 관리 방법.
KR1020040047583A 2004-03-09 2004-06-24 패널 디스플레이용 컬러 관리 구조 및 방법 KR100619669B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
TW093106119A TWI287770B (en) 2004-03-09 2004-03-09 Color managing structure and method for panel display apparauts
TW093106119 2004-03-09

Publications (2)

Publication Number Publication Date
KR20050090940A KR20050090940A (ko) 2005-09-14
KR100619669B1 true KR100619669B1 (ko) 2006-09-01

Family

ID=34919142

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040047583A KR100619669B1 (ko) 2004-03-09 2004-06-24 패널 디스플레이용 컬러 관리 구조 및 방법

Country Status (4)

Country Link
US (1) US20050200615A1 (ko)
JP (1) JP4170265B2 (ko)
KR (1) KR100619669B1 (ko)
TW (1) TWI287770B (ko)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI260573B (en) * 2004-05-14 2006-08-21 Au Optronics Corp Digital video signal processing device for LCD
KR101341028B1 (ko) * 2010-12-28 2013-12-13 엘지디스플레이 주식회사 표시 장치
KR101960365B1 (ko) * 2011-11-22 2019-03-21 엘지디스플레이 주식회사 액정표시장치의 구동회로
TWI570680B (zh) * 2012-09-13 2017-02-11 聯詠科技股份有限公司 源極驅動器及更新伽瑪曲線的方法
KR20150102803A (ko) * 2014-02-28 2015-09-08 삼성디스플레이 주식회사 표시 장치

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20020034220A (ko) * 2000-10-31 2002-05-09 주식회사 현대 디스플레이 테크놀로지 액정 표시장치의 감마보정회로

Family Cites Families (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08278486A (ja) * 1995-04-05 1996-10-22 Canon Inc 表示制御装置及び方法及び表示装置
US6160532A (en) * 1997-03-12 2000-12-12 Seiko Epson Corporation Digital gamma correction circuit, gamma correction method, and a liquid crystal display apparatus and electronic device using said digital gamma correction circuit and gamma correction method
US6256010B1 (en) * 1997-06-30 2001-07-03 Industrial Technology Research Institute Dynamic correction of LCD gamma curve
US6717179B1 (en) * 1997-08-19 2004-04-06 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and semiconductor display device
JPH11143379A (ja) * 1997-09-03 1999-05-28 Semiconductor Energy Lab Co Ltd 半導体表示装置補正システムおよび半導体表示装置の補正方法
TW376501B (en) * 1998-01-26 1999-12-11 Au Optronics Corp Digital image driving circuit for LCD
JP3644240B2 (ja) * 1998-03-24 2005-04-27 セイコーエプソン株式会社 電気光学装置用のデジタルドライバ回路及びこれを備えた電気光学装置
JP4189062B2 (ja) * 1998-07-06 2008-12-03 セイコーエプソン株式会社 電子機器
US6483496B2 (en) * 1998-07-09 2002-11-19 Sanyo Electric Co., Ltd. Drive circuit for display apparatus
KR100430094B1 (ko) * 1998-08-11 2004-07-23 엘지.필립스 엘시디 주식회사 액티브매트릭스액정표시장치및그방법
US6215468B1 (en) * 1998-11-13 2001-04-10 Philips Electronics North America Corporation Circuit for converting an 8-bit input video signal into a 10-bit gamma corrected output video signal
US7109957B2 (en) * 1999-01-22 2006-09-19 Au Optronics Corp. Digital display driving circuit for light emitting diode display
US6909411B1 (en) * 1999-07-23 2005-06-21 Semiconductor Energy Laboratory Co., Ltd. Display device and method for operating the same
JP3697997B2 (ja) * 2000-02-18 2005-09-21 ソニー株式会社 画像表示装置と階調補正データ作成方法
JP3763397B2 (ja) * 2000-03-24 2006-04-05 シャープ株式会社 画像処理装置、画像表示装置、パーソナルコンピュータ、画像処理方法
US7298352B2 (en) * 2000-06-28 2007-11-20 Lg.Philips Lcd Co., Ltd. Apparatus and method for correcting gamma voltage and video data in liquid crystal display
JP2002244202A (ja) * 2001-02-14 2002-08-30 Sony Corp 液晶プロジェクタ装置および液晶プロジェクタ装置の駆動方法
JP2002323876A (ja) * 2001-04-24 2002-11-08 Nec Corp 液晶表示装置における画像表示方法及び液晶表示装置
JP2002341832A (ja) * 2001-05-15 2002-11-29 Internatl Business Mach Corp <Ibm> 液晶表示装置、液晶ドライバ、基準パルス発生回路、パルス発生方法、およびアナログ電圧出力方法
TW583437B (en) * 2001-05-29 2004-04-11 Sanyo Electric Co Display device and its control circuit
JP4185678B2 (ja) * 2001-06-08 2008-11-26 株式会社日立製作所 液晶表示装置
JP2003015612A (ja) * 2001-06-29 2003-01-17 Nec Corp 液晶ディスプレイの駆動方法、液晶表示装置及びモニタ
US6801179B2 (en) * 2001-09-06 2004-10-05 Koninklijke Philips Electronics N.V. Liquid crystal display device having inversion flicker compensation
JP4221183B2 (ja) * 2002-02-19 2009-02-12 株式会社日立製作所 液晶表示装置
US7048648B2 (en) * 2003-09-05 2006-05-23 Callaway Golf Company Putter-type golf club head with an insert
TWI230370B (en) * 2003-10-08 2005-04-01 Vastview Tech Inc Driving circuit of a liquid crystal display and driving method thereof

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20020034220A (ko) * 2000-10-31 2002-05-09 주식회사 현대 디스플레이 테크놀로지 액정 표시장치의 감마보정회로

Also Published As

Publication number Publication date
TWI287770B (en) 2007-10-01
TW200530972A (en) 2005-09-16
KR20050090940A (ko) 2005-09-14
JP4170265B2 (ja) 2008-10-22
US20050200615A1 (en) 2005-09-15
JP2005258381A (ja) 2005-09-22

Similar Documents

Publication Publication Date Title
KR102651651B1 (ko) 표시장치 및 이의 구동방법
US9396695B2 (en) Source driver and method for driving display device
US8854294B2 (en) Circuitry for independent gamma adjustment points
US8310426B2 (en) Apparatus and method for driving liquid crystal display panel with data driver including gamma correction circuitry and drive circuitry
KR100742804B1 (ko) 표시 소자 구동 장치, 그 표시 소자 구동 장치를 포함한표시 장치 및 표시 소자 구동 방법
KR102234713B1 (ko) 감마전압 발생회로 및 이를 포함하는 액정표시장치
JP2011039205A (ja) タイミングコントローラ、画像表示装置及びリセット信号出力方法
JP2007310361A (ja) 表示装置とその駆動装置及び駆動方法
KR20100077325A (ko) 바이어스 제어 회로, 소스 드라이버 및 액정 디스플레이 장치
US7538752B2 (en) Source driver, source driver array, and driver with the source driver array and display with the driver
KR20060094901A (ko) 디스플레이 응용에 사용되는 기준전압 발생기
US20150170594A1 (en) Data driver and display device using the same
US20090219233A1 (en) Organic light emitting display and method of driving the same
KR20120114815A (ko) 구동 장치 및 이를 포함하는 표시 장치
KR100619669B1 (ko) 패널 디스플레이용 컬러 관리 구조 및 방법
US10803811B2 (en) Display apparatus, driver for driving display panel and source driving signal generation method
US20050253824A1 (en) [serial-protocol type panel display system and method]
JP2004240428A (ja) 液晶表示装置、液晶表示装置の駆動装置及び方法
KR101264697B1 (ko) 액정표시장치의 구동장치 및 구동방법
JP2005345808A (ja) Lcdモジュールのソース駆動集積回路及びこれを用いたソース駆動システム
KR101754786B1 (ko) 평판표시장치 및 그 구동방법
JP2008170978A (ja) 表示装置及びその駆動方法
KR101142934B1 (ko) 드라이버 및 이를 구비하는 표시 장치
CN100429562C (zh) 面板显示装置的色彩管理结构与色彩管理方法、源极驱动器以及面板显示装置
US20060092118A1 (en) Driving circuit having multiple output voltages, display driving circuit and driving method thereof

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20110617

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20120704

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee