KR100607943B1 - 광 모듈 정합을 위한 버스 인터페이스 장치 및 그 방법 - Google Patents

광 모듈 정합을 위한 버스 인터페이스 장치 및 그 방법 Download PDF

Info

Publication number
KR100607943B1
KR100607943B1 KR1019990050595A KR19990050595A KR100607943B1 KR 100607943 B1 KR100607943 B1 KR 100607943B1 KR 1019990050595 A KR1019990050595 A KR 1019990050595A KR 19990050595 A KR19990050595 A KR 19990050595A KR 100607943 B1 KR100607943 B1 KR 100607943B1
Authority
KR
South Korea
Prior art keywords
signal
optical
bus
data
matching
Prior art date
Application number
KR1019990050595A
Other languages
English (en)
Other versions
KR20010046715A (ko
Inventor
임재민
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1019990050595A priority Critical patent/KR100607943B1/ko
Priority to CNB001309404A priority patent/CN1200360C/zh
Priority to US09/712,203 priority patent/US6721838B1/en
Publication of KR20010046715A publication Critical patent/KR20010046715A/ko
Application granted granted Critical
Publication of KR100607943B1 publication Critical patent/KR100607943B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B10/00Transmission systems employing electromagnetic waves other than radio-waves, e.g. infrared, visible or ultraviolet light, or employing corpuscular radiation, e.g. quantum communication
    • H04B10/80Optical aspects relating to the use of optical transmission for specific applications, not provided for in groups H04B10/03 - H04B10/70, e.g. optical power feeding or optical transmission through water
    • H04B10/801Optical aspects relating to the use of optical transmission for specific applications, not provided for in groups H04B10/03 - H04B10/70, e.g. optical power feeding or optical transmission through water using optical interconnects, e.g. light coupled isolators, circuit board interconnections
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/16Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Electromagnetism (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Software Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Bus Control (AREA)

Abstract

본 발명은 광 모듈 정합을 위한 버스 인터페이스 장치 및 그 방법을 개시한다. 본 발명은 소정의 버스에 연결되는 인터페이스 장치에 있어서, 버스와의 인터페이스를 위한 소정의 제어를 실행하여 버스에서 전송되는 디지털 데이터와 제어 신호의 일부를 확장 장치로 받아들이고 데이터와 제어 신호에 대응하는 확장 장치의 디지털 데이터와 제어 신호를 버스로 출력하는 버스 정합부, 디지털 신호를 광 신호로 변환하여 출력하는 송신단과 입력되는 광 신호를 디지털 신호로 변환하는 수신단을 포함하는 광 정합 모듈 및 광 접합 모듈에서 디지털 신호를 광 신호로 혹은 광 신호를 디지털 신호로 변환하는데 걸리는 소정의 시간과 버스의 동작을 위한 기본 동기 클락을 포함하는 신호를 이용하여 버스 정합부와 광 정합 모듈간에 교환되는 신호에 소정의 지연 시간을 가하는 정합 제어부를 포함하는 것을 특징으로 한다.
본 발명에 의하면, 소정의 버스에 광 모듈 인터페이스를 위해 광 모듈 인터페이스를 통해 데이터를 쓰는 경우에 데이터를 써도 된다는 것을 나타내는 신호를 소정의 시간만큼 지연시켜 구동함으로써, 광 모듈 인터페이스의 디지털 신호와 광신호간의 변환 때문에 생길 수 있는 지연 시간을 극복할 수 있게 되어 사용하려는 시스템의 버스에 광 모듈을 쉽게 정합할 수 있게 되어 편의성이 대폭 향상된다.

Description

광 모듈 정합을 위한 버스 인터페이스 장치 및 그 방법{Apparatus and method for bus interface for optical module}
도 1은 PCI 버스를 기반으로 하는 컴퓨터 시스템의 구성을 블록으로 도시한 것이다.
도 2는 본 발명의 일 실시예에 따라 PCI 버스에 연결되는 그래픽 데이터 송수신 카드와 상기 카드와 광 케이블을 통해 그래픽 데이터를 송수신하는 모니터부를 블록으로 도시한 것이다.
도 3은 PCI 버스에서 버스 마스터의 읽기 동작에 대한 타이밍을 도시한 것이다.
도 4는 PCI 버스에서 버스 마스터의 쓰기 동작에 대한 타이밍을 도시한 것이다.
도 5는 도 4에 별도의 제어 신호 TRDY_I# 신호가 같이 포함된 것을 도시한 것이다.
본 발명은 버스 프로토콜에 관한 것으로서, 광 인터페이스를 위한 수정된 버 스 인터페이스 방법 및 그 장치에 관한 것이다.
날로 고속화, 소형화되고 있는 최신의 정보 처리 기술에서도 해결하기 어려운 문제점들이 있다.
우선 프로세서의 고속화에 대응하는 주변 회로, 즉 메모리, 캐시 메모리, 칩셋들의 처리 속도가 고속화된 프로세서의 처리 속도를 따라가지 못한다는 것이다. 이로 인해 프로세서의 성능을 100% 발휘할 수 없다는 문제가 발생한다.
그리고 노이즈(noise)와 EMI의 문제가 있다. 디지털 회로이거나 혹은 아날로그 회로이거나 노이즈와 EMI는 많이 혹은 적게 발생하는가에 차이가 있을 뿐, 이들은 회로 혹은 시스템의 동작에 문제를 일으키고, 사용자와 개발자 양쪽에 곤란을 일으키게 한다.
위의 문제점들을 해결하기 위한 방안의 하나가 광(optic) 매체를 이용하는 데이터 전송 방법을 사용하는 것이다. 이를 통해 고속의 데이터 전송이 가능하며, 노이즈나 EMI 문제를 해결할 수 있다. 최근 고속의 데이터 인터페이스를 광소자를 사용하여 해결하려고 하고 있으나, 비용과 기술적인 문제로 제한적인 범위에서 사용되고 있다.
그런데 광을 이용한 데이터 전송에는 광 데이터를 디지털 데이터로 변환(O-D 변환)하거나 혹은 그 반대로 변환(D-O 변환)하는 데 필요한 지연 시간이 필수적으로 필요하다. 그런데 이 지연 시간이 고속으로 데이터를 전송하는 데 있어서는 치명적으로 작용할 수 있는 문제점이 있다. 예를 들어 컴퓨터 시스템의 버스의 속도가 고속화될 수록 상기 데이터 변환 시간으로 인한 지연 시간이 버스를 통해 전송 되는 데이터의 전송 속도에 영향을 미치게 된다.
본 발명이 이루고자 하는 기술적인 과제는, 상기의 문제점들을 해결하기 위해, 광 모듈 정합을 위한 버스 인터페이스 장치 및 그 방법과 광 모듈 정합을 위한 PCI 버스 인터페이스 장치를 제공하는데 있다.
상기 기술적 과제를 해결하기 위한 본 발명에 의한, 광 모듈 정합을 위한 버스 인터페이스 장치는, 상기 버스와의 인터페이스를 위한 소정의 제어를 실행하여 상기 버스에서 전송되는 디지털 데이터와 제어 신호의 일부를 상기 확장 장치로 받아들이고 상기 데이터와 제어 신호에 대응하는 상기 확장 장치의 디지털 데이터와 제어 신호를 상기 버스로 출력하는 버스 정합부; 디지털 신호를 광 신호로 변환하여 출력하는 송신단과 입력되는 광 신호를 디지털 신호로 변환하는 수신단을 포함하는 광 정합 모듈; 및 상기 광 접합 모듈에서 디지털 신호를 광 신호로 혹은 광 신호를 디지털 신호로 변환하는데 걸리는 소정의 시간과 상기 버스의 동작을 위한 기본 동기 클락을 포함하는 신호를 이용하여 상기 버스 정합부와 상기 광 정합 모듈간에 교환되는 신호에 소정의 지연 시간을 가하는 정합 제어부를 포함하는 것을 특징으로 한다.
상기 정합 제어부는 상기 확장 장치를 통해 데이터를 쓰거나 읽으려는 버스 마스터의 해당 제어 신호를 수신하는 수단; 및 상기 제어 신호 중에서 상기 버스 마스터가 데이터를 읽거나 쓸 준비가 되어있다는 것을 나타내는 신호가 활성화되면 상기 광 접합 모듈에서 디지털 신호를 광 신호로 혹은 광 신호를 디지털 신호로 변환하는데 걸리는 소정의 시간을 지연의 최소 시간으로 하여 상기 버스 마스터가 데이터를 읽거나 쓸 수 있다는 것을 나타내는 신호를 활성화하는 수단을 포함하는 것을 특징으로 한다.
또는 상기 정합 제어부는 상기 기본 동기 클락과 상기 확장 장치를 통해 데이터를 쓰거나 읽으려는 버스 마스터의 해당 제어 신호를 수신하는 수단; 및 상기 제어 신호 중에서 상기 버스 마스터가 데이터를 읽거나 쓸 준비가 되어있다는 것을 나타내는 신호가 활성화되면 상기 광 접합 모듈에서 디지털 신호를 광 신호로 혹은 광 신호를 디지털 신호로 변환하는데 걸리는 소정의 시간이 지난 후에 상기 기본 동기 클락의 상태가 변화하는 것에 동기하여 상기 버스 마스터가 데이터를 읽거나 쓸 수 있다는 것을 나타내는 신호를 활성화하는 수단을 포함하는 것을 특징으로 한다.
상기 다른 기술적 과제를 해결하기 위한 본 발명에 의한, 기본 동기 클락에 동기하여 동작하는 버스에 디지털 데이터를 광 데이터로 혹은 광 데이터를 디지털 데이터로 변환하는 광 정합 모듈을 정합하는 방법에 있어서, (a) 상기 버스의 사용권을 가진 버스 마스터가 상기 광 정합 모듈을 통해 데이터를 쓰거나 읽기 위해 구동하는 제어 신호를 수신하는 단계; 및 (b) 상기 제어 신호가 데이터를 쓰기 위한 것이면 상기 버스 마스터가 데이터를 쓸 수 있다는 것을 나타내는 신호를 소정의 시간 지연시켜 상기 버스를 통해 전송하는 단계를 포함하는 것을 특징으로 한다.
상기 또 다른 기술적 과제를 해결하기 위한 본 발명에 의한, 광 모듈 정합을 위한 PCI 버스 인터페이스 장치에 있어서, 상기 PCI 버스와의 인터페이스를 위한 소정의 제어를 실행하여 상기 PCI 버스에서 전송되는 디지털 데이터와 제어 신호의 일부를 상기 확장 장치로 받아들이고, 상기 데이터와 제어 신호에 대응하는 상기 확장 장치의 디지털 데이터와 제어 신호를 상기 PCI 버스로 출력하는 PCI 버스 정합부; 디지털 신호를 광 신호로 변환하여 출력하는 송신단과 입력되는 광 신호를 디지털 신호로 변환하는 수신단을 포함하는 광 정합 모듈; 및 상기 PCI 버스의 사용권을 가지는 버스 마스터가 상기 확장 장치를 통해 데이터를 쓰려고 하는 경우에 상기 광 접합 모듈에서 디지털 신호를 광 신호로 혹은 광 신호를 디지털 신호로 변환하는데 걸리는 소정의 시간과 상기 PCI 버스의 동작을 위한 기본 동기 클락을 포함하는 신호를 이용하여 PCI 버스 마스터가 데이터를 쓸 수 있다는 것을 나타내는 신호를 소정 시간 지연하여 구동하는 정합 제어부를 포함하는 것을 특징으로 한다.
이하에서 첨부된 도면을 참조하여 본 발명의 바람직한 일 실시예를 상세히 설명한다.
도 1은 PCI 버스를 기반으로 하는 컴퓨터 시스템의 구성을 블록으로 도시한 것이다.
컴퓨터 시스템의 중앙제어장치인 프로세서(100)는 캐쉬 메모리(102)와 연결되며, PCI 브리지/메모리 제어부(104)를 통해 메인 메모리인 DRAM(106) 및 PCI 버스(108)와 연결된다. PCI 버스(108)에는 음향을 듣기 위한 오디오 카드(110), 동영상을 위한 비디오 카드(112), 그래픽 인터페이스를 위한 그래픽 카드(114), 통신을 위한 LAN 카드(116), SCSI 인터페이스를 위한 SCSI 카드(118) 및 확장 기능을 위한 확장버스 인터페이스 카드(120) 등이 연결된다. 확장 버스 인터페이스 카드(120)에는 예를 들면 기본적인 입출력 기능을 위한 카드(122)가 연결될 수 있다.
도 2는 본 발명의 일 실시예에 따라 PCI 버스에 연결되는 그래픽 데이터 송수신 카드와 상기 카드와 광 케이블을 통해 그래픽 데이터를 송수신하는 모니터부를 블록으로 도시한 것이다.
PCI(Peripheral Component Interconnect) 버스에 연결되는 그래픽 데이터 송수신 카드(200, 이하 카드라고 함)는 PC의 PCI 슬롯에 장착되며, 상기 PC의 CPU와 상기 그래픽 데이터를 송수신하는 모니터부(250, 이하 모니터부라고 함)간의 데이터를 광 케이블(240)을 통해 교환하게 하는 기능을 가진다. 이 실시예에서와 같이 광 케이블을 사용하게 되면 모니터와의 거리를 기존의 1 내지 2 m에서 수십 혹은 수백 m까지도 연장할 수 있다.
PCI 버스에 대한 규격은 PCI Special Interest Group의 PCI Local Bus Specification Revision 2.2(December 22, 1998)에 기재되어 있다. 이하의 PCI 버스에 대한 동작은 상기 문서에 기재된 바에 따른다.
카드(200)는 PC의 시스템 버스인 PCI 버스와 모니터부(250)를 연결하기 위한 인터페이스를 처리하는 브리지부(210), 브리지부(210)과 광신호전환카드모듈(230)간의 데이터 전송을 제어하기 위한 카드 제어부(220) 및 카드 제어부(220)에서 전송되는 디지털 신호를 광 신호로 변환하여 모니터부(250)으로 전송하고 모니터부(250)에서 전송되는 광 신호를 디지털 신호로 변환하여 카드 제어부(220)로 전송하는 광신호전환 카드모듈(230)을 포함한다. 광신호를 전송하는 것은 단방 향으로 이루어지므로 수신단과 송신단이 별도로 존재해야 한다.
모니터부(250)는 카드의 광신호전환 카드모듈(230)에서 전송되는 광 신호를 디지털 신호로 변환하여 모니터 제어부(270)로 전송하고 모니터 제어부(270)에서 전송되는 디지털 신호를 광 신호로 변환하여 카드(200)로 전송하는 광신호전환 모니터모듈(260), 광신호전환모니터모듈(260)과 VGA 제어부(280)간의 데이터 전송을 제어하는 모니터 제어부(270) 및 모니터 제어부(270)에서 전송되는 데이터를 화면에 표현하기 위한 화면 제어부(280)를 포함한다.
상기의 각 구성 부분들을 통과하는 신호들에게는 각 구성부를 통과할 때마다 시간적인 지연이 생기게 된다. 그런데 상기 각 구성 부분 중에서 광 인터페이스 모듈인 광신호전환 카드모듈(230)과 광신호전환 카드모듈(230)에서 광 신호에서 디지탈 신호로 혹은 디지털 신호에서 광 신호로 전환되는 시간은 다른 구성 부분에서 발생하는 지연 시간보다 크다. 광변화/복원 지연 시간인 이 전환 시간은 PCI 버스의 기본 동작을 위한 동기 클락(33 MHz 혹은 66 MHz)에 비하면 아주 크며, PCI 버스 동작에는 치명적인 요인이 될 수 있다.
PCI 버스가 설치된 컴퓨터 시스템의 CPU가 상기 PCI 버스를 통해 모니터부(250)에서 데이터를 읽는 경우를 설명한다. 도 3은 PCI 버스에서 버스 마스터의 읽기 동작에 대한 타이밍을 도시한 것이다. 버스에 대한 사용권을 획득하여 데이터를 읽거나 혹은 쓰기 위해 버스 제어 신호를 구동하여 데이터를 읽거나 쓰는 장치가 버스 마스터(bus master)이다.
CLK는 PCI 버스의 기본 동작을 위한 동기 클락 신호이다. AD는 어드레스와 데이터가 멀티플렉스된 신호이다. IRDY# 신호는 버스 마스터(예를 들면 컴퓨터 시스템의 CPU)가 데이터를 읽을 수 있다는 신호이며, TRDY# 신호는 데이터를 래치하라는 것을 나타내는 신호이다. TRDY#가 활성화되어 있으면 CPU는 CLK 신호의 라이징(rising) 때에 데이터를 읽어간다.
CPU가 읽는 동작을 하면 CPU의 읽기 명령이 브리지부(210)에 전달되고, 브리지부(210)는 이를 모니터부(250)에 전달하기 위해 PCI 버스 사이클을 시작한다. 카드 제어부(220)는 이를 감지하고 광신호전환 카드모듈(230)을 제어하여 읽기를 위한 PCI 신호를 광신호전환 카드모듈(230)에서 광신호로 전환하여 광 케이블(240)를 통해 광신호전환 모니터모듈(260)에 전송한다. 광신호전환 모니터모듈(260)은 모니터 제어부의 제어에 따라 상기 PCI 버스에서 시작된 신호에 대응한 광신호를 디지털 신호로 전환하여 모니터 제어부(270)에 전송하고 모니터 제어부는 이를 화면 제어부(280)으로 전달한다.
화면 제어부(280)는 CPU가 읽기 위한 데이터를 보내주어야 하는 주체이므로, 전송할 데이터를 준비한다. 데이터를 준비한 화면 제어부(280)는 TRDY# 신호를 구동하여 이제 데이터를 보낼 것이라는 것을 알린다. 화면 제어부(280)는 이 TRDY# 신호와 CPU가 요청한 데이터를 구동하고, 이 신호와 데이터는 모니터 제어부(270), 광신호전환 모니터모듈(260), 광 케이블(240), 광신호전환 카드모듈(230), 카드 제어부(220)를 통해 브리지부(210)로 전달된다. 상기 CPU는 브리지부(210)를 통해 상기 PCI 버스에서 구동되는 TRDY# 신호를 확인하고 상기의 경로를 통해 인가된 데이터를 CLK 신호가 라이징일 때에(도 3의 CLK 4의 시점에서) 읽게 된다. 이때에 데이 터 신호와 TRDY# 신호가 같은 경로를 통해 동시에 전송므로, 데이터 신호와 TRDT# 신호는 광신호전환 모니터모듈(270)과 광신호전환 카드모듈(230)에서 동일하게 지연되므로 CPU가 데이터를 읽는 때에는 아무 문제가 없다. 즉 광 인터페이스가 기존의 제어 방법에 추가되어도 아무 문제가 없는 것을 알 수 있다.
도 4는 PCI 버스에서 버스 마스터의 쓰기 동작에 대한 타이밍을 도시한 것이다. IRDY# 신호는 CPU가 쓰려는 데이터가 정상이라는 것을 나타내는 신호이며, 이 데이터가 써진 주변 장치가 TRDY# 신호를 활성화하면, CPU는 활성화 된 TRDY# 신호를 확인하고 구동했던 데이터가 써진 것을 확인하게 된다. 그 후에 CPU가 계속 데이터를 쓰려면 IRDY# 신호를 계속 활성화하고 TRDY#가 활성화될 때까지 다음 데이터를 데이터 버스에 유지한다. CPU가 더 이상 데이터를 쓰지 않으려면 IRDY# 신호를 비활성화시키고 데이터를 유지하지 않는다.
CPU가 쓰기 동작을 하면 이 동작은 상기 읽기 동작과 마찬가지로 화면 제어부(280)에 전달된다. 화면 제어부(280)는 쓰기라는 PCI 버스 동작과 IRDY# 신호가 활성화된 것을 확인하고 자신에게 데이터가 써질 수 있는 상태이며 TRDY# 신호를 활성화하여 도 4의 참조번호 1의 시점에서 데이터를 래치하게 된다.
브리지부(210)는 TRDY# 신호가 활성화된 것을 확인해야 CPU가 PCI 버스를 통해 구동한 쓰기 데이터를 구동한다. 그런데 TRDY# 신호가 광신호전환 모니터모듈(260)과 광신호전환 카드모듈(230)을 통과하면서 광신호 변환과 복원에 걸리는 지연 시간 때문에, 브리지부(210)는 화면 제어부(280)가 데이터를 래치하는 시점까지 TRDY# 신호를 받지 못했을 수도 있고 혹은 브리지부(210)가 화면 제어부(280)의 TRDY# 신호를 받았다해도 CPU가 쓰려는 데이터를 상기의 방법과 같이 화면 제어부(280)로 전송하면, 역시 광신호전환 카드모듈(230)과 광신호전환 모니터모듈(260)에서 소요되는 광신호 변환/복원 시간 때문에 지연되는 데이터를 적시에 화면 제어부(280)에 공급할 수 없게 된다.
이 경우 PCI 프로토콜에 따라 적시에 데이터를 화면 제어부(280)에 공급을 하기 위해서는 광 신호 변환/복원 시간 즉, 광 인터페이스 때문에 필요한 지연 시간이 실질적으로 '0'이어야 할 것이다. 이는 현재로서는 기대할 수 없는 경우일 것이다.
상기와 같은 경우를 해결하기 위해서는 PCI 프로토콜을 바꾸는 방법이 있을 것이나, PCI 프로토콜은 업계의 표준과 같은 것이므로 PCI 프로토콜을 임의로 바꾸는 것은 바람직하지 않다. 이를 해결하는 도 2 장치의 동작을 설명한다.
도 5는 도 4에 별도의 제어 신호 TRDY_I# 신호가 같이 포함된 것을 도시한 것이다.
CPU가 쓰기를 하고 이 동작 상태가 전달되는 것은 도 4의 경우와 같다. 도 4에서는 TRDY# 신호가 광 신호 변환/복원 시간을 고려하지 않고 너무 빨리 PCI 버스 측으로 전달된 것이 문제였으므로, CPU가 쓰려는 데이터가 화면 제어부(280)에 정확하게 전달될 수 있는 시점에 TRDY#에 대응하는 신호를 발생시킨다. 이를 위해서는 광신호전환 카드모듈(230)과 광신호전환 모니터모듈(260)에서 광 신호 변환/복원에 필요한 시간을 고려하여 TRDY#에 대응하는 신호를 발생하면 된다. PCI 버스의 경우에는 TRDY# 신호보다 한 클락 지연시킨 TRDY_I# 신호를 발생시켜, 이 TRDY_I# 신호가 활성화되었을 때에 화면 제어부(280)가 CPU가 쓰려는 데이터를 래치하게 하면 된다. PCI 버스의 경우에는 한 클락만큼의 지연 시간을 두게 되면 CPU가 구동한 데이터가 화면 제어부(280)에 전송되는 시간으로는 충분하다.
도 5에서 TRDY# 신호에 표시된 II, II'의 경우, II의 경우는 도 4와 마찬가지로 정확한 데이터를 래치할 수 없을 것이지만, II'의 경우는 지연된 TRDY_I# 신호가 활성화 되고 CLK 신호가 라이징 상태일 때에 정확한 데이터를 래치할 수 있게 된다.
TRDY_I# 신호는 도 2의 실시예에서는 모니터 제어부(270)가 발생할 수 있을 것이다. 모니터 제어부(270)는 PCI 버스에서의 IRDY# 신호가 입력되면 이 IRDY# 신호가 활성화된 후 광신호전환 카드모듈(230)과 광신호전환 모니터모듈(260)에서 광 신호 변환/복원에 필요한 시간을 최소 시간으로 하여 이 최소 시간이 지난 후에 TRDY_I# 신호를 구동시키는 것이 바람직하다. 혹은 이 최소 시간이 지난 후에 CLK 신호의 상태가 변하는 시점, 예를 들면 CLK 신호의 라이징 혹은 폴링에 동기되어 TRDY_I# 신호가 동기되게 하는 것도 바람직하다. PCI 버스에서 데이터를 읽거나 쓰는 동작은 CLK 신호의 상태가 변하는 시점에서 실행되기 때문이다.
혹은 상기의 고려는 광신호전환 카드모듈(230)과 광신호전환 모니터모듈(260)에서 광 신호 변환/복원에 필요한 시간이 CLK 신호의 한 주기보다는 짧기 때문에 PCI 버스의 CLK 클락 기준으로 한 주기 늦게 TRDY_I# 신호를 구동시키는 것도 바람직하다. 이를 위해서는 IRDY# 신호가 입력된 후 CLK 신호가 폴링(falling) 상태일 때에 TRDY_I# 신호를 구동시키면 구현할 수 있다.
구현예에 따라 광 신호 변환/복원 시간이 더 필요하다면 더 많은 주기만큼 늦게 TRDY_I# 신호를 구동시키면 대응할 수 있다.
또한 상기의 TRDY_I# 신호는 PCI 버스로 전달되는 것이 아니기 때문에 PCI 버스 프로토콜을 어기지 않고 적용시킬 수 있다.
도 2의 실시예는 그래픽을 제어하는 화면 제어부가 모니터에 포함된 경우이지만, PCI 그래픽 카드(예를 들면 VGA 카드)에 상기와 같이 TRDY# 신호를 지연시킬 수 있는 제어부와 광신호전환 카드모듈(230)과 광신호전환 모니터모듈(260)과 같은 광 인터페이스 모듈을 포함시킬 수도 있을 것이다.
그리고 PCI 버스만이 아니라 현재 널리 쓰이고 있는 AGP(Accelerated Graphics Port) 슬롯에 장착되는 그래픽 카드에도 상기와 같은 제어부와 광 인터페이스 모듈을 추가하는 구현도 가능할 것이다.
상기에 예를 들은 PCI 버스와 모니터에 연결되는 그래픽 카드들의 예는 본 발명을 설명하기 위한 하나의 예에 불과하며, 상기의 예들에 본 발명의 사상이 한정되는 것은 아니며, 본 발명이 속한 기술 분야에 통상의 지식이 있는 자라면 실행할 수 있는 여러 가지 다른 예에도 본 발명은 실시될 수 있을 것이다.
본 발명에 의하면, 소정의 버스에 광 모듈 인터페이스를 위해 광 모듈 인터페이스를 통해 데이터를 쓰는 경우에 데이터를 써도 된다는 것을 나타내는 신호를 소정의 시간만큼 지연시켜 구동함으로써, 광 모듈 인터페이스의 디지털 신호와 광신호간의 변환 때문에 생길 수 있는 지연 시간을 극복할 수 있게 되어 사용하려는 시스템의 버스에 광 모듈을 쉽게 정합할 수 있게 되어 편의성이 대폭 향상된다.

Claims (9)

  1. 소정의 버스에 연결되는 인터페이스 장치에 있어서,
    상기 버스와의 인터페이스를 위한 소정의 제어를 실행하여 상기 버스에서 전송되는 디지털 데이터와 제어 신호의 일부를 상기 확장 장치로 받아들이고 상기 데이터와 제어 신호에 대응하는 상기 확장 장치의 디지털 데이터와 제어 신호를 상기 버스로 출력하는 버스 정합부;
    디지털 신호를 광 신호로 변환하여 출력하는 송신단과 입력되는 광 신호를 디지털 신호로 변환하는 수신단을 포함하는 광 정합 모듈; 및
    상기 광 접합 모듈에서 디지털 신호를 광 신호로 혹은 광 신호를 디지털 신호로 변환하는데 걸리는 소정의 시간과 상기 버스의 동작을 위한 기본 동기 클락을 포함하는 신호를 이용하여 상기 버스 정합부와 상기 광 정합 모듈간에 교환되는 신호에 소정의 지연 시간을 가하는 정합 제어부를 포함하는 것을 특징으로 하는 광 모듈 정합을 위한 버스 인터페이스 장치.
  2. 제1항에 있어서, 상기 정합 제어부는
    상기 확장 장치를 통해 데이터를 쓰거나 읽으려는 버스 마스터의 해당 제어 신호를 수신하는 수단; 및
    상기 제어 신호 중에서 상기 버스 마스터가 데이터를 읽거나 쓸 준비가 되어 있다는 것을 나타내는 신호가 활성화되면 상기 광 접합 모듈에서 디지털 신호를 광 신호로 혹은 광 신호를 디지털 신호로 변환하는데 걸리는 소정의 시간을 지연의 최소 시간으로 하여 상기 버스 마스터가 데이터를 읽거나 쓸 수 있다는 것을 나타내는 신호를 활성화하는 수단을 포함하는 것을 특징으로 하는 광 모듈 정합을 위한 버스 인터페이스 장치.
  3. 제1항에 있어서, 상기 정합 제어부는
    상기 기본 동기 클락과 상기 확장 장치를 통해 데이터를 쓰거나 읽으려는 버스 마스터의 해당 제어 신호를 수신하는 수단; 및
    상기 제어 신호 중에서 상기 버스 마스터가 데이터를 읽거나 쓸 준비가 되어있다는 것을 나타내는 신호가 활성화되면 상기 광 접합 모듈에서 디지털 신호를 광 신호로 혹은 광 신호를 디지털 신호로 변환하는데 걸리는 소정의 시간이 지난 후에 상기 기본 동기 클락의 상태가 변화하는 것에 동기하여 상기 버스 마스터가 데이터를 읽거나 쓸 수 있다는 것을 나타내는 신호를 활성화하는 수단을 포함하는 것을 특징으로 하는 광 모듈 정합을 위한 버스 인터페이스 장치.
  4. 제2항 또는 제3항에 있어서, 상기 신호를 활성화하는 수단은
    상기 버스 마스터의 제어 신호가 상기 확장 장치를 통해 데이터를 쓰는 동작일 때에만 상기 버스 마스터가 데이터를 쓸 수 있다는 것을 나타내는 신호를 활성화하는 것을 특징으로 하는 광 모듈 정합을 위한 버스 인터페이스 장치.
  5. 기본 동기 클락에 동기하여 동작하는 버스에 디지털 데이터를 광 데이터로 혹은 광 데이터를 디지털 데이터로 변환하는 광 정합 모듈을 정합하는 방법에 있어서,
    (a) 상기 버스의 사용권을 가진 버스 마스터가 상기 광 정합 모듈을 통해 데이터를 쓰거나 읽기 위해 구동하는 제어 신호를 수신하는 단계; 및
    (b) 상기 제어 신호가 데이터를 쓰기 위한 것이면 상기 버스 마스터가 데이터를 쓸 수 있다는 것을 나타내는 신호를 소정의 시간 지연시켜 상기 버스를 통해 전송하는 단계를 포함하는 것을 특징으로 하는 광 모듈 정합을 위한 버스 인터페이스 방법.
  6. 제5항에 있어서, 상기 (b) 단계의 지연시키는 시간은 상기 광 정합모듈에서 신호를 변환하는 시간에 따라 결정되는 것을 특징으로 하는 광 모듈 정합을 위한 버스 인터페이스 방법.
  7. 제5항에 있어서, 상기 (b) 단계의 지연시키는 시간은 상기 광 정합모듈에서 신호를 변환하는 시간과 상기 버스의 기본 동기 클락에 따라 결정되는 것을 특징으로 하는 광 모듈 정합을 위한 버스 인터페이스 방법.
  8. PCI 버스에 연결되는 확장 장치에 있어서,
    상기 PCI 버스와의 인터페이스를 위한 소정의 제어를 실행하여 상기 PCI 버스에서 전송되는 디지털 데이터와 제어 신호의 일부를 상기 확장 장치로 받아들이고, 상기 데이터와 제어 신호에 대응하는 상기 확장 장치의 디지털 데이터와 제어 신호를 상기 PCI 버스로 출력하는 PCI 버스 정합부;
    디지털 신호를 광 신호로 변환하여 출력하는 송신단과 입력되는 광 신호를 디지털 신호로 변환하는 수신단을 포함하는 광 정합 모듈; 및
    상기 PCI 버스의 사용권을 가지는 버스 마스터가 상기 확장 장치를 통해 데이터를 쓰려고 하는 경우에 상기 광 접합 모듈에서 디지털 신호를 광 신호로 혹은 광 신호를 디지털 신호로 변환하는데 걸리는 소정의 시간과 상기 PCI 버스의 동작을 위한 기본 동기 클락을 포함하는 신호를 이용하여 PCI 버스 마스터가 데이터를 쓸 수 있다는 것을 나타내는 신호를 소정 시간 지연하여 구동하는 정합 제어부를 포함하는 것을 특징으로 하는 광 모듈 정합을 위한 PCI 버스 인터페이스 장치.
  9. 제1항에 있어서, 상기 정합 제어부는
    상기 기본 동기 클락과 상기 확장 장치를 통해 데이터를 쓰거나 읽으려는 버스 마스터의 해당 제어 신호를 수신하는 수단; 및
    상기 제어 신호 중에서 상기 PCI 버스 마스터가 데이터를 쓸 준비가 되어있다는 것을 나타내는 신호가 활성화되면 상기 광 접합 모듈에서 디지털 신호를 광 신호로 혹은 광 신호를 디지털 신호로 변환하는데 걸리는 시간을 최소 시간으로 하는 소정의 시간이 지난 후에 혹은 상기 소정의 시간이 지나고 상기 기본 동기 클락 의 상태가 변하는 것에 동기하여 상기 PCI 버스 마스터가 데이터를 쓸 수 있다는 것을 나타내는 신호를 활성화하는 수단을 포함하는 것을 특징으로 하는 광 모듈 정합을 위한 PCI 버스 인터페이스 장치.
KR1019990050595A 1999-11-15 1999-11-15 광 모듈 정합을 위한 버스 인터페이스 장치 및 그 방법 KR100607943B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1019990050595A KR100607943B1 (ko) 1999-11-15 1999-11-15 광 모듈 정합을 위한 버스 인터페이스 장치 및 그 방법
CNB001309404A CN1200360C (zh) 1999-11-15 2000-11-14 用于匹配光学模块的总线接口的装置和方法
US09/712,203 US6721838B1 (en) 1999-11-15 2000-11-15 Apparatus and method for bus interface for matching optical module

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019990050595A KR100607943B1 (ko) 1999-11-15 1999-11-15 광 모듈 정합을 위한 버스 인터페이스 장치 및 그 방법

Publications (2)

Publication Number Publication Date
KR20010046715A KR20010046715A (ko) 2001-06-15
KR100607943B1 true KR100607943B1 (ko) 2006-08-03

Family

ID=19620114

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019990050595A KR100607943B1 (ko) 1999-11-15 1999-11-15 광 모듈 정합을 위한 버스 인터페이스 장치 및 그 방법

Country Status (3)

Country Link
US (1) US6721838B1 (ko)
KR (1) KR100607943B1 (ko)
CN (1) CN1200360C (ko)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060200600A1 (en) * 2005-01-12 2006-09-07 Cubix Corporation Optical bus extension device
CN100373361C (zh) * 2006-03-14 2008-03-05 杭州华三通信技术有限公司 外设lpc总线接口时序转换方法、装置及输入输出系统
US7752372B2 (en) * 2006-12-20 2010-07-06 Mission Technology Group, Inc. PCI express (PCIe) communication system
US8090263B2 (en) * 2007-08-24 2012-01-03 Mission Technology Group Inc. System and method for expanding PCIe compliant signals over a fiber optic medium with no latency
CN101814733B (zh) * 2010-04-09 2012-02-08 南方电网科学研究院有限责任公司 一种电磁暂态与机电暂态混合实时仿真接口进程控制系统
CN107391416A (zh) * 2017-07-28 2017-11-24 珠海欧比特控制工程股份有限公司 一种高速1553b总线信号收发驱动电路
WO2020113343A1 (en) * 2018-12-06 2020-06-11 Lumerical Inc. System and method for creating a single port interface for simulating bidirectional signals in circuits using available circuit simulation standards
CN110299941B (zh) * 2019-05-23 2022-04-12 广东瑞谷光网通信股份有限公司 光模块IICReady Time精准测试方法、电子设备及计算机可读存储介质

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0983447A (ja) * 1995-09-13 1997-03-28 Fujitsu Ltd 光信号再生回路
JPH10261995A (ja) * 1997-03-19 1998-09-29 Hitachi Ltd 光通信インターフェイス
KR19980070589A (ko) * 1997-01-17 1998-10-26 덴턴마이클죤 고속 통신 네트워크
JPH11122208A (ja) * 1997-10-14 1999-04-30 Toshiba Corp Ais信号挿入装置

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4438404A (en) * 1982-01-04 1984-03-20 Tektronix, Inc. Signal sampling system
JPS6150033A (ja) * 1984-08-18 1986-03-12 Iwatsu Electric Co Ltd タイム・ドメイン・リフレクトメ−タ
JPH02199942A (ja) * 1989-01-27 1990-08-08 Matsushita Electric Ind Co Ltd 光通信装置
US5010346A (en) * 1989-10-27 1991-04-23 The Boeing Company Electro-optical analog-to-digital converter and method for digitizing an analog signal
JP3222562B2 (ja) * 1992-08-25 2001-10-29 株式会社東芝 光ネットワークアナライザ
DE59307745D1 (de) * 1993-03-19 1998-01-08 Siemens Ag Sende-/Empfangsschaltung in einem passiven optischen Telekommunikationssystem
US5638410A (en) * 1993-10-14 1997-06-10 Alcatel Network Systems, Inc. Method and system for aligning the phase of high speed clocks in telecommunications systems
US6163549A (en) * 1997-08-29 2000-12-19 Lucent Technologies Inc. Synchronizing a central timing unit to an external link via a switching network
US5999543A (en) * 1997-08-29 1999-12-07 Lucent Technologies Inc. Switching network providing multiple timing paths for port circuits

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0983447A (ja) * 1995-09-13 1997-03-28 Fujitsu Ltd 光信号再生回路
KR19980070589A (ko) * 1997-01-17 1998-10-26 덴턴마이클죤 고속 통신 네트워크
JPH10261995A (ja) * 1997-03-19 1998-09-29 Hitachi Ltd 光通信インターフェイス
JPH11122208A (ja) * 1997-10-14 1999-04-30 Toshiba Corp Ais信号挿入装置

Also Published As

Publication number Publication date
KR20010046715A (ko) 2001-06-15
US6721838B1 (en) 2004-04-13
CN1296226A (zh) 2001-05-23
CN1200360C (zh) 2005-05-04

Similar Documents

Publication Publication Date Title
JP4426249B2 (ja) 信号伝送装置及び伝送方法
US6345330B2 (en) Communication channel and interface devices for bridging computer interface buses
JP2863771B2 (ja) 同期直列インターフェイスの再同期化方法及び回路
US4451886A (en) Bus extender circuitry for data transmission
US5507002A (en) Peripheral component interconnect special cycle protocol using soft message IDS
JPH076130A (ja) Fifoのデータ速度適合のための方法ならびにその装置
KR100607943B1 (ko) 광 모듈 정합을 위한 버스 인터페이스 장치 및 그 방법
KR100291409B1 (ko) 컴퓨터 시스템내의 동일 버스상에 두 개의 부 디코드 에이전트를 지원하는 방법 및 장치
US5644734A (en) Method and apparatus for multiplexing bus connector signals with sideband signals
US6880026B2 (en) Method and apparatus for implementing chip-to-chip interconnect bus initialization
US5692137A (en) Master oriented bus bridge
KR20050023699A (ko) 복수의 cpu 시스템에서 디바이스를 공유하는 방법 및장치
CN116126771A (zh) 一种两线spi的通信系统及方法
US20040010625A1 (en) Interface device and method for transferring data over serial ATA
CN105022600B (zh) 计算机集群拼接显示系统中的图形同步设备及同步方法
JP2004280732A (ja) フォルトトレラントシステム及びそれに用いる同期化方法
US6453373B1 (en) Method and apparatus for differential strobing
JP2001236303A (ja) ユニバーサル・シリアル・バス制御回路
KR100342004B1 (ko) 버스제어장치 및 버스제어시스템
KR100316613B1 (ko) 비동기 다중 프로세서용 영상 검지기 시스템
JPH11134486A (ja) 画像読取方法及び装置
US6775731B2 (en) Computer system with extension unit connected to peripheral equipment
KR200212561Y1 (ko) USB(Universal Serial Bus)를사용한 컴퓨터접속형 전광판
CN116756073A (zh) 一种提高SPI slave的读写速度的方法
KR100206318B1 (ko) 씨디아이의 비디오 출력 인에이블 제어회로

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee