KR100604121B1 - 플라즈마 디스플레이 패널 및 그 구동 방법 - Google Patents

플라즈마 디스플레이 패널 및 그 구동 방법 Download PDF

Info

Publication number
KR100604121B1
KR100604121B1 KR1020030089097A KR20030089097A KR100604121B1 KR 100604121 B1 KR100604121 B1 KR 100604121B1 KR 1020030089097 A KR1020030089097 A KR 1020030089097A KR 20030089097 A KR20030089097 A KR 20030089097A KR 100604121 B1 KR100604121 B1 KR 100604121B1
Authority
KR
South Korea
Prior art keywords
electrode
electrodes
substrate
discharge
sustain
Prior art date
Application number
KR1020030089097A
Other languages
English (en)
Other versions
KR20040050877A (ko
Inventor
타나카요시토
후루타니타카시
Original Assignee
파이오니아 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 파이오니아 가부시키가이샤 filed Critical 파이오니아 가부시키가이샤
Publication of KR20040050877A publication Critical patent/KR20040050877A/ko
Application granted granted Critical
Publication of KR100604121B1 publication Critical patent/KR100604121B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/298Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels using surface discharge panels
    • G09G3/2983Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels using surface discharge panels using non-standard pixel electrode arrangements
    • G09G3/2986Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels using surface discharge panels using non-standard pixel electrode arrangements with more than 3 electrodes involved in the operation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/10AC-PDPs with at least one main electrode being out of contact with the plasma
    • H01J11/12AC-PDPs with at least one main electrode being out of contact with the plasma with main electrodes provided on both sides of the discharge space
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/28Auxiliary electrodes, e.g. priming electrodes or trigger electrodes

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Gas-Filled Discharge Tubes (AREA)

Abstract

플라즈마 디스플레이 패널에 있어서, 표시 라인 수가 증가하면 어드레스에 필요한 시간이 길어지게 되고, 상대적으로 유지 방전을 행하는 시간이 짧아져서 휘도가 저하되게 된다.
해결 수단
본 발명에 관한 플라즈마 디스플레이 패널은 주사 전극(2) 및 유지 전극(3) 이외에, 프라이밍 전극(13)과 보조 주사 전극(14)을 가지며, 보조 주사 전극(14)은 인접하는 표시 셀의 주사 전극(2)과 전기적으로 접속된다. 접속하는 셀에 인가된 주사 펄스에 의해 해당 표시 셀의 보조 주사 전극(14)과 프라이밍 전극(13) 사이에서 프라이밍 방전을 발생시킨다. 그 후, 해당 표시 셀에 어드레스 동작을 수행함으로써, 어드레스 방전의 방전 효율이 높아지기 때문에, 어드레스 시간을 단축하면서도 확실히 어드레스가 행하여진다. 이로써, 유지 방전을 수행하는 시간이 확보되고, 고휘도의 표시를 행하는 것이 가능하게 된다.
플라즈마 디스플레이 패널

Description

플라즈마 디스플레이 패널 및 그 구동 방법{PLASMA DISPLAY PANEL AND METHOD OF DRIVING THE SAME}
도 1은 본 발명의 제 1의 실시 형태에 관한 플라즈마 디스플레이 패널의 구조를 모식적으로 도시한 평면도.
도 2는 본 발명의 제 1의 실시 형태에 관한 플라즈마 디스플레이 패널의 구동 방법을 도시한 타이밍 차트.
도 3은 본 발명의 제 1의 실시 형태에서의 표시 셀 내부의 벽전하의 상태를 모식적으로 도시한 단면도.
도 4는 본 발명의 제 1의 실시 형태에 관한 플라즈마 디스플레이 패널의 다른 구조를 모식적으로 도시한 평면도.
도 5는 본 발명의 제 2의 실시 형태에 관한 플라즈마 디스플레이 패널의 구조를 모식적으로 도시한 평면도.
도 6은 본 발명의 제 2의 실시 형태에 관한 플라즈마 디스플레이 패널의 구동 방법을 도시한 타이밍 차트.
도 7은 본 발명의 제 3의 실시 형태에 관한 플라즈마 디스플레이 패널의 구조를 모식적으로 도시한 평면도.
도 8은 본 발명의 제 4의 실시 형태에 관한 플라즈마 디스플레이 패널의 구 조를 모식적으로 도시한 평면도.
도 9는 본 발명의 제 4의 실시 형태에 관한 플라즈마 디스플레이 패널의 구동 방법을 도시한 타이밍 차트.
도 10은 본 발명의 제 4의 실시 형태에서의 표시 셀 내부의 벽전하로 상태를 모식적으로 도시한 단면도.
도 11은 본 발명의 제 5의 실시 형태에 관한 플라즈마 디스플레이 패널의 구동 방법을 도시한 타이밍 차트.
도 12는 본 발명의 제 6의 실시 형태에 관한 플라즈마 디스플레이 패널의 구동 방법을 도시한 타이밍 차트.
도 13은 본 발명의 제 7의 실시 형태에 관한 플라즈마 디스플레이 패널의 구동 방법을 도시한 타이밍 차트.
도 14는 종래의 플라즈마 디스플레이 도시한 부분적인 분해 사시도.
도 15는 종래의 플라즈마 디스플레이 패널의 구조를 모식적으로 도시한 평면도.
도 16은 종래의 플라즈마 디스플레이 패널의 구동 방법을 도시한 타이밍 차트.
♣부호의 설명♣
la, 1b : 절연 기판
2 : 주사 전극
3 : 유지 전극
4, 4a, 4b : 트레이스 전극
4c : 가교부
5 : 데이터 전극
6 : 방전 공간
7 : 격벽
8 : 형광체층
9 : 제 1의 유전체층
10 : 보호층
11 : 제 2의 유전체층
12 : 단위 표시 셀
13 : 프라이밍 전극
14 : 보조 주사 전극
기술 분야
본 발명은 플라즈마 디스플레이 패널에 관한 것으로, 특히, 표시 용량이 커진 경우에도 안정한 표시를 행할 수 있는 플라즈마 디스플레이 패널의 구조 및 구동 방법에 관한 것이다.
종래의 기술
종래의 플라즈마 디스플레이 패널 및 그 구동 방법 및 휘도 제어 방법에 관해 도 14 내지 16을 참조하여 설명한다.
도 14는 종래의 플라즈마 디스플레이 패널을 도시한 부분 단면도이다(예를 들면, 특허 문헌 1 또는 2 참조).
플라즈마 디스플레이 패널에는 유리로 이루어지는 전면(前面) 및 배면의 2개의 절연 기판(1a 및 1b)이 마련되어 있다.
전면 기판이 되는 절연 기판(1a)상에는 투명한 주사 전극(2) 및 유지 전극(3)이 형성되고, 이들의 전극의 저항치를 작게 하기 위해 금속제의 트레이스 전극(4)이 주사 전극(2) 및 유지 전극(3)에 겹쳐지도록 배치되어 있다.
또한, 주사 전극(2) 및 유지 전극(3)을 덮는 제 1의 유전체 층(9)이 마련되고, 이 유전체층(9)을 방전으로부터 보호하는 산화마그네슘 등으로 이루어지는 보호층(10)이 형성되어 있다.
배면 기판이 되는 절연 기판(1b)상에는 주사 전극(2) 및 유지 전극(3)과 직교하여 늘어나는 데이터 전극(5)이 형성되어 있다. 또한, 데이터 전극(5)을 덮는 제 2의 유전체층(11)이 마련되어 있다.
방전체층(11)상에는 데이터 전극(5)과 같은 방향으로 늘어나고 표시의 단위로 되는 표시 셀(12)(도 15 참조)을 구획하는 격벽(7)이 형성되어 있다.
또한, 격벽(7)의 측면 및 유전체층(11)의 격벽(7)이 형성되지 않은 표면상에는 방전 가스의 방전에 의해 발생하는 자외선을 가시광으로 변환하는 형광체층(8)이 형성되어 있다.
그리고, 2개의 절연 기판(1a 및 1b)에 끼여지고, 격벽(7)에 의해 구획된 공간은 헬륨, 네온 및 크세논 등 또는 이들의 혼합 가스로 이루어지는 방전 가스가 충전되는 방전 공간(6)으로 되어 있다.
이와 같이 구성된 플라즈마 디스플레이 패널에서는 주사 전극(2)과 유지 전극(3) 사이에서 면방전(100)이 발생한다.
도 15는 도 14에 도시한 플라즈마 디스플레이 패널을 표시면측에서 본 평면도이다.
주사 전극(2)과 인접하는 2개의 유지 전극(3)으로 형성된 간극은 한쪽이 방전을 행하는 주 방전갭(MG)이고, 다른 쪽이 방전을 행하지 않는 비방전 갭(SG)이다. 따라서, 단위 표시 셀(12)은 비방전 갭(SG) 및 격벽(7)에 의해 규정된다.
비방전 갭(SG)은 상하로 인접하는 표시 셀의 방전 상호간의 간섭을 피하기 위해 넓게 설정되고, 보통, 주 방전 갭(MG)의 4 내지 5배 정도로 하는 것이 많다.
또한, 상하로 인접하는 표시 셀의 방전 상호간의 간섭을 보다 작게 하기 위해, 비방전 갭(SG)부에도 격벽(7)을 형성하는 경우도 있다.
다음에, 표시 셀의 선택적인 여러 가지의 표시 동작에 관해 설명한다.
도 16은 종래의 플라즈마 디스플레이 패널의 구동 방법에서의 각 전극에 인가되는 전압 펄스를 도시한 타이밍 차트이다.
도 16에서, 기간(A)은 후에 잇따르는 선택 조작 기간(B)에서의 방전을 일으키기 쉽게 하기 위한 예비 방전 기간, 기간(B)은 각 표시 셀의 표시의 온/오프를 선택하는 선택 조작 기간, 기간(C)은 선택된 모든 표시 셀에서 표시 방전을 행하는 유지 기간, 기간(D)은 표시 방전을 정지시키는 유지 소거 기간이다.
또한, 이 종래의 플라즈마 디스플레이 패널의 구동 방법에서는 주사 전극(2) 및 유지 전극(3)으로 이루어지는 면전극의 기준 전위를 유지 기간(C)에서 방전을 유지하기 위한 유지 전압(Vos)으로 한다. 따라서, 주사 전극(2) 및 유지 전극(3)에 대해서는 유지 전압(Vos)보다 높은 전위의 것을 정극성, 낮은 전위의 것을 음극성이라고 표현한다. 또한, 데이터 전극(5)의 전위는 0V를 기준으로 한다.
우선, 예비 방전 기간(A)에서, 주사 전극(2)에 정극성으로 톱니 형상의 예비 방전 펄스(Pops)를 인가하는 동시에, 유지 전극(3)에 음극성으로 구형(矩形)의 예비 방전 펄스(Popc)를 인가한다.
예비 방전 펄스(Pops)의 파고치(波高値)는 주사 전극(2) 및 유지 전극(3) 사이의 방전 시작 임계 전압을 초과하는 값으로 설정하여 둔다. 따라서, 예비 방전 펄스(Pops 및 Popc)를 각 전극(2, 3)에 인가함으로써, 톱니 형상의 예비 방전 펄스(Pops)의 전압이 상승하여 양 전극(2, 3) 사이의 전압이 방전 시작 임계 전압을 초과한 시점부터 주사 전극(2)과 유지 전극(3) 사이에 약한 방전이 발생한다. 이 결과, 주사 전극(2)상에 부(負)의 벽전하가 형성되고, 유지 전극(3)상에 정(正)의 벽전하가 형성된다.
주사 전극(2)에는 예비 방전 펄스(Pops)의 인가에 이어서, 톱니 형상이며 음극성의 예비 방전 소거 펄스(Pope)를 인가한다. 이 때, 유지 전극(3)의 전위는 유지 전압(Vos)으로 고정하여 둔다.
주사 전극(2)에의 예비 방전 소거 펄스(Pope)의 인가에 의해, 주사 전극(2) 및 유지 전극(3)상에 형성된 벽전하는 소거된다.
또한, 예비 방전 기간(A)에서의 벽전하의 소거에는 선택 조작 및 유지 방전 등의 다음 공정에서의 동작이 양호하게 행하여지기 위한 벽전하의 조정도 포함된다.
다음에, 선택 조작 기간(B)에는 모든 주사 전극(2)을 일단 베이스 전위(Vobw)로 유지한 후, 각 주사 전극(2)에 순차적으로 음극성의 주사 펄스(Pow)를 인가함과 함께, 데이터 전극(5)에 표시 데이터에 응한 데이터 펄스(Pod)를 인가한다. 이 때, 유지 전극(3)은 정극성의 전위(Vosw)로 유지한다.
또한, 주사 펄스(Pow) 및 데이터 펄스(Pod)로 도달 전위는 주사 전극(2) 및 데이터 전극(5)으로 이루어지는 대향 전극에 대해, 주사 전극(2)과 데이터 전극(5) 사이의 대향 전극 전압이 어느 하나의 단독의 인가로는 방전 시작 임계 전압을 초과하지 않고, 양 펄스가 중첩된 때에 방전 시작 임계 전압을 초과하도록 설정되어 있다.
또한, 선택 조작 기간(B)에서의 유지 전극(3)의 전위(Vosw)는 주사 펄스(Pow)와 중첩된 경우에도, 주사 전극(2)과 유지 전극(3) 사이의 면전극 전압이 방전 시작 임계 전압을 초과하지 않도록 설정되어 있다.
따라서 주사 펄스(Pow)의 인가에 맞추어서 데이터 펄스(Pod)가 인가된 표시 셀에서만, 주사 전극(2)과 데이터 전극(5) 사이에서 대향 방전이 발생하다.
이 때, 주사 전극(2)과 유지 전극(3) 사이에 주사 펄스(Pow) 및 전위(Vosw)에 의한 전위차가 주어져 있기 때문에, 대향 방전을 트리거로 하여 주사 전극(2)과 유지 전극(3) 사이에도 방전이 발생한다. 이 방전이 기록 방전으로 된다.
이 결과, 선택된 표시 셀에서, 주사 전극(2)상에 정의 벽전하가 형성되고, 유지 전극(3)상에 부의 벽전하가 형성된다.
그 후, 유지 기간(C)에, 모든 주사 전극(2)을 유지 전압(Vos)으로 유지하고, 유지 전극(3)에 제 1의 유지 펄스(Posf)를 인가한다.
유지 전압(Vos)은 선택 조작 기간(C)에서의 기록 방전에 의해 화가의 면전극상에 형성된 벽전압이 유지 전압(Vos)에 중첩된 경우에는 방전이 발생하고, 그와 같은 벽전하의 중첩이 없는 경우에는 면전극 전압이 방전 시작 임계 전압을 초과하지 않고, 방전이 발생하지 않는 전압으로 설정되어 있다.
따라서, 선택 조작 기간(B)에서의 기록 방전이 발생하여 벽전하가 형성된 표시셀에서만, 유지 방전이 발생한다.
또한, 뒤이어서, 파고치가 유지 전압(Vos)이고, 서로 위상이 반전한 유지 펄스(Pos)를 주사 전극(2) 및 유지 전극(3)에 인가한다. 이로써, 제 1의 유지 펄스에 의해 방전이 발생한 표시 셀에서만 유지 방전이 발생한다.
그 후의 유지 소거 기간(D)에서는 유지 전극(3)의 전압을 유지 전압(Vos)으로 고정하고, 주사 전극(2)에 음극성이며 톱니 형상의 유지 소거 펄스(Poe)를 인가한다. 이 공정에 의해, 면전극상의 벽전하가 소거되어 초기 상태, 즉, 예비 방전 기간(A)에서 예비 방전 펄스(Pops 및 Pope)가 인가되기 전의 상태로 되돌아온다.
또한, 유지 소거 기간(D)에서의 벽전하의 소거에는 다음 공정에서의 동작이 양호하게 행하여지기 위한 벽전하의 조정도 포함된다.
또한, 여기서는 선택 조작 기간(B)과 유지 기간(C)이 시간적으로 분리되어 있는 방식에 관해 설명하였다. 이 이외에도, 이들의 동작이 시간적으로 혼합되어 있는 구동 방식도 채용되어 있지만, 개별의 표시 셀에서 보면, 예비 방전 기간의 후에 선택 조작 기간, 뒤이어, 유지 기간이 배치되어 있는 것은 마찬가지이다.
다음에, 종래의 플라즈마 디스플레이 패널의 휘도 제어 방법에 관해 설명한다.
플라즈마 디스플레이 패널에서는 계조 표현을 행하기 위해 서브필드법이 사용된다. 이것은 AC형 플라즈마 디스플레이 장치에서는 발광 표시 휘도의 전압 변조는 곤란하여, 휘도 변조에는 발광 회수를 바꿀 필요가 있기 때문이다.
여기서, 서브필드법은 계조성이 있는 1장의 화상을 복수의 2치 표시 화상으로 분해하고, 고속으로 연속하여 표시하여, 시각(視覺)의 적분 효과에 의해, 다계조의 화상으로서 재현하는 것이다.
1장의 화상은 보통 1/60초에 표시되고, 이것을 1필드라고 부른다. 8비트 256계조의 표현을 행하는 경우에는 17필드를 8서브필드(SF)로 분할하고, 각각의 서브필드에 1 : 2 : 4 : 8 : 16 : 32 : 64 : 128의 비율의 휘도를 준다. 이로써, 입력 신호의 휘도 레벨에 응하여 발광시키는 SF를 선택함으로써, 복수의 계조를 표현하는 것이 가능해진다.
각 SF는 도 16에 도시한 예비 방전 기간(A)부터 유지 소거 기간(D)까지의 4개의 기간에 의해 구성되고, 각 SF의 휘도는 유지 기간(C)에서의 유지 사이클 수를 바꿈에 의해 설정된다.
또한, 분할하는 서브필드 수를 계조의 비트 수보다도 크게 하여, 장황성을 주는 방식도 있다. 이것은 플라즈마 디스플레이 패널에 특유한 표시 방해인 동화 의사 윤곽을 억제하는데 유효한 수단이다.
[특허 문헌 1]
특개2000-11899호 공보
[특허 문헌 2]
특개2001-76625호 공보
플라즈마 디스플레이 패널에서는 더 한층의 표시 품질의 향상을 위해 고정밀화가 진행되고 있다.
앞에서 설명한 종래의 플라즈마 디스플레이 패널 구동 방법을 이용한 경우, 고정밀화에 의해 표시 라인 수가 증가하면, 필연적으로 선택 조작 기간(B)의 시간이 증가하고, 그에 따라, 유지 기간(C)의 시간이 감소한다.
예를 들면, 주사 펄스 폭이 2μ초인 경우, VGA(표시 라인 수 480개)의 표시를 8서브필드에서 행하면, 선택 조작 기간(B)의 총 시간은 2(μ초) x 480(라인) x 8(SF) = 7.68 m초로 되고, 1파일의 대략 46%를 차지한다.
한편, 같은 조건으로 XGA(표시 라인 수 768개)의 표시를 행하면, 선택 조작 기간(B)이 차지하는 비율은 74%로 증가하고, 선택 조작 기간(B) 이외의 시간은 VGA의 경우의 거의 반분으로 감소하여 버린다.
이와 같이 하여 유지 기간(C)이 감소하면, 표시 휘도가 저하되어 버린다는 문제가 발생한다.
또한, 동화 의사 윤곽을 억제하기 위해 서브필드 수를 늘린 경우에도, 선택 조작 기간(B)의 증가에 의해 유지 기간(C)이 감소한다는 마찬가지의 문제가 발생한다.
표시 라인 수나 서브필드 수가 증가하여도 선택 조작 기간(B)을 증가시키지 않기 위해서는 예를 들면, 주사 펄스 폭을 단축하면 좋다.
그러나, 주사 펄스 폭을 단축하면, 기록 방전의 발생 확률이 저하되고, 결과적으로, 정상적인 표시가 행하여지지 않는다는 문제가 새롭게 발생하여 버린다.
본 발명은 이와 같은 문제점을 감안하여 이루어진 것으로, 기록 방전 발생의 확실성을 저하시키는 일없이, 선택 조작 기간을 단축하여, 고정밀 영상 표시를 얻을 수 있는 플라즈마 디스플레이 장치 및 그 구동 방법을 제공하는 것을 목적으로 하고 있다.
이 목적을 달성하기 위해, 본 발명은 대향하여 배치된 제 1의 기판 및 제 2의 기판과, 제 1의 기판에서의 제 2의 기판과의 대향면측에 마련되고, 행방향으로 평행하게 늘어나는 복수개의 제 1 전극과, 제 2의 기판에서의 제 1의 기판과의 대향면측에 마련되고, 제 1 전극이 늘어나는 방향에 대해 직교하는 열방향으로 늘어나는 복수개의 제 2 전극을 가지며, 제 1 전극과 제 2 전극의 교점에 의해 규정되는 표시 셀이 복수개 마련되고, 행마다 독립된 입력을 갖는 제 1 전극에 제 1의 선택 펄스를 인가하고, 열마다 독립된 입력을 갖는 제 2 전극에 제 2의 선택 펄스를 선택적으로 인가함으로써, 표시 셀의 발광의 유무를 제어하는 플라즈마 디스플레이 패널로서, 복수의 표시 셀의 적어도 하나는 제 1의 기판에 마련된 제 3 전극을 갖고 있고, 제 3 전극은 해당 표시 셀에 속하는 제 1 전극과는 다른 행의 제 1 전극에 전기적으로 접속되어 있는 것을 특징으로 하는 플라즈마 디스플레이 패널을 제공한다.
제 3 전극의 적어도 일부는 가시광을 투과하지 않는 재질로 형성되어 있는 것이 바람직하다.
또한, 본 발명은 대향하여 배치된 제 1의 기판 및 제 2의 기판과, 제 1의 기판에서의 제 2의 기판과의 대향면측에 마련되고, 행방향으로 평행하게 늘어나는 복수개의 제 1 전극과, 제 2의 기판에서의 제 1의 기판과의 대향면측에 마련되고, 제 1 전극이 늘어나는 방향에 대해 직교하는 열방향으로 늘어나는 복수개의 제 2 전극을 가지며, 제 1 전극과 제 2 전극의 교점에 의해 규정되는 표시 셀이 복수개 마련되고, 복수의 표시 셀의 적어도 하나는 제 1의 기판에 마련된 제 3 전극을 갖고 있고, 제 3 전극은 해당 표시 셀에 속하는 제 1 전극과는 다른 행의 제 1 전극에 전기적으로 접속되어 있는 플라즈마 디스플레이 패널을 구동하는 방법으로서, 행마다 독립된 입력을 갖는 제 1 전극에 제 1의 선택 펄스를 인가하고, 열마다 독립된 입력을 갖는 제 2 전극에 제 2의 선택 펄스를 선택적으로 인가함으로써, 표시 셀의 발광의 유무를 제어하는 공정을 포함하는 플라즈마 디스플레이의 패널 구동 방법에 있어서, 제 3 전극을 갖는 표시 셀의 적어도 하나에서는 해당 표시 셀의 제 3 전극과 전기적으로 접속된 다른 행의 제 1 전극에 인가된 제 1의 선택 펄스에 의해, 해 당 표시 셀의 제 3 전극에서 프라이밍 방전을 발생시키는 제 1의 공정과, 제 1의 공정의 후에, 해당 표시 셀의 제 1 전극에 제 1의 선택 펄스를 인가하는 공정을 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동 방법을 제공한다.
본 구동 방법은 제 3 전극의 적어도 일부를 가시광을 투과하지 않는 재질로 형성하는 공정을 포함하는 것이 바람직하다.
또한, 본 발명은 대향하여 배치된 제 1의 기판 및 제 2의 기판과, 제 1의 기판에서의 제 2의 기판과의 대향면측에 마련되고, 행방향으로 평행하게 늘어나는 복수개의 제 1 전극과, 제 2의 기판에서의 제 1의 기판과의 대향면측에 마련된 제 1 전극이 늘어나는 방향에 대해 직교하는 열방향으로 늘어나는 복수개의 제 2 전극과, 표시를 위한 방전을 행하는 주 방전 갭을 끼우고 제 1 전극과 평행하게 마련된 복수개의 제 4 전극을 가지며, 제 1 전극 및 제 4 전극과 제 2 전극의 교점에 의해 규정되는 표시 셀이 복수개 마련된 플라즈마 디스플레이 패널로서, 복수의 표시 셀의 적어도 하나는 제 1의 기판에 마련된 제 3 전극을 갖고 있고, 제 3 전극은 해당 표시 셀에 속하는 제 1 전극과는 다른 행의 제 1 전극에 전기적으로 접속되어 있는 것을 특징으로 하는 플라즈마 디스플레이 패널을 제공한다.
제 3 전극은 제 4 전극과의 사이에 보조 방전 갭을 형성하는 것이 바람직하다.
또한, 보조 방전 갭을 형성하는 제 3 전극 및 제 4 전극의 적어도 일부는 가시광을 투과하지 않는 재질로 형성되는 것이 바람직하다.
본 발명에 관한 플라즈마 디스플레이 패널에서는 보조 방전 갭에 대응하여 제 1의 기판의 적어도 일부에 가시광에 대한 불투명성을 갖는 차광층이 형성되어 있는 것이 바람직하다.
또한, 본 발명은 대향하여 배치된 제 1의 기판 및 제 2의 기판과, 제 1의 기판에서의 제 2의 기판과의 대향면측에 마련되고, 행방향으로 평행하게 늘어나는 복수개의 제 1 전극과, 제 2의 기판에서의 제 1의 기판과의 대향면측에 마련되고, 제 1 전극이 늘어나는 방향에 대해 직교하는 열방향으로 늘어나는 복수개의 제 2 전극과, 표시를 위한 방전을 행하는 주 방전 갭을 끼우고 제 1 전극과 평행하게 마련된 복수개의 제 4 전극을 가지며, 제 1 전극 및 제 4 전극과 제 2 전극의 교점에 의해 규정되는 표시 셀이 복수개 마련되고, 복수의 표시 셀의 적어도 하나는 제 1의 기판에 마련된 제 3 전극을 갖고 있고, 제 3 전극은 해당 표시 셀에 속하는 제 1 전극과는 다른 행의 제 1 전극에 전기적으로 접속되어 있는 플라즈마 디스플레이 패널을 구동하는 방법으로서, 행마다 독립된 입력을 갖는 제 1 전극에 제 1의 선택 펄스를 인가하고, 열마다 독립된 입력을 갖는 제 2 전극에 제 2의 선택 펄스를 선택적으로 인가함으로써, 표시 셀의 발광의 유무를 제어하는 공정을 포함하는 플라즈마 디스플레이 패널의 구동 방법으로서, 제 3 전극을 갖는 표시 셀의 적어도 하나에서는 해당 표시 셀의 제 3 전극과 전기적으로 접속된 다른 행의 제 1 전극에 인가된 제 1의 선택 펄스에 의해, 해당 표시 셀의 제 3 전극에서 프라이밍 방전을 발생시키는 제 1의 공정과, 제 1의 공정의 후에, 해당 표시 셀의 제 1 전극에 제 1의 선택 펄스를 인가하는 제 2의 공정을 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동 방법을 제공한다.
본 구동 방법은 제 3 전극이 제 4 전극과의 사이에 보조 방전 갭을 형성하는 공정을 구비하는 것이 바람직하고, 이 경우, 프라이밍 방전은 보조 방전 갭에서 일어난다.
본 발명에 관한 플라즈마 디스플레이 패널의 구동 방법은 해당 표시 셀의 제 4 전극을, 해당 표시 셀의 제 3 전극에 제 1의 선택 펄스가 인가되고 있는 기간의 적어도 일부의 기간에서, 보조 방전 갭에서 방전을 발생시키는 전위로 유지하는 공정과, 해당 표시 셀의 제 4 전극을, 해당 표시 셀의 제 1 전극에 제 1의 선택 펄스가 인가되어 있는 기간에서, 보조 방전 갭에서 방전을 발생시키지 않는 전위로 유지하는 공정을 포함하는 것이 바람직하다.
또한, 본 발명에 관한 플라즈마 디스플레이 패널의 구동 방법은 임의의 제 3 전극을 포함하는 표시 셀과, 해당 제 3 전극과 전기적으로 접속된 제 1 전극을 포함하는 표시 셀이 동일한 군에 포함되지 않도록, 복수의 표시 셀이 복수의 표시 셀 군으로 분할되고, 제 4 전극이, 각 표시 셀 군에 포함되는 제 4 전극이 동일한 군으로 되도록 복수의 전극 군으로 분할되고, 전극 군마다 제 4 전극의 전위를 제어하는 공정을 포함할 수 있다.
본 발명에 관한 플라즈마 디스플레이 패널의 구동 방법은 제 1의 선택 펄스를 임의로 표시 셀 군에 포함되는 복수의 제 3 전극에, 복수회 연속하여 인가하는 공정을 포함하는 것이 바람직하다.
본 발명에 관한 플라즈마 디스플레이 패널의 구동 방법은 해당 표시 셀에 포함되는 제 3 전극과 전기적으로 접속된 제 1 전극 이외의 제 1 전극에 제 1의 선택 펄스가 인가되고 있는 기간은 장시 셀에 포함되는 제 4 전극의 전위를 보조 방전 갭에서 방전을 발생시키지 않는 전위로 유지하는 공정을 포함하는 것이 바람직하다.
또한, 본 발명에 관한 플라즈마 디스플레이 패널의 구동 방법은 1필드를 적어도 제 1의 선택 펄스를 인가하는 공정을 포함하는 복수의 서브필드로 분할되고, 서브필드의 적어도 하나의 서브필드는 주 방전 갭에서 초기화를 행하는 공정을 포함하는 제 1의 초기화 공정을 포함하고, 또한, 서브필드의 적어도 하나는 보조 방전 갭에서 초기화를 행하는 공정을 포함하고, 또한, 주 방전 갭에서 초기화를 행하는 공정을 포함하지 않는 제 2의 초기화 공정을 포함하는 것이 바람직하다.
본 발명에 관한 플라즈마 디스플레이 패널의 구동 방법은 보조 방전 갭을 형성하는 제 3 전극 및 제 4 전극의 적어도 일부를 가시광을 투과하지 않는 재질로 형성하는 공정을 포함하는 것이 바람직하다.
본 발명에 관한 플라즈마 디스플레이 패널의 구동 방법은 보조 방전 갭에 대응하여 제 1의 기판의 적어도 일부에 가시광에 대한 불투명성을 갖는 차광층을 형성하는 공정을 포함하는 것이 바람직하다.
또한, 본 발명은 대향하여 배치된 제 1의 기판 및 제 2의 기판과, 제 1의 기판에서의 제 2의 기판과의 대향면측에 마련되고, 행방향으로 평행하게 늘어나는 복수개의 제 1 전극과, 제 2의 기판에서의 제 1의 기판과의 대향면측에 마련되고, 제 1 전극이 늘어나는 방향에 대해 직교하는 열방향으로 늘어나는 복수개의 제 2 전극과, 표시를 위한 방전을 행하는 주 방전 갭을 끼우고 제 1 전극과 평행하게 마련된 복수개의 제 4 전극과, 제 1 전극 및 제 4 전극과 평행하게 마련된 복수개의 제 5 전극을 가지며, 제 1 전극 및 제 4 전극과 제 2 전극의 교점에 의해 규정되는 표시 셀이 복수개 마련된 플라즈마 디스플레이 패널로서, 복수의 표시 셀의 적어도 하나는 제 1의 기판에 마련된 제 3 전극을 갖고 있고, 제 3 전극은 해당 표시 셀에 속하는 제 1 전극과는 다른 행의 제 1 전극에 전기적으로 접속되어 있는 것을 특징으로 하는 플라즈마 디스플레이 패널을 제공한다.
제 3 전극은 제 5 전극과의 사이에 보조 방전 갭을 형성하는 것이 바람직하다.
또한, 보조 방전 갭을 형성하는 제 3 전극 및 제 5 전극의 적어도 일부가 가시광을 투과하지 않는 재질로 형성되어 있는 것이 바람직하다.
또한, 보조 방전 갭에 대응하여 제 1의 기판의 적어도 일부에 가시광에 대한 불투명성을 갖는 차광층이 형성되어 있는 것이 바람직하다.
또한, 본 발명은 대향하여 배치된 제 1의 기판 및 제 2의 기판과,
제 1의 기판에서의 제 2의 기판과의 대향면측에 마련되고, 행방향으로 평행하게 늘어나는 복수개의 제 1 전극과, 제 2의 기판에서의 제 1의 기판과의 대향면측에 마련되고, 제 1 전극이 늘어나는 방향에 대해 직교하는 열방향으로 늘어나는 복수개의 제 2 전극과, 표시를 위한 방전을 행하는 주 방전 갭을 끼우고 제 1 전극과 평행하게 마련된 복수개의 제 4 전극과, 제 1 전극 및 제 4 전극과 평행하게 마련된 복수개의 제 5 전극을 가지며, 제 1 전극 및 제 4 전극과 제 2 전극의 교점에 의해 규정되는 표시 셀이 복수개 마련되고, 복수의 표시 셀의 적어도 하나는 제 1 의 기판에 마련된 제 3 전극을 갖고 있고, 제 3 전극은 해당 표시 셀에 속하는 제 1 전극과는 다른 행의 제 1 전극에 전기적으로 접속되어 있는 플라즈마 디스플레이 패널을 구동하는 방법으로서, 행마다 독립된 입력을 갖는 제 1 전극에 제 1의 선택 펄스를 인가하고, 열마다 독립된 입력을 갖는 제 2 전극에 제 2의 선택 펄스를 선택적으로 인가함으로써, 표시 셀의 발광의 유무를 제어하는 공정을 포함하는 플라즈마 디스플레이 패널의 구동 방법으로서, 제 3 전극을 갖는 표시 셀의 적어도 하나에서는 해당 표시 셀의 제 3 전극과 전기적으로 접속된 다른 행의 제 1 전극에 인가된 제 1의 선택 펄스에 의해, 해당 표시 셀의 제 3 전극에서 프라이밍 방전을 발생시키는 제 1의 공정과, 제 1의 공정의 후에, 해당 표시 셀의 제 1 전극에 제 1의 선택 펄스를 인가하는 제 2의 공정을 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동 방법을 제공한다.
본 발명에 관한 플라즈마 디스플레이 패널의 구동 방법은 제 3 전극은 제 5 전극과의 사이에 보조 방전 갭을 형성하는 공정을 구비할 수 있다. 이 경우, 프라이밍 방전이 보조 방전 갭에서 일어난다.
본 발명에 관한 플라즈마 디스플레이 패널의 구동 방법은 1필드를 적어도 제 1의 선택 펄스를 인가하는 공정을 포함하는 복수의 서브필드로 분할되고, 서브필드의 적어도 하나의 서브필드는 주 방전 갭에서 초기화를 행하는 공정을 포함하는 제 1의 초기화 공정을 포함하고, 또한, 서브필드의 적어도 하나는 보조 방전 갭에서 초기화를 행하는 공정을 포함하고, 또한, 주 방전 갭에서 초기화를 행하는 공정을 포함하지 않는 제 2의 초기화 공정을 포함하는 것이 바람직하다.
본 발명에 관한 플라즈마 디스플레이 패널의 구동 방법은 보조 방전 갭을 형성하는 제 3 전극 및 제 5 전극의 적어도 일부를 가시광을 투과하지 않는 재질로 형성하는 공정을 포함하는 것이 바람직하다.
본 발명에 관한 플라즈마 디스플레이 패널의 구동 방법은 보조 방전 갭에 대응하여 제 1의 기판의 적어도 일부에 가시광에 대한 불투명성을 갖는 차광층을 형성하는 공정을 포함하는 것이 바람직하다.
해당 표시 셀에 있어서 프라이밍 방전이 발생하고 나서 표시 셀에 포함되는 제 1 전극에 제 1의 선택 펄스가 인가되기까지의 시간이 100㎲ 이하인 것이 바람직하고, 20㎲ 이하인 것이 더욱 바람직하다.
발명의 실시의 형태
(제 1의 실시 형태)
도 1은 본 발명의 제 1의 실시 형태에 관한 플라즈마 디스플레이 패널을 표시면에서 본 평면도이다.
도 15에 도시한 종래의 플라즈마 디스플레이 패널과의 차이는 전면 기판(1a)에 형성된 전극 구조뿐이고, 배면 기판(1b)에 관해서는 본 실시 형태에 관한 플라즈마 디스플레이 패널은 종래의 플라즈마 디스플레이 패널과 같은 구조를 갖고 있다.
전면 기판(1a)에는 주 방전 갭(MG)을 끼우고 투명한 주사 전극(2) 및 유지 전극(3)이 형성되고, 이들의 전극의 저항치를 작게 하기 위해 금속제의 트레이스 전극(4a 및 4b)이 주사 전극(2) 및 유지 전극(3)에 각각 겹쳐지도록 배치되어 있 다.
주 방전 갭(MG)에 관해서는 유지 전극(3)의 반대측에는 프라이밍 전극(13)이 형성되어 있다.
프라이밍 전극(13)과 주사 전극(2) 사이에는 프라이밍 전극(13)과의 사이에 프라이밍 갭(PG)을 끼우고 보조 주사 전극(14)이 형성되어 있다. 이 보조 주사 전극(14)은 격벽(7)의 아래쪽에서 주사 전극(2)과 보조 주사 전극(14)과의 사이를 격벽(7)에 평행하게 연장된 가교부(4c)을 통하여, 인접하는 표시 셀의 트레이스 전극(4a)과 전기적으로 접속되어 있다.
본 실시 형태에서는 프라이밍 전극(13)과 보조 주사 전극(14)은 함께 금속제의 전극이고, 트레이스 전극(4a, 4b)과 동시에 형성되어 있다.
또한, 도 1에서는 도면의 단순화를 위해, 데이터 전극(5)을 생략하고 있다.
패널로부터 인출된 각 전극(2, 3, 13, 14)은 각각의 구동 회로에 접속된다.
구체적으로는 주사 전극(2)은 각 표시 라인마다 개별적으로 취출되고, 개개로 주사 드라이버(도시 생략)에 접속된다. 한편, 모든 유지 전극(3)은 서로 전기적으로 접속되고, 또한, 유지 드라이버(도시 생략)에 접속된다. 또한, 프라이밍 전극(13; priming electrode)도 전기적으로 접속되고, 프라이밍 드라이버(도시 생략)에 접속된다. 보조 주사 전극(14)은 개개로 주사 전극(2)과 접속되어 있기 때문에, 외부의 구동 회로와는 접속되지 않는다.
다음에, 선택적인 표시를 행하기 위한 플라즈마 디스플레이 패널의 구동 방법에 관해 설명한다.
도 2는 본 발명의 제 1의 실시 형태에 관한 플라즈마 디스플레이 패널의 구동 방법을 도시한 타임 차트이다.
도 2는 예비 방전 기간(A)과 선택 조작 기간(B)과 유지 기간(C)과 유지 소거 기간(D)으로 이루어지는 1서브필드 기간을 도시하고 있다. 예비 방전 기간(A)은 후에 잇따르는 선택 조작 기간(B)에서의 방전을 일으키기 쉽게 하기 위한 기간, 선택 조작 기간(B)은 각 표시 셀의 표시의 온/오프를 선택하는 기간, 유지 기간(C)은 선택된 모든 표시 셀에서 표시 방전을 행하는 기간, 유지 소거 기간(D)은 표시 방전을 정지시키는 기간이다.
유지 전극(3)(SUS) 및 프라이밍 전극(13)(PE)은 각각 전부 공통의 파형으로 구동되지만, 주사 전극(2)(SCAN)은 라인마다 개개로 구동되기 때문에, 도 2에서는 제 n라인의 주사 전극(SCANn)의 파형과 제 (n+1)라인의 주사 전극(SCAN(n+1))의 파형의 쌍방을 나타내고 있다.
보조 주사 전극(14)에 관해서는 해당 제 (n+1)라인의 파형이 제 n라인의 주사 전극(2)의 파형과 같게 된다.
또한, 데이터 전극(5)(DATA)에 관해서는 제 m행의 데이터 전극(DATAm)의 파형이 도시되어 있다.
또한, 이 제 1의 실시 형태에서는 주사 전극(2), 유지 전극(3)으로 이루어지는 면전극 및 프라이밍 전극(13)의 기준 전위를 유지 기간(C)에서 방전을 유지하기 위한 유지 전압(Vs)으로 하다. 따라서, 주사 전극(2), 유지 전극(3) 및 프라이밍 전극(13)에 대해서는 유지 전압(Vs)보다 높은 전위의 것을 정극성, 낮은 전위의 것 을 부극성이라고 표현한다. 유지 전압(Vs)은 예를 들면, +170V 정도이다. 또한, 데이터 전극(5)의 전위는 0V를 기준으로 한다.
또한, 도 3은 X방향에서 본 경우의 도 1중의 A-A'선에 따른 단면도로서, 도 2에 도시한 타임 차트 중의 시각(a, b, c, d)의 각 시점에서의 방전이나 전극 상에 형성되는 벽전하의 양상을 모식적으로 도시하고 있다.
도 3에서는 제 n라인의 보조 주사 전극(14)은 SubSCANn이라고 하고 있다. 또한, 도 3에는 트레이스 전극(4) 및 배면 기판(1b)은 도시하지 않았다.
우선, 예비 방전 기간(A)에서, 주사 전극(2) 및 보조 주사 전극(14)에 정극성이고 톱니 형상의 예비 방전 펄스(Pps)를 인가하는 동시에, 유지 전극(3)에 음극성이며 구형의 예비 방전 펄스(Ppc)를 프라이밍 전극(13)에는 음극성이며 구형의 예비 방전 펄스(Ppp)를 인가한다.
예비 방전 펄스(Ppc 및 Ppp)의 전위는 0V로 한다.
각 예비 방전 펄스의 파고치는 주사 전극(2) 및 유지 전극(3)의 사이, 보조 주사 전극(14) 및 프라이밍 전극(13)의 사이 각각의 방전 시작 임계 전압을 초과하는 값으로 설정하여 둔다. 따라서, 예비 방전 펄스(Pps 및 Ppc)를 인가함으로써, 톱니 형상의 예비 방전 펄스(Pps)의 전압이 상승하고 주사 전극(2)과 유지 전극(3)과의 전압차가 방전 시작 임계 전압을 초과한 시점부터 양 전극(2, 3) 사이에 약한 방전이 발생한다.
또한, 예비 방전 펄스(Pps 및 Ppp)를 인가함에 의해, 톱니 형상의 예비 방전 펄스(Pps)의 전압이 상승하고 주사 전극(2)과 프라이밍 전극(13)과의 전압차가 방 전 시작 임계 전압을 초과한 시점부터 양 전극(2, 13) 사이에 약한 방전이 발생한다.
이 결과, 도 3의 A에 도시한 바와 같이 주사 전극(2) 및 보조 주사 전극(14)상에는 부의 벽전하가 형성되고, 유지 전극(3) 및 프라이밍 전극(13)상에는 정의 벽전하가 형성된다.
주사 전극(2) 및 보조 주사 전극(14)에는 예비 방전 펄스(Pps)의 인가에 계속해서 톱니 형상이며 음극성의 예비 방전 소거 펄스(Ppe)를 인가한다. 이 때, 유지 전극(3)의 전위는 유지 전압(Vs)에 고정하여 둔다.
한편, 프라이밍 전극(13)에는 계속해서 예비 방전 펄스(Ppp)를 인가하고, 0V로 유지하여 둔다.
예비 방전 소거 펄스(Ppe)의 인가에 의해, 주사 전극(2) 및 유지 전극(3)상에 형성된 벽전하는 소거된다. 그러나, 프라이밍 전극(13)과 보조 주사 전극(14) 사이에서는 방전이 발생하지 않기 때문에, 도 3의 B에 도시한 바와 같이, 양 전극(13, 14)상에 형성된 벽전하에는 변화는 일어나지 않는다.
또한, 예비 방전 기간(A)에서의 벽전하의 소거에는 선택 조작 및 유지 방전 등의 다음 공정에서의 동작이 양호하게 행하여지기 위한 벽전하의 조정도 포함된다.
다음에, 선택 조작 기간(B)에서는 모든 주사 전극(2)을 일단 베이스 전위(Vbw)로 유지한 후, 각 주사 전극(2)에 순차적으로 부극성의 주사 펄스(Pw)를 인가함과 함께, 데이터 전극(5)에 표시 데이터에 응한 데이터 펄스(Pd)를 인가한 다. 이 때, 유지 전극(3)는 정극성의 전위(Vsw)로, 프라이밍 전극(13)은 음극성의 전위(Vsp)로 각각 유지한다.
또한, 주사 펄스(Pw) 및 데이터 펄스(Pd)의 도달 전위는 주사 전극(2) 및 데이터 전극(5)으로 이루어지는 대향 전극에 대해, 주사 전극(2)과 데이터 전극(5) 사이의 대향 전극 전압이, 주사 펄스(Pw) 및 데이터 펄스(Pd)의 어느 하나의 단독의 인가로는 방전 시작 임계 전압을 초과할 수 없고, 양 펄스가 중첩되어 인가된 때에 방전 시작 임계 전압을 초과하도록 설정되어 있다.
또한, 유지 전극(3)의 전위(Vsw)는 주사 펄스(Pw)와 중첩된 경우에도, 주사 전극(2)과 유지 전극(3) 사이의 면전극 전압이 방전 시작 임계 전압을 초과하지 않도록 설정되어 있다.
또한, 프라이밍 전극(13)의 전위(Vsp)는 보조 주사 전극(14)(나아가서는 주사 전극(2))이 베이스 전위(Vbw)로 유지되어 있는 경우에는 양 전극(13, 14) 사이에 방전이 발생하지 않지만, 보조 주사 전극(14)(나아가서는 주사 전극(2))에 주사 펄스(Pw)가 인가된 경우에는 양 전극(13, 14) 사이의 면전극 전압이 방전 시작 전압을 초과하도록 설정되어 있다.
본 실시 형태에서는 전위(Vsp)는 베이스 전위(Vbw)와 동전위로 설정되어 있다.
또한, 여기서 말하는 대향 전극 전압이나 면전극 전압은 외부로부터 인가되는 전압과 방전 셀 내부에 형성된 벽전하에 의한 전압(벽전압)과의 합성치로서 규정되는 것이다.
따라서 주사 펄스(Pw)의 인가에 맞추어서 데이터 펄스(Pd)가 인가된 표시 셀에서만, 주사 전극(2)과 데이터 전극(5) 사이에서 대향 방전이 발생한다.
이 때, 주사 전극(2)과 유지 전극(3) 사이에 주사 펄스(Pw) 및 전위(Vsw)에 의한 전위차가 주어져 있기 때문에, 대향 방전을 트리거로 하여 주사 전극(2)과 유지 전극(3) 사이에서도 방전이 발생한다. 이 방전이 기록 방전으로 된다.
이 결과, 선택된 표시 셀에서, 주사 전극(2)상에 정의 벽전하가 형성되고, 유지 전극(3)상에 부의 벽전하가 형성된다. 이것이 기록 동작으로 된다.
여기서, 선택 조작 기간(B)에서의 동작을 더욱 상세히 설명한다.
제 n라인의 주사 전극(2)(SCANn)에 주사 펄스(Pw)가 인가되면, 제 n라인에 포함되는 각 표시 셀에서는 데이터 전극(5)에 데이터 펄스(Pd)가 인가된 경우에, 기록 방전이 발생한다.
이 때, 제 (n+1)라인에서는 보조 주사 전극(14)(SubSCAN(n+1))에 실질적으로는 마디 n라인의 주사 펄스(Pw)와 동등한 보조 주사 펄스가 인가된다. 이로써, 제 (n+1)라인에서는 보조 주사 전극(14)과 프라이밍 전극(13) 사이에서 프라이밍 방전이 발생한다(도 3의 C는 데이터 펄스(Pd)가 인가되지 않은 경우의 보조 주사 전극(14)과 프라이밍 전극(13) 사이의 프라이밍 방전을 도시한다).
이 프라이밍 방전은 프라이밍 전극(13) 및 보조 주사 전극(14)의 전극 면적이 작기 때문에 그다지 강한 방전으로는 되지 않는다.
또한, 제 n라인 및 제 (n+1)라인의 주 방전 갭(MG)과는 거리가 떨어져 있기 때문에, 주사 전극(2)과 유지 전극(3) 사이에서의 오방전을 일으키는 일도 없다.
제 n라인의 주사 전극(2)(SCANn)에의 주사 펄스(Pw)의 인가 종료 후, 계속해서, 제 (n+1)라인의 주사 전극(3)(SCAN(n+1))에 주사 펄스(Pw)가 인가된다.
이 때, 선택된 표시 셀의 데이터 전극(5)에는 데이터 펄스(Pd)가 인가되고, 주사 전극(2)과 데이터 전극(5) 사이에 방전이 발생함과 함께, 이 방전을 트리거로 하여 주사 전극(2)과 유지 전극(3) 사이에서도 방전이 발생하고, 주사 전극(2)상에는 정의, 유지 전극(3)상에는 부의 벽전하가 형성된다(도 3의 D는 데이터 펄스(Pd)가 인가된 경우의 주사 전극(2)과 유지 전극(3) 사이의 방전 상황을 도시한다).
이 때, 제 (n+2)라인에서는, 보조 주사 전극(14)(SubSCAN(n+2))에 인가된 보조 주사 펄스에 의해, 보조 주사 전극(14)과 프라이밍 전극(13) 사이에서 프라이밍 방전이 발생한다(도시 생략).
그 후, 유지 기간(C)에서, 모든 주사 전극(2)을 유지 전압(Vs)으로 지지하고, 유지 전극(3)에 제 1의 유지 펄스(Ps)를 인가한다.
유지 전압(Vs)은, 선택 조작 기간(B)에서의 기록 방전에 의해 면전극상에 형성된 벽전압이 유지 전압(Vs)에 중첩된 경우에는 방전이 발생하고, 그와 같은 벽전하의 중첩이 없는 경우에는 면전극 전압이 방전 시작 임계 전압을 초과하지 않고, 방전이 발생하지 않는 전압으로 설정되어 있다. 따라서, 선택 조작 기간(B)에서 기록 방전이 발생하여 벽전하가 형성된 표시 셀에서만, 유지 방전이 발생한다.
또한, 계속해서, 주사 전극(2) 및 유지 전극(3)에 파고치가 유지 전압(Vs)이고 서로 위상이 반전한 유지 펄스(Ps)를 인가한다. 이로써, 제 1의 유지 펄스(Psf)에 의해 방전이 발생한 표시 셀에서만, 유지 방전이 발생한다.
그 동안, 프라이밍 전극(13)은 유지 펄스 Ps의 중간 전위인 Vs/2로 유지된다. 이로써, 유지 방전을 행하지 않는 표시 셀에서, 프라이밍 전극(13)과 유지 전극(3)과의 사이 또는 프라이밍 전극(13)과 보조 주사 전극(14)과의 사이에서 불필요한 방전이 발생하는 것을 방지할 할 수 있다.
그 후의 유지 소거 기간(D)에서는 유지 전극(3) 및 프라이밍 전극(13)의 전압을 유지 전압(Vs)으로 고정하고, 주사 전극(2)에 음극성이며 톱니 형상의 유지 소거 펄스(Pe)를 인가한다.
이 공정에 의해, 주 방전 갭(MG)을 끼우는 면전극(2, 3)상에서는 벽전하가 소거되어 초기 상태, 즉, 예비 방전 기간(A)에서 예비 방전 펄스(Pps 및 Ppc)가 인가되기 전의 상태로 되돌아온다.
또한, 유지 소거 기간(D)에서의 벽전하의 소거에는 다음 공정에서의 동작이 양호하게 행하여지기 위한 벽전하의 조정도 포함된다.
프라이밍 갭(PG)을 끼우는 면전극(2, 3)상에서는 벽전하의 상태에 관계없이, 다음 서브필드에서의 예비 방전 기간(A)에서 벽전하의 리셋이 이루어진다.
다음에, 본 실시 형태에 관한 플라즈마 디스플레이 패널에 의해 선택 조작 기간(B)의 시간을 단축할 수 있음의 이유에 관해 설명한다.
각 표시 라인의 기록 동작에 필요한 시간, 즉, 주사 펄스(Pw)의 펄스 폭은 기본적으로는 방전이 성장하고, 또한 충분한 벽전하를 형성하기 위해 필요한 시간(이하, 「형성 시간」이라고 부른다)과, 펄스가 인가되고 나서 방전이 발생하기까지의 시간(이하, 「통계 지연 시간」이라고 부른다)에 의해 정해진다.
형성 시간은 외부로부터 인가하는 전압이나 표시 셀의 내부 상태에 의해 다소 변화하는 것이지만 그다지 큰 변화는 없고, 형성 시간에 의해 최소의 펄스 폭이 결정된다고 생각할 수 있다.
한편, 통계 지연 시간은 방전의 발생 확률(이하,「방전 확률」이라고 부른다)에 의해 정해지는 값이고, 표시 셀 내의 상태에 의해 크게 변화한다.
통계 지연 시간을 어느 확률로 방전이 발생하기 위해 필요한 시간으로서 정의한 경우, 방전 확률이 높아지면, 통계 지연 시간은 짧아진다. 방전 확률은 다양한 조건에 의해 변화하지만, 방전 가스중에 존재하는 전자, 이온 또는 여기 상태에 있는 원자, 분자 등의 소위 프라이밍 입자의 밀도가 가장 큰 영향을 준다.
도 16에 도시한 종래의 플라즈마 디스플레이 패널의 구동 방법에서는 예비 방전 기간(A)에서의 방전에 의해 프라이밍 입자를 생성하고 있다.
그러나, 프라이밍 입자의 밀도는 입자끼리의 충돌이나 벽면에의 흡착에 의해 시간과 함께 급속하게 감소한다. 따라서, 예비 방전 기간(A)으로부터 시간적으로 떨어진 시점에서 기록 동작을 행하는 표시 라인의 방전 확률은 낮은 값으로 되어버리고, 이 때문에, 종래의 플라즈마 디스플레이 패널의 구동 방법에서는 펄스 폭을 단축할 수 없었다.
한편, 본 실시 형태에 관한 플라즈마 디스플레이 패널에 의하면, 주사 펄스(Pw)가 인가되기 직전에 프라이밍 전극(13)과 보조 주사 전극(14) 사이에서 방전이 발생하기 때문에, 상당히 높은 방전 확률로 기록 동작을 행하는 것이 가능해진다.
이 때문에, 기록 동작에 필요한 주사 펄스(Pw)의 펄스 폭을 단축하는 것이 가능하다. 이로써, 표시 라인 수가 증가한 경우나 서브필드 수가 늘어난 경우에도, 선택 조작 기간(B)의 1필드에 차지한 비율을 낮게 억제하는 것이 가능해지고, 고휘도의 표시를 행할 수가 있다.
본 실시 형태에 관한 플라즈마 디스플레이 패널에 의하면, 표시 셀의 선택 또는 비선택에 관계없이, 모든 표시 셀에서 서브필드마다 프라이밍 전극(13)과 보조 주사 전극(14) 사이에서 예비 방전 및 프라이밍 방전이 발생한다. 이 방전에 의해 흑표시에의 휘도가 증대하여, 어두운 곳에서의 콘트라스트가 저하되는 요인으로 된다.
실제로는 프라이밍 전극(13)과 보조 주사 전극(14)은 함께 전극면적이 작기 때문에 방전 자체가 상당히 약한 것, 프라이밍 갭(PG)부를 제외한 주요한 방전 에어리어가 전극 자체에 의해 차광되어 있는 것 등에 의해, 그다지 큰 저해 요인으로는 되지 않는다.
그러나, 어두운 곳에서의 콘트라스트가 보다 중시되는 경우에 대비하여, 상술한 제 1의 실시 형태에 관한 플라즈마 디스플레이 패널을 변형하는 것도 가능하다.
변형예의 한 예를 도 4에 도시한다. 도 4는 제 1의 실시 형태에 관한 플라즈마 디스플레이 패널의 변형예에서의 전면 기판의 단면도이다.
도 4에 도시한 변형예에서는 제 1의 실시 형태에 관한 플라즈마 디스플레이 패널에 대해, 프라이밍 전극(13)과 보조 주사 전극(14)을 덮도록 표시 셀(12) 사이 에 차광층(15)이 추가되어 있다.
이 변형예의 구조에 의하면, 프라이밍 방전에 의한 발광은 차광층(15)에 의해 거의 완전하게 차광되기 때문에, 콘트라스트의 악화를 억제할 수 있다.
그러나, 유지 방전에 의한 발광도 그 일부가 차광되게 되기 때문에, 전체의 휘도가 약간 저하되어 버린다는 문제도 생긴다.
이하에 기술하는 제 2의 실시 형태에서는 이 문제를 해결할 수 있는 플라즈마 디스플레이 패널 및 그 구동 방법에 관해 설명한다.
(제 2의 실시 형태)
도 5는 본 발명의 제 2의 실시 형태에 관한 플라즈마 디스플레이 패널을 표시면에서 본 평면도이다.
본 실시 형태에 관한 플라즈마 디스플레이 패널의 기본적인 구조는 도 1에 도시한 제 1의 실시 형태에 관한 플라즈마 디스플레이 패널의 구조와 마찬가지이지만, 보조 주사 전극(14)이 표시 셀(12)을 가로지르지 않는 형상으로 되어 있는 점에서 다르다. 즉, 본 실시 형태에서의 보조 주사 전극(14)은 각 격벽(7)의 아래쪽에서 개별적으로 형성되어 있고, 제 1의 실시 형태에서의 보조 주사 전극(14)과는 달리, 상호간에는 연속하지 않는다.
다음에, 본 실시 형태에서 선택적인 표시를 행하기 위한 플라즈마 디스플레이 패널의 구동 방법에 관해 설명한다.
도 6은 본 실시 형태에 관한 플라즈마 디스플레이 패널의 구동 방법을 도시한 타임 차트이다.
도 6은 연속하는 2개의 서브필드(서브필드(1) 및 서브필드(2), 이하「SF(1)」 및 「SF(2)」라고 부른다)에 관해 도시하고 있다.
SF(1)의 구동 파형은 제 1의 실시 형태에서 나타낸 구동 파형과 완전히 같다.
그러나, 본 실시 형태에서는 도 5에 도시한 바와 같이 보조 주사 전극(14)과 프라이밍 전극(13)에 의해 만들어지는 프라이밍 갭(PG)의 폭이 제 1의 실시 형태에서의 프라이밍 갭(PG)의 폭에 비하여 상당히 좁고, 또한, 보조 주사 전극(14)의 전극 면적도 제 1의 실시 형태에서의 보조 주사 전극(14)의 전극 면적보다도 작게 되어 있다.
이 때문에, 보조 주사 전극(14)과 프라이밍 전극(13) 사이에서 발생하는 예비 방전 및 프라이밍 방전에 의한 흑휘도의 상승은 상당히 작게 억제할 수 있다.
다음에, SF(2)에 관해 설명한다.
SF(2)의 예비 방전 기간(A')은 유지 전극(3)에 인가하는 파형만, SF(1)의 예비 방전 기간(A)과 다르다. 즉, 예비 방전 기간(A')에는 유지 전극(3)의 전위는 Vs로 유지되고, SF(1)와 같이 예비 방전 펄스(Ppc)는 인가되는 일이 없다.
이 때문에, 주사 전극(2)과 유지 전극(3) 사이에서는 방전은 발생하지 않는다.
그러나, SF(1)에서 유지 방전이 발생한 경우라도, 주사 전극(2)과 유지 전극(3) 사이에서의 벽전하의 조정은 SF(1)의 유지 소거 기간(D)에서 행하여지기 때문에, 잇따르는 선택 조작 기간(B)에서의 기록 동작에 큰 영향을 주는 일은 없 다.
한편, 프라이밍 전극(13)과 보조 주사 전극(14) 사이에서는 SF(1)와 마찬가지로, 예비 방전이 발생한다. 이로써, 선택 조작 기간(B)에서, SF(1)와 마찬가지로, 프라이밍 방전이 발생하고, 높은 방전 확률이 얻어지고, 주사 펄스(Pw)의 펄스 폭을 단축할 수 있다.
이 때문에, 표시 라인 수가 증가한 경우나 서브필드 수가 증가한 경우에도, 선택 조작 기간(B)의 1필드가 차지하는 비율을 낮게 억제하는 것이 가능하게 되고, 고휘도의 표시를 행할 수 있다.
또한, SF(2)에서는 큰 전극 면적을 갖는 주사 전극(2)과 유지 전극(3) 사이에서의 예비 방전이 발생하지 않기 때문에, 프라이밍 전극(13)과 보조 주사 전극(14) 사이의 방전에 의한 발광이 있더라도, 종래의 구동 방법에 비하여, 흑표시에서의 휘도를 저하시킬 수 있다. 따라서, 표시 셀의 완전한 초기화를 목적으로 하고, 주 방전 갭(MG)을 이용한 예비 방전을 행하는 예비 방전 기간(A)을 갖는 서브필드에 1회 정도 마련하고, 다른 서브필드를 프라이밍 갭(PG)만에서 예비 방전을 행한 예비 방전 기간(A')으로 함으로써, 종래보다도 흑표시에서의 휘도가 낮고, 어두운 곳에서의 콘트라스트를 높게 한 표시를 행할 수 있다.
(제 3의 실시 형태)
도 7은 본 발명의 제 3의 실시 형태에 관한 플라즈마 디스플레이 패널을 표시면에서 본 평면도이다.
본 실시 형태에 관한 플라즈마 디스플레이 패널에서는 제 1 또는 제 2의 실 시 형태에 관한 플라즈마 디스플레이 패널과 비교하여, 표시 라인 사이의 수평 방향(주사 전극(2) 또는 유지 전극(3)이 늘어나는 방향)에도 격벽(7)이 형성되어 있고, 격벽(7)은 우물정자(井)형 구조 또는 그리드 형상으로 되어 있다.
보조 주사 전극(14)은 수평 방향으로 늘어나는 격벽(7)을 넘어서, 가교부(4c)를 통하여, 인접하는 표시 셀의 주사 전극(2)과 접속하고 있다.
본 실시 형태에 관한 플라즈마 디스플레이 패널은 제 1 또는 제 2의 실시 형태에서 나타낸 구동 방법에 의해 동작시키는 것이 가능하고, 제 1 또는 제 2의 실시 형태의 경우와 마찬가지로, 선택 조작 기간(B)이 차지하는 시간적인 비율을 낮게 하는 것이 가능하다.
또한, 본 실시 형태에 관한 플라즈마 디스플레이 패널에서는 수직 방향에서 인접하는 표시 셀 상호간의 방전 간섭을 수평 방향에 형성한 격벽(7)에 의해 억제하는 것이 가능하기 때문에, 제 1의 실시 형태에 나타낸 플라즈마 디스플레이 패널과 비교하여, 주사 전극(2) 및 유지 전극(3)의 면적을 크게 취할 수 있고, 보다 고휘도의 표시를 얻는 것이 가능해진다.
(제 4의 실시 형태)
도 8은 본 발명의 제 4의 실시 형태에 관한 플라즈마 디스플레이 패널을 표시면에서 본 평면도이다.
본 실시 형태에 관한 플라즈마 디스플레이 패널에서는 배면 기판(1b)에 형성되는 격벽(7)은 수평 방향 및 수직 방향에 형성되어 있고, 수평 방향 및 수직 방향의 양방향에서 표시 셀(12)을 구획하는 우물정자형 구조로 되어 있다.
각 표시 라인에는 주 방전 갭(MG)을 끼우고 한 쌍의 주사 전극(2) 및 유지 전극(3)이 형성되어 있다.
또한, 주 방전 갭(MG)에 관해 유지 전극(3)과는 반대측에는 프라이밍 갭(PG)을 끼우고 보조 주사 전극(14)이 형성되어 있다. 이 보조 주사 전극(14)은 수평 방향으로 늘어나는 격벽(7)을 넘어서 형성되어 있는 가교부(4c)를 통하여, 인접하는 표시 셀(12)의 주사 전극(2)과 전기적으로 접속되어 있다.
전술한 제 1 내지 제 3의 실시 형태에 관한 플라즈마 디스플레이 패널과는 달리, 본 실시 형태에 관한 플라즈마 디스플레이 패널에는 프라이밍 전극(13)은 형성되지 않는다.
다음에, 본 실시 형태에 관한 플라즈마 디스플레이 패널에서, 선택적인 표시를 행하기 위한 구동 방법에 관해 설명한다.
도 9는 본 실시 형태에 관한 플라즈마 디스플레이 패널의 구동 방법을 도시한 타임 차트이다.
도 9에서, 1서브필드는 예비 방전 기간(A)과, 선택 조작 기간(B)과, 유지 기간(C)과, 유지 소거 기간(D)으로 이루어져 있다. 예비 방전 기간(A)은 후에 잇따르는 선택 조작 기간(B)에서의 방전을 일으키기 쉽게 하기 위한 기간, 선택 조작 기간(B)은 각 표시 셀의 표시의 온/오프를 선택하는 기간, 유지 기간(C)은 선택된 모든 표시 셀에서 표시 방전을 행하는 기간, 유지 소거 기간(D)은 표시 방전을 정지시키는 기간이다.
유지 전극(3)은 홀수번째의 표시 라인에 속하는 홀수 유지 전극(SUS-o)과 짝 수번째의 표시 라인에 속하는 짝수 유지 전극(SUS-e)으로 분할하여 구동된다.
주사 전극(2)(SCAN)은 라인마다 개별적으로 소동되기 때문에, 도 9에서는 홀수번째의 표시 라인에 속하는 제(2n-1)라인의 주사 전극(SCAN(2n-1))과 짝수번째의 표시 라인에 속하는 제 2n라인의 주사 전극(SCAN2n)의 파형을 도시하고 있다.
보조 주사 전극(14)에 관해서는 제 2n라인의 보조 주사 전극(14)의 파형이 제 (2n-1)라인의 주사 전극(2)의 파형과 같게 된다.
또한, 데이터 전극(5)(DATA)에 관해서는 제 m행의 데이터 전극(DATAm)의 파형이 도시되어 있다.
또한, 이 제 4의 실시 형태에서도, 주사 전극(2) 및 유지 전극(3)으로 이루어지는 면전극의 기준 전위를 유지 기간(C)에서 방전을 유지하기 위한 유지 전압(Vs)으로 한다. 따라서, 주사 전극(2) 및 유지 전극(3)에 대해서는 유지 전압(Vs)보다 높은 전위의 것을 정극성, 낮은 전위의 것을 음극성이라고 표현한다. 유지 전압(Vs)은 예를 들면 +170V 정도이다. 또한, 데이터 전극(5)의 전위는 0V를 기준으로 한다.
도 10은 도 8의 X방향에서 본 때의 B-B'면에 따른 단면도로서, 도 9에 도시한 타임 차트 중의 a, b, c, d의 각 시점에서의 방전 상황이나 전극상에 형성되는 벽전하의 양상을 모식적으로 도시하고 있다.
도 10에서는 예를 들면, 제 2n라인의 보조 주사 전극(14)은 SubSCAN2n이라고 나타내고 있다. 또한, 도 10에서는 트레이스 전극(4) 및 배면 기판(1b)은 도시하지 않는다.
우선, 예비 방전 기간(A)에서, 주사 전극(2) 및 보조 주사 전극(14)에 정극성이며 톱날 형상의 예비 방전 펄스(Pps)를 인가하는 동시에, 유지 전극(3)에 음극성이며 구형의 예비 방전 펄스(Ppc)를 인가한다. 예비 방전 펄스(Ppc)의 전위는 0V로 한다.
각 예비 방전 펄스의 파고치는 주사 전극(2)과 유지 전극(3)과의 사이, 보조 주사 전극(14)과 유지 전극(3)과의 사이의 각각의 방전 시작 임계 전압을 초과하는 값으로 설정하여 둔다. 따라서, 예비 방전 펄스(Pps 및 Ppc)를 인가함에 의해, 톱니 형상의 예비 방전 펄스(Pps)의 전압이 상승하여 주사 전극(2)과 유지 전극(3) 사이의 전위차 및 보조 주사 전극(14)과 유지 전극(3) 사이의 전압차가 각각 각 전극 사이의 방전 시작 임계 전압을 초과한 시점부터 각 전극 사이에서 약한 방전이 발생한다.
이 결과, 도 10의 A에 도시한 바와 같이, 주사 전극(2) 및 보조 주사 전극(14)상에는 부의 벽전하가 형성되고, 유지 전극(3)상에는 정의 벽전하가 형성된다.
주사 전극(2) 및 보조 주사 전극(14)에는 예비 방전 펄스(Pps)의 인가에 계속해서 톱니 형상이며 음극성의 예비 방전 소거 펄스(Ppe)를 인가한다. 이 때, 유지 전극(3)의 전위는 유지 전압(Vs)에 고정하여 둔다.
예비 방전 소거 펄스(Ppe)의 인가에 의해, 도 10의 B에 도시한 바와 같이, 주사 전극(2), 보조 주사 전극(14) 및 유지 전극(3)상에 형성된 벽전하는 소거된다.
또한, 예비 방전 기간(A)에서의 벽전하의 소거에는 선택 조작 및 유지 방전 등의 다음 공정에서의 동작이 양호하게 행하여지기 위한 벽전하의 조정도 포함된다.
다음에, 선택 조작 기간(B)에서는 모든 주사 전극(2)을 일단 베이스 전위(Vbw)로 유지한 후, 각 주사 전극(2)에 순차적으로 음극성의 주사 펄스(Pw)를 인가함과 함께, 데이터 전극(5)에 표시 데이터에 응한 데이터 펄스(Pd)를 인가한다.
이 동한, 홀수번째의 유지 전극(SUS-o)은 홀수번째의 주사 전극(2)에 주사 펄스(Pw)가 인가되어 있는 때에는 정극성의 전위(Vsw)로, 짝수번째의 주사 전극(2)에 주사 펄스(Pw)가 인가되어 있는 때에는 정극성의 전위(Vsp)로 유지된다.
또한, 짝수번째의 유지 전극(SUS-e)은 홀수번째의 주사 전극(2)에 주사 펄스(Pw)가 인가되어 있는 때에는 정극성의 전위(Vsp)로, 짝수번째의 주사 전극(2)에 주사 펄스(Pw)가 인가되어 있는 때에는 정극성의 전위(Vsw)로 유지된다.
또한, 주사 펄스(Pw) 및 데이터 펄스(Pd)의 도달 전위는 주사 전극(2) 및 데이터 전극(5)으로 이루어지는 대향 전극에 관해, 주사 전극(2)과 데이터 전극(5) 사이의 대향 전극 전압이 주사 펄스(Pw) 및 데이터 펄스(Pd)의 어느 하나의 단독의 인가로는 방전 시작 임계 전압을 초과하지 않고, 양 펄스가 중첩된 때에 방전 시작 임계 전압을 초과하는 값으로 설정되어 있다.
또한, 유지 전극(3)의 전위(Vsw)는 주사 펄스(Pw)와 중첩된 경우에도, 주사 전극(2)과 유지 전극(3) 사이의 면전극 전압이 방전 시작 임계 전압을 초과하지 않 도록 설정되어 있다.
또한, 유지 전극(3)의 전위(Vsp)는 보조 주사 전극(14)(나아가서는 주사 전극(2))이 베이스 전위(Vbw)로 유지되어 있는 경우에는 양 전극(3, 14) 사이에 방전이 발생하지 않지만, 보조 주사 전극(14)(나아가서는 주사 전극(2))에 주사 펄스(Pw)가 인가된 경우에는 양 전극(3, 14) 사이의 면전극 전압이 방전 시작 전압을 초과하도록 설정되어 있다.
또한, 여기서 말하는 대향 전극 전압이나 면전극 전압은 외부로부터 인가되는 전압과 방전 셀 내부에 형성된 벽전하에 의한 전압(벽전압)과의 합성치로서 규정되는 것이다.
따라서 주사 펄스(Pw)(0 인가에 맞추어서 데이터 전극(5)에 데이터 펄스(Pd)가 인가된 표시 셀에서만, 주사 전극(2)과 데이터 전극(5) 사이에서 대향 방전이 발생한다. 이 때, 주사 전극(2)과 유지 전극(3) 사이에 주사 펄스(Pw) 및 전위(Vsw)에 의한 전위차가 주어져 있기 때문에, 대향 방전을 트리거로 하여 주사 전극(2)과 유지 전극(3) 사이에도 방전이 발생한다. 이 방전이 기록 방전으로 된다.
이 결과, 선택된 표시 셀에서, 주사 전극(2)상에 정의 벽전하가 형성되고, 유지 전극(3)상에 부의 벽전하가 형성된다. 이것이 기록 동작으로 된다.
여기서, 선택 조작 기간(E)에서의 동작을 더욱 상세히 설명한다.
제 (2n-1)라인의 주사 전극(2)(SCAN(2n-1))에 주사 펄스(Pw)가 인가되면, 제 (2n-1)라인에 포함된 각 표시 셀에서는 데이터 전극(5)에 데이터 펄스(Pd)가 인가 된 경우에 기록 방전이 발생한다.
이 때, 제 2n라인에서는 보조 주사 전극(14)(SubSCAN2n)에 실질적으로는 제 (2n-1)라인의 주사 펄스(Pw)와 동등한 보조 주사 펄스가 인가된다. 이 경우, 제 2n라인의 유지 전극(3)은 정극성의 전위(Vsp)로 되어 있기 때문에, 제 2n라인에서는 보조 주사 전극(14)과 유지 전극(3) 사이에서 프라이밍 방전이 발생한다(도 10의 C는 데이터 전극(5)에 데이터 펄스(Pd)가 인가되지 않은 경우의 보조 주사 전극(14)과 유지 전극(3)과의 사이에서 프라이밍 방전의 상황을 도시한다).
이 프라이밍 방전은 보조 주사 전극(14)의 전극 면적이 작기 때문에 그다지 강한 방전으로는 되지 않는다.
또한, 제 2n라인의 주 방전 갭(MG)과는 거리가 떨어져 있기 때문에, 주사 전극(2)과 유지 전극(3) 사이에서의 오방전을 일으키는 일도 없다.
제 (2n-1)라인의 주사 전극(2)(SCAN(2n-1))에의 주사 펄스(Pw)의 인가 종료 후, 계속해서, 제 2n라인의 주사 전극(2)(SCAN2n)에 주사 펄스(Pw)가 인가된다.
이 때, 선택된 표시 셀에서는 데이터 전극(5)에 데이터 펄스(Pd)가 인가되고, 주사 전극(2)과 데이터 전극(5) 사이에 방전이 발생함과 함께, 이 방전을 트리거로 하여 주사 전극(2)과 유지 전극(3) 사이에서도 방전이 발생한다.
이 결과, 주사 전극(2)상에는 정의 벽전하를 유지 전극(3)상에는 부의 벽전하가 각각 형성된다(도 10의 D는 데이터 전극(5)에 데이터 펄스(Pd)가 인가된 경우의 주사 전극(2)과 유지 전극(3) 사이의 방전의 상황을 도시한다).
이 때, 제 (2n+1)라인에서는 보조 주사 전극(14)(SubSCAN(2n+1))에 인가된 보조 주사 펄스에 의해, 보조 주사 전극(14)과 유지 전극(3) 사이에서 프라이밍 방전이 발생한다(도시 생략).
그 후, 유지 기간(C)에서, 모든 주사 전극(2)을 유지 전압(Vs)으로 유지하고, 유지 전극(3)에 제 1의 유지 펄스(Psf)를 인가한다.
유지 전압(Vs)은 선택 조작 기간(B)에서의 기록 방전에 의해 면전극상에 형성된 벽전압이 유지 전압(Vs)에 중첩된 경우에는 방전이 발생하고, 그와 같은 벽전하의 중첩이 없는 경우에는 면전극 전압이 방전 시작 임계 전압을 초과하지 않고, 방전이 발생하지 않는 전압으로 설정되어 있다.
따라서 선택 조작 기간(B)에서 기록 방전이 발생하여 벽전하가 형성된 표시 셀에서만, 유지 방전이 발생한다.
또한, 계속해서, 주사 전극(2) 및 유지 전극(3)에 파고치가 유지 전압(Vs)으로 서로 위상이 반전한 유지 펄스(Ps)를 인가한다. 이로써, 제 1의 유지 펄스(Psf)에 의해 방전이 발생한 표시 셀에서만, 유지 방전이 발생한다.
본 실시 형태에서는 기록을 행하지 않았던 표시 셀에서도, 프라이밍 방전에 의해 보조 주사 전극(14)과 유지 전극(3) 사이에 벽전하가 형성되어 있다(도 10에서의 제 (2n-1)라인의 표시 셀).
유지 기간(C)에서는 보조 주사 전극(14)과 유지 전극(3) 사이, 즉, 프라이밍 갭(PG)에 대해서도 유지 펄스(Ps)가 교대로 인가되는 것으로 된다. 따라서, 프라이밍 갭(PG)은 보조 전극(14)과 유지 전극(3) 사이의 최소 방전 유지 전압이 유지 전압(Vs) 이상으로 되도록 설정한다.
실제로는 보조 주사 전극(14)의 면적이 상당히 작기 때문에, 프라이밍 갭(PG)은 주 방전 갭(MG)과 동등하거나, 또는 주 방전 갭(MG)보다도 좁게 설정하는 것도 가능하다.
그 후의 유지 소거 기간(D)에서는 유지 전극(3)의 전압을 유지 전압(Vs)으로 고정하고, 주사 전극(2)에 음극성이며 톱니 형상의 유지 소거 펄스(Pe)를 인가한다. 이 공정에 의해, 주 방전 갭(MG)을 끼우고 면전극상의 벽전하가 소거되어 초기 상태, 즉, 예비 방전 기간(A)에서 예비 방전 펄스(Pps 및 Ppc)가 인가되기 전의 상태로 되돌아온다.
또한, 유지 소거 기간(D)에서의 벽전하의 소거에는 다음 공정에서의 동작이 양호하게 행하여지기 위한 벽전하의 조정도 포함된다.
프라이밍 갭(PG)을 끼운 면전극상에서는 벽전하의 상태에 관계없이, 다음의 서브필드에서의 예비 방전 기간(A)에서, 벽전하의 리셋이 이루어진다.
본 실시 형태에 관한 플라즈마 디스플레이 패널에 의하면, 전술한 제 1 내지 제 3의 실시 형태의 경우와 마찬가지로, 선택 조작 기간(B)의 시간을 단축하는 것이 가능할 뿐만 아니라, 프라이밍 전극(13)이 불필요하게 되기 때문에, 주 방전 전극이 되는 주사 전극(2) 및 유지 전극(3)의 면적을 넓게 할 수 있고, 보다 고휘도의 표시를 행하는 것이 가능하게 된다.
(제 5의 실시 형태)
도 11은 본 발명의 제 5의 실시 형태에 관한 플라즈마 디스플레이 패널의 구동 방법을 도시한 타임 차트이다.
본 실시 형태에 관한 플라즈마 디스플레이 패널은 제 4의 실시 형태에 관한 플라즈마 디스플레이 패널과 같은 구조를 갖고 있지만, 그 구동 방법이 다르다.
도 5는 연속하는 2개의 서브필드(서브필드(1) 및 서브필드(2), 이하「SF(1)」 및 「SF(2)」라고 부른다)에 관해 도시하고 있다.
SF(1)의 구동 파형은 제 4의 실시 형태에 나타낸 구동 파형과 완전히 같고, 예비 방전 기간(A)에서는 모든 주사 전극(2)과 모든 유지 전극(3)에는 각각 동일한 파형의 전압이 인가된다.
이에 대해, SF(2)의 예비 방전 기간(A')에서는 홀수번째의 표시 라인에 속하는 주사 전극(2)(SCAN(2n-1))과 짝수번째의 표시 라인에 속하는 주사 전극(2)(SCAN2n)에 인가하는 전압의 파형이 다르고, 또한, 홀수번째의 유지 전극(3)(SUS-o)과 짝수번째의 유지 전극(3)(SUS-e)에 인가하는 전압의 파형이 다르다.
예비 방전 기간(A')에서는 우선, 홀수번째의 주사 전극(SCAN(2n-1))에 제 1의 예비 방전 펄스(Pps1)를 짝수번째의 유지 전극(SUS-e)에 제 1의 예비 방전 펄스(Ppc1)를 각각 인가한다. 이로써, 짝수 라인의 표시 셀에서만, 보조 주사 전극(14)과 유지 전극(3) 사이에서 방전이 발생한다.
다음에 짝수번째의 유지 전극(SUSe)을 유지 전압(Vs)으로 유지하고, 홀수번째의 주사 전극(SCAN(2n-1))에 제 1의 예비 방전 소거 펄스(Ppe1)를 인가한다. 이로써, 짝수 라인의 표시 셀의 보조 주사 전극(14)과 유지 전극(3) 사이에 형성된 벽전하가 소거된다.
이 동안, 짝수번째의 주사 전극(SCAN2n)과 홀수번째의 유지 전극(SUS-o)은 유지 전압(Vs)으로 유지되기 때문에, 주 방전 갭(MG)에서는 어떠한 방전도 발생하지 않는다.
계속해서, 짝수번째의 주사 전극(SCAN(2n-1))에 제 2의 예비 방전 펄스(Pps2)를 홀수번째의 유지 전극(SUS-o)에 제 2의 예비 방전 펄스(Ppc2)를 각각 인가한다. 이로써, 홀수 라인의 표시 셀에서만, 보조 주사 전극(14)과 유지 전극(3) 사이에서 방전이 발생한다.
다음에, 홀수번째의 유지 전극(SUS-o)을 유지 전압(Vs)으로 유지하고, 짝수번째의 주사 전극(SCAN2n)에 제 2의 예비 방전 소거 펄스(Ppe2)를 인가한다. 이로써, 홀수 라인의 표시 셀의 보조 주사 전극(14)과 유지 전극(3) 사이에 형성된 벽전하가 소거된다.
이 동안, 홀수번째의 주사 전극(SCAN(2n-1))과 짝수번째의 유지 전극(SUS-e)은 유지 전압(Vs)으로 유지되기 때문에, 주 방전 갭(MG)에서는 어떠한 방전도 발생하지 않는다.
그러나, SF(1)에서 유지 방전이 발생한 경우라 하더라도, 주사 전극(2)과 유지 전극(3)과의 사이, 즉, 주 방전 갭(MG)에서의 벽전하의 조정은 SF(1)의 유지 소거 기간(D)에서 행하여지고 있기 때문에, 잇따르는 SF(2)의 선택 조작 기간(B)에서의 기록 동작에 큰 영향은 주지 않는다.
한편, 유지 전극(3)과 보조 주사 전극(14) 사이에서는 SF(1)와 마찬가지의 예비 방전이 발생하게 된다. 이로써, 선택 조작 기간(B)에서, SF(1)의 경우와 마찬 가지로, 프라이밍 방전이 발생하고, 높은 방전 확률을 얻을 수 있고, 주사 펄스(Pw)의 펄스 폭을 단축할 수 있다.
또한, SF(2)에서는 큰 전극 면적을 갖는 주사 전극(2)과 유지 전극(3) 사이에서의 예비 방전이 발생하지 않기 때문에, 보조 주사 전극(14)과 유지 전극(3) 사이의 방전에 의한 발광이 있어도, 종래의 구동 방법에 비하여, 흑표시에서의 휘도를 저하시킬 수 있다. 따라서, 표시 셀의 완전한 초기화를 목적으로 하여, 주 방전 갭(MG)을 이용한 예비 방전을 행하는 예비 방전 기간(A)을 갖는 서브필드를 1필드에 1회 정도 마련하고, 다른 서브필드를 프라이밍 갭(PG)만에서 예비 방전을 행하는 예비 방전 기간(A')으로 함으로써, 종래보다도 흑표시에서의 휘도가 낮고, 어두운 곳에서의 콘트라스트가 높은 표시를 행할 수가 있다.
(제 6의 실시 형태)
도 12는 본 발명의 제 6의 실시 형태에 관한 플라즈마 디스플레이 패널의 구동 방법을 도시한 타임 차트이다.
본 실시 형태에 관한 플라즈마 디스플레이 패널은 제 4의 실시 형태에 관한 플라즈마 디스플레이 패널과 같은 구조를 갖고 있지만, 그 구동 방법이 다르다.
본 실시 형태에서의 예비 방전 기간(A), 유지 기간(C) 및 유지 소거 기간(D)의 구동 파형은 제 4의 실시 형태에서의 구동 파형과 같지만, 선택 조작 기간(B)에서의 유지 전극(3)의 구동 파형이 제 4의 실시 형태에서의 구동 파형에 비하여 다르다. 즉, 본 실시 형태에서는 유지 전극(3)도 표시 라인마다 개별적으로 구동된다.
선택 조작 기간(B)에서는 모든 유지 전극(3)은 일단 Vsw 전위로 유지되고, 그 후, 제 n라인의 주사 전극(2)(SCANn)에 주사 펄스(Pw)가 인가됨과 함께, 제 (n+1)라인의 유지 전극(3)(SUS(n+1))에 전위가 Vsp인 보조 주사 펄스(Psw)가 인가되도록 순차적으로 구동된다. 이로써, 제 (n+1라인)에서는 보조 주사 전극(14)과 유지 전극(3) 사이에서 프라이밍 방전이 발생하고, 잇따르는 제 (n+1)라인에서의 기록에 검열한 방전 확률이 상승한다.
플라즈마 디스플레이 패널은 용량성의 디바이스이기 때문에, 전위의 변화마다 용량 성분에의 충방전이 행하여지고, 발광에 기여하지 않는 전력이 증가한다는 문제를 갖고 있다.
제 4의 실시 형태에서는 선택 조작 기간(B)에서, 주사 펄스(Pw)의 펄스 폭의 시간(이하, 「주사 주기」라고 부른다)마다, 유지 전극(3)의 전위는 Vsw와 Vsp 사이에서 교체된다. 이 때문에, 발광에 기여하지 않는 전력을 저감시키는 것은 곤란하였다.
이에 대해, 본 실시 형태에 의하면, 각 유지 전극(3)이 선택 주사 기간(B)에서 Vsw로부터 Vsp로 변화하는 것은 1회만이다. 따라서, 제 4의 실시 형태와 비교하여, 용량 성분에의 충방전에 의한 무효한 전력을 대폭적으로 저감시키는 것이 가능해진다.
(제 7의 실시 형태)
도 13은 본 발명의 제 7의 실시 형태에 관한 플라즈마 디스플레이 패널의 구동 방법을 도시한 타임 차트이다.
본 실시 형태에 관한 플라즈마 디스플레이 패널은 제 4의 실시 형태에 관한 플라즈마 디스플레이 패널과 같은 구조를 갖고 있지만, 그 구동 방법이 다르다.
본 실시 형태에서의 예비 방전 기간(A), 유지 기간(C) 및 유지 소거 기간(D)의 구동 파형은 제 4의 실시 형태에서의 구동 파형과 같지만, 본 실시 형태는 제 4의 실시 형태와 비교하고, 선택 조작 기간(B)에서 주사 전극(2)에 주사 펄스(Pw)를 인가하는 순서가 다르다.
즉, 본 실시 형태에서는 패널을 상하 2분할하고, 이들 2개의 분할 영역에 교대로 주사 펄스(Pw)를 인가한다.
예를 들면, 표시 라인수가 4p개인 경우, 제 1라인, 제 (2p+1)라인, 제 2라인, 제 (2p+2)라인의 순서로 주사 펄스(Pw)를 인가하다. 따라서, 도 13에 도시한 제 (2n-1)라인과 제 2n라인 사이에서는 제 (2p+2n-1)라인에 주사 펄스(Pw)가 인가되어 있는 것으로 된다.
이와 같은 주사 순서를 이용한 경우, 주사 펄스(Pw)는 홀수 라인, 홀수 라인, 짝수 라인, 짝수 라인으로 2라인씩 인가되는 것으로 된다. 따라서, 유지 전극(3)에 인가되는 Vsp 및 Vsw 전위의 교체 주기도 주사 펄스 폭의 2배가 된다.
제 6의 실시 형태에서 기술한 바와 같이, 플라즈마 디스플레이 패널은 용량성의 디바이스이기 때문에, 전위의 변화에 수반하여 무효의 전력이 소비된다. 본 실시 형태에 의하면 짝수 라인, 짝수 라인이 각각 2라인씩 연속하여 주사되기 때문에, 유지 전극(3)에서의 전위 변화의 주기는 제 4의 실시 형태의 경우에 비하여 2배로 되고, 따라서 전위 변화의 회수는 약 반분으로 감소한다. 이 때문에, 충방전 에 의한 무효의 전력도 제 4의 실시 형태에 비하여 약 반분으로 저감할 수 있다.
전술한 제 6의 실시 형태에서는 유지 전극(3)측에도 각 전극을 개별적으로 구동하기 위한 회로가 필요하였지만, 본 실시 형태에 의하면, 제 4의 실시 형태와 동등한 회로 구성에 의해 구동하는 것이 가능하고, 회로 코스트를 증대시키는 일없이 소비전력을 저감하는 것이 가능하다.
여기서, 본 실시 형태에 관한 플라즈마 디스플레이 패널의 구동 방법에 의하면, 보조 주사 전극(14)과 유지 전극(3) 사이에 프라이밍 방전이 일어나고 나서 해당 표시 라인에 주사 펄스(Pw)가 인가되기까지의 시간이 제 4의 실시 형태에 비하여 1주사 주기분 늦어진다.
그러나, 프라이밍 방전에 의해 형성된 프라이밍 입자는 10수μ초 정도의 시정수로 감쇠하기 때문에, 100μ초 이하의 시간차라면, 방전 확률의 개선 효과가 보여진다. 또한 20μ초 정도 이하의 시간차라면, 매우 높은 방전 확률을 얻을 수 있다.
따라서 본 실시 형태에서는 표시 영역의 분할 수를 2로 하였지만, 분할 수를 더욱 늘리는 것도 가능하다.
예를 들면, 주사 주기가 1.5μ초라면, 표시 영역을 10분할하여 차례로 주사 펄스(Pw)를 인가한 경우라 하더라도, 프라이밍 방전부터 기록까지의 시간은 15μ초로 되고, 높은 방전 확률로 기록 동작을 행한 것이 가능하다. 이 경우, 선택 주사 기간(B)에서의 유지 전극(3)의 전위 변화는 제 4의 실시 형태에 비하여 약 1/10로 되고, 무효한 전력을 대폭적으로 저감하는 것이 가능해진다.
지금까지 기술한 제 1 내지 제 7의 실시의 형태에서는 표시 발광을 위한 주 방전을 동일 기판상에 형성한 전극 사이에서 행하는 구조에 관해 설명하였다. 그러나, 본 발명에 의한 효과는 이들의 형태에 한정되는 것이 아니고, 2장의 절연 기판에 제각기 형성된 전극 사이에서 주 방전을 행한 형태, 또는 같은 구성을 갖는 다른 형태의 플라즈마 디스플레이 패널에 관해서도 유효하다.
또한, 각각에 나타낸 제 1 내지 제 7의 실시 형태는 적절히 조합시켜서 사용하는 것도 가능하다.
이상 설명한 바와 같이, 본 발명에 의한 플라즈마 디스플레이 패널 및 구동 방법에 의하면, 1라인의 기록 동작에 요하는 시간을 단축하는 것이 가능하고, 표시 라인 수가 증가한 경우나, 서브필드 수가 증가한 경우라도, 표시를 위한 유지 방전을 행하는 시간을 확보하는 것이 용이해진다.

Claims (28)

  1. (a) 제 1 기판;
    (b) 상기 제 1 기판과 대향하는 제 2 기판;
    (c) 상기 제 2 기판과 대향하는 상기 제 1 기판 상에 형성되고, 제 1 방향으로 서로 평행하게 늘어나며, 펄스가 입력되는 입력 단자를 갖는 복수의 제 1 전극;
    (d) 상기 제 1 기판과 대향하는 상기 제 2 기판 상에 형성되고, 상기 제 1 방향과 직교하는 제 2 방향으로 서로 평행하게 늘어나며, 펄스가 입력되는 입력 단자를 갖는 복수의 제 2 전극;
    (e) 상기 제 1 전극과 상기 제 2 전극의 교점에 배치된 복수의 표시 셀; 및
    (f) 상기 제 1 전극과 평행하게 연장되고, 그 사이에 주 방전 갭을 갖는 복수의 제 4 전극을 포함하고,
    제 1 선택 펄스는 상기 제 1 전극에 입력되고, 제 2 선택 펄스는 하나 이상의 상기 제 2 전극에 선택적으로 입력되어, 상기 표시 셀 각각에 광이 발광되는지 여부를 제어하는 플라즈마 디스플레이 패널에 있어서,
    적어도 하나의 상기 표시 셀은 제 3 전극을 가지며,
    상기 제 3 전극은 상기 제 1 기판 상에 형성되고, 상기 제 3 전극이 속해있는 표시 셀에 속하는 상기 제 1 전극과는 다른 제 1 전극에 전기적으로 접속되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  2. 제 1 항에 있어서,
    상기 제 3 전극은 적어도 일부가 가시광을 투과하지 않는 재질로 형성되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  3. 제 1 항에 있어서,
    상기 표시 셀은 상기 제 2 전극과 상기 제 1 및 제 4 전극의 교점에 배치되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  4. 삭제
  5. 제 1 항에 있어서,
    상기 제 3 및 제 4 전극은 적어도 일부가 가시광을 투과하지 않는 재질로 형성되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  6. 제 1 항에 있어서,
    적어도 일부가 상기 보조 방전 갭과 일직선으로 상기 제 1 기판 상에 형성된 차광층을 더 포함하고,
    상기 차광층은 가시광에 대한 불투명성을 갖는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  7. (a) 제 1 기판;
    (b) 상기 제 1 기판과 대향하는 제 2 기판;
    (c) 상기 제 2 기판과 대향하는 상기 제 1 기판 상에 형성되고, 제 1 방향으로 서로 평행하게 늘어나며, 펄스가 입력되는 입력 단자를 갖는 복수의 제 1 전극;
    (d) 상기 제 1 기판과 대향하는 상기 제 2 기판 상에 형성되고, 상기 제 1 방향과 직교하는 제 2 방향으로 서로 평행하게 늘어나며, 펄스가 입력되는 입력 단자를 갖는 복수의 제 2 전극;
    (e) 상기 제 1 전극과 상기 제 2 전극의 교점에 배치된 복수의 표시 셀;
    (f) 상기 제 1 전극과 평행하게 연장되고, 그 사이에 주 방전 갭을 갖는 복수의 제 4 전극으로서, 상기 표시 셀이 상기 제 2 전극과 상기 제 1 및 제 4 전극의 교점에 배치되는, 제 4 전극; 및
    (g) 상기 제 1 및 제 4 전극과 평행하게 연장된 복수의 제 5 전극을 포함하고,
    제 1 선택 펄스는 상기 제 1 전극에 입력되고, 제 2 선택 펄스는 하나 이상의 상기 제 2 전극에 선택적으로 입력되어, 상기 표시 셀 각각에 광이 발광되는지 여부를 제어하는 플라즈마 디스플레이 패널에 있어서,
    적어도 하나의 상기 표시 셀은 제 3 전극을 가지며,
    상기 제 3 전극은 상기 제 1 기판 상에 형성되고, 상기 제 3 전극이 속해있는 표시 셀에 속하는 상기 제 1 전극과는 다른 제 1 전극에 전기적으로 접속되며,
    상기 제 3 전극은 각 표시 셀마다 개별적으로 형성되고 상호간에 연결되지 않는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  8. 제 7 항에 있어서,
    상기 제 3 및 제 5 전극은 그 사이에 보조 방전 갭을 형성하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  9. 제 8 항에 있어서,
    상기 제 3 및 제 5 전극은 적어도 일부가 가시광을 투과하지 않는 재질로 형성되어 있는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  10. 제 8 항에 있어서,
    적어도 일부가 상기 보조 방전 갭과 일직선으로 상기 제 1 기판 상에 형성된 차광층을 더 포함하고,
    상기 차광층은 가시광에 대한 불투명성을 갖는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  11. (a) 제 1 기판;
    (b) 상기 제 1 기판과 대향하는 제 2 기판;
    (c) 상기 제 2 기판과 대향하는 상기 제 1 기판 상에 형성되고, 제 1 방향으로 서로 평행하게 늘어나며, 펄스가 입력되는 입력 단자를 갖는 복수의 제 1 전극;
    (d) 상기 제 1 기판과 대향하는 상기 제 2 기판 상에 형성되고, 상기 제 1 방향과 직교하는 제 2 방향으로 서로 평행하게 늘어나며, 펄스가 입력되는 입력 단자를 갖는 복수의 제 2 전극;
    (e) 상기 제 1 전극과 상기 제 2 전극의 교점에 배치된 복수의 표시 셀; 및
    (f) 상기 제 1 전극과 평행하게 연장되고, 그 사이에 주 방전 갭을 갖는 복수의 제 4 전극을 포함하고,
    제 1 선택 펄스는 상기 제 1 전극에 입력되고, 제 2 선택 펄스는 하나 이상의 상기 제 2 전극에 선택적으로 입력되어, 상기 표시 셀 각각에 광이 발광되는지 여부를 제어하며,
    적어도 하나의 상기 표시 셀은 제 3 전극을 가지며,
    상기 제 3 전극은 상기 제 1 기판 상에 형성되고, 상기 제 3 전극이 속해있는 표시 셀에 속하는 상기 제 1 전극 (B) 과는 다른 제 1 전극 (A) 에 전기적으로 접속되는 플라즈마 디스플레이 패널의 구동 방법에 있어서,
    (a) 상기 제 3 전극을 갖는 상기 표시 셀 중 적어도 하나에서, 상기 제 1 전극 (A) 에 상기 제 1 선택 펄스를 인가함으로써, 상기 표시 셀의 상기 제 3 전극에 프라이밍 방전을 발생시키는 단계;
    (b) 상기 단계 (a) 에 뒤이어 상기 제 1 전극 (B) 에 상기 제 1 선택 펄스를 인가하는 단계; 및
    (c) 상기 제 3 및 제 4 전극 사이에 보조 방전 갭을 형성하는 단계를 포함하고, 상기 프라이밍 방전이 상기 보조 방전 갭에서 발생되는, 플라즈마 디스플레이 패널의 구동 방법.
  12. 제 11 항에 있어서,
    상기 제 3 전극은 적어도 일부가 가시광을 투과하지 않는 재질로 형성하는 단계를 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동 방법.
  13. 제 11 항에 있어서,
    상기 표시 셀은 상기 제 2 전극과 상기 제 1 및 제 4 전극의 교점에 배치되는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동 방법.
  14. 삭제
  15. 제 11 항에 있어서,
    상기 제 1 선택 펄스가 상기 표시 셀의 상기 제 3 전극에 인가되는 기간의 적어도 일부의 기간에서, 상기 표시 셀의 제 4 전극을 상기 보조 방전 갭에서 방전이 발생되는 전압으로 유지시키는 단계; 및
    상기 제 1 선택 펄스가 상기 표시 셀의 상기 제 1 전극에 인가되는 기간에서, 상기 표시 셀의 상기 제 4 전극을 상기 보조 방전 갭에서 방전이 발생되지 않는 전압으로 유지시키는 단계를 더 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동 방법.
  16. 제 15 항에 있어서,
    제 3 전극을 포함하는 표시 셀과 제 3 전극과 전기적으로 접속된 제 1 전극을 포함하는 표시 셀이 동일한 군에 포함되지 않도록, 상기 복수의 표시 셀을 복수의 표시 셀 군으로 분할하는 단계;
    상기 각 표시 셀 군의 제 4 전극이 동일한 전극 군에 포함되어 상기 각 전극 군의 상기 제 4 전극의 전압을 제어하도록, 상기 제 4 전극을 복수의 전극 군으로 분할하는 단계를 더 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동 방법.
  17. 제 16 항에 있어서,
    상기 표시 셀 군 중 임의의 것에 포함되는 상기 복수의 제 3 전극에, 상기 제 1 선택 펄스를 복수회 연속하여 인가하는 단계를 더 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동 방법.
  18. 제 15 항에 있어서,
    상기 표시 셀의 상기 제 1 전극 (A) 에 상기 제 1 선택 펄스가 인가되는 기간에서, 상기 표시 셀의 상기 제 4 전극의 전압을 상기 보조 방전 갭에서 방전이 발생되지 않는 전압으로 유지시키는 단계를 더 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동 방법.
  19. 제 13 항에 있어서,
    1 필드가, 적어도 상기 제 1 선택 펄스를 인가하는 단계를 포함하는 복수의 서브필드로 분할되고,
    상기 서브필드 중 적어도 하나의 서브필드는 상기 주 방전 갭에서 초기화를 수행하는 서브 단계를 포함하는 제 1 초기화 수행 단계를 포함하고,
    상기 서브필드 중 적어도 하나의 서브필드는 상기 보조 방전 갭에서 초기화를 수행하는 서브 단계를 포함하지만, 상기 주 방전 갭에서 초기화를 수행하는 서브 단계는 포함하지 않는 제 2 초기화 수행 단계를 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동 방법.
  20. 제 11 항에 있어서,
    상기 제 3 및 제 4 전극은 적어도 일부가 가시광을 투과하지 않는 재질로 형성되는 단계를 더 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동 방법.
  21. 제 13 항에 있어서,
    적어도 일부가 상기 보조 방전 갭과 일직선으로 상기 제 1 기판 상에 형성된 차광층을 더 포함하고,
    상기 차광증은 가시광에 대한 불투명성을 갖는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동 방법.
  22. (a) 제 1 기판;
    (b) 상기 제 1 기판과 대향하는 제 2 기판;
    (c) 상기 제 2 기판과 대향하는 상기 제 1 기판 상에 형성되고, 제 1 방향으로 서로 평행하게 늘어나며, 펄스가 입력되는 입력 단자를 갖는 복수의 제 1 전극;
    (d) 상기 제 1 기판과 대향하는 상기 제 2 기판 상에 형성되고, 상기 제 1 방향과 직교하는 제 2 방향으로 서로 평행하게 늘어나며, 펄스가 입력되는 입력 단자를 갖는 복수의 제 2 전극;
    (e) 상기 제 1 전극과 상기 제 2 전극의 교점에 배치된 복수의 표시 셀;
    (f) 상기 제 1 전극과 평행하게 연장되고, 그 사이에 주 방전 갭을 갖는 복수의 제 4 전극으로서, 상기 표시 셀이 상기 제 2 전극과 상기 제 1 및 제 4 전극의 교점에 배치되는, 제 4 전극; 및
    (g) 상기 제 1 및 제 4 전극과 평행하게 연장된 복수의 제 5 전극을 포함하고,
    제 1 선택 펄스는 상기 제 1 전극에 입력되고, 제 2 선택 펄스는 하나 이상의 상기 제 2 전극에 선택적으로 입력되어, 상기 표시 셀 각각에 광이 발광되는지 여부를 제어하며,
    적어도 하나의 상기 표시 셀은 제 3 전극을 가지며,
    상기 제 3 전극은 상기 제 1 기판 상에 형성되고, 상기 제 3 전극이 속해있는 표시 셀에 속하는 상기 제 1 전극 (B) 과는 다른 제 1 전극 (A) 에 전기적으로 접속되고,
    상기 제 3 전극은 각 표시 셀마다 개별적으로 형성되고 상호간에 연결되지 않는 플라즈마 디스플레이 패널의 구동 방법에 있어서,
    (a) 상기 제 3 전극을 갖는 상기 표시 셀 중 적어도 하나에서, 상기 제 1 전극 (A) 에 상기 제 1 선택 펄스를 인가함으로써, 상기 표시 셀의 상기 제 3 전극에 프라이밍 방전을 발생시키는 단계; 및
    (b) 상기 단계 (a) 에 뒤이어 상기 제 1 전극 (B) 에 상기 제 1 선택 펄스를 인가하는 단계를 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동 방법.
  23. 제 22 항에 있어서,
    상기 제 3 및 제 5 전극은 그 사이에 보조 방전 갭을 형성하는 단계를 더 포함하고,
    상기 프라이밍 방전은 상기 보조 방전 갭에서 발생되는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동 방법.
  24. 제 22 항에 있어서,
    1 필드가, 적어도 상기 제 1 선택 펄스를 인가하는 단계를 포함하는 복수의 서브필드로 분할되고,
    상기 서브필드 중 적어도 하나의 서브필드는 상기 주 방전 갭에서 초기화를 수행하는 서브 단계를 포함하는 제 1 초기화 수행 단계를 포함하고,
    상기 서브필드 중 적어도 하나의 서브필드는 상기 보조 방전 갭에서 초기화를 수행하는 서브 단계를 포함하지만, 상기 주 방전 갭에서 초기화를 수행하는 서브 단계는 포함하지 않는 제 2 초기화 수행 단계를 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동 방법.
  25. 제 22 항에 있어서,
    상기 제 3 전극 및 상기 제 5 전극은 적어도 일부가 가시광을 투과하지 않는 재질로 형성되는 단계를 더 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동 방법.
  26. 제 22 항에 있어서,
    적어도 일부가 상기 보조 방전 갭과 일직선으로 상기 제 1 기판 상에 형성된 차광층을 더 포함하고,
    상기 차광층은 가시광에 대한 불투명성을 갖는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동 방법.
  27. 제 13 항 또는 제 22 항에 있어서,
    상기 표시 셀에서 상기 프라이밍 방전이 발생할 때부터 상기 표시 셀에 포함되는 상기 제 1 전극에 상기 제 1 선택 펄스가 인가되기까지의 시간 기간이 100 ㎲ 이하인 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동 방법.
  28. 제 27 항에 있어서,
    상기 시간 기간은 20 ㎲ 이하인 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동 방법.
KR1020030089097A 2002-12-10 2003-12-09 플라즈마 디스플레이 패널 및 그 구동 방법 KR100604121B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JPJP-P-2002-00357518 2002-12-10
JP2002357518A JP2004192875A (ja) 2002-12-10 2002-12-10 プラズマディスプレイパネル及びその駆動方法

Publications (2)

Publication Number Publication Date
KR20040050877A KR20040050877A (ko) 2004-06-17
KR100604121B1 true KR100604121B1 (ko) 2006-07-24

Family

ID=32757494

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020030089097A KR100604121B1 (ko) 2002-12-10 2003-12-09 플라즈마 디스플레이 패널 및 그 구동 방법

Country Status (3)

Country Link
US (1) US7187347B2 (ko)
JP (1) JP2004192875A (ko)
KR (1) KR100604121B1 (ko)

Families Citing this family (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7015881B2 (en) * 2003-12-23 2006-03-21 Matsushita Electric Industrial Co., Ltd. Plasma display paired addressing
KR100551124B1 (ko) * 2003-12-31 2006-02-13 엘지전자 주식회사 플라즈마 디스플레이 패널의 구동 방법
JP2006092912A (ja) * 2004-09-24 2006-04-06 Fujitsu Hitachi Plasma Display Ltd プラズマディスプレイパネル及びプラズマディスプレイ装置
JP2006091742A (ja) * 2004-09-27 2006-04-06 Fujitsu Hitachi Plasma Display Ltd プラズマディスプレイパネルの駆動方法及びプラズマディスプレイ装置
JP4441368B2 (ja) * 2004-09-28 2010-03-31 日立プラズマディスプレイ株式会社 プラズマディスプレイパネルの駆動方法及びプラズマディスプレイ装置
KR100658746B1 (ko) 2004-12-07 2006-12-15 삼성에스디아이 주식회사 플라즈마 디스플레이 패널
JP2006194951A (ja) 2005-01-11 2006-07-27 Fujitsu Hitachi Plasma Display Ltd プラズマディスプレイパネルの駆動方法及びプラズマディスプレイ装置
JP2006194948A (ja) 2005-01-11 2006-07-27 Fujitsu Hitachi Plasma Display Ltd プラズマディスプレイパネルの駆動方法及びプラズマディスプレイ装置
KR100667570B1 (ko) * 2005-04-14 2007-01-12 엘지전자 주식회사 플라즈마 디스플레이 패널, 장치, 패널의 구동 장치 및구동 방법
WO2007007871A1 (ja) * 2005-07-14 2007-01-18 Matsushita Electric Industrial Co., Ltd. プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
KR100692812B1 (ko) * 2005-09-06 2007-03-14 엘지전자 주식회사 플라즈마 표시장치 및 그 구동방법
KR100727300B1 (ko) * 2005-09-09 2007-06-12 엘지전자 주식회사 플라즈마 디스플레이 장치 및 그의 구동 방법
JP2007094107A (ja) * 2005-09-29 2007-04-12 Pioneer Electronic Corp プラズマディスプレイパネルの駆動方法、プラズマディスプレイパネル及びプラズマ表示装置
US20090085838A1 (en) * 2007-01-12 2009-04-02 Matsushita Electric Industrial Co., Ltd. Plasma display device and method of driving plasma display panel
WO2009116116A1 (ja) * 2008-03-18 2009-09-24 株式会社日立製作所 プラズマディスプレイ装置
CN105225297B (zh) * 2014-05-29 2018-05-25 深圳光启智能光子技术有限公司 移动终端光子数据传输方法、传输装置以及光子数据接收装置

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0764931B1 (en) * 1991-12-20 1999-07-28 Fujitsu Limited Method and apparatus for driving display panel
JP4063959B2 (ja) 1998-06-19 2008-03-19 パイオニア株式会社 プラズマディスプレイパネル及びその駆動方法
KR100300407B1 (ko) 1998-10-14 2001-09-06 김순택 플라즈마표시장치
JP3466098B2 (ja) * 1998-11-20 2003-11-10 富士通株式会社 ガス放電パネルの駆動方法
JP3729318B2 (ja) 1999-09-01 2005-12-21 パイオニア株式会社 プラズマディスプレイパネル
JP2001093427A (ja) * 1999-09-28 2001-04-06 Matsushita Electric Ind Co Ltd Ac型プラズマディスプレイパネルおよびその駆動方法
KR20010104080A (ko) 2000-05-12 2001-11-24 구자홍 플라즈마 디스플레이 패널 및 그 구동방법
MXPA01007699A (es) 2000-07-31 2004-08-11 Electro Plasma Inc Panel plano de exhibicion de plasma, con electrodos independientes de activacion de disparo y sustentadores controlados.
TW518539B (en) * 2000-08-28 2003-01-21 Matsushita Electric Ind Co Ltd Plasma display panel with superior luminous characteristics
JP2002132207A (ja) * 2000-10-26 2002-05-09 Nec Corp プラズマディスプレイパネルの駆動方法
KR100607511B1 (ko) * 2001-08-17 2006-08-02 엘지전자 주식회사 플라즈마 디스플레이 패널의 구동 방법
JP2003295814A (ja) * 2002-03-29 2003-10-15 Nec Corp Ac型プラズマディスプレイパネルの駆動方法
JP2004021181A (ja) * 2002-06-20 2004-01-22 Nec Corp プラズマディスプレイパネルの駆動方法
JP4259853B2 (ja) * 2002-11-15 2009-04-30 パイオニア株式会社 プラズマディスプレイパネルの駆動方法
US20040164930A1 (en) * 2002-11-29 2004-08-26 Shinichiro Hashimoto Plasma display panel device and related drive method
JP2004191530A (ja) * 2002-12-10 2004-07-08 Nec Plasma Display Corp プラズマディスプレイパネルの駆動方法

Also Published As

Publication number Publication date
JP2004192875A (ja) 2004-07-08
US7187347B2 (en) 2007-03-06
KR20040050877A (ko) 2004-06-17
US20050128166A1 (en) 2005-06-16

Similar Documents

Publication Publication Date Title
KR100876237B1 (ko) 플라즈마 디스플레이 패널 표시장치 및 그 구동방법
US8194005B2 (en) Method of driving plasma display device
JP5146410B2 (ja) プラズマディスプレイ装置の駆動方法
KR100604121B1 (ko) 플라즈마 디스플레이 패널 및 그 구동 방법
JPH05313598A (ja) 交流駆動型プラズマディスプレイパネル駆動方法
JP3231569B2 (ja) プラズマディスプレイパネルの駆動方法および駆動装置
KR100607894B1 (ko) 플라즈마 표시 장치 및 상기 플라즈마 표시 장치에이용되는 구동 방법
JP4029841B2 (ja) プラズマディスプレイパネルの駆動方法
KR19990083393A (ko) 플라즈마디스플레이
KR100702052B1 (ko) 플라즈마 디스플레이 장치 및 그 구동방법
US20070063929A1 (en) Plasma display panel driving and a method of driving the same
JP2004287176A (ja) プラズマディスプレイパネルの駆動方法
JP4075878B2 (ja) プラズマディスプレイパネルの駆動方法
JP4438131B2 (ja) 表示パネルの駆動方法と放電式表示装置
JP4387206B2 (ja) プラズマディスプレイパネル
KR100747270B1 (ko) 플라즈마 디스플레이 장치 및 그의 구동방법
JP3272396B2 (ja) プラズマディスプレイ装置
KR100702053B1 (ko) 플라즈마 디스플레이 장치
JP4547949B2 (ja) プラズマディスプレイパネルの駆動方法
JP3259713B2 (ja) プラズマディスプレイパネルの駆動方法および駆動装置
KR100757548B1 (ko) 플라즈마 디스플레이 장치 및 그의 구동방법
KR100726956B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR20000041242A (ko) 플라즈마 디스플레이 패널 및 그의 구동방법
KR19990010335A (ko) 3전극 면방전 플라즈마 디스플레이 패널의 구동방법
KR20060064410A (ko) 플라즈마 디스플레이 패널의 구동방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
N231 Notification of change of applicant
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20110617

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee