KR100602070B1 - Organic Light-emitting Display Devices And Driving Method there of - Google Patents
Organic Light-emitting Display Devices And Driving Method there of Download PDFInfo
- Publication number
- KR100602070B1 KR100602070B1 KR1020040090960A KR20040090960A KR100602070B1 KR 100602070 B1 KR100602070 B1 KR 100602070B1 KR 1020040090960 A KR1020040090960 A KR 1020040090960A KR 20040090960 A KR20040090960 A KR 20040090960A KR 100602070 B1 KR100602070 B1 KR 100602070B1
- Authority
- KR
- South Korea
- Prior art keywords
- switch
- scan signal
- light emitting
- organic light
- driving
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3275—Details of drivers for data electrodes
- G09G3/3291—Details of drivers for data electrodes in which the data driver supplies a variable data voltage for setting the current through, or the voltage across, the light-emitting elements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0233—Improving the luminance or brightness uniformity across the screen
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Electroluminescent Light Sources (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of El Displays (AREA)
Abstract
본 발명은 유기전계발광 표시장치 및 구동방법에 관한 것이다.The present invention relates to an organic light emitting display device and a driving method.
본 발명의 실시 예에 따른 유기전계발광 표시장치는 다수의 컬럼라인과; 상기 다수의 컬럼라인과 교차하고 제1 스캔신호가 공급되는 다수의 제1 로우라인과; 상기 다수의 컬럼라인과 교차하고 상기 제1 스캔신호보다 늦은 제2 스캔신호가 공급되는 다수의 제2 로우라인과; 상기 컬럼라인과 상기 제1 및 제2의 로우라인에 의해 정의되는 화소영역들에 형성되는 유기발광소자들과; 고전위 전압원과 상기 유기발광소자 사이에 접속되어 상기 유기발광소자에 흐르는 전류를 제어하는 구동 스위치와; 상기 구동 스위치를 제어하는 적어도 두 개 이상의 스위치들을 구비하고, 상기 스위치 중 적어도 하나의 문턱전압은 상기 구동 스위치의 문턱전압과 상쇄된다.An organic light emitting display device according to an embodiment of the present invention comprises: a plurality of column lines; A plurality of first row lines crossing the plurality of column lines and supplied with a first scan signal; A plurality of second low lines crossing the plurality of column lines and supplied with a second scan signal later than the first scan signal; Organic light emitting diodes formed in the pixel regions defined by the column line and the first and second row lines; A drive switch connected between a high potential voltage source and the organic light emitting element to control a current flowing through the organic light emitting element; At least two or more switches for controlling the drive switch, wherein a threshold voltage of at least one of the switches is offset from the threshold voltage of the drive switch.
Description
도 1은 통상의 유기전계발광 표시장치를 개략적으로 도시한 도면이다.1 is a view schematically illustrating a conventional organic light emitting display device.
도 2는 도 1에 도시된 화소의 상세 구성을 도시한 도면이다.FIG. 2 is a diagram illustrating a detailed configuration of the pixel illustrated in FIG. 1.
도 3은 도 2에 도시된 화소에의 셀 구동회로를 나타내는 도면이다.FIG. 3 is a diagram illustrating a cell driving circuit for the pixel shown in FIG. 2.
도 4는 본 발명의 제1 실시예에 의한 유기전계발광 표시장치를 나타내는 도면이다.4 is a diagram illustrating an organic light emitting display device according to a first embodiment of the present invention.
도 5는 도 4의 셀 구동회로를 상세히 나타낸 도면이다.5 is a view illustrating in detail the cell driving circuit of FIG. 4.
도 6은 도 5의 셀 구동회로를 구동하는 구동파형을 나타낸 도면이다.6 is a diagram illustrating a driving waveform for driving the cell driving circuit of FIG. 5.
도 7은 본 발명의 제2 실시예에 의한 유기전계발광 표시장치의 구동회로를 나타내는 도면이다.7 is a diagram illustrating a driving circuit of an organic light emitting display device according to a second embodiment of the present invention.
도 8은 도 7의 셀 구동장치를 구동하는 구동파형을 나타낸 도면이다.FIG. 8 is a diagram illustrating a driving waveform for driving the cell driving apparatus of FIG. 7.
도 9은 본 발명의 제3 실시예에 의한 유기전계발광 표시장치를 나타내는 도면이다.9 is a diagram illustrating an organic light emitting display device according to a third exemplary embodiment of the present invention.
도 10은 도 9의 셀 구동회로를 상세히 나타낸 도면이다.FIG. 10 is a detailed view of the cell driving circuit of FIG. 9.
도 11은 도 10의 셀 구동회로를 구동하는 구동파형을 나타낸 도면이다.FIG. 11 is a diagram illustrating a driving waveform for driving the cell driving circuit of FIG. 10.
<도면의 주요 부분에 대한 부호의 설명><Explanation of symbols for the main parts of the drawings>
2 : 음극 4 : 전자 주입층2: cathode 4: electron injection layer
6 : 전자 수송층 8 : 발광층6: electron transport layer 8: light emitting layer
10 : 정공 수송층 12 : 정공 주입층10
14 : 양극 16 : EL 표시패널14
본 발명은 유기전계발광 표시장치에 관한 것으로 특히, 화질 불균일 현상을 방지할 수 있는 유기전계발광 표시장치 및 구동방법에 관한 것이다.The present invention relates to an organic light emitting display device, and more particularly, to an organic light emitting display device and a driving method capable of preventing image quality irregularities.
최근, 음극선관(Cathode Ray Tube)의 단점인 무게와 부피를 줄일 수 있는 각종 평판 표시장치들이 개발되고 있다. 이러한 평판 표시장치로는 액정 표시장치(Liquid Crystal Display), 전계방출 표시장치(Field Emission Display), 플라즈마 표시 패널(Plasma Display Panel) 및 유기전계발광 표시장치(Electro-Luminescence : 이하, "EL"이라 함) 등이 있다. Recently, various flat panel displays have been developed to reduce weight and volume, which are disadvantages of cathode ray tubes. Such flat panel displays include a liquid crystal display, a field emission display, a plasma display panel, and an organic light emitting display (“EL”). Etc.).
여기서, EL 표시장치는 전자와 정공의 재결합으로 형광물질을 발광시키는 자발광소자로서, 재료 및 구조에 따라 무기 EL과 유기 EL로 대별된다. 이 EL 표시장치는 액정표시장치와 같이 별도의 광원을 필요로 하는 수동형 발광소자에 비하여 음극선관과 같은 빠른 응답속도를 가지는 장점을 갖고 있다.Here, the EL display device is a self-luminous device that emits a fluorescent material by recombination of electrons and holes, and is roughly divided into inorganic EL and organic EL according to materials and structures. This EL display device has the advantage of having a fast response speed, such as a cathode ray tube, compared to a passive light emitting device that requires a separate light source like a liquid crystal display device.
도 1은 EL 표시장치의 발광원리를 설명하기 위한 일반적인 유기 EL 구조를 도시한 단면도이다. EL 표시장치 중 유기 EL은 음극(2)과 양극(14) 사이에 적층된 전자 주입층(4), 전자 수송층(6), 발광층(8), 정공 수송층(10), 정공 주입층(12)을 구비한다.1 is a cross-sectional view showing a general organic EL structure for explaining the light emission principle of an EL display device. Among the EL display devices, the organic EL includes an
투명전극인 양극(14)과 금속전극인 음극(2) 사이에 전압을 인가하면, 음극(2)으로부터 발생된 전자는 전자 주입층(4) 및 전자 수송층(6)을 통해 발광층(8) 쪽으로 이동한다. 또한, 양극(14)으로부터 발생된 정공은 정공 주입층(12) 및 정공 수송층(10)을 통해 발광층(8) 쪽으로 이동한다. 이에 따라, 발광층(8)에서는 전자 수송층(6)과 정공 수송층(10)으로부터 공급되어진 전자와 정공이 충돌하여 재결합함에 의해 빛이 발생하게 되고, 이 빛은 투명전극인 양극(14)을 통해 외부로 방출되어 화상이 표시되게 한다.When a voltage is applied between the
이러한 유기 EL 소자를 이용하는 종래의 EL 표시장치는 도 2에 도시된 바와 같이 스캔 전극라인들(SL1 내지 SLn)과 데이터 전극라인들(DL1 내지 DLm)의 교차로 정의된 영역마다 배열되어진 화소셀들(PE)을 포함하는 EL 표시패널(16)과, 스캔 전극라인들(SL1 내지 SLn)을 구동하기 위한 스캔 드라이버(18)와, 데이터 전극라인들(DL1 내지 DLm)을 구동하기 위한 데이터 드라이버(20)와, 데이터 드라이버(20) 및 스캔 드라이버(18) 각각의 구동 타이밍을 제어하기 위한 타이밍 제어부(28)를 구비한다.2. Description of the Related Art A conventional EL display device using such an organic EL element includes pixel cells arranged in regions defined by intersections of scan electrode lines SL1 through SLn and data electrode lines DL1 through DLm as shown in FIG.
화소셀들(PE) 각각은 도 3에 도시된 바와 같이 공급 전압라인(VDD)과, 공급 전압라인(VDD)과 기저전압라인(GND) 사이에 접속된 발광셀(OLED)과, 데이터 전극라인(DL)과 스캔 전극라인(SL) 각각으로부터 공급되는 구동신호에 따라 발광셀(OLED)을 구동시키기 위한 발광셀 구동회로(30)를 구비한다.As illustrated in FIG. 3, each of the pixel cells PE includes a supply voltage line VDD, a light emitting cell OLED connected between a supply voltage line VDD, and a base voltage line GND, and a data electrode line. A light emitting
발광셀 구동회로(30)는 공급 전압라인(VDD)과 발광셀(OLED) 사이에 접속된 구동 TFT(DT)와, 스캔 전극라인(SL)과 데이터 전극라인(DL) 및 구동 TFT(DT)에 접속된 스위칭 TFT(SW)와, 구동 TFT(DT)와 스위칭 TFT(SW) 사이인 제 1 노드(N1)와 공급 전압라인(VDD) 사이에 접속된 스토리지 커패시터(Cst)를 구비한다. 여기서, TFT는 P 타입 전자 금속 산화막 반도체 전계 효과 트랜지스터(MOSFET, Metal-Oxide Semiconductor Field Effect Transistor)이다.The light emitting
구동 TFT(DT)의 게이트 단자는 스위칭 TFT(SW)의 드레인 단자에 접속되고, 소스 단자는 공급 전압라인(VDD)에 접속됨과 아울러 드레인 단자는 발광셀(OLED)에 접속된다. 스위칭 TFT(T1)의 게이트 단자는 스캔 전극라인(SL)에 접속되고, 소스 단자는 데이터 전극라인(DL)에 접속되고 드레인 단자는 구동 TFT(DT)의 게이트 단자에 접속된다.The gate terminal of the driving TFT DT is connected to the drain terminal of the switching TFT SW, the source terminal is connected to the supply voltage line VDD, and the drain terminal is connected to the light emitting cell OLED. The gate terminal of the switching TFT T1 is connected to the scan electrode line SL, the source terminal is connected to the data electrode line DL, and the drain terminal is connected to the gate terminal of the driving TFT DT.
타이밍 제어부(28)는 외부 시스템(예를 들면, 그래픽 카드)으로부터 공급되는 동기신호들을 이용하여 데이터 드라이버(20)를 제어하기 위한 데이터 제어신호 및 스캔 드라이버(18)를 제어하기 위한 스캔 제어신호를 생성한다. 또한, 타이밍 제어부(28)는 외부 시스템으로부터 공급되는 데이터 신호를 데이터 드라이버(20)에 공급한다.The
스캔 드라이버(18)는 타이밍 제어부(28)로부터의 스캔 제어신호에 응답하여 스캔 펄스(SP)를 발생하고, 스캔 펄스(SP)를 스캔 전극라인들(SL1 내지 SLn)에 공급하여 스캔라인들(SL1 내지 SLn)을 순차적으로 구동한다.The
데이터 드라이버(20)는 타이밍 제어부(28)로부터의 데이터 제어신호에 따라 수평기간(1H)마다 데이터 전압을 데이터 전극라인들(DL1 내지 DLm)에 공급한다. 이때, 데이터 드라이버(20)는 데이터 전극라인들(DL1 내지 DLm)과 1대1 매칭(Matching)되는 DLm개의 출력채널들(21)을 가지게 된다.The
이러한, 일반적인 EL 표시장치의 화소셀들(PE) 각각은 스캔 드라이버(18)로부터 스캔 전극라인(SL)에 로우(LOW) 상태의 스캔펄스(SP)가 입력되면 스위칭 TFT(SW)가 턴-온된다. 스위칭 TFT(SW)가 턴-온되면 스캔 전극라인(SL)에 공급되는 스캔펄스(SP)에 동기되도록 데이터 드라이버(20)로부터 데이터 전극라인(DL)에 공급되는 데이터 전압이 스위칭 TFT(SW)를 경유하여 제 1 노드(N1)에 공급된다. 이 제 1 노드(N1)에 공급되는 데이터 전압은 스토리지 커패시터(Cst)에 저장된다. 이 스토리지 커패시터(Cst)는 스캔 전극라인(SL)에 공급되는 스캔펄스(SP)의 공급시간 동안 데이터 전극라인(DL)으로부터의 데이터 전압을 저장한다. 이러한, 스토리지 커패시터(Cst)는 저장된 데이터 전압을 1프레임 동안 홀딩(Holding) 시키게 된다. 즉, 스토리지 커패시터(Cst)는 스캔 전극라인(SL)에 공급되는 스캔펄스(SP)가 오프되면 저장된 데이터 전압을 구동 TFT(DT)에 공급하여 구동 TFT(DT)를 턴-온시키게 된다. 이에 따라, 발광셀(OLED)은 공급 전압라인(VDD)과 기저전압(GND)간의 전압차에 의해 턴-온되어 구동 TFT(DT)를 경유하여 공급 전압라인(VDD)으로부터 공급되는 전류량에 비례하여 발광하게 된다.In each of the pixel cells PE of the general EL display device, when the scan pulse SP in the low state is input from the
이와 같은 구조의 종래의 EL 표시장치는 폴리 실리콘 TFT(Poly Silicon TFT) 결정화 공정과정에서 레이저의 출력 파워 불안정으로 인하여 패널 내부와 패널간에 소자 특성이 불균일하게 형성된다. 이러한 소자의 불균일 특성은 동일한 데이터 전압에 대하여 구동 TFT(DT)의 출력전류가 변화하는 현상을 유발하게 되는데 종래의 EL 표시장치가 가지는 화소구조는 패널 내부와 패널 간에 구동 TFT(DT)의 특성 불균일로 인하여 발생되는 화질 불균일을 보상할 수 없는 문제점이 발생한다. In the conventional EL display device having such a structure, device characteristics are unevenly formed between the panel and the panel due to the output power instability of the laser during the polysilicon TFT crystallization process. The nonuniformity of the device causes a phenomenon in which the output current of the driving TFT DT changes with respect to the same data voltage. The pixel structure of the conventional EL display device is nonuniform in the characteristic of the driving TFT between the panel and the panel. There is a problem that can not compensate for the image quality irregularity caused by.
따라서, 본 발명의 목적은 화질 불균일을 보상하여 화질을 개선할 수 있는 유기전계발광 표시장치 및 구동방법을 제공하는데 있다.
Accordingly, an object of the present invention is to provide an organic light emitting display device and a driving method which can improve image quality by compensating image quality unevenness.
상기 목적을 달성하기 위하여, 본 발명의 실시 예에 따른 유기전계발광 표시장치는 다수의 컬럼라인과; 상기 다수의 컬럼라인과 교차하고 제1 스캔신호가 공급되는 다수의 제1 로우라인과; 상기 다수의 컬럼라인과 교차하고 상기 제1 스캔신호보다 늦은 제2 스캔신호가 공급되는 다수의 제2 로우라인과; 상기 컬럼라인과 상기 제1 및 제2의 로우라인에 의해 정의되는 화소영역들에 형성되는 유기발광소자들과; 고전위 전압원과 상기 유기발광소자 사이에 접속되어 상기 유기발광소자에 흐르는 전류를 제어하는 구동 스위치와; 상기 구동 스위치를 제어하는 적어도 두 개 이상의 스위치들을 구비하고, 상기 스위치 중 적어도 하나의 문턱전압은 상기 구동 스 위치의 문턱전압과 상쇄된다.In order to achieve the above object, an organic light emitting display device according to an embodiment of the present invention comprises a plurality of column lines; A plurality of first row lines crossing the plurality of column lines and supplied with a first scan signal; A plurality of second low lines crossing the plurality of column lines and supplied with a second scan signal later than the first scan signal; Organic light emitting diodes formed in the pixel regions defined by the column line and the first and second row lines; A drive switch connected between a high potential voltage source and the organic light emitting element to control a current flowing through the organic light emitting element; At least two switches for controlling the drive switch, wherein the threshold voltage of at least one of the switches is offset with the threshold voltage of the drive switch.
상기 제1 및 제2 스캔 신호는 하나의 구동회로로 구동되며 역위상이다.The first and second scan signals are driven by one driving circuit and are out of phase.
상기 스위치들은 상기 고전위 전압원과 상기 구동스위치의 게이트 단 사이에 접속되고 제1 스캔신호를 공급받는 제1 스위치와; 기준전압원과 컬럼라인 사이에 접속되고 제2 스캔신호를 공급받는 제2 스위치와; 제2 스위치와 컬럼라인 사이에 접속되고 제1 스캔신호를 공급받는 제3 스위치와; 상기 제2 스위치와 제3 스위치사이에 접속되고 게이트 단과 드레인 단이 연결된 제3 스위치와; 상기 제2 스위치의 드레인 단과 상기 구동 스위치 게이트 단 사이에 접속되는 커패시터를 구비한다.The switches may include: a first switch connected between the high potential voltage source and a gate terminal of the driving switch and receiving a first scan signal; A second switch connected between the reference voltage source and the column line and receiving a second scan signal; A third switch connected between the second switch and the column line and receiving a first scan signal; A third switch connected between the second switch and a third switch and having a gate end and a drain end connected thereto; And a capacitor connected between the drain terminal of the second switch and the driving switch gate terminal.
상기 기준전압원은 하이 레벨이 상기 컬럼라인에 공급되는 데이터전압의 최대값과 제4 스위치의 문턱전압보다 크게 형성되는 펄스신호이다.The reference voltage source is a pulse signal whose high level is greater than the maximum value of the data voltage supplied to the column line and the threshold voltage of the fourth switch.
상기 제4 스위치의 소자 특성은 상기 구동 스위치의 소자 특성과 동일하게 형성된다.The device characteristic of the fourth switch is formed in the same manner as the device characteristic of the driving switch.
유기전계발광 표시장치는 다수의 컬럼라인과; 상기 다수의 컬럼라인과 교차하고 제1 스캔신호가 공급되는 다수의 제1 로우라인과; 상기 다수의 컬럼라인과 교차하고 상기 제1 스캔신호보다 늦은 제2 스캔신호가 공급되는 다수의 제2 로우라인과; 상기 다수의 컬럼라인과 교차하고 상기 제1 스캔신호 및 제2 스캔신호가 공급되는 기간을 제외한 기간에 제3 스캔신호가 공급되는 다수의 제3 라인과; 상기 컬럼라인과 상기 제1 및 제2 로우라인과 제3 라인에 의해 정의되는 화소영역들에 형성되는 유기발광소자들과; 고전위 전압원과 상기 유기발광소자 사이에 접속되어 상기 유기발광소자에 흐르는 전류를 제어하는 구동 스위치와; 상기 구동 스위치를 제 어하는 적어도 두 개 이상의 스위치들을 구비하고, 상기 스위치 중 적어도 하나의 문턱전압은 상기 구동 스위치의 문턱전압과 상쇄된다.An organic light emitting display device includes a plurality of column lines; A plurality of first row lines crossing the plurality of column lines and supplied with a first scan signal; A plurality of second low lines crossing the plurality of column lines and supplied with a second scan signal later than the first scan signal; A plurality of third lines intersecting the plurality of column lines and supplied with a third scan signal in a period other than a period in which the first scan signal and the second scan signal are supplied; Organic light emitting elements formed in the pixel areas defined by the column line, the first and second row lines, and the third line; A drive switch connected between a high potential voltage source and the organic light emitting element to control a current flowing through the organic light emitting element; At least two switches are provided to control the driving switch, and the threshold voltage of at least one of the switches is offset from the threshold voltage of the driving switch.
상기 제1 스캔신호는 전단 로우라인으로부터 공급된다.The first scan signal is supplied from a front row line.
상기 스위치들은 상기 고전위 전압원과 상기 구동스위치의 게이트 단 사이에 접속되고 제2 스캔신호를 공급받는 제1 스위치와; 상기 제1 스위치와 병렬로 접속되고 제1 스캔신호를 공급받는 제2 스위치와; 제1 스위치의 드레인 단과 제2 스위치의 드레인 단 사이에 접속되는 커패시터와; 기준전압원과 컬럼라인 사이에 접속되고 제3 스캔신호를 공급받는 제3 스위치와; 제3 스위치와 컬럼라인 사이에 접속되고 제2 스캔신호를 공급받는 제4 스위치와; 상기 제3 스위치와 제4 스위치 사이에 접속되고 게이트 단과 드레인 단이 연결된 제5 스위치를 구비한다.The switches may include a first switch connected between the high potential voltage source and a gate terminal of the driving switch and receiving a second scan signal; A second switch connected in parallel with the first switch and receiving a first scan signal; A capacitor connected between the drain end of the first switch and the drain end of the second switch; A third switch connected between the reference voltage source and the column line and receiving a third scan signal; A fourth switch connected between the third switch and the column line and receiving a second scan signal; And a fifth switch connected between the third switch and the fourth switch, and having a gate end and a drain end connected thereto.
상기 기준전압원은 상기 제2 스위치의 드레인 단에 형성되는 전압을 초기화하는 직류레벨 신호이다.The reference voltage source is a DC level signal for initializing the voltage formed at the drain terminal of the second switch.
상기 제5 스위치의 소자 특성은 상기 구동 스위치의 소자 특성과 동일하다.The device characteristic of the fifth switch is the same as that of the drive switch.
유기전계발광 표시장치는 다수의 컬럼라인과; 상기 다수의 컬럼라인과 교차하고 제1 스캔신호가 공급되는 다수의 제1 로우라인과; 상기 컬럼라인과 상기 제1 로우라인에 의해 정의되는 화소영역들에 형성되는 유기발광소자들과; 고전위 전압원과 상기 유기발광소자 사이에 접속되어 상기 유기발광소자에 흐르는 전류를 제어하는 구동 스위치와; 상기 구동 스위치를 제어하는 적어도 두 개 이상의 스위치들을 구비하고, 상기 스위치 중 적어도 하나의 문턱전압은 상기 구동 스위치의 문턱전압과 상쇄된다.An organic light emitting display device includes a plurality of column lines; A plurality of first row lines crossing the plurality of column lines and supplied with a first scan signal; Organic light emitting diodes formed in the pixel regions defined by the column line and the first row line; A drive switch connected between a high potential voltage source and the organic light emitting element to control a current flowing through the organic light emitting element; At least two or more switches for controlling the drive switch, wherein a threshold voltage of at least one of the switches is offset from the threshold voltage of the drive switch.
상기 스위치들은 상기 고전위 전압원과 상기 구동스위치의 게이트 단 사이에 접속디고 제1 스캔신호를 공급받는 제1 스위치와; 기준전압원과 컬럼라인 사이에 접속되고 제1 스캔신호를 공급받는 제2 스위치와; 제2 스위치와 컬럼라인 사이에 접속되고 제1 스캔신호를 공급받는 제3 스위치와; 상기 제2 스위치와 제3 스위치사이에 접속되고 게이트 단과 드레인 단이 연결된 제4 스위치와; 상기 제2 스위치의 드레인 단과 상기 구동 스위치 게이트 단 사이에 접속되는 커패시터를 구비한다.The switches may include a first switch connected between the high potential voltage source and a gate terminal of the driving switch and receiving a first scan signal; A second switch connected between the reference voltage source and the column line and receiving a first scan signal; A third switch connected between the second switch and the column line and receiving a first scan signal; A fourth switch connected between the second switch and the third switch and having a gate end and a drain end connected thereto; And a capacitor connected between the drain terminal of the second switch and the driving switch gate terminal.
상기 제3 스위치를 제외한 스위치는 P 타입으로 형성되며 상기 제3 스위치는 N 타입으로 형성된다.The switches other than the third switch are formed of P type, and the third switch is formed of N type.
상기 기준전압원은 하이 레벨이 상기 컬럼라인에 공급되는 데이터전압의 최대값과 제4 스위치의 문턱전압보다 크게 형성되는 펄스신호이다.The reference voltage source is a pulse signal whose high level is greater than the maximum value of the data voltage supplied to the column line and the threshold voltage of the fourth switch.
상기 제4 스위치의 소자 특성은 상기 구동 스위치의 소자 특성과 동일하다.The device characteristic of the fourth switch is the same as that of the drive switch.
유기전계발광 표시장치는 구동 스위치의 제어에 따른 전류신호를 입력받아 화상을 표시하는 표시패널의 구동방법에 있어서, 상기 전류신호를 발생하기 위한 기준전압을 발생하는 단계와, 상기 구동 스위치의 문턱전압을 보상하는 단계와; 상기 기준전압을 이용하여 데이터에 대응되는 상기 전류신호를 발생하고 상기 표시패널에 공급하는 단계를 포함하는 것을 특징으로 하는 유기전계발광 표시장치의 데이터 구동방법. In an organic light emitting display device, a method of driving a display panel that receives an electric current signal under control of a driving switch and displays an image, the method comprising: generating a reference voltage for generating the current signal, and a threshold voltage of the driving switch; Compensating for; And generating the current signal corresponding to data by using the reference voltage and supplying the current signal to the display panel.
상기 구동 스위치의 문턱전압을 보상하는 단계는 상기 구동 스위치의 문턱전압과 동일한 문턱전압을 가지는 스위치를 이용하여 상기 구동 스위치의 문턱전압을 상쇄된다.Compensating the threshold voltage of the driving switch cancels the threshold voltage of the driving switch by using a switch having the same threshold voltage as the threshold voltage of the driving switch.
상기 목적 외에 본 발명의 다른 목적 및 특징들은 첨부도면을 참조한 실시예에 대한 설명을 통하여 명백하게 드러나게 될 것이다.Other objects and features of the present invention in addition to the above objects will become apparent from the description of the embodiments with reference to the accompanying drawings.
이하 도 4 내지 도 11을 참조하여 본 발명의 바람직한 실시 예들에 대하여 설명하기로 한다.Hereinafter, exemplary embodiments of the present invention will be described with reference to FIGS. 4 to 11.
도 4는 본 발명의 제1 실시 예에 따른 유기전계발광 표시장치를 나타낸 도면이다.4 is a diagram illustrating an organic light emitting display device according to a first embodiment of the present invention.
도 4를 참조하면, 본 발명의 제1 실시 예에 따른 유기전계발광 표시장치는 화상이 구현되는 화소(EL)와, 화소(EL)에 접속되어 데이터 신호를 공급하는 데이터 구동회로(72)와, 스캔신호를 공급하는 스캔 구동회로(73)과, 기준전압을 공급하는 공급라인과 고전위 전압(VDD)을 공급하는 공급라인을 구비한다. 여기서 본 발명의 제1 실시 예에 따른 유기전계발광 표시장치는 제1 및 제2 선택신호(Sel1, Sel2)가 공급되는 두개의 스캔라인을 구비하게 된다.Referring to FIG. 4, the organic light emitting display device according to the first embodiment of the present invention includes a pixel EL on which an image is implemented, a
도 5는 도 4의 셀 구동회로를 상세히 나타낸 도면이다.5 is a view illustrating in detail the cell driving circuit of FIG. 4.
도 5를 참조하면, 본 발명의 제1 실시 예에 따른 셀 구동회로는 고전위 전압원(VDD)과 기저전압원(GND) 사이에 접속된 발광 셀(OLED)과, 고전위 전압원(VDD)과 발광 셀(OLED) 사이에 접속된 구동 TFT(DT)와, 구동 TFT(DT)의 소오스 단과 구동 TFT(DT1)의 게이트 단 사이에 접속된 제1 TFT(PT11)와, 별도의 구동 회로를 구성하여 공급되는 기준전압원(Vref)과, 기준전압원(Vref)과 데이터 구동부(Data) 사이에 접속된 제2 TFT(PT12)와, 제2 TFT(PT12)와 데이터 구동부(Data) 사이에 접속된 제3 TFT(PT13)와, 제3 TFT(PT13)와 데이터 구동부(Data) 사이에 접속된 제4 TFT(PT14) 와, 제1 TFT(PT11)의 드레인 단과 구동 TFT(DT1)의 게이트 단 사이의 제1 노드(N11)와, 제2 TFT(PT12)와 제3 TFT(PT13) 사이의 제2 노드(N12)와, 제1 노드(N11)와 제2 노드(N12) 사이에 접속된 커패시터(Cs1)와, 제4 TFT(PT14)의 게이트 단 및 제1 TFT(PT11)의 게이트 단에 각각 제1 선택신호(Sel)를 공급하는 제1 선택신호라인과, 제2 TFT(PT12)의 게이트 단에 제2 선택신호(EM)를 공급하는 제2 선택신호라인을 구비한다. 여기서, 제4 TFT(PT14)는 다이오드 결합형태의 TFT 소자이며, 제1 선택신호(Sel) 및 제2 선택신호(EM)는 동일한 구동회로로 구성되어 공급되며 제1 선택신호(Sel)와 제2 선택신호(EM)는 위상차를 가지게 된다. 이 위상차는 바람직하게 180°로 형성된다. 또한, 기준전압원(Vref)의 신호는 펄스(Pulse) 형태를 가지며 기준전압원(Vref)의 하이 레벨은 데이터 구동부(Data)로부터 공급되는 데이터 전압의 최대값과 제3 TFT(PT13)의 문턱 전압보다 큰 값으로 설정된다. 그리고 데이터 전압(Vdata)은 비디오 데이터에 대응되는 데이터 구동부(Data)의 출력값이다. 제1 내지 제4 TFT(PT11 내지 PT14)는 P 타입 스위치소자로 형성된다.Referring to FIG. 5, a cell driving circuit according to a first embodiment of the present invention includes a light emitting cell OLED connected between a high potential voltage source VDD and a ground voltage source GND, a high potential voltage source VDD, and light emission. The drive TFT DT connected between the cells OLED, the first TFT PT11 connected between the source end of the drive TFT DT and the gate end of the drive TFT DT1, and a separate drive circuit are constructed. A third TFT PT12 connected between the supplied reference voltage source Vref and the reference voltage source Vref and the data driver Data, and a third connected between the second TFT PT12 and the data driver Data. A TFT between the TFT PT13, the fourth TFT PT14 connected between the third TFT PT13 and the data driver Data, and the drain terminal of the first TFT PT11 and the gate terminal of the driving TFT DT1. Capacitor Cs1 connected between one node N11, the second node N12 between the second TFT PT12 and the third TFT PT13, and between the first node N11 and the second node N12. ), The gate terminal of the fourth TFT PT14 and the crab of the first TFT PT11 And a first selection signal line, a second select signal line for supplying a second selection signal (EM) to the gate terminal of the TFT (PT12) which supplies a first selection signal (Sel) to the root end. In this case, the fourth TFT PT14 is a diode-coupled TFT element, and the first selection signal Sel and the second selection signal EM are configured and supplied with the same driving circuit, and the first selection signal Sel and the first selection signal Sel and the first selection signal Sel and the second selection signal EM are provided. The two selection signals EM have a phase difference. This phase difference is preferably formed at 180 degrees. In addition, the signal of the reference voltage source Vref has a pulse shape, and the high level of the reference voltage source Vref is higher than the maximum value of the data voltage supplied from the data driver Data and the threshold voltage of the third TFT PT13. It is set to a large value. The data voltage Vdata is an output value of the data driver Data corresponding to the video data. The first to fourth TFTs PT11 to PT14 are formed of P type switch elements.
이와 같은 구조를 가지는 본 발명의 제1 실시 예에 따른 셀 구동회로의 동작을 도 6을 참조하여 상세히 살펴보기로 하자.An operation of the cell driving circuit according to the first embodiment of the present invention having the structure as described above will be described in detail with reference to FIG. 6.
도 6을 참조하면, A 구간에서는 기준전압원(Vref) 및 1 선택신호(Sel)는 하이 레벨을 가지며, 제2 선택신호(EM)는 로우 레벨을 가지게 된다. 따라서, 제2 선택신호(EM)가 공급되는 제2 TFT(PT12)는 턴-온되어 기준전압원(Vref)의 하이 레벨(Vref_high)이 제2 노드(N12)로 공급된다.Referring to FIG. 6, in the A section, the reference voltage source Vref and the first selection signal Sel have a high level, and the second selection signal EM has a low level. Accordingly, the second TFT PT12 to which the second selection signal EM is supplied is turned on so that the high level Vref_high of the reference voltage source Vref is supplied to the second node N12.
B 구간에서는 기준전압원(Vref) 및 제2 선택신호(EM)가 하이 레벨을 가지게 되며, 제1 선택신호(Sel)는 로우 레벨을 가지게 된다. 따라서, 제1 선택신호(Sel)가 공급되는 제4 TFT(PT14)와 제1 TFT(PT11)가 턴-온되게 된다. 제1 TFT(PT11)가 턴-온 됨으로써 제1 노드(N11)는 고전위 전압원(VDD)에 의해 충전된다. 한편, 제4 TFT(PT14)가 턴-온됨에 따라, 제2 노드(N12)는 게이트 단과 드레인 단이 서로 연결된 제3 TFT(PT13)의 문턱전압(Vth13) 만큼 상승되게 된다. 이에 따라, 제2 노드(N12)는 기준전압원(Vref)의 하이레벨(Vref_high)값과 제3 TFT(PT13)의 문턱전압(Vth13)이 더해진 값을 가지게 되며, 기준전압원(Vref)의 하이레벨(Vref_high)은 데이터 전압의 최대값으로 설정되어 있으므로 데이터전압(Vdata) + 제3 문턱전압(Vth13) 전압값을 가지게 된다. 결과적으로, 커패시터(Cs1)의 양단에 걸리는 전압은 제1 노드(N11) 및 제2 노드(N12)의 전압차가 됨으로 커패시터 전압은 수학식 1을 만족하게 된다.In the period B, the reference voltage source Vref and the second selection signal EM have a high level, and the first selection signal Sel has a low level. Therefore, the fourth TFT PT14 and the first TFT PT11 to which the first selection signal Sel is supplied are turned on. As the first TFT PT11 is turned on, the first node N11 is charged by the high potential voltage source VDD. Meanwhile, as the fourth TFT PT14 is turned on, the second node N12 is increased by the threshold voltage Vth13 of the third TFT PT13 having the gate terminal and the drain terminal connected to each other. Accordingly, the second node N12 has a value obtained by adding the high level Vref_high of the reference voltage source Vref and the threshold voltage Vth13 of the third TFT PT13, and the high level of the reference voltage source Vref. Since Vref_high is set to the maximum value of the data voltage, Vref_high has a data voltage Vdata + third threshold voltage Vth13. As a result, the voltage across the capacitor Cs1 becomes the voltage difference between the first node N11 and the second node N12, so that the capacitor voltage satisfies Equation (1).
여기서, Vcs1는 커패시터 전압,VDD는 고전위전압, Vdata는 데이터전압, Vth13는 제3 문턱전압을 지시한다.Here, Vcs1 indicates a capacitor voltage, VDD indicates a high potential voltage, Vdata indicates a data voltage, and Vth13 indicates a third threshold voltage.
C 구간에서는 기준전압원(Vref)과 제2 선택신호(EM)가 로우 레벨을 가지게 되며, 제1 선택신호(Sel)은 하이 레벨을 가지게 된다. 따라서, 제2 노드(N12)에는 기준전압원(Vref)의 로우 레벨(Vref_low)이 공급되고, 제1 노드(N11)의 전압(Vn11)은 커패시터 전압(Vcs1) = 제1 노드 전압(Vn11) - 제2 노드 전압(Vn12)와 같은 관계를 가지게 됨으로 수학식 2를 만족하게 된다.In the C section, the reference voltage source Vref and the second selection signal EM have a low level, and the first selection signal Sel has a high level. Accordingly, the low level Vref_low of the reference voltage source Vref is supplied to the second node N12, and the voltage Vn11 of the first node N11 is the capacitor voltage Vcs1 = first node voltage Vn11 −.
여기서, Vn11은 제1 노드(N11)의 전압, Vref_low는 기준전압원(Vref)의 로우 레벨, Vcs1는 커패시터 전압을 지시한다.Here, Vn11 denotes a voltage of the first node N11, Vref_low denotes a low level of the reference voltage source Vref, and Vcs1 denotes a capacitor voltage.
한편, 구동 TFT(DT1)의 문턱전압은 소오스 단과 게이트 단의 전압차 즉, 제1 노드(N11)와 고전위전압(VDD)의 차가 됨으로 수학식 3을 만족하게 된다.On the other hand, the threshold voltage of the driving TFT DT1 becomes the voltage difference between the source terminal and the gate terminal, that is, the difference between the first node N11 and the high potential voltage VDD, thereby satisfying Equation 3 below.
여기서, Vth(DT1)는 구동 TFT(DT1)의 문턱전압, VDD는 고전위전압, Vn11은 제1 노드 전압을 지시한다.Here, Vth DT1 indicates a threshold voltage of the driving TFT DT1, VDD indicates a high potential voltage, and Vn11 indicates a first node voltage.
결과적으로, 발광 셀(OLED)에 흐르는 전류(I_OLED)는 다음과 같은 수학식 4을 만족하게 된다.As a result, the current I_OLED flowing in the light emitting cell OLED satisfies
=K’(Vdata - Vref_low + Vth13 - Vth(DT1))2 = K '(Vdata-Vref_low + Vth13-Vth (DT1)) 2
여기서, VDD는 고전위 전압원의 전압레벨, Vref_low는 기준전압원(Vref)의 로우 레벨, Vdata는 데이터 전압 및 기준전압원(Vref)의 하이 레벨, Vth13는 제3 TFT(PT13)의 문턱전압, Vth(DT1)는 구동 TFT(DT1)의 문턱전압을 지시한다.Where VDD is the voltage level of the high potential voltage source, Vref_low is the low level of the reference voltage source Vref, Vdata is the high level of the data voltage and the reference voltage source Vref, Vth13 is the threshold voltage of the third TFT PT13, Vth ( DT1 indicates the threshold voltage of the driving TFT DT1.
이러한 본 발명의 제1 실시 예에 따른 셀 구동회로는 제3 TFT(PT13)와 구동 TFT(DT1)의 설계시 서로간의 이격이 좁기 때문에 제3 TFT(PT13)의 소자특성과 구동 TFT(DT1)의 소자특성을 설계적으로 동일하게 형성할 수 있다. 따라서, 셀 구동회로의 최종 전류값은 Vdata-Vref_low값이 된다. 결과적으로, 본 발명의 제1 실시 예에 따른 셀 구동회로는 구동 TFT(DT1)의 문턱전압을 보상할 수 있는 제3 TFT(PT13)의 문턱전압을 제공함으로써 구동 TFT(DT1)의 특성에 관계없이 발광 셀(OLED)를 구동할 수 있게 된다. 또한, 본 발명의 제1 실시 예에 따른 셀 구동회로는 구동전류의 최종 전류값이 고전위 전압원(VDD)에 영향을 받지 않게 됨으로, 고전위전압(VDD)의 공급라인에 의한 IR 드롭(Drop)을 보상할 수 있게 된다.In the cell driving circuit according to the first embodiment of the present invention, since the separation between each other is small when the third TFT PT13 and the driving TFT DT1 are designed, the device characteristics and the driving TFT DT1 of the third TFT PT13 are narrow. The device characteristics can be formed in the same design. Therefore, the final current value of the cell driving circuit becomes the Vdata-Vref_low value. As a result, the cell driving circuit according to the first embodiment of the present invention provides a threshold voltage of the third TFT PT13 capable of compensating the threshold voltage of the driving TFT DT1, thereby relating to the characteristics of the driving TFT DT1. The light emitting cell OLED can be driven without. In addition, in the cell driving circuit according to the first embodiment of the present invention, since the final current value of the driving current is not affected by the high potential voltage source VDD, the IR drop by the supply line of the high potential voltage VDD is dropped. ) Can be compensated.
도 7은 본 발명의 제2 실시 예에 따른 셀 구동회로를 나타낸 도면이다.7 is a diagram illustrating a cell driving circuit according to a second embodiment of the present invention.
도 7을 참조하면, 본 발명의 제2 실시 예에 따른 셀 구동회로는 고전위 전압원(VDD)과 기저전압원(GND) 사이에 접속된 발광 셀(OLED)과, 고전위 전압원(VDD)과 발광 셀(OLED) 사이에 접속된 구동 TFT(DT2)와, 구동 TFT(DT2)의 소오스 단과 구동 TFT(DT2)의 게이트 단 사이에 접속된 제1 TFT(PT21)와, 별도의 구동 회로를 구성하여 공급되는 기준전압원(Vref)과, 기준전압원(Vref)과 데이터 구동부(Data) 사이에 접속된 N 타입의 제2 TFT(NT22)와, 제2 TFT(NT22)와 데이터 구동부(Data) 사이에 접속된 제3 TFT(PT23)와, 제3 TFT(PT23)와 데이터 구동부(Data) 사이에 접속된 제4 TFT(PT24)와, 제1 TFT(PT21)의 드레인 단과 구동 TFT(DT2)의 게이트 단 사이의 제1 노드(N21)와, 제2 TFT(NT22)와 제3 TFT(PT23) 사이의 제2 노드(N22)와, 제1 노드(N21)와 제2 노드(N22) 사이에 접속된 커패시터(Cs2)와, 제4 TFT(PT24)의 게이트 단 및 제1 TFT(PT21)의 게이트 단에 각각 제1 선택신호(Sel)를 공급하는 제1 선택신호라인을 구비한다. 여기서, 제4 TFT(PT24)는 다이오드 결합형태의 TFT 소자이며, 제1 선택신호(Sel)와 기준전압원(Vref)은 별도의 구동회로를 구비한다. 기준전압원(Vref)의 신호는 펄스(Pulse) 형태를 가지며 기준전압원(Vref)의 하이 레벨은 데이터 구동부(Data)로부터 공급되는 데이터 전압의 최대값과 제3 TFT(PT23)의 문턱 전압보다 큰 값으로 설정된다. 제2 TFT(PT22)를 제외한 제1 내지 제4 TFT(PT21 내지 PT24)는 P 타입 스위치소자로 형성된다.Referring to FIG. 7, a cell driving circuit according to a second exemplary embodiment of the present invention includes a light emitting cell OLED connected between a high potential voltage source VDD and a ground voltage source GND, a high potential voltage source VDD, and light emission. A separate driving circuit is constructed by driving TFT DT2 connected between the cells OLED, first TFT PT21 connected between the source terminal of the driving TFT DT2 and the gate terminal of the driving TFT DT2. The reference voltage source Vref to be supplied, the N type second TFT NT22 connected between the reference voltage source Vref and the data driver Data, and the connection between the second TFT NT22 and the data driver Data. The third TFT PT23, the fourth TFT PT24 connected between the third TFT PT23 and the data driver Data, the drain terminal of the first TFT PT21 and the gate terminal of the driving TFT DT2. Connected between the first node N21 and the second node N22 between the second TFT NT22 and the third TFT PT23, and between the first node N21 and the second node N22. Capacitor Cs2, gate terminal of fourth TFT PT24 and first TFT And a first selection signal line for supplying a first selection signal Sel to the gate terminal of PT21, respectively. The fourth TFT PT24 is a diode-coupled TFT element, and the first selection signal Sel and the reference voltage source Vref are provided with separate driving circuits. The signal of the reference voltage source Vref has a pulse shape, and the high level of the reference voltage source Vref is greater than the maximum value of the data voltage supplied from the data driver Data and the threshold voltage of the third TFT PT23. Is set. The first to fourth TFTs PT21 to PT24 except for the second TFT PT22 are formed of P-type switch elements.
이와 같은 구조를 가지는 본 발명의 제2 실시 예에 따른 셀 구동회로는 본 발명의 제1 실시 예와 비교하여 제2 TFT(NT22)의 특성을 N 타입으로 대체한 것을 제외하고 동일한 구성을 구비한다. 이러한 본 발명의 제2 실시 예에 다른 셀 구동회로는 제2 TFT(NT22)의 특성이 N 타입으로 대체함으로서 제2 선택신호 및 제2 선택신호라인을 제거할 수 있으며, 제2 TFT(NT22)의 게이트 단은 제1 선택신호(Sel) 및 제1 선택신호라인을 이용하여 구동할 수 있게 된다. 따라서, 본 발명의 제2 실시 예에 따른 셀 구동회로는 도 8에 도시된 바와 같이 별도로 구성되는 두개의 구동회로 즉, 기준전압원(Vref)과 제1 선택신호(Sel)에 의하여 구동되며, 구동 방식은 본 발명의 제1 실시 예에서 제2 선택신호(EM)에 의해 구동되는 제2 TFT(PT22)와, 본 발명의 제2 실시 예에서 제1 선택신호(Sel)에 의해 구동되는 제2 TFT(NT22)가 동일하게 구동되게 된다. 따라서, 본 발명의 제2 실시 예에서 최종 전류값은 본 발명의 제1 실시 예에서의 최종 전류값(I_OLED)와 동일한 값을 가지게 되고, 결과적으로 본 발명의 제2 실시 예는 본 발명의 제1 실시 예와 동일한 효과를 가질 수 있게 된다.The cell driving circuit according to the second embodiment of the present invention having the above structure has the same configuration except that the characteristics of the second TFT NT22 are replaced with the N type as compared with the first embodiment of the present invention. . The cell driving circuit according to the second embodiment of the present invention can remove the second selection signal and the second selection signal line by replacing the characteristics of the second TFT NT22 with the N type, and the second TFT NT22 The gate terminal of may be driven by using the first selection signal Sel and the first selection signal line. Accordingly, the cell driving circuit according to the second embodiment of the present invention is driven by two driving circuits separately configured as shown in FIG. 8, that is, the reference voltage source Vref and the first selection signal Sel. The method includes the second TFT PT22 driven by the second selection signal EM in the first embodiment of the present invention, and the second TFT driven by the first selection signal Sel in the second embodiment of the present invention. The TFT NT22 is driven in the same way. Therefore, in the second embodiment of the present invention, the final current value has the same value as the final current value I_OLED in the first embodiment of the present invention. As a result, the second embodiment of the present invention is the first embodiment of the present invention. The same effect as in the first embodiment may be achieved.
도 9는 본 발명의 제3 실시 예에 따른 유기전계발광 표시장치를 나타낸 도면이다.9 is a diagram illustrating an organic light emitting display device according to a third embodiment of the present invention.
도 9를 참조하면, 본 발명의 제3 실시 예에 따른 유기전계발광 표시장치는 화상이 구현되는 화소(EL)와, 화소(EL)에 접속되어 데이터 신호를 공급하는 데이터 구동회로(72)와, 스캔신호를 공급하는 스캔 구동회로(73)과, 기준전압(Vref)을 공급하는 공급라인과, 고전위 전압(VDD)을 공급하는 공급라인을 구비한다. 여기서 본 발명의 제3 실시 예에 따른 유기전계발광 표시장치는 제1 및 제2 선택신호(Sel1, Sel2)가 공급되는 두개의 스캔라인을 구비하고, 전단 게이트의 선택신호를 이용하여 구동 스위치(DT3)의 게이트 전압을 초기화 한다.Referring to FIG. 9, an organic light emitting display device according to a third embodiment of the present invention includes a pixel EL on which an image is implemented, a
도 10은 본 발명의 제3 실시 예에 따른 셀 구동회로를 나타낸 도면이다.10 is a diagram illustrating a cell driving circuit according to a third embodiment of the present invention.
도 10을 참조하면, 본 발명의 제3 실시 예에 따른 셀 구동회로는 고전위 전압원(VDD)과 기저전압원(GND) 사이에 접속된 발광 셀(OLED)과, 고전위 전압원(VDD)과 발광 셀(OLED) 사이에 접속된 구동 TFT(DT3)와, 고전위 전압원(VDD)과 구동 TFT(DT3)의 게이트 단 사이에 각각 병렬로 접속된 제1 TFT(PT31) 및 제2 TFT(PT32)와, 직류레벨로 구동되는 기준전압원(Vref)과, 기준전압원(Vref)과 데이터 구동부(Data) 사이에 접속된 제3 TFT(PT33)와, 제3 TFT(PT33)과 데이터 구동부(Data) 사이에 접속된 제4 TFT(PT34)와, 제4 TFT(PT34)와 데이터 구동부(Data) 사이에 접속된 제5 TFT(PT35)와, 제1 TFT(PT31)의 드레인 단과 구동 TFT(DT3)의 게이트 단으로 형성된 제1 노드(N31)와, 제3 TFT(PT33)의 드레인 단과 제2 TFT(PT32)의 드레인 단 및 제4 TFT(PT34)의 소오스 단으로 형성된 제2 노드(N32)와, 제1 노드(N31)와 제2 노드(N32)사이에 접속된 커패시터(Cs3)와, 제2 TFT(PT32)의 게이트 단에 접속되어 제1 선택신호(Sel1)를 공급하는 제1 선택신호라인과, 제1 TFT(PT31)와 제5 TFT(PT35)의 게이트 단에 접속되어 제2 선택신호(Sel2)를 공급하는 제2 선택신호라인과, 제3 TFT(PT33)의 게이트 단에 접속되어 제3 선택신호(EM)를 공급하는 제3 선택신호라인을 구비한다. 여기서, 제5 TFT(PT35)는 다이오드 결합형태의 TFT 소자이며, 제2 선택신호(Sel2)는 전단 게이트의 선택신호를 사용할 수 있으며, 별도의 구동회로를 구성하여 공급될 수 있다. 또한, 제1 TFT(PT31)와 제5 TFT(PT35)는 설계적으로 동일한 특성을 가지도록 형성한다. 그리고 데이터 전압(Vdata)은 비디오 데이터에 대응되는 데이터 구동부(Data)의 출력값이다. 제1 내지 제5 TFT(PT31 내지 PT35)는 P 타입 스위치소자로 형성된다.Referring to FIG. 10, a cell driving circuit according to a third embodiment of the present invention includes a light emitting cell OLED connected between a high potential voltage source VDD and a ground voltage source GND, a high potential voltage source VDD, and light emission. The first TFT PT31 and the second TFT PT32 connected in parallel between the driving TFT DT3 connected between the cells OLED and the gate terminals of the high potential voltage source VDD and the driving TFT DT3, respectively. And between the third TFT PT33 connected between the reference voltage source Vref driven at the DC level, the reference voltage source Vref, and the data driver Data, and between the third TFT PT33 and the data driver Data. Of the fourth TFT PT34 connected to the fifth TFT PT35 connected between the fourth TFT PT34 and the data driver Data, the drain terminal of the first TFT PT31 and the driving TFT DT3. A first node N31 formed of a gate end, a drain end of the third TFT PT33, a drain end of the second TFT PT32, and a second node N32 formed of a source end of the fourth TFT PT34, Between the first node N31 and the second node N32 The capacitor Cs3, the first select signal line connected to the gate terminal of the second TFT PT32 and supply the first select signal Sel1, and the first TFT PT31 and the fifth TFT PT35 A second selection signal line connected to the gate terminal to supply the second selection signal Sel2 and a third selection signal line connected to the gate terminal of the third TFT PT33 to supply the third selection signal EM. Equipped. Here, the fifth TFT PT35 is a diode-coupled TFT device, and the second selection signal Sel2 may use a selection signal of a front gate, and may be supplied by configuring a separate driving circuit. Further, the first TFT PT31 and the fifth TFT PT35 are formed to have the same characteristics in design. The data voltage Vdata is an output value of the data driver Data corresponding to the video data. The first to fifth TFTs PT31 to PT35 are formed of P type switch elements.
이와 같은 구조를 가지는 본 발명의 제3 실시 예에 따른 셀 구동회로의 동작을 도 11에 도시된 구동파형을 참조하여 상세히 살펴보기로 하자.An operation of the cell driving circuit according to the third embodiment of the present invention having the structure as described above will be described in detail with reference to the driving waveform shown in FIG. 11.
도 11을 참조하면, A 기간에서는 제1 선택신호(Sel1)의 로우 레벨이 제2 TFT(PT2)의 게이트 단에 공급됨에 따라 제2 TFT(PT2)가 턴-온되게 된다. 따라서, 고전위 전압원(VDD)의 전압이 제2 노드(N32)를 충전시키게 된다.Referring to FIG. 11, in the period A, as the low level of the first selection signal Sel1 is supplied to the gate terminal of the second TFT PT2, the second TFT PT2 is turned on. Therefore, the voltage of the high potential voltage source VDD charges the second node N32.
B 기간에서는 제2 선택신호(Sel2)의 로우 레벨이 제1 TFT(PT1) 및 제5 TFT(PT5)의 게이트 단에 각각 공급되어 제1 TFT(PT1) 및 제5 TFT(PT5)가 턴-온된다. 여기서, 제5 TFT(PT5)의 드레인 단에는 데이터 구동부(Data)로부터의 데이터 전압(Vdata)이 공급됨에 따라 제2 노드(N32)와 제4 TFT(PT4) 및 제5 TFT(PT5)는 전 류 패스가 형성됨으로써 제2 노드(N32)의 전압이 데이터 전압(Vdata) 및 제4 TFT(PT4)의 문턱전압의 합으로 형성되게 된다. 한편, 제1 TFT(PT1)가 턴-온 됨에따라 제1 노드(N31)는 고전위 전압원(VDD)에 의해 충전된다. 따라서, 커패시터(Cs3)에 걸리는 전압은 다음 수학식 5를 만족하게 된다.In the period B, the low level of the second selection signal Sel2 is supplied to the gate terminals of the first TFT PT1 and the fifth TFT PT5, respectively, so that the first TFT PT1 and the fifth TFT PT5 are turned on. Is on. Here, as the data voltage Vdata from the data driver Data is supplied to the drain terminal of the fifth TFT PT5, the second node N32, the fourth TFT PT4, and the fifth TFT PT5 are fully connected to each other. The current path is formed such that the voltage of the second node N32 is formed by the sum of the data voltage Vdata and the threshold voltage of the fourth TFT PT4. Meanwhile, as the first TFT PT1 is turned on, the first node N31 is charged by the high potential voltage source VDD. Therefore, the voltage across the capacitor Cs3 satisfies Equation 5 below.
여기서, Vcs3은 커패시터 양단에 걸리는 전압, VDD는 고전위 전압원의 전압, Vdata는 데이터 전압, Vth5는 제5 TFT(PT5)의 문턱전압을 지시한다.Here, Vcs3 denotes a voltage across the capacitor, VDD denotes a voltage of a high potential voltage source, Vdata denotes a data voltage, and Vth5 denotes a threshold voltage of the fifth TFT PT5.
C 기간에서는 제2 선택신호(Sel2)가 하이 레벨로 천이되고, 제3 선택신호(EM)가 로우 레벨로 천이됨으로서, 제2 TFT(PT2)는 턴-오프되고 제3 TFT(PT3)는 턴-온된다. 제3 TFT(PT3)가 턴-온됨에 따라 기준전압원(Vref)의 전압이 제2 노드(N32)를 충전하게 된다. 한편, 제1 노드(N31)의 전압은 제2 노드(N32)의 전압과 커패시터(Vcs3)의 전압의 합이 됨으로 수학식 6을 만족하게 된다.In the C period, the second selection signal Sel2 transitions to the high level, and the third selection signal EM transitions to the low level, whereby the second TFT PT2 is turned off and the third TFT PT3 is turned on. -On. As the third TFT PT3 is turned on, the voltage of the reference voltage source Vref charges the second node N32. Meanwhile, the voltage of the first node N31 is the sum of the voltage of the second node N32 and the voltage of the capacitor Vcs3, thereby
여기서, Vn31은 제1 노드에 걸리는 전압, Vref는 제2 노드의 전압 및 기준전압원의 전압, Vcs는 커패시터에 걸리는 전압을 지시한다.Here, Vn31 denotes a voltage applied to the first node, Vref denotes a voltage of the second node and a reference voltage source, and Vcs denotes a voltage applied to the capacitor.
본 발명의 제3 실시 예에 따른 셀 구동회로에서는 제1 TFT(PT1)와 제4 TFT(PT4)의 소자 특성을 설계적으로 동일하게 설계하게 됨으로 발광 셀(I_OLED)에 흐르는 전류는 본 발명의 제1 실시 예에 따른 셀 구동회로와 동일한 값을 가지게 된다. 따라서, 본 발명의 제3 실시 예에 따른 셀 구동회로는 구동 TFT(DT3)의 소자특성 및 고전위 전압원(VDD)의 공급라인에 의한 IR 드롭에 관계없이 일정한 값을 유지하게 된다. 또한, 본 발명의 제3 실시 예에 따른 셀 구동회로는 제2 TFT(PT2)를 이용하여 제2 노드(N32)의 전압을 초기화 하게 됨으로 기준전압원(Vref)을 직류레벨로 구동할 수 있게 된다. 이에 따라, 본 발명의 제3 실시 예에 따른 셀 구동회로는 기준전압원(Vref)을 직류레벨로 구동함으로써 구동회로를 단순화할 수 있게 된다.In the cell driving circuit according to the third exemplary embodiment of the present invention, the device characteristics of the first TFT PT1 and the fourth TFT PT4 are designed to be identically designed, so that the current flowing through the light emitting cell I_OLED may be reduced. It has the same value as the cell driving circuit according to the first embodiment. Accordingly, the cell driving circuit according to the third embodiment of the present invention maintains a constant value regardless of the device characteristics of the driving TFT DT3 and the IR drop caused by the supply line of the high potential voltage source VDD. In addition, the cell driving circuit according to the third embodiment of the present invention initializes the voltage of the second node N32 by using the second TFT PT2, thereby driving the reference voltage source Vref at a DC level. . Accordingly, the cell driving circuit according to the third embodiment of the present invention can simplify the driving circuit by driving the reference voltage source Vref at a DC level.
상술한 바와 같이, 본 발명의 실시 예에 따른 셀 구동회로는 구동 TFT 소자의 특성 및 고전위 전압원의 공급라인에 의한 전력 소모와 관계없이 발광 셀을 구동함으로써 발광 셀에 공급되는 구동전류를 일정하게 유지할 수 있다. 이에 따라, 본 발명의 실시 예에 따른 셀 구동회로는 종래의 EL 표시장치에서 발생하는 줄무늬 현상을 방지할 수 있을 뿐만아니라 셀을 안정적으로 구동할 수 있게 된다.As described above, the cell driving circuit according to the embodiment of the present invention drives the light emitting cell irrespective of the characteristics of the driving TFT element and the power consumption by the supply line of the high potential voltage source, thereby keeping the driving current supplied to the light emitting cell constant. I can keep it. Accordingly, the cell driving circuit according to the embodiment of the present invention can not only prevent streaks occurring in the conventional EL display device but also drive the cell stably.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.Those skilled in the art will appreciate that various changes and modifications can be made without departing from the technical spirit of the present invention. Therefore, the technical scope of the present invention should not be limited to the contents described in the detailed description of the specification but should be defined by the claims.
Claims (17)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020040090960A KR100602070B1 (en) | 2004-11-09 | 2004-11-09 | Organic Light-emitting Display Devices And Driving Method there of |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020040090960A KR100602070B1 (en) | 2004-11-09 | 2004-11-09 | Organic Light-emitting Display Devices And Driving Method there of |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20060042426A KR20060042426A (en) | 2006-05-15 |
KR100602070B1 true KR100602070B1 (en) | 2006-07-18 |
Family
ID=37148295
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020040090960A KR100602070B1 (en) | 2004-11-09 | 2004-11-09 | Organic Light-emitting Display Devices And Driving Method there of |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100602070B1 (en) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101907959B1 (en) | 2011-11-23 | 2018-12-20 | 엘지디스플레이 주식회사 | Organic light emitting diode display device |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100932988B1 (en) * | 2008-04-01 | 2009-12-21 | 삼성모바일디스플레이주식회사 | Display device and driving method thereof |
-
2004
- 2004-11-09 KR KR1020040090960A patent/KR100602070B1/en active IP Right Grant
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101907959B1 (en) | 2011-11-23 | 2018-12-20 | 엘지디스플레이 주식회사 | Organic light emitting diode display device |
Also Published As
Publication number | Publication date |
---|---|
KR20060042426A (en) | 2006-05-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100606416B1 (en) | Driving Apparatus And Method For Organic Light-Emitting Diode | |
KR102623352B1 (en) | Organic light emitting display device and method for driving the same | |
KR100602352B1 (en) | Pixel and Light Emitting Display Using The Same | |
US7675493B2 (en) | Driving circuit for organic light emitting diode, display device using the same and driving method of organic light emitting diode display device | |
US20170337875A1 (en) | Organic light-emitting diode display device and method of driving the same | |
KR100624137B1 (en) | Pixel circuit of organic electroluminiscence display device and driving method the same | |
KR101008438B1 (en) | Pixel and Organic Light Emitting Display Device | |
KR20070113769A (en) | Organic light emitting diode display and driving method thereof | |
KR20080080753A (en) | Pixel, organic light emitting display device and driving method thereof | |
JP2008262144A (en) | Pixel, organic light-emitting display using the same and method for driving the same | |
KR100604057B1 (en) | Pixel and Light Emitting Display Using the Same | |
KR20090059384A (en) | Pixel and organic light emitting display device | |
JP6035434B2 (en) | Pixel circuit, display device, and driving method thereof | |
KR101213837B1 (en) | Organic Electro Luminescence Device And Driving Method Thereof | |
KR100707624B1 (en) | Pixel and Driving Method of Light Emitting Display Using the Same | |
KR20080082118A (en) | Organic light emitting diode display and driving method thereof | |
KR20080082820A (en) | Organic light emitting diode display and driving method thereof | |
CN114694577A (en) | Gate driving circuit and electroluminescent display device using the same | |
KR20070002189A (en) | A electro-luminescence display device | |
KR20050122696A (en) | Light emitting display and driving methood thereof | |
KR100602070B1 (en) | Organic Light-emitting Display Devices And Driving Method there of | |
KR101474023B1 (en) | Organic light emitting diode display device | |
KR100595108B1 (en) | Pixel and Light Emitting Display and Driving Method Thereof | |
KR100606415B1 (en) | Organic Light-Emitting Diode Display Device And Driving Method thereof | |
KR100592645B1 (en) | Pixel and Driving Method of Light Emitting Display Using the Same |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20130619 Year of fee payment: 8 |
|
FPAY | Annual fee payment |
Payment date: 20140630 Year of fee payment: 9 |
|
FPAY | Annual fee payment |
Payment date: 20150629 Year of fee payment: 10 |
|
FPAY | Annual fee payment |
Payment date: 20160630 Year of fee payment: 11 |
|
FPAY | Annual fee payment |
Payment date: 20190617 Year of fee payment: 14 |