KR100590927B1 - 액정표시 소자의 인터페이스 회로 - Google Patents

액정표시 소자의 인터페이스 회로 Download PDF

Info

Publication number
KR100590927B1
KR100590927B1 KR1019990061687A KR19990061687A KR100590927B1 KR 100590927 B1 KR100590927 B1 KR 100590927B1 KR 1019990061687 A KR1019990061687 A KR 1019990061687A KR 19990061687 A KR19990061687 A KR 19990061687A KR 100590927 B1 KR100590927 B1 KR 100590927B1
Authority
KR
South Korea
Prior art keywords
signal
data
input
odd
output
Prior art date
Application number
KR1019990061687A
Other languages
English (en)
Other versions
KR20010058178A (ko
Inventor
이화정
김용일
이성규
Original Assignee
비오이 하이디스 테크놀로지 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 비오이 하이디스 테크놀로지 주식회사 filed Critical 비오이 하이디스 테크놀로지 주식회사
Priority to KR1019990061687A priority Critical patent/KR100590927B1/ko
Publication of KR20010058178A publication Critical patent/KR20010058178A/ko
Application granted granted Critical
Publication of KR100590927B1 publication Critical patent/KR100590927B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/13306Circuit arrangements or driving methods for the control of single liquid crystal cells
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/14Use of low voltage differential signaling [LVDS] for display data communication

Landscapes

  • Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Nonlinear Science (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 액정표시 소자의 인터페이스 회로에 관한 것으로, 노트북이나 데스크탑 피씨 등과 같은 시스템 본체에서 출력된 티티엘 레벨의 클럭 신호, 짝수 및 홀수 알지비 데이타 신호, 데이타 인에이블 신호, 및 파워 신호 등을 입력하는 입력 수단과, 하나의 입력단과 제 1 및 제 2 출력단을 가지며, 상기 입력 수단에서 출력되는 티티엘 레벨의 상기 데이타 인에이블 신호를 상기 입력단으로 제공받고, 제 1 및 제 2 출력단 중 어느 하나를 통하여 상기 데이타 인에이블 신호를 선택적으로 출력하는 스위칭 수단과, 상기 입력 수단을 통해 티티엘 레벨의 파워 신호, 홀수 알지비 데이타 신호, 홀수 클럭 신호를 각각 입력받고, 상기 스위칭 수단의 제 1 출력단을 통해 상기 데이타 인에이블 신호를 선택적으로 입력받으며, 상기 홀수 클럭 신호와 홀수 데이타 신호를 로우 전압 디퍼런스 신호 레벨로 변환하여 출력하고, 상기 데이타 인에이블 신호가 입력된 경우 상기 데이타 인에이블 신호를 로우 전압 디퍼런스 신호 레벨로 변환하여 상기 홀수 데이터 신호와 함께 출력하는 제1 변환 수단과, 상기 입력 수단을 통해 티티엘 레벨의 파워 신호, 짝수 알지비 데이타 신호, 짝수 클럭 신호를 각각 입력받고, 상기 스위칭 수단의 제 2 출력단을 통해 상기 데이타 인에이블 신호를 선택적으로 입력받으며, 상기 짝수 클럭 신호와 짝수 데이타 신호를 로우 전압 디퍼런스 신호 레벨로 변환하여 출력하고, 상기 데이타 인에이블 신호가 입력된 경우 상기 데이타 인에이블 신호를 로우 전압 디퍼런스 신호 레벨로 변환하여 상기 짝수 데이타 신호와 함께 출력하는 제2 변환 수단과, 상기 입력 수단을 통해 전달되는 파워 신호와 상기 제1 및 제2 변환 수단에서 각각 출력되는 로우 전압 디퍼런스 신호 레벨의 출력 신호를 각각 엘씨엠 모듈로 출력하는 제1 및 제2 출력 수단을 포함한다.

Description

액정표시 소자의 인터페이스 회로{CIRCUIT OF INTERFACE IN LCD}
도 1은 종래 기술에 따른 인터페이스 보드의 블록구성도
도 2는 종래 기술에 따른 아트워크시 패턴의 자유도를 설명하기 위한 설명도
도 3는 본 발명에 의한 인터페이스 보드의 블록구성도
도 4은 본 발명에 의한 아트워크시 패턴의 자유도를 설명하기 위한 설명도
* 도면의 주요부분에 대한 부호의 설명 *
1 : 드라이버 IC1 2 : 드라이버 IC2
3 : 드라이버 IC3 4 : 드라이버 IC4
5 : 콘트롤 IC 10 : 입력부
20 : 제1 LVDS 트랜스미턴스부 22 : 제2 LVDS 트랜스미턴스부
30 : 제1 출력부 32 : 제2 출력부
40 : 스위칭 회로부
본 발명은 도트 반전 구동을 하는 액정표시소자의 구동방법에 관한 것으로, 보다 상세하게는 2 채널 LVDS(Low Voltage Difference Signal) 인터페이스(interface)를 사용하는 시스템에 있어서, 회로를 설계하고 테스트를 할때 짝수(even) 데이타와 홀수(odd) 데이타의 순서를 바꾸어서 입력할 수 있는 보드를 사용할 수 있게 함으로써 회로 테스트를 용이하게 하고 PCB 아트워크(artwork)시 패턴을 할 수 있는 자유도를 높이고 향후 콘트롤 IC의 교환이 용이하게 할 수 있도록 구현한 액정표시 소자의 인터페이스 회로에 관한 것이다.
일반적으로, 인터페이스 보드는 LCM 모듈을 제작하여 노트북 메이커에 납품할 때에는 노트북에 내장된 시스템이지만, LCM 모듈만을 테스트 할 때에는 데스크탑 PC를 이용하여 테스트 하기 때문에 노트북의 본체와 동일한 조건을 만들기 위해서 인터페이스 보드를 사용하여 테스트하게 된다.
본 발명을 실제 노트북 시스템의 본체등에 적용함으로써, LCM 모듈에서 사용하는 콘트롤 IC의 데이타 핀이 고정되어 있더라도 PCB 아트워크시 짝수 데이타와 홀수 데이타를 바꾸어서 패터닝하는 것도 가능하게 되고 콘트롤 IC를 범용화 할 수 있어 콘트롤 IC의 교체가 용이하게 된다.
도 1은 종래 기술에 따른 인터페이스 보드에 대한 블록 구성도을 나타낸 것이다.
종래의 인터페이스 보드는 도 1에 도시한 바와 같이, 입력부(10), 제1 및 제2 LVDS 트랜스미턴스부(20, 22), LCM 모듈로의 제1 및 제2 출력부(30, 32)로 구성된다.
상기 입력부(10)는 PC 시스템 즉, 노트북이나 데스크탑 PC 등과 같은 시스 템 본체로부터 이 인터페이스 보드의 입력부분과 연결되는 부분으로서, TTL 레벨(+5V 레벨)의 클럭 신호, RGB 데이타, 데이타 인에이블 신호, 그리고 파워(+3.3V, +5V) 등의 신호가 입력된다.
상기 입력부(10)로 입력된 TTL 레벨의 신호는 다음단의 LVDS 트랜스미턴스부로 입력된다. 이때, 2채널 LVDS 인터페이스를 사용할 경우 제1 LVDS 트랜스미턴스부(20)에는 파워, 홀수 RGB 데이타, 홀수 클럭, 데이타 인에이블 신호 등의 TTL 레벨의 신호가 입력되고, 제2 LVDS 트랜스미턴스부(22)에는 파워, 짝수 RGB 데이타, 짝수 클럭 신호등의 TTL 레벨의 신호가 입력되게 된다. 이 입력된 TTL 레벨의 신호는 제1 LVDS 트랜스미턴스부(20)와 제2 LVDS 트랜스미턴스부(22)를 거치면서 LVDS 레벨(350mV 레벨)의 신호로 바뀌어져서 출력되게 된다.
제1 및 제2 출력부(30, 32)는 상기 제1 및 제2 LVDS 트랜스미턴스부(20, 22)에서 만들어진 LVDS 레벨의 신호를 입력하여 LCM 모듈로 출력하는 부분으로써 커넥터로 되어있다.
도 2는 종래 기술에 따른 아트워크시 패턴의 자유도를 설명하기 위한 설명도이다. 여기서, 부호 1은 드라이버 IC1, 부호 2는 드라이버 IC2, 부호 3은 드라이버 IC3, 부호 4는 드라이버 IC4, 부호 5는 콘트롤 IC를 각각 나타낸 것으로, 드라이버 IC와 콘트롤 IC만을 표시하고 기타 부품에 대해서는 언급을 하지 않았다.
도 2의 (a)는 종래의 방법을 사용해서 아트워크를 할 때에 드라이버 IC의 위치가 고정되어 있을 때 아트워크가 잘 된 경우를 나타낸 것이다.
그리고, 도 2의 (b)는 콘트롤 IC를 부득이 하게 옮겨야 할 경우의 패턴모양을 나타낸 것이다. 이 경우 짝수 데이타의 패턴 모양이 a에서 a-로, 홀수 데이타의 패턴 모양이 b에서 b-로 바뀌어져서 패턴을 할 수 밖에 없게 된다. 즉, 패턴이 도시한 바와 같이 훨씬 길어지게 되어서 데이타의 손실(loss)이나 노이즈가 생길 염려가 있고 전자파 장애(EMI : Electromagnetic Interference) 소스가 되는 데이타가 PCB에 넓은 면적을 차지하게 된다.
그러나, 이와 같이 구성된 종래의 액정표시 소자의 인터페이스 회로에 있어서는, 도 1에 도시된 바와 같이 인에이블 신호가 하나의 LVDS 트랜스미턴스부로만 입력이 되게 되기 때문에 짝수 데이타와 홀수 데이타를 반드시 구별하여 입력하여야 한다. 만약, 짝수 데이타와 홀수 데이타가 바뀌어져서 입력이 되면 시스템이 정상적으로 동작할 수 없는 문제점이 있었다.
따라서, 본 발명은 상기 문제점을 해결하기 위하여 이루어진 것으로, 본 발명은 짝수 데이타와 홀수 데이타가 바뀌어져서 입력되어도 시스템이 정상적으로 동작할 수 있는 액정표시 소자의 인터페이스 회로를 제공하는데 그 목적이 있다.
상기 목적을 달성하기 위하여, 본 발명에 의한 액정표시 소자의 인터페이스 회로는,
노트북이나 데스크탑 피씨 등과 같은 시스템 본체에서 출력된 티티엘 레벨의 클럭 신호, 짝수 및 홀수 알지비 데이타 신호, 데이타 인에이블 신호, 및 파워 신호 등을 입력하는 입력 수단과,
하나의 입력단과 제 1 및 제 2 출력단을 가지며, 상기 입력 수단에서 출력되는 티티엘 레벨의 상기 데이타 인에이블 신호를 상기 입력단으로 제공받고, 제 1 및 제 2 출력단 중 어느 하나를 통하여 상기 데이타 인에이블 신호를 선택적으로 출력하는 스위칭 수단과,
상기 입력 수단을 통해 티티엘 레벨의 파워 신호, 홀수 알지비 데이타 신호, 홀수 클럭 신호를 각각 입력받고, 상기 스위칭 수단의 제 1 출력단을 통해 상기 데이타 인에이블 신호를 선택적으로 입력받으며, 상기 홀수 클럭 신호와 홀수 데이타 신호를 로우 전압 디퍼런스 신호 레벨로 변환하여 출력하고, 상기 데이타 인에이블 신호가 입력된 경우 상기 데이타 인에이블 신호를 로우 전압 디퍼런스 신호 레벨로 변환하여 상기 홀수 데이터 신호와 함께 출력하는 제1 변환 수단과,
상기 입력 수단을 통해 티티엘 레벨의 파워 신호, 짝수 알지비 데이타 신호, 짝수 클럭 신호를 각각 입력받고, 상기 스위칭 수단의 제 2 출력단을 통해 상기 데이타 인에이블 신호를 선택적으로 입력받으며, 상기 짝수 클럭 신호와 짝수 데이타 신호를 로우 전압 디퍼런스 신호 레벨로 변환하여 출력하고, 상기 데이타 인에이블 신호가 입력된 경우 상기 데이타 인에이블 신호를 로우 전압 디퍼런스 신호 레벨로 변환하여 상기 짝수 데이타 신호와 함께 출력하는 제2 변환 수단과,
상기 입력 수단을 통해 전달되는 파워 신호와 상기 제1 및 제2 변환 수단에서 각각 출력되는 로우 전압 디퍼런스 신호 레벨의 출력 신호를 각각 엘씨엠 모듈로 출력하는 제1 및 제2 출력 수단을 포함한다.
삭제
삭제
삭제
삭제
삭제
여기서, 상기 스위칭 수단은 스위치 소자를 사용한 것을 특징으로 한다.
이때, 상기 스위치 소자는 멀티플렉스 회로를 사용한 것을 특징으로 한다.
그리고, 상기 스위칭 수단은 저항을 사용한 것을 특징으로 한다.
이하, 본 발명의 실시예에 관하여 첨부도면을 참조하면서 상세히 설명한다.
또, 실시예를 설명하기 위한 모든 도면에서 동일한 기능을 갖는 것은 동일한 부호를 사용하고 그 반복적인 설명은 생략한다.
도 3은 본 발명에 의한 인터페이스 보드의 블록구성도로서, 입력부(10), 제1 및 제2 LVDS 트랜스미턴스부(20, 22), 스위칭 회로부(40), LCM 모듈로의 제1 및 제2 출력부(30, 32)로 구성된다.
상기 입력부(10)는 PC 시스템 즉, 노트북이나 데스크탑 PC 등과 같은 시스템 본체로부터 이 인터페이스 보드의 입력부분과 연결되는 부분으로서, TTL 레벨(+5V 레벨)을 갖는 클럭 신호, RGB 데이타 신호, 데이타 인에이블 신호, 그리고 파워(+3.3V, +5V) 신호 등이 입력된다.
이 입력된 TTL 레벨의 신호들은 다음단의 LVDS 트랜스미턴스부로 입력되게 되는데, 2채널 LVDS 인터페이스를 사용할 때에는 도 3에 도시된 것과 같이 제1 및 제2 LVDS 트랜스미턴스부(20, 22)를 구비한다.
제1 LVDS 트랜스미턴스부(20)에는 TTL 레벨의 파워 신호, 홀수 RGB 데이타 신호, 홀수 클럭 신호가 입력되게 되고, 인에이블 신호는 선택적으로 입력된다.
그리고, 제2 LVDS 트랜스미턴스부(22)에는 TTL 레벨의 파워 신호, 짝수 RGB 데이타 신호, 짝수 클럭 신호 등이 입력되게 되고 여기에도 마찬가지로 인에이블 신호는 선택적으로 입력되게 된다. 이 입력된 TTL 레벨의 신호는 상기 제1 및 제2 LVDS 트랜스미턴스부(20, 22)를 거치면서 LVDS 레벨(350㎷ 레벨)의 신호로 바뀌어져서 출력되게 된다.
상기 스위칭 회로부(40)는 하나의 입력단과 두 개의 출력단을 가지며, 입력부(10)로 부터의 TTL 레벨의 데이타 인에이블 신호를 입력단으로 입력받고, 각 출력단에 각각 연결된 상기 제1 및 제2 LVDS 트랜스미턴스부(20, 22) 중 어느 한 곳으로 상기 TTL 레벨의 데이타 인에이블 신호를 선택적으로 출력하는 역할을 한다.
상기 데이타 인에이블 신호가 제1 LVDS 트랜스미턴스부(20)로 입력되면, 상기 제1 LVDS 트랜스미턴스부(20)는 입력부(10)를 통해 TTL 레벨의 파워 신호, 홀수 RGB 데이타 신호, 홀수 클럭 신호와 상기 데이타 인에이블 신호를 입력하여 상기 홀수 클럭 신호와 홀수 데이타 신호 + 데이타 인에이블 신호를 로우 전압 디퍼런스 신호 레벨로 변환하여 출력한다.
그리고, 상기 데이타 인에이블 신호가 제2 LVDS 트랜스미턴스부(22)로 입력되면, 상기 제2 LVDS 트랜스미턴스부(22)는 입력부(10)를 통해 TTL 레벨의 파워 신호, 짝수 RGB 데이타 신호, 짝수 클럭 신호와 상기 데이타 인에이블 신호를 입력하여 상기 짝수 클럭 신호와 짝수 데이타 신호 + 데이타 인에이블 신호를 로우 전압 디퍼런스 신호 레벨로 변환하여 출력한다.
상기 스위칭 회로부(40)는 저항이나 스위치 소자를 사용하여 구성할 수 있으며, 저항을 사용하여 구성하면 보드상에서는 간단하지만 데이타를 바꾸어서 입력할 때 표면 실장 소자(Surface Mount Device : SMD)를 재구성해야 하고, 스위치를 사용하면 가격은 올라가지만 원하는 때에 편리하게 바꿀 수 있는 장점이 있다.
만약, 데이타 인에이블 신호가 제1 LVDS 트랜스미턴스부(20)로 출력되도록 선택하면 출력 노드(a)에는 인에이블 신호가 홀수 데이타 신호와 함께 출력되게 되고 제2 LVDC 트랜스미턴스부(22)의 출력 노드(b)에는 짝수 데이타만 출력되게 된다. 반대로, 데이타 인에이블 신호가 제2 LVDS 트랜스미턴스부(22)로 출력되도록 선택하면 출력 노드(b)에는 인에이블 신호가 짝수 데이타 신호와 함께 출력되게 되고 제1 LVDS 트랜스미턴스부(20)의 출력 노드(a)에는 홀수 데이타만 출력되게 된다.
따라서, 짝수 데이타와 홀수 데이터를 바꾸고자 할 때에는 스위치 회로부(40)를 이용하여 구성하게 되면, 짝수 데이타와 홀수 데이타를 바꾸어서 사용하는 것이 가능해 진다.
제1 및 제2 출력부(30, 32)는 인터페이스 보드에서 만들어진 LVDS 레벨의 신호를 LCM 모듈로 출력하게 되는 부분으로써 커넥터로 구성된다.
도 4은 본 발명에 의한 아트워크시 패턴의 자유도를 설명하기 위한 설명도이다. 도 4의 (b)에 나타낸 것처럼, 짝수 데이타와 홀수 데이타의 순서를 바꾸기만 하면 패턴의 길이가 짧아지게 할 수 있다는 것을 알 수 있다.
이상에서 설명한 바와 같이, 본 발명에 의한 액정표시 소자의 인터페이스 회로에 의하면, 다음과 같은 효과가 있다.
콘트롤 IC가 메이커마다 데이타를 표기하는 방법이 틀리는 경우가 있다. 예를 들어 A사는 데이타 이름을 기준으로 짝수 데이타를 첫번째, 세번째,…,열세번째,…(Do, D2,…,D12, …) 등으로 표시하는데 반하여, B사는 데이타 순서를 기준으로 하여 짝수 데이타를 두번째, 네번째, …, 열 네번째, … 등으로 표기하는 경우가 있다. 물론 설계자가 이 IC를 사용할 때, 이러한 사항을 잘 검토하여 설계해야 하지만, 간혹 실수하여 반대로 이해하고 PCB를 설계하면 기존의 인터페이스 방식에서는 PCB를 다시 제작해야 하는 불편함이 있었지만, 본 발명을 적용하면 간단하게 스위치만 조작하여도 잘못 이해하고 제작된 PCB를 사용하여 테스트가 가능해 지기 때문에 시간과 비용을 절감할 수 있다.
회로 설계시 범용 콘트롤 IC를 사용하여 설계를 진행한다고 가정해 보자.
콘트롤 IC의 패키지는 기능이 비슷하면, 패키지가 같아지는 추세로 가고 있다. 일반적으로 범용 콘트롤 IC를 선정할 때 업체와 핀 순서를 정하게 되는데, 만약 같은 패키지에 핀 순서가 같아진다고 하더라도, 업체마다 짝수 데이타와 홀수 데이타를 사용하는 방법이 위에서 처럼 A사와 B사가 다르다면 두개의 IC를 모두 테스트하기 위해서는 PCB를 다르게 제작해서, 세트로 따로 조립해서 테스트를 해야만 한다. 하지만, 본 발명을 적용하게 되면 같은 PCB에서 콘트롤 IC만 바꾸어서 테스트 하면 된다. 향후 이것이 양산에 적용되고, 두 IC 모두를 사용할 수 있게 된다 치더라도 노트북 본체에 본 발명을 적용해 놓으면, 스위치 부분만 수정하면 간단하게 해결할 수 있다. 또한, 본 발명은 짝수 데이타와 홀수 데이타의 순서를 바꾸기만 하면 패턴의 길이가 짧아지게 할 수 있는 효과가 있다.
아울러 본 발명의 바람직한 실시예들은 예시의 목적을 위해 개시된 것이며, 당업자라면 본 발명의 사상과 범위 안에서 다양한 수정, 변경, 부가등이 가능할 것이며, 이러한 수정 변경등은 이하의 특허청구범위에 속하는 것으로 보아야 할 것이다.

Claims (4)

  1. 액정표시 소자의 인터페이스 회로에 있어서,
    노트북이나 데스크탑 피씨 등과 같은 시스템 본체에서 출력된 티티엘 레벨의 클럭 신호, 짝수 및 홀수 알지비 데이타 신호, 데이타 인에이블 신호, 및 파워 신호 등을 입력하는 입력 수단과,
    하나의 입력단과 제 1 및 제 2 출력단을 가지며, 상기 입력 수단에서 출력되는 티티엘 레벨의 상기 데이타 인에이블 신호를 상기 입력단으로 제공받고, 제 1 및 제 2 출력단 중 어느 하나를 통하여 상기 데이타 인에이블 신호를 선택적으로 출력하는 스위칭 수단과,
    상기 입력 수단을 통해 티티엘 레벨의 파워 신호, 홀수 알지비 데이타 신호, 홀수 클럭 신호를 각각 입력받고, 상기 스위칭 수단의 제 1 출력단을 통해 상기 데이타 인에이블 신호를 선택적으로 입력받으며, 상기 홀수 클럭 신호와 홀수 데이타 신호를 로우 전압 디퍼런스 신호 레벨로 변환하여 출력하고, 상기 데이타 인에이블 신호가 입력된 경우 상기 데이타 인에이블 신호를 로우 전압 디퍼런스 신호 레벨로 변환하여 상기 홀수 데이터 신호와 함께 출력하는 제1 변환 수단과,
    상기 입력 수단을 통해 티티엘 레벨의 파워 신호, 짝수 알지비 데이타 신호, 짝수 클럭 신호를 각각 입력받고, 상기 스위칭 수단의 제 2 출력단을 통해 상기 데이타 인에이블 신호를 선택적으로 입력받으며, 상기 짝수 클럭 신호와 짝수 데이타 신호를 로우 전압 디퍼런스 신호 레벨로 변환하여 출력하고, 상기 데이타 인에이블 신호가 입력된 경우 상기 데이타 인에이블 신호를 로우 전압 디퍼런스 신호 레벨로 변환하여 상기 짝수 데이타 신호와 함께 출력하는 제2 변환 수단과,
    상기 입력 수단을 통해 전달되는 파워 신호와 상기 제1 및 제2 변환 수단에서 각각 출력되는 로우 전압 디퍼런스 신호 레벨의 출력 신호를 각각 엘씨엠 모듈로 출력하는 제1 및 제2 출력 수단을 포함하여 이루어진 것을 특징으로 하는 액정표시 소자의 인터페이스 회로.
  2. 제 1 항에 있어서,
    상기 스위칭 수단은 스위치 소자를 사용한 것을 특징으로 하는 액정표시 소자의 인터페이스 회로.
  3. 제 2 항에 있어서,
    상기 스위치 소자는 멀티플렉스 회로를 사용한 것을 특징으로 하는 액정표시 소자의 인터페이스 회로.
  4. 제 1 항에 있어서,
    상기 스위칭 수단은 저항을 사용한 것을 특징으로 하는 액정표시 소자의 인터페이스 회로.
KR1019990061687A 1999-12-24 1999-12-24 액정표시 소자의 인터페이스 회로 KR100590927B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019990061687A KR100590927B1 (ko) 1999-12-24 1999-12-24 액정표시 소자의 인터페이스 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019990061687A KR100590927B1 (ko) 1999-12-24 1999-12-24 액정표시 소자의 인터페이스 회로

Publications (2)

Publication Number Publication Date
KR20010058178A KR20010058178A (ko) 2001-07-05
KR100590927B1 true KR100590927B1 (ko) 2006-06-19

Family

ID=19629272

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019990061687A KR100590927B1 (ko) 1999-12-24 1999-12-24 액정표시 소자의 인터페이스 회로

Country Status (1)

Country Link
KR (1) KR100590927B1 (ko)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19990077658A (ko) * 1998-03-09 1999-10-25 가나이 쓰도무 액정표시 제어장치, 그것을 사용한 액정표시장치 및 정보처리장치

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19990077658A (ko) * 1998-03-09 1999-10-25 가나이 쓰도무 액정표시 제어장치, 그것을 사용한 액정표시장치 및 정보처리장치

Also Published As

Publication number Publication date
KR20010058178A (ko) 2001-07-05

Similar Documents

Publication Publication Date Title
JP2001312333A (ja) 拡張性バス構造及びモジュール式測定機器
KR100420191B1 (ko) 액정 디스플레이
US9626033B2 (en) Screen unit with a touch panel
JP2001325315A (ja) マルチpcb間接続設計支援装置
KR100590927B1 (ko) 액정표시 소자의 인터페이스 회로
KR20000065497A (ko) 액정표시장치용 모니터 구동회로
US6608756B2 (en) Bridging board
CN101452127B (zh) 液晶显示装置及其测试系统与测试方法
CN207529368U (zh) 一种基于fpga芯片的i3c总线测试验证平台
CN114020669A (zh) 一种基于cpld的i2c链路系统及服务器
CN113608938A (zh) 一种i2c总线调试装置、系统及方法
JPH11212672A (ja) 情報処理装置、液晶表示装置、集積回路及び配線基板並びに情報処理装置の製造方法
CN109388602B (zh) 电子装置、逻辑芯片与逻辑芯片的通讯方法
JP3604875B2 (ja) 階層構造を有するプリント基板
KR20040038599A (ko) 트랜시버 모듈
CN109542032B (zh) 控制电路及控制方法
CN219124183U (zh) 晶振电路装置、主板控制系统及电子设备
CN220290208U (zh) 电脑设备与转接卡
JP2001215463A (ja) Lcdドライバのコモン出力設定回路及び設定方法並びにlcdドライバ用半導体装置
KR19990074544A (ko) 임피던스 매칭장치
CN105426336A (zh) 数据处理系统、数据读取输出方法
CN113820550A (zh) 调试卡以及调试装置
KR100487241B1 (ko) 인쇄회로기판의버전관리방법및장치
CN111565026A (zh) 晶体振荡电路、电路板和电子设备
CN100405341C (zh) 总线电路装置及系统

Legal Events

Date Code Title Description
N231 Notification of change of applicant
N231 Notification of change of applicant
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130514

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20140519

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20150518

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20160518

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20170523

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20180517

Year of fee payment: 13

FPAY Annual fee payment

Payment date: 20190527

Year of fee payment: 14