KR100560517B1 - 플라즈마 디스플레이 패널과 그의 구동 방법 - Google Patents

플라즈마 디스플레이 패널과 그의 구동 방법 Download PDF

Info

Publication number
KR100560517B1
KR100560517B1 KR1020040026174A KR20040026174A KR100560517B1 KR 100560517 B1 KR100560517 B1 KR 100560517B1 KR 1020040026174 A KR1020040026174 A KR 1020040026174A KR 20040026174 A KR20040026174 A KR 20040026174A KR 100560517 B1 KR100560517 B1 KR 100560517B1
Authority
KR
South Korea
Prior art keywords
voltage
electrode
address
sustain
plasma display
Prior art date
Application number
KR1020040026174A
Other languages
English (en)
Other versions
KR20050100943A (ko
Inventor
이준영
정남성
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020040026174A priority Critical patent/KR100560517B1/ko
Priority to JP2005071272A priority patent/JP2005309397A/ja
Priority to JP2005110208A priority patent/JP4284295B2/ja
Priority to US11/104,729 priority patent/US7570229B2/en
Priority to US11/107,463 priority patent/US20050231442A1/en
Priority to CNB2005100788947A priority patent/CN100392708C/zh
Priority to CNB2005100792143A priority patent/CN100392709C/zh
Publication of KR20050100943A publication Critical patent/KR20050100943A/ko
Application granted granted Critical
Publication of KR100560517B1 publication Critical patent/KR100560517B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes

Abstract

본 발명은 플라즈마 디스플레이 패널과 그 구동 방법에 관한 것이다. 본 발명에 따르면 유지 전극을 일정 전압으로 바이어스한 상태에서 주사 전극에 리셋 기능, 어드레스 기능, 유지방전 기능을 가지는 파형을 인가하되, 유지 기간에 주사 전극에 인가되는 유지 전압 펄스에서 양의 전압의 절대값을 음의 전압의 절대값보다 크게 한다. 이와 같이 하면, 어드레스 전극과 주사 전극간의 전위차를 감소시킴으로써 어드레스 기간에 선택되지 않은 방전셀에서 오방전이 일어나는 문제점을 해결할 수 있다.
PDP, 통합 보드, 전압차, 임피던스, 주사 전극, 유지 전극

Description

플라즈마 디스플레이 패널과 그의 구동 방법{PLASMA DISPLAY DEVICE AND DRIVING METHOD THEREOF}
도 1은 교류형 플라즈마 디스플레이 패널의 일부 사시도이다.
도 2는 플라즈마 디스플레이 패널의 전극 배열도이다.
도 3은 종래 기술에 따른 플라즈마 디스플레이 패널의 구동 파형도이다.
도 4는 본 발명의 실시예에 따른 플라즈마 디스플레이 패널을 나타내는 도면이다.
도 5는 본 발명의 실시예에 따른 구동 파형을 나타내는 도면이다.
도 6은 본 발명의 실시예에 따른 유지 기간에서 어드레스 전극에 전압이 인가되는 전류 경로를 나타낸 도이다.
도 7a 내지 도 7b는 본 발명의 실시예에 따른 구동 파형에 의한 방전셀의 벽전하 상태를 나타낸 도이다.
본 발명은 플라즈마 디스플레이 패널의 구동 장치와 구동 방법 및 플라즈마 표시 장치에 관한 것이다.
플라즈마 디스플레이 패널은 기체 방전에 의해 생성된 플라즈마를 이용하여 문자 또는 영상을 표시하는 평면 표시 장치로서, 그 크기에 따라 수십에서 수백 만개 이상의 화소(pixel)가 매트릭스 형태로 배열되어 있다. 이러한 플라즈마 디스플레이 패널은 인가되는 구동 전압 파형의 형태와 방전 셀의 구조에 따라 직류형과 교류형으로 구분된다.
직류형 플라즈마 디스플레이 패널은 전극이 방전 공간에 그대로 노출되어 있어서 전압이 인가되는 동안 전류가 방전공간에 그대로 흐르게 되며, 이를 위해 전류 제한을 위한 저항을 만들어 주어야 하는 단점이 있다. 반면 교류형 플라즈마 디스플레이 패널에서는 전극을 유전체층이 덮고 있어 자연스러운 커패시턴스 성분의 형성으로 전류가 제한되며 방전시 이온의 충격으로부터 전극이 보호되므로 직류형에 비해 수명이 길다는 장점이 있다.
도 1은 AC형 플라즈마 디스플레이 패널의 일부 사시도이다.
도 1에 도시한 바와 같이, 제1 유리기판(1) 위에는 유전체층(2) 및 보호막(3)으로 덮인 주사전8/극(4)과 유지전극(5)이 쌍을 이루어 평행하게 설치된다. 제2 유리기판(6) 위에는 복수의 어드레스 전극(8)이 설치되며, 어드레스 전극(8)은 절연체층(7)에 의해 덮혀 있다. 어드레스전극(8)들 사이에 있는 절연체층(7) 위에는 어드레스 전극(8)과 평행하게 격벽(9)이 형성되어 있다. 또한, 절연체층(7)의 표면 및 격벽(9)의 양측면에 형광체(10)가 형성되어 있다. 제1 유리기판(1)과 제2 유리기판(6)은 주사전극(4)과 어드레스전극(8) 및 유지전극(5)과 어드레스전극(8)이 직교하도록 방전공간(11)을 사이에 두고 대향하여 배치되어 있다. 어드레스전극(8)과, 쌍을 이루는 주사전극(4)과 유지전극(5)과의 교차부분에 있는 방전공간이 방전셀(12)을 형성한다.
도 2는 플라즈마 디스플레이 패널의 전극 배열도를 나타낸다.
도 2에 도시한 바와 같이, PDP 전극은 m × n의 매트릭스 구성을 가지고 있으며, 구체적으로 열 방향으로는 어드레스전극(A1~Am)이 배열되어 있고 행방향으로는 n행의 주사전극(Y1~Yn) 및 유지전극(X1~Xn)이 배열되어 있다. 이하에서는 주사전극을 "Y 전극", 유지전극을 "X 전극"이라 칭한다. 도 2에 도시된 방전셀(12)은 도 1에 도시된 방전셀(12)에 대응한다.
일반적으로 교류형 플라즈마 디스플레이 패널은 한 프레임이 복수의 서브필드로 분할되어 구동되며, 각 서브필드는 리셋 기간, 어드레싱 기간, 유지 기간으로 이루어진다.
리셋 기간은 방전셀에 어드레싱 동작이 원활히 수행되도록 하기 위해 각 방전셀의 상태를 초기화시키는 기간이며, 어드레싱 기간은 패널에서 켜지는 셀과 켜지지 않는 셀을 선택하여 켜지는 셀(어드레싱된 셀)에 벽전하를 쌓아두는 동작을 수행하는 기간이다. 유지 기간은 어드레싱된 셀에 실제로 화상을 표시하기 위한 방전을 수행하는 기간이다.
이러한 동작을 하기 위해서 유지 기간에서는 주사 전극과 유지 전극에 교대로 유지방전 펄스가 인가되고, 리셋 기간과 어드레스 기간에서는 유지 전극이 일정한 전압으로 바이어스된 상태에서 주사 전극에 리셋 파형과 주사 파형이 인가된다. 따라서 주사 전극을 구동하기 위한 주사 구동 보드와 유지 전극을 구동하기 위한 유지 구동 보드가 별개로 존재하여야 한다. 이와 같이 구동 보드가 따로 존재하면 샤시 베이스에 구동 보드를 실장하는 문제점이 있으며, 두 개의 구동 보드로 인해서 단가가 증가한다.
따라서 두 구동 보드를 하나로 통합하여 주사 전극의 한쪽 끝에 형성하고, 유지 전극의 한쪽 끝을 길게 연장하여 통합 보드에 연결하는 방법이 제안되었다. 그런데 이와 같이 두 구동 보드를 통합하면 길게 연장된 유지 전극에서 형성되는 임피던스 성분이 크게 된다는 문제점이 있다.
이러한 문제를 해결하기 위한 방법으로서 국내공개특허 2003-90370호에서는 주사 전극 구동부에서만 유지방전 펄스를 인가하고 유지 전극 구동부를 최소화하는 방법에 대하여 제시하였다.
도 3은 종래기술에 따른 유지 기간에서의 플라즈마 디스플레이 패널의 구동 파형을 나타낸 것이다.
도 3에 도시된 바와 같이, 선행특허는 유지 기간에서 주사 전극(또는 유지 전극)에만 유지방전을 위한 전압(Vs, -Vs)을 교번하여 인가하며, 유지 전극(또는 주사 전극)의 전압은 계속 접지 전압으로 유지한다.
이 경우, 모든 방전셀의 조건이 동일하다면 어드레스 기간에 선택되지 않은 셀에는 벽전하가 거의 쌓이지 않기 때문에 유지 기간에 주사 전극에 전압(Vs, -Vs)이 인가되더라도 선택되지 않은 방전셀의 주사 전극과 어드레스 전극 사이에 방전이 일어나지 않는다.
그러나, 방전셀간의 불균일한 벽전하 상태로 인하여 유지 기간에 주사 전극에 전압(Vs, -Vs)이 인가하면 어드레스 기간에 선택되지 않은 셀의 주사 전극과 어드레스 전극 사이에서 오방전이 일어날 수 있다.
따라서, 이러한 어드레스 전극과 주사 전극간의 오방전을 방지하기 위하여 종래에는 유지 기간에 어드레스 전극을 플로팅시키거나 유지 전극에 전압(Vs)이 인가될 때 어드레스 전극에는 어드레스 전압(Va)을 인가하여 어드레스 전극과 유지 전극 사이의 전압차를 줄였다.
이러한 방법은, 어드레스 기간에 선택되지 않은 방전셀의 주사 전극에 양의 벽전하가 쌓여 있으며 유지 기간에 주사 전극에 전압(Vs)이 인가될 경우에는 주사 전극과 어드레스 전극간의 전압차를 줄일 수 있지만, 어드레스 기간에 선택되지 않은 방전셀의 주사 전극에 음의 벽전하가 쌓여 있으며 유지 기간에 주사 전극에 음의 전압(-Vs)이 인가될 경우에는 주사 전극과 어드레스 전극간의 전압차가 방전개시전압보다 커질 수 있으므로 오방전이 발생할 우려가 있다.
본 발명이 이루고자 하는 기술적 과제는 주사 전극과 유지 전극을 구동할 수 있는 통합 보드를 가지며, 오방전을 방지하기 위한 플라즈마 디스플레이 패널의 구동파형을 제공하는 것이다.
이러한 과제를 해결하기 위한 본 발명의 특징에 따른 플라즈마 디스플레이 패널의 구동 방법은 복수의 제1 전극과 복수의 제2 전극 및 복수의 어드레스 전극을 포함하는 플라즈마 디스플레이 패널에서 한 프레임을 복수의 서브필드로 나누어 구동하는 방법으로서,
적어도 하나의 서브필드에서,
a) 상기 제2 전극을 제1 전압으로 바이어스한 상태에서 방전셀을 어드레스 가능한 상태로 설정하기 위해 상기 제1 전극에 리셋 파형을 인가하는 단계; b) 상기 제2 전극을 상기 제1 전압으로 바이어스한 상태에서 상기 제1 전극에 순차적으로 제2 전압을 인가하는 단계; c) 상기 제2 전극을 상기 제1 전압으로 바이어스한 상태에서 상기 제1 전극에 유지방전을 위해 상기 제1 전압보다 높은 제3 전압을 인가하는 단계; 및 d) 상기 제2 전극을 상기 제1 전압으로 바이어스한 상태에서 상기 제1 전극에 유지방전을 위해 상기 제1 전압보다 낮은 제4 전압을 인가하는 단계를 포함하며,
상기 제1 전압과 제3 전압의 차의 절대값이 상기 제1 전압과 제4 전압의 차의 절대값보다 크게 한다.
상기 c) 단계에서, 상기 어드레스 전극의 전압을 제5 전압까지 높이며, 상기 d) 단계에서, 상기 어드레스 전극의 전압을 상기 제5 전압보다 낮은 제6 전압으로 유지하되,
상기 어드레스 전극에 상기 제5 전압 및 제6 전압을 각각 인가하거나, 상기 유지 기간에서 상기 어드레스 전극을 플로팅시킬 수 있다.
이때, 상기 제1 전압 및 제6 전압은 접지 전압인 것이 바람직하다.
본 발명의 다른 특징에 따른 플라즈마 디스플레이 패널의 구동 방법은 복수의 제1 전과 복수의 제2 전극 및 복수의 어드레스 전극을 포함하는 플라즈마 디스 플레이 패널을 구동하는 방법으로서,
유지 기간에,
상기 제2 전극을 제1 전압을 바이어스한 상태에서 상기 제1 전극에 상기 제1 전압보다 높은 제2 전압을 인가하는 단계; 및 상기 제2 전극을 제1 전압을 바이어스한 상태에서 상기 제1 전극에 상기 제1 전압보다 낮은 제3 전압을 인가하는 단계를 포함하며,
상기 제1 전극에 상기 제2 전압이 인가될 때 상기 어드레스 전극의 전압인 제4 전압과 상기 제1 전극에 상기 제3 전압이 인가될 때 상기 어드레스 전극의 전압인 제5 전압의 크기가 다르고,
상기 제1 전압과 제2 전압의 차의 절대값이 상기 제1 전압과 제3 전압의 차의 절대값보다 크다.
이때, 상기 제4 전압의 크기가 상기 제5 전압보다 크고,
상기 제1 전압은 접지 전압이며,
상기 유지 기간에서 어드레스 전극을 플로팅시키는 것이 바람직하다.
또한, 리셋 기간 및 어드레스 기간에, 상기 제2 전극을 상기 제1 전압으로 바이어스 시킬 수 있다.
또한, 본 발명의 특징에 따른 플라즈마 디스플레이 패널은 복수의 제1 전극, 제2 전극 및 어드레스 전극을 포함하는 패널; 및 유지 기간에, 상기 제1 전극에 유지방전을 위해 양의 제1 전압과 상기 제1 전압보다 절대값이 작은 음의 제2 전압을 교대로 인가하며, 상기 제1 전극에 상기 제1 전압이 인가될 때 상기 어드레스 전극 의 전압을 상기 제1 전극에 상기 제2 전압이 인가될 때 상기 어드레스 전극의 전압보다 높게 하는 구동회로를 포함한다.
이때, 상기 구동회로는,
상기 제2 전극의 전압을 접지 전압으로 유지시키고,
상기 유지 기간에서 어드레스 전극을 플로팅 시키며,
리셋 기간 및 어드레스 기간에 상기 제2 전극의 전압을 접지 전압으로 유지시킬 수 있다.
아래에서는 첨부한 도면을 참고로 하여 본 발명의 실시예에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 그러나 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예에 한정되지 않는다.
도면에서 본 발명을 명확하게 설명하기 위해서 설명과 관계없는 부분은 생략하였다. 명세서 전체를 통하여 유사한 부분에 대해서는 동일한 도면 부호를 붙였다. 어떤 부분이 다른 부분과 연결되어 있다고 할 때, 이는 직접적으로 연결되어 있는 경우뿐 아니라 그 중간에 다른 소자를 사이에 두고 전기적으로 연결되어 있는 경우도 포함한다.
이제 본 발명의 실시예에 따른 플라즈마 디스플레이 패널의 구동 장치와 구동 방법 및 플라즈마 표시 장치에 대하여 도면을 참고로 하여 상세하게 설명한다.
본 발명의 실시예에서는 X 전극 구동부와 Y 전극 구동부를 하나로 통합하는 방법에 대하여 제시한다.
먼저, 본 발명의 실시예에 따른 플라즈마 디스플레이 패널의 구동방법에 대하여 도면을 참고로 하여 상세하게 설명한다.
도 4는 본 발명의 실시예에 따른 플라즈마 디스플레이 패널 장치를 나타내는 도면이다.
도 4에 나타낸 바와 같이, 본 발명의 실시예에 따른 플라즈마 디스플레이 패널 장치는 플라즈마 패널(100), 어드레스 구동부(200), XY 전극 구동부(320) 및 제어부(400)를 포함한다.
플라즈마 패널(100)은 열 방향으로 배열되어 있는 다수의 어드레스 전극(A1~Am), 행 방향으로 배열되어 있는 제1 전극(Y1~Yn)(이하, Y 전극이라고 함) 및 제2 전극(X1~Xn)(이하, X 전극이라고 함)을 포함한다.
어드레스 구동부(200)는 제어부(200)로부터 어드레스 구동 제어 신호(SA)를 수신하여 표시하고자 하는 방전 셀을 선택하기 위한 표시 데이터 신호를 각 어드레스 전극에 인가한다.
XY 전극 구동부(320)는 제어부(200)로부터 XY 전극 구동신호(SXY)를 수신하여 X 전극과 Y전극에 인가하며, 제어부(400)는 외부로부터 영상신호를 수신하여, 어드레스 구동제어신호(SA), XY 전극 구동신호(SXY)를 생성하여 각각 어드레스 구동부(200) 및 XY 전극 구동부(320)에 전달한다.
아래에서는 본 발명의 실시예에 따른 플라즈마 디스플레이 패널의 구동방법에 대하여 첨부한 도면을 참조하여 자세하게 설명한다.
도 5는 본 발명의 실시예에 따른 플라즈마 디스플레이 패널에 인가되는 구동 파형을 나타내는 도면이고, 도 6은 유지 기간에서의 벽전하 상태를 나타낸 것이다.
도 5를 보면, 본 발명의 실시예에 따른 구동파형에서 하나의 서브필드는 리셋 기간, 어드레스 기간 및 유지 기간으로 이루어진다.
도 5에 도시된 바와 같이, 본 발명의 실시예에 따르면 리셋 기간, 어드레스 기간 및 유지 기간의 전 기간에 걸쳐서 유지 전극의 전압은 0V로 유지된다.
리셋 기간에서는 주사 전극에 Vs 전압을 인가한 후 Vset 전압까지 점진적으로 상승하는 전압을 주사 전극에 인가한다. 그러면 주사 전극과 유지 전극 사이에서 약한 방전이 일어나면서 주사 전극에 (-) 벽 전하가 형성되고 유지 전극에 (+) 벽 전하가 형성된다. 그리고 나서 주사 전극의 전압을 Vs 전압까지 감소시킨 후 Vs 전압에서 -Vnf 전압까지 점진적으로 하강하는 전압을 주사 전극에 인가한다. 그러면 주사 전극과 유지 전극 사이에서 약한 방전이 일어나면서 주사 전극에 형성된 (-) 벽 전하와 유지 전극에 형성된 (+) 벽 전하가 거의 소거된다.
어드레스 기간에서는 종래의 X 전극에 바이어스 전압을 인가하는 대신에, X 전극과 X 전극의 전압은 0V를 유지하면서 X 전극과 Y 전극간의 전압차를 그대로 유지하기 위하여, Y 전극에 인가되는 주사 전압의 레벨을 종래의 어드레스 기간에 X 전극에 인가하던 바이어스 전압만큼 전체적으로 하강시킨다.
즉, 선택되지 않는 주사 전극은 -VscH 전압으로 바이어스한 상태에서 선택되는 주사 전극에 -VscL 전압을 인가한다. 그리고 선택된 주사 전극에 형성된 방전 셀 중 켜질 방전 셀을 통과하는 어드레스 전극에 양의 전압(Va)을 인가한다. 그러면 Va 전압이 인가된 어드레스 전극과 -VscL 전압이 인가된 주사 전극 사이에서 방 전이 일어나고, 이 방전을 시작으로 주사 전극과 유지 전극 사이에서 방전이 일어나서 유지 기간에서 유지방전을 할 수 있는 벽 전하 상태가 형성된다.
다음, 유지 기간에서는 주사 전극에 +Vs1 전압과 -Vs2 전압을 가지는 펄스를 교대로 인가하여 주사 전극과 유지 전극 사이에서 유지방전을 일으킨다. 또한, 유지 기간에서 어드레스 전극은 플로팅시킨다.
그런데 +Vs1 전압과 -Vs2 전압의 절대값이 동일하다면, 종래 기술에서 설명한 바와 같이 어드레스 기간에 선택되지 않은 방전셀의 주사 전극에 음의 벽전하가 쌓여 있으며 유지 기간에 주사 전극에 음의 전압(-Vs)이 인가될 경우에는 주사 전극과 어드레스 전극간의 전압차가 방전개시전압보다 커지므로 오방전이 발생할 우려가 있다.
그러므로 도 5에 도시된 바와 같이, 본 발명의 실시예에서는 +Vs1 전압과 -Vs2 전압의 차는 2Vs를 유지한 상태에서 +Vs1 전압의 절대값을 -Vs2 전압의 절대값보다 크게 설정한다.
이하에서는 유지 기간에 어드레스 전극을 플로팅 시키는 경우의 어드레스 전극의 출력 파형에 대하여 첨부한 도 6 및 도 7을 참조하여 상세하게 설명한다.
도 6은 본 발명의 실시예에 따른 유지 전극, 주사 전극, 어드레스 전극 및 어드레스 전극에 연결된 어드레스 선택회로를 도시한 것이며, 도 7은 유지 기간에서의 벽전하 상태를 나타낸 것이다. 도 6에서 어드레스 선택회로는 구동용 트랜지스터(AH)와 접지용 트랜지스터(AL)를 포함하며, 각각의 트랜지스터는 바디 다이오드를 포함한다.
도 6에 도시된 바와 같이, 주사 전극과 어드레스 전극 사이에는 패널 커패시터가 형성되어 있기 때문에 유지 기간에 어드레스 전극의 출력을 플로팅 시킨 상태에서 주사 전극에 +Vs1 전압을 인가하면 주사 전극의 전위가 올라감과 동시에 어드레스 전극의 전위도 함께 올라간다. 그런데 어드레스 전극의 전위가 전압(Va)보다 높아지면 어드레스 선택회로의 구동 트랜지스터(AH)의 바디다이오드를 통하여 어드레스 전극의 전압이 전압(Va)으로 클램핑된다(도 6의 경로 ①). 따라서 주사 전극의 전압이 전압(Va) 이상으로 높아지더라도 어드레스 전극의 전압은 전압(Va)으로 유지된다.
이 경우, 어드레스 기간에 선택되지 않은 방전셀의 주사 전극에 양의 벽전하가 쌓여 있으며 유지 기간에 주사 전극에 Vs 전압보다 큰 +Vs1 전압이 인가되더라도 어드레스 전극의 전압이 전압(Va)으로 플로팅되므로 주사 전극의 벽전압(Vw1)과 주사 전극에 인가된 전압(+Vs1)의 합과 어드레스 전극의 전압(Va)의 차가 어드레스전극-주사 전극간 방전 개시전압(Vf)보다 작아져서 오방전이 일어나지 않는다(도 7a). 또한, 주사 전극에 음의 벽전하가 쌓여 있는 경우에는 음의 벽전하와 주사 전극에 인가된 +Vs1 전압의 상쇄로 인하여 주사 전극의 전압이 낮아지므로 주사 전극과 어드레스 전극 사이에 오방전이 발생하지 않는다.
또한, 유지 기간에 어드레스 전극의 출력을 플로팅 시킨 상태에서 주사 전극에 -Vs2 전압을 인가하면 주사 전극의 전위가 낮아짐과 동시에 어드레스 전극의 전위도 함께 낮아진다. 그런데 어드레스 전극의 전위가 0V보다 낮아지면 어드레스 선택회로의 구동 트랜지스터(AL)의 바디다이오드를 통하여 어드레스 전극의 전압이 0V로 클램핑된다(도 6의 경로 ②). 따라서 주사 전극의 전압이 0V 이하로 낮아지더라도 어드레스 전극의 전압은 0V로 유지된다.
이 경우, 어드레스 기간에 선택되지 않은 방전셀의 주사 전극에 음의 벽전하가 쌓여 있으며 유지 기간에 주사 전극에 -Vs2 전압이 인가될 경우에는 -Vs2 전압의 절대값이 Vs 전압보다 작기 때문에 주사 전극의 벽전압(Vw1)과 주사 전극에 인가되는 전압(-Vs2)의 차가 어드레스 전극-주사 전극간 방전 개시전압(Vf)보다 작다(도 7b). 따라서 오방전이 일어나지 않는다. 또한, 주사 전극에 양의 벽전하가 쌓여 있는 경우에는 양의 벽전하와 주사 전극에 인가된 -Vs2 전압의 상쇄로 인하여 주사 전극의 전압이 낮아지므로 주사 전극과 어드레스 전극 사이에 오방전이 발생하지 않는다.
단, 어드레스 기간에 어드레싱 되지 않은 방전 셀에서 유지 방전이 일어나지 않게 하기 위해서는 전압(+Vs1)이 유지 전극과 주사 전극간 방전 개시전압보다 낮아야 한다. 또한, 전압(-Vs2)은 어드레싱 된 방전 셀의 벽전압과 함께 방전을 일으킬 수 있을 정도의 크기가 되어야 한다. 이때, 전압(+Vs1)과 전압(-Vs2)의 차는 종래의 유지방전 전압인 전압(+Vs)과 전압(-Vs)의 차와 동일한 범위 내에서 전압(+Vs1)과 전압(-Vs2)의 크기를 조절할 수 있다.
한편, 본 발명의 실시예에서는 유지기간 동안 어드레스 전극을 플로팅 시켰지만, 유지 기간 중 주사 전극에 +Vs1 전압 펄스가 인가될 때에만 어드레스 전극을 플로팅 시킬 수도 있다. 또한, 이와는 달리 어드레스 전극에 전압(Va) 펄스를 직접 인가할 수도 있다.
또한, 본 발명의 실시예에서는 주사 전극(Y)에 구동 파형을 인가하는 동안 유지 전극(X)을 0V로 바이어스 하였지만, 유지 전극(X)을 다른 전압으로 바이어스하고 이 전압차만큼 주사 전극(Y)의 구동 파형을 변경할 수도 있다.
또한, 본 발명의 실시예에서는 유지 기간에서 주사 전극(Y)에 -Vs2 전압과 +Vs1 전압이 교대로 인가되었으나, 주사 전극(Y)의 전압이 -Vs2 전압에서 0V까지 증가한 후 0V 전압에서 +Vs1 전압까지 증가하고 또한 +Vs1 전압에서 0V까지 감소한 후 0V에서 -Vs2 전압까지 감소하도록 할 수도 있다.
또한, 본 발명의 실시예에서는 전 구동 기간에 걸쳐서 유지 전극을 일정 전압으로 바이어스 시킨 경우에 대해서 설명하였으나 본 발명은 이에 한정되지 않는다.
이상에서 본 발명의 바람직한 실시예에 대하여 상세하게 설명하였지만 본 발명의 권리범위는 이에 한정되는 것은 아니고 다음의 청구범위에서 정의하고 있는 본 발명의 기본 개념을 이용한 당업자의 여러 변형 및 개량 형태 또한 본 발명의 권리범위에 속하는 것이다.
이상에서 설명한 바와 같이 본 발명에 의하면, 유지 전극은 일정한 전압으로 바이어스한 상태에서 주사 전극에만 구동 파형이 인가되므로 유지 전극을 구동하는 보드를 제거할 수 있다. 또한, 유지 기간에 주사 전극(또는 유지 전극)에 인가되는 유지 전압 펄스에서 양의 전압의 절대값을 음의 전압의 절대값보다 크게 하여 어드레스 전극과 주사 전극(또는 유지 전극)간의 전위차를 감소시킴으로써 어드레스 기간에 선택되지 않은 방전셀에서 오방전이 일어나는 문제점을 해결할 수 있다.

Claims (16)

  1. 복수의 제1 전극과 복수의 제2 전극 및 복수의 어드레스 전극을 포함하는 플라즈마 디스플레이 패널에서 한 프레임을 복수의 서브필드로 나누어 구동하는 방법에 있어서,
    적어도 하나의 서브필드에서,
    a) 상기 제2 전극을 제1 전압으로 바이어스한 상태에서 방전셀을 어드레스 가능한 상태로 설정하기 위해 상기 제1 전극에 리셋 파형을 인가하는 단계;
    b) 상기 제2 전극을 상기 제1 전압으로 바이어스한 상태에서 상기 제1 전극에 순차적으로 제2 전압을 인가하는 단계;
    c) 상기 제2 전극을 상기 제1 전압으로 바이어스한 상태에서 상기 제1 전극에 유지방전을 위해 상기 제1 전압보다 높은 제3 전압을 인가하는 단계; 및
    d) 상기 제2 전극을 상기 제1 전압으로 바이어스한 상태에서 상기 제1 전극에 유지방전을 위해 상기 제1 전압보다 낮은 제4 전압을 인가하는 단계
    를 포함하며,
    상기 제1 전압과 제3 전압의 차의 절대값이 상기 제1 전압과 제4 전압의 차의 절대값보다 큰 플라즈마 디스플레이 패널의 구동 방법.
  2. 제1항에 있어서,
    상기 c) 단계에서, 상기 어드레스 전극의 전압을 제5 전압까지 높이며,
    상기 d) 단계에서, 상기 어드레스 전극의 전압을 상기 제5 전압보다 낮은 제6 전압으로 유지하는
    플라즈마 디스플레이 패널의 구동 방법.
  3. 제1항 또는 제2항에 있어서,
    상기 c) 단계 및 상기 d) 단계에서,
    상기 어드레스 전극에 상기 제5 전압 및 제6 전압을 각각 인가하는 플라즈마 디스플레이 패널의 구동 방법.
  4. 제1항 또는 제2항에 있어서,
    상기 c) 단계 및 상기 d) 단계에서,
    상기 어드레스 전극을 플로팅시키는 플라즈마 디스플레이 패널의 구동 방법.
  5. 제1항 또는 제2항에 있어서,
    상기 제1 전압은 접지 전압은 플라즈마 디스플레이 패널의 구동 방법.
  6. 제5항에 있어서,
    상기 제6 전압은 접지 전압은 플라즈마 디스플레이 패널의 구동 방법.
  7. 제2항에 있어서,
    상기 제6 전압은 상기 제1 전압과 크기가 동일한 플라즈마 디스플레이 패널의 구동 방법.
  8. 복수의 제1 전극과 복수의 제2 전극 및 복수의 어드레스 전극을 포함하는 플라즈마 디스플레이 패널을 구동하는 방법에 있어서,
    유지 기간에,
    상기 제2 전극을 제1 전압을 바이어스한 상태에서 상기 제1 전극에 상기 제1 전압보다 높은 제2 전압을 인가하는 단계; 및
    상기 제2 전극을 제1 전압을 바이어스한 상태에서 상기 제1 전극에 상기 제1 전압보다 낮은 제3 전압을 인가하는 단계를 포함하며,
    상기 제1 전극에 상기 제2 전압이 인가될 때 상기 어드레스 전극의 전압인 제4 전압과 상기 제1 전극에 상기 제3 전압이 인가될 때 상기 어드레스 전극의 전압인 제5 전압의 크기가 다르고,
    상기 제1 전압과 제2 전압의 차의 절대값이 상기 제1 전압과 제3 전압의 차의 절대값보다 큰
    플라즈마 디스플레이 패널의 구동 방법.
  9. 제8항에 있어서,
    상기 제4 전압의 크기가 상기 제5 전압보다 큰 플라즈마 디스플레이 패널의 구동 방법.
  10. 제8항에 있어서,
    상기 제1 전압은 접지 전압인 플라즈마 디스플레이 패널의 구동 방법.
  11. 제8항에 있어서,
    상기 유지 기간에서 상기 어드레스 전극을 플로팅시키는 플라즈마 디스플레이 패널의 구동 방법.
  12. 제8항 내지 제11항 중 어느 한 항에 있어서,
    리셋 기간 및 어드레스 기간에, 상기 제2 전극을 상기 제1 전압으로 바이어스 시키는 디스플레이 패널의 구동 방법.
  13. 복수의 제1 전극, 제2 전극 및 어드레스 전극을 포함하는 패널; 및
    유지 기간에, 상기 제1 전극에 유지방전을 위해 양의 제1 전압과 상기 제1 전압보다 절대값이 작은 음의 제2 전압을 교대로 인가하며, 상기 제1 전극에 상기 제1 전압이 인가될 때 상기 어드레스 전극의 전압을 상기 제1 전극에 상기 제2 전압이 인가될 때 상기 어드레스 전극의 전압보다 높게 하는 구동회로
    를 포함하는 플라즈마 디스플레이 패널.
  14. 제13항에 있어서,
    상기 구동회로는,
    상기 제2 전극의 전압을 접지 전압으로 유지시키는 플라즈마 디스플레이 패널.
  15. 제13항에 있어서,
    상기 구동회로는,
    상기 유지 기간에서 상기 어드레스 전극을 플로팅시키는 플라즈마 디스플레이 패널.
  16. 제13항 내지 제15항 중 어느 한 항에 있어서,
    상기 구동회로는,
    리셋 기간 및 어드레스 기간에 상기 제2 전극의 전압을 접지 전압으로 유지시키는 플라즈마 디스플레이 패널.
KR1020040026174A 2004-04-16 2004-04-16 플라즈마 디스플레이 패널과 그의 구동 방법 KR100560517B1 (ko)

Priority Applications (7)

Application Number Priority Date Filing Date Title
KR1020040026174A KR100560517B1 (ko) 2004-04-16 2004-04-16 플라즈마 디스플레이 패널과 그의 구동 방법
JP2005071272A JP2005309397A (ja) 2004-04-16 2005-03-14 プラズマディスプレイパネル、プラズマディスプレイ装置及びプラズマディスプレイパネルの駆動方法
JP2005110208A JP4284295B2 (ja) 2004-04-16 2005-04-06 プラズマ表示装置およびプラズマ表示パネルの駆動方法
US11/104,729 US7570229B2 (en) 2004-04-16 2005-04-13 Plasma display panel and driving method thereof
US11/107,463 US20050231442A1 (en) 2004-04-16 2005-04-14 Plasma display device and driving method of plasma display panel
CNB2005100788947A CN100392708C (zh) 2004-04-16 2005-04-18 等离子显示装置和等离子显示板的驱动方法
CNB2005100792143A CN100392709C (zh) 2004-04-16 2005-04-18 等离子体显示板及其驱动方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040026174A KR100560517B1 (ko) 2004-04-16 2004-04-16 플라즈마 디스플레이 패널과 그의 구동 방법

Publications (2)

Publication Number Publication Date
KR20050100943A KR20050100943A (ko) 2005-10-20
KR100560517B1 true KR100560517B1 (ko) 2006-03-14

Family

ID=35346511

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040026174A KR100560517B1 (ko) 2004-04-16 2004-04-16 플라즈마 디스플레이 패널과 그의 구동 방법

Country Status (2)

Country Link
KR (1) KR100560517B1 (ko)
CN (2) CN100392709C (ko)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100740122B1 (ko) 2005-08-31 2007-07-16 삼성에스디아이 주식회사 플라즈마 표시 장치 및 그 구동 방법
KR100727298B1 (ko) * 2005-11-03 2007-06-12 엘지전자 주식회사 플라즈마 디스플레이 장치 및 그의 구동방법
KR100784527B1 (ko) * 2006-05-26 2007-12-11 엘지전자 주식회사 플라즈마 디스플레이 장치의 구동방법
KR100784528B1 (ko) * 2006-05-26 2007-12-11 엘지전자 주식회사 플라즈마 디스플레이 장치의 구동방법
KR100800465B1 (ko) * 2006-06-09 2008-02-04 엘지전자 주식회사 플라즈마 디스플레이 장치
KR100793242B1 (ko) 2006-08-18 2008-01-10 엘지전자 주식회사 플라즈마 디스플레이 장치 및 그의 구동 방법
KR100844822B1 (ko) 2006-09-12 2008-07-09 엘지전자 주식회사 플라즈마 디스플레이 장치
KR100820659B1 (ko) 2006-09-12 2008-04-11 엘지전자 주식회사 플라즈마 디스플레이 장치
JP2008129552A (ja) * 2006-11-27 2008-06-05 Hitachi Ltd プラズマディスプレイ装置

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3201603B1 (ja) * 1999-06-30 2001-08-27 富士通株式会社 駆動装置、駆動方法およびプラズマディスプレイパネルの駆動回路
JP2002215090A (ja) * 2001-01-22 2002-07-31 Matsushita Electric Ind Co Ltd プラズマディスプレイパネルの駆動方法
JP4606612B2 (ja) * 2001-02-05 2011-01-05 日立プラズマディスプレイ株式会社 プラズマディスプレイパネルの駆動方法
CN1319037C (zh) * 2001-05-30 2007-05-30 松下电器产业株式会社 等离子体显示屏显示装置及其驱动方法
KR100404846B1 (ko) * 2001-07-12 2003-11-07 엘지전자 주식회사 플라즈마 디스플레이 패널의 구동방법
KR100433213B1 (ko) * 2001-09-14 2004-05-28 엘지전자 주식회사 플라즈마 디스플레이 패널의 구동방법 및 장치
KR100625707B1 (ko) * 2002-10-02 2006-09-20 후지츠 히다찌 플라즈마 디스플레이 리미티드 구동 회로 및 구동 방법

Also Published As

Publication number Publication date
CN100392708C (zh) 2008-06-04
KR20050100943A (ko) 2005-10-20
CN1691107A (zh) 2005-11-02
CN100392709C (zh) 2008-06-04
CN1691106A (zh) 2005-11-02

Similar Documents

Publication Publication Date Title
JP4284295B2 (ja) プラズマ表示装置およびプラズマ表示パネルの駆動方法
US7570229B2 (en) Plasma display panel and driving method thereof
US7561148B2 (en) Plasma display panel driving method
KR100551010B1 (ko) 플라즈마 표시 패널의 구동 방법 및 플라즈마 표시 장치
KR100590097B1 (ko) 플라즈마 표시 패널의 구동 방법 및 플라즈마 표시 장치
KR100560517B1 (ko) 플라즈마 디스플레이 패널과 그의 구동 방법
KR100627412B1 (ko) 플라즈마 표시 장치 및 그 구동 방법
KR100637512B1 (ko) 플라즈마 표시 패널의 구동 방법 및 플라즈마 표시 장치
KR100739073B1 (ko) 플라즈마 표시 패널의 구동 방법 및 플라즈마 표시 장치
KR20060019859A (ko) 플라즈마 표시 장치와 플라즈마 표시 패널의 구동 방법
KR100536224B1 (ko) 플라즈마 디스플레이 패널 및 그의 구동 방법
KR100521497B1 (ko) 플라즈마 표시 장치와 플라즈마 표시 패널의 구동 방법
KR100728782B1 (ko) 플라즈마 표시 장치 및 그 구동 방법
KR100599782B1 (ko) 플라즈마 표시 장치와 플라즈마 표시 패널의 구동 방법
KR100578978B1 (ko) 플라즈마 표시 장치와 플라즈마 표시 패널의 구동 방법
KR20060019860A (ko) 플라즈마 표시 장치와 플라즈마 표시 패널의 구동 방법
KR20060053345A (ko) 플라즈마 표시 장치 및 그 구동 방법
KR100684790B1 (ko) 플라즈마 표시 장치와 그의 구동 방법
KR20060019857A (ko) 플라즈마 표시 장치와 플라즈마 표시 패널의 구동 방법
KR100684801B1 (ko) 플라즈마 표시 장치 및 그 구동 방법
KR100560501B1 (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치
KR100599763B1 (ko) 플라즈마 표시 장치 및 그 구동 방법
KR100521483B1 (ko) 플라즈마 디스플레이 패널의 구동 방법
KR100560522B1 (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치
KR100778505B1 (ko) 플라즈마 표시 장치 및 그 구동 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20090226

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee