KR100599782B1 - 플라즈마 표시 장치와 플라즈마 표시 패널의 구동 방법 - Google Patents

플라즈마 표시 장치와 플라즈마 표시 패널의 구동 방법 Download PDF

Info

Publication number
KR100599782B1
KR100599782B1 KR1020040050887A KR20040050887A KR100599782B1 KR 100599782 B1 KR100599782 B1 KR 100599782B1 KR 1020040050887 A KR1020040050887 A KR 1020040050887A KR 20040050887 A KR20040050887 A KR 20040050887A KR 100599782 B1 KR100599782 B1 KR 100599782B1
Authority
KR
South Korea
Prior art keywords
voltage
electrode
electrodes
period
plasma display
Prior art date
Application number
KR1020040050887A
Other languages
English (en)
Other versions
KR20060001726A (ko
Inventor
김상철
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020040050887A priority Critical patent/KR100599782B1/ko
Priority to JP2005110208A priority patent/JP4284295B2/ja
Priority to US11/107,463 priority patent/US20050231442A1/en
Publication of KR20060001726A publication Critical patent/KR20060001726A/ko
Application granted granted Critical
Publication of KR100599782B1 publication Critical patent/KR100599782B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/292Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for reset discharge, priming discharge or erase discharge occurring in a phase other than addressing
    • G09G3/2927Details of initialising

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

플라즈마 표시 장치에서, 유지 전극을 접지 전압으로 바이어스한 상태에서 주사 전극에 구동 파형을 인가하여 리셋 동작, 어드레스 동작 및 유지방전 동작을 수행한다. 그러면 유지 전극을 구동하는 구동 보드를 제거할 수 있다. 유지 전극이 접지 전압으로 바이어스되면 리셋 기간에서 주사 전극에 낮은 전압이 인가되므로, 주사 전극의 벽 전하에 의한 전위가 어드레스 전극의 벽 전하에 의한 전위보다 높아질 수 있다. 또한, 본 발명에 의하면 리셋 기간의 하강기간 종료 시점에서 X 전극에 양의 벽전하를 쌓아둠으로써 어드레스 기간에 A-Y 전극간의 방전뿐만 아니라 X-Y 전극간의 방전도 확실하게 일으킬 수 있다.
플라즈마 표시 장치, 통합 보드, 전압차, 주사 전극, 유지 전극

Description

플라즈마 표시 장치와 플라즈마 표시 패널의 구동 방법{PLASMA DISPLAY DEVICE AND DRIVING METHOD OF PLASMA DISPLAY PANEL}
도 1은 플라즈마 표시 패널의 일부 사시도이다.
도 2는 본 발명의 실시예에 따른 플라즈마 표시 장치의 분해 사시도이다.
도 3은 본 발명의 실시예에 따른 플라즈마 표시 패널의 개략적인 개념도이다.
도 4는 본 발명의 실시예에 따른 샤시 베이스의 개략적인 평면도이다.
도 5는 본 발명의 제1 실시예에 따른 플라즈마 표시 패널의 구동 파형도이다.
도 6은 본 발명의 제2 실시예에 따른 플라즈마 표시 패널의 구동 파형도이다.
도 7a 및 도 7b는 도 6의 도 6의 각 기간에서의 방전셀의 벽전하 상태를 나타낸 도이다.
본 발명은 플라즈마 표시 패널의 구동 방법 및 플라즈마 표시 장치에 관한 것이다.
플라즈마 표시 패널은 기체 방전에 의해 생성된 플라즈마를 이용하여 문자 또는 영상을 표시하는 표시 패널로서, 그 크기에 따라 수십에서 수백 만개 이상의 화소(방전 셀)가 매트릭스 형태로 배열되어 있다. 이러한 플라즈마 표시 패널은 인가되는 구동 전압 파형의 형태와 방전 셀의 구조에 따라 직류형과 교류형으로 구분된다.
직류형 플라즈마 표시 패널은 전극이 방전 공간에 그대로 노출되어 있어서 전압이 인가되는 동안 전류가 방전공간에 그대로 흐르게 되며, 이를 위해 전류 제한을 위한 저항을 만들어 주어야 하는 단점이 있다. 반면 교류형 플라즈마 표시 패널에서는 전극을 유전체층이 덮고 있어 자연스러운 커패시턴스 성분의 형성으로 전류가 제한되며 방전시 이온의 충격으로부터 전극이 보호되므로 직류형에 비해 수명이 길다는 장점이 있다.
도 1은 플라즈마 표시 패널의 일부 사시도이다. 도 1에 도시한 바와 같이, 플라즈마 표시 패널은 서로 마주보며 떨어져 있는 두 개의 절연 기판(1, 2)을 포함한다. 절연 기판(1) 위에는 복수의 주사 전극(3a)과 유지 전극(3b)이 쌍을 이루어 평행하게 형성되어 있으며, 주사 전극(3a)과 유지 전극(3b)은 유전체층(4) 및 보호막(5)으로 덮여 있다. 유리 기판(2) 위에는 복수의 어드레스 전극(6)이 형성되어 있으며, 어드레스 전극(6)은 절연층(7)으로 덮여 있다. 두 어드레스 전극(6) 사이에 있는 절연층(7) 위에는 격벽(8)이 형성되어 있다. 또한 절연층(7)의 표면 및 격벽(8)의 양측면에 형광체(9)가 형성되어 있다. 절연 기판(1, 2)은 주사 전극(3a)과 어드레스 전극(6) 및 유지 전극(3b)과 어드레스 전극(6)이 직교하도록 방전 공간(11)을 사이에 두고 대향하여 배치되어 있다. 어드레스전극(6)과, 쌍을 이루는 주사 전극(3a)과 유지 전극(3b)과의 교차부에 있는 방전 공간이 방전 셀(이하, "셀"이라 함)(12)을 형성한다.
일반적으로 교류형 플라즈마 표시 패널은 한 프레임이 복수의 서브필드로 분할되어 구동되며, 각 서브필드는 리셋 기간, 어드레스 기간, 유지 기간으로 이루어진다.
리셋 기간은 셀에 어드레싱 동작이 원활히 수행되도록 하기 위해 각 셀의 상태를 초기화시키는 기간이며, 어드레스 기간은 패널에서 켜지는 셀과 켜지지 않는 셀을 선택하여 켜지는 셀(어드레싱된 셀)에 벽 전하를 쌓아두는 동작을 수행하는 기간이다. 유지 기간은 켜질 셀에 실제로 영상을 표시하기 위한 방전을 수행하는 기간이다.
이러한 동작을 하기 위해서 유지 기간에서는 주사 전극과 유지 전극에 교대로 유지방전 펄스가 인가되고, 리셋 기간과 어드레스 기간에서는 주사 전극에 리셋 파형과 주사 파형이 인가된다. 따라서 주사 전극을 구동하기 위한 주사 구동 보드와 유지 전극을 구동하기 위한 유지 구동 보드가 별개로 존재하여야 한다. 이와 같이 구동 보드가 따로 존재하면 샤시 베이스에 구동 보드를 실장하는 문제점이 있으며, 두 개의 구동 보드로 인해서 단가가 증가한다.
따라서 두 구동 보드를 하나로 통합하여 주사 전극의 한쪽 끝에 형성하고, 유지 전극의 한쪽 끝을 길게 연장하여 통합 보드에 연결하는 방법이 제안되었다. 그런데 이와 같이 두 구동 보드를 통합하면 길게 연장된 유지 전극에서 형성되는 임피던스 성분이 크게 된다는 문제점이 있다.
본 발명이 이루고자 하는 기술적 과제는 주사 전극과 유지 전극을 구동할 수 있는 통합 보드를 가지는 플라즈마 표시 장치를 제공하는 것이다. 또한 본 발명은 통합 보드에 적합한 구동 파형을 제공하는 것을 그 기술적 과제로 한다.
이러한 과제를 해결하기 위한 본 발명의 특징에 따른 플라즈마 표시 패널의 구동 방법은 복수의 제1 전극과 복수의 제2 전극 및 상기 제1 전극과 제2 전극에 교차하는 방향으로 형성되는 복수의 제3 전극을 포함하는 플라즈마 표시 패널에서 한 프레임을 복수의 서브필드로 나누어 구동하는 방법으로서,
적어도 하나의 서브필드의 리셋 기간에서,
상기 제1 전극을 제1 전압으로 바이어스한 상태에서 상기 제2 전극의 전압을 제2 전압에서 제3 전압까지 점진적으로 증가시키는 단계, 그리고 상기 제1 전극을 상기 제1 전압으로 바이어스한 상태에서 상기 제2 전극의 전압을 제4 전압에서 제5 전압까지 점진적으로 감소시키는 단계를 포함하며,
상기 제2 전극의 전압이 상기 제4 전압에서 상기 제5 전압까지 감소하는 기간 중 적어도 일부인 기간에서 상기 제3 전극의 전압을 상기 제1 전압보다 높은 제6 전압으로 바이어스 한다.
이때, 상기 제6 전압은 어드레스 기간에 선택되는 방전 셀의 상기 제3 전극 에 인가되는 전압과 실질적으로 동일하다.
또한, 어드레스 기간에서 상기 제1 전극을 상기 제1 전압으로 바이어스한 상태에서 상기 제2 전극에 순차적으로 스캔 펄스를 인가하며, 상기 제5 전압은 상기 스캔 펄스보다 크며,
상기 제5 전압과 상기 제6 전압의 차가 상기 스캔 펄스보다 크거나 같다.
상기 적어도 일부 기간은 상기 리셋 기간의 종료 시점을 포함한다.
또한, 상기 어드레스 기간 및 유지 기간에서 상기 제1 전극은 상기 제1 전압으로 바이어스 되어 있으며, 상기 제1 전압은 접지 전압이다.
본 발명의 특징에 따른 플라즈마 표시 장치는 복수의 제1 전극과 복수의 제2 전극 및 상기 제1 전극과 제2 전극에 교차하는 방향으로 형성되는 복수의 제3 전극을 포함하는 플라즈마 표시 패널, 그리고 상기 제2 전극 및 상기 제3 전극에 상기 플라즈마 표시 패널이 영상을 표시하기 위한 구동 파형을 인가하며 상기 영상이 표시되는 동안 상기 제1 전극을 제1 전압으로 바이어스하는 구동 보드를 포함하며, 상기 플라즈마 표시 패널과 대향하고 있는 샤시 베이스를 포함하며,
상기 구동 보드는,
적어도 하나의 서브필드의 리셋 기간에서 상기 제2 전극의 전압을 제2 전압에서 제3 전압까지 점진적으로 증가시킨 이후에 제4 전압에서 제5 전압까지 점진적으로 감소시키며, 상기 제2 전극의 전압이 상기 제5 전압까지 감소하는 기간 중 적어도 일부인 기간에서 상기 제3 전극의 전압을 양의 제6 전압으로 유지한다.
또한, 어드레스 기간에서 상기 제2 전극에 순차적으로 스캔 펄스를 인가하 며, 상기 제5 전압은 상기 스캔 펄스보다 크다.
이때, 상기 적어도 일부 기간은 상기 리셋 기간의 종료 시점을 포함한다.
아래에서는 첨부한 도면을 참고로 하여 본 발명의 실시예에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 그러나 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예에 한정되지 않는다. 도면에서 본 발명을 명확하게 설명하기 위해서 설명과 관계없는 부분은 생략하였다. 명세서 전체를 통하여 유사한 부분에 대해서는 동일한 도면 부호를 붙였다.
그리고 본 발명에서 언급되는 벽 전하란 셀의 벽(예를 들어, 유전체층) 상에서 각 전극에 가깝게 형성되는 전하를 말한다. 그리고 벽 전하는 실제로 전극 자체에 접촉되지는 않지만, 여기서는 전극에 "형성됨", "축적됨" 또는 "쌓임"과 같이 설명한다. 또한 벽 전압은 벽 전하에 의해서 셀의 벽에 형성되는 전위차를 말한다.
이제 본 발명의 실시예에 따른 플라즈마 표시 패널의 구동 방법 및 플라즈마 표시 장치에 대하여 도면을 참고로 하여 상세하게 설명한다.
먼저, 본 발명의 실시예에 따른 플라즈마 표시 장치의 개략적인 구조에 대해서 도 2 내지 도 4를 참조하여 자세하게 설명한다.
도 2는 본 발명의 실시예에 따른 플라즈마 표시 장치의 분해 사시도이며, 도 3은 본 발명의 실시예에 따른 플라즈마 표시 패널의 개략적인 개념도이다. 도 4는 본 발명의 실시예에 따른 샤시 베이스의 개략적인 평면도이다.
도 2에 나타낸 바와 같이, 플라즈마 표시 장치는 플라즈마 표시 패널(10), 샤시 베이스(20), 전면 케이스(30) 및 후면 케이스(40)를 포함한다. 샤시 베이스(20)는 플라즈마 표시 패널(10)에서 영상이 표시되는 면의 반대측에 배치되어 플라즈마 표시 패널(10)과 결합된다. 전면 및 후면 케이스(30, 40)는 플라즈마 표시 패널(10)의 전면 및 샤시 베이스(20)의 후면에 각각 배치되어, 플라즈마 표시 패널(10) 및 샤시 베이스(20)와 결합되어 플라즈마 표시 장치를 형성한다.
도 3을 보면, 플라즈마 표시 패널(10)은 세로 방향으로 뻗어 있는 복수의 어드레스 전극(A1∼Am), 그리고 가로 방향으로 뻗어 있는 복수의 주사 전극(Y1∼Yn) 및 복수의 유지 전극(X1∼Xn)을 포함한다. 유지 전극(X1∼Xn)은 각 주사 전극(Y1∼Yn)에 대응해서 형성되며, 일반적으로 그 일단이 서로 공통으로 연결되어 있다. 그리고 플라즈마 표시 패널(10)은 유지 및 주사 전극(X1∼Xn, Y1∼Yn)이 배열된 절연 기판과 어드레스 전극(A1∼Am)이 배열된 절연 기판을 포함하다. 두 절연 기판은 주사 전극(Y1∼Yn)과 어드레스 전극(A1∼Am) 및 유지 전극(X1∼Xn)과 어드레스 전극(A1∼Am)이 각각 직교하도록 방전 공간을 사이에 두고 대향하여 배치되어 있다. 이때, 어드레스 전극(A1∼Am)과 유지 및 주사 전극(X1∼Xn, Y1∼Yn)의 교차부에 있는 방전 공간이 셀(도 1의 12)을 형성한다.
도 4에 나타낸 바와 같이, 샤시 베이스(20)에는 플라즈마 표시 패널(10)의 구동에 필요한 보드(100∼500)가 형성되어 있다. 어드레스 버퍼 보드(100)는 샤시 베이스(20)의 상부 및 하부에 각각 형성되어 있으며, 단일 보드로 이루어질 수도 있으며 복수의 보드로 이루어질 수도 있다. 도 4에서는 듀얼 구동을 하는 플라즈마 표시 장치를 예를 들어 설명하고 있지만, 싱글 구동의 경우에 어드레스 버퍼 보드(100)는 샤시 베이스(20)의 상부 및 하부 중 어느한 곳에 배치된다. 이러한 어드레스 버퍼 보드(100)는 영상 처리 및 제어 보드(400)로부터 어드레스 구동 제어 신호를 수신하여 표시하고자 하는 방전 셀을 선택하기 위한 전압을 각 어드레스 전극(A1∼Am)에 인가한다.
주사 구동 보드(200)는 샤시 베이스(20)의 좌측에 배치되어 있으며, 주사 구동 보드(200)는 주사 버퍼 보드(300)를 거쳐 주사 전극(Y1∼Yn)에 전기적으로 연결되어 있으며, 유지 전극(X1∼Xn)은 일정 전압으로 바이어스 되어 있다. 주사 버퍼 보드(300)는 어드레스 기간에서 주사 전극(Y1∼Yn)을 순차적으로 선택하기 위한 전압을 주사 전극(Y1∼Yn)에 인가한다. 주사 구동 보드(200)는 영상 처리 및 제어 보드(400)로부터 구동 신호를 수신하여 주사 전극(Y1∼Yn)에 구동 전압을 인가한다. 그리고 도 4에서는 주사 구동 보드(200)와 주사 버퍼 보드(300)가 샤시 베이스(20)의 좌측에 배치되는 것으로 도시하였지만, 샤시 베이스(20)의 우측에 배치될 수도 있다. 또한 주사 버퍼 보드(300)는 주사 구동 보드(200)와 일체형으로 형성될 수도 있다.
영상 처리 및 제어 보드(400)는 외부로부터 영상 신호를 수신하여 어드레스 전극(A1∼Am) 구동에 필요한 제어 신호와 주사 및 유지 전극(Y1∼Yn, X1∼Xn) 구동에 필요한 제어 신호를 생성하여 각각 어드레스 구동 보드(100)와 주사 구동 보드(200)에 인가한다. 전원 보드(500)는 플라즈마 표시 장치의 구동에 필요한 전원을 공급한다. 영상 처리 및 제어 보드(400)와 전원 보드(500)는 샤시 베이스(20)의 중앙에 배치될 수 있다.
다음, 도 5를 참조하여 본 발명의 제1 실시예에 따른 플라즈마 표시 패널의 구동 파형에 대해서 설명한다.
도 5는 본 발명의 제1 실시예에 따른 플라즈마 표시 패널의 구동 파형도이다. 아래에서는 편의상 하나의 셀을 형성하는 주사 전극(이하, "Y 전극"이라 함), 유지 전극(이하, "X 전극"이라 함) 및 어드레스 전극(이하, "A 전극"이라 함)에 인가되는 구동 파형에 대해서만 설명한다. 그리고 도 5의 구동 파형에서 Y 전극에 인가되는 전압은 주사 구동 보드(200)와 주사 버퍼 보드(300)에서 공급되고 A 전극에 인가되는 전압은 어드레스 버퍼 보드(100)에서 공급된다. 또한 X 전극은 기준 전압(도 5에서는 접지 전압)으로 바이어스 되어 있으므로, X 전극에 인가되는 전압에 대해서는 설명을 생략한다.
도 5를 보면, 하나의 서브필드는 리셋 기간, 어드레스 기간 및 유지 기간으로 이루어지며, 리셋 기간은 상승기간 및 하강기간으로 이루어진다.
리셋 기간 중 상승기간에서는 A 전극을 기준 전압(도 5에서는 0V)으로 유지한 상태에서 Y 전극의 전압을 Vs 전압에서 Vset 전압까지 점진적으로 증가시킨다. 도 5에서는 Y 전극의 전압이 램프 형태로 증가하는 것으로 도시하였다. Y 전극의 전압이 증가하는 중에 Y 전극과 X 전극 사이 및 Y 전극과 A 전극 사이에서 미약한 방전(이하, "약 방전"이라 함)이 일어나면서, Y 전극에는 (-) 벽 전하가 형성되고 X 및 A 전극에는 (+) 벽 전하가 형성된다. 그리고 전극의 전압이 도 5와 같이 점진적으로 변하는 경우에는 셀에 미약한 방전이 일어나면서 외부에서 인가된 전압과 셀의 벽 전압의 합이 방전 개시 전압 상태를 유지하도록 벽 전하가 형성된다. 이러 한 원리에 대해서는 웨버(Weber)의 미국등록특허 제5,745,086에 개시되어 있다. 리셋 기간에서는 모든 셀의 상태를 초기화하여야 하므로 Vset 전압은 모든 조건의 셀에서 방전이 일어날 수 있을 정도의 높은 전압이다. 또한, Vs 전압은 일반적으로 유지 기간에서 Y 전극에 인가되는 전압과 높은 전압이며, Y 전극과 X 전극 사이의 방전 개시 전압보다 낮은 전압이다.
이어서, 리셋 기간 중 하강기간에서는 A 전극을 기준 전압으로 유지한 상태에서 Y 전극의 전압을 Vs 전압에서 음의 Vnf 전압까지 점진적으로 감소시킨다. 그러면 Y 전극의 전압이 감소하는 중에 Y 전극과 X 전극 사이 및 Y 전극과 A 전극 사이에서 미약한 방전이 일어나면서 Y 전극에 형성된 (-) 벽 전하와 X 전극 및 A 전극에 형성된 (+) 벽 전하가 소거된다. 일반적으로 Vnf 전압의 크기는 Y 전극과 X 전극 사이의 방전 개시 전압 근처로 설정된다. 그러면 Y 전극과 X 전극 사이의 벽 전압이 거의 0V가 되어, 어드레스 기간에서 어드레스 방전이 일어나지 않은 방전 셀이 유지 기간에서 오방전하는 것을 방지할 수 있다. 그리고 A 전극은 기준 전압으로 유지되어 있으므로 Vnf 전압의 레벨에 의해 Y 전극과 A 전극 사이의 벽 전압이 결정된다.
다음, 어드레스 기간에서는 유지 기간에 켜질 방전 셀을 선택하기 위해 Y 전극과 A 전극에 각각 음의 VscL 전압을 가지는 주사 펄스 및 양의 Va 전압을 가지는 어드레스 펄스를 인가한다. 그리고 선택되지 않는 Y 전극은 VscL 전압보다 높은 VscH 전압으로 바이어스하고, 켜지지 않을 방전 셀의 A 전극에는 기준 전압을 인가한다. 이러한 동작을 수행하기 위해, 주사 버퍼 보드(300)는 Y 전극(Y1∼Yn) 중 VscL의 주사 펄스가 인가될 Y 전극을 선택하며, 예를 들어 싱글 구동에서 세로 방향으로 배열된 순서대로 Y 전극을 선택할 수 있다. 그리고 어드레스 버퍼 보드(100)는 하나의 Y 전극이 선택될 때 해당 Y 전극에 의해 형성된 방전 셀을 통과하는 A 전극(A1∼Am) 중 Va 전압의 어드레스 펄스가 인가될 방전 셀을 선택한다.
구체적으로, 먼저 첫 번째 행의 주사 전극(도 3의 Y1)에 VscL 전압의 주사 펄스를 인가하는 동시에 첫 번째 행 중 켜질 방전 셀에 위치하는 A 전극에 Va 전압의 어드레스 펄스를 인가한다. 그러면 첫 번째 행의 Y 전극과 Va 전압이 인가된 A 전극 사이에서 방전이 일어나서, Y 전극에 (+) 벽 전하, A 및 X 전극에 각각 (-) 벽 전하가 형성된다. 그 결과 Y 전극과 X 전극 사이에 Y 전극의 전위가 X 전극의 전위에 대해 높도록 벽 전압(Vwxy)이 형성된다. 이어서, 두 번째 행의 Y 전극(도 3의 Y2)에 VscL 전압의 주사 펄스를 인가하면서 두 번째 행 중 표시하고자 하는 셀에 위치하는 A 전극에 Va 전압의 어드레스 펄스를 인가한다. 그러면 앞에서 설명한 것처럼 Va 전압이 인가된 A 전극과 두 번째 행의 Y 전극에 의해 형성되는 셀에서 어드레스 방전이 일어나서 셀에 앞서 설명한 것처럼 벽 전하가 형성된다. 마찬가지로 나머지 행의 Y 전극에 대해서도 순차적으로 VscL 전압의 주사 펄스를 인가하면서 켜질 셀에 위치하는 A 전극에 Va 전압의 어드레스 펄스를 인가하여 벽 전하를 형성한다.
이러한 어드레스 기간에서 VscL 전압은 일반적으로 Vnf 전압과 같거나 낮은 레벨로 설정되고 Va 전압은 기준 전압보다 높은 레벨로 설정된다. 예를 들어, VscL 전압과 Vnf 전압이 같은 경우에 Va 전압이 인가될 때 셀에서 어드레스 방전이 일어 나는 이유에 대해서 설명한다. 리셋 기간에서 Vnf 전압이 인가되었을 때, A 전극과 Y 전극 사이의 벽 전압과 A 전극과 Y 전극 사이의 외부 전압(Vnf)의 합은 A 전극과 Y 전극 사이의 방전 개시 전압(Vfay)으로 결정된다. 그런데 어드레스 기간에서 A 전극에 0V가 인가되고 Y 전극에 VscL(=Vnf) 전압이 인가되는 경우에 A 전극과 Y 전극 사이에는 Vfay 전압이 형성되므로 방전이 일어날 수 있지만, 일반적으로 이 경우의 방전 지연 시간이 주사 펄스와 어드레스 펄스의 폭보다 길어서 방전이 일어나지 않는다. 그런데 A 전극에 Va 전압이 인가되고 Y 전극에 VscL(=Vnf) 전압이 인가되는 경우에 A 전극과 Y 전극 사이에는 Vfay 전압보다 높은 전압이 형성되어 방전 지연 시간이 주사 펄스의 폭보다 줄어들어서 방전이 일어날 수 있다. 이때, 어드레스 방전이 더 잘 일어나도록 하기 위해서 VscL 전압을 Vnf 전압보다 낮은 전압으로 설정할 수 있다.
다음, 어드레스 기간에서 어드레스 방전이 일어난 방전 셀에서는 X 전극에 대한 Y 전극의 벽 전압(Vwxy)이 높은 전압으로 형성되었으므로, 유지 기간에서는 Y 전극에 먼저 Vs 전압을 가지는 펄스를 인가하여 Y 전극과 X 전극 사이에서 유지방전을 일으킨다. 이때, Vs 전압은 Y 전극과 X 전극 사이의 방전 개시 전압(Vfxy)보다는 낮고 (Vs+Vwxy) 전압이 Vfxy 전압보다 낮도록 설정된다. 유지방전의 결과 Y 전극에 (-) 벽 전하가 형성되고 X 전극과 A 전극에 (+) 벽 전하가 형성되어, Y 전극에 대한 X 전극의 벽 전압(Vfyx)이 높은 전압으로 형성된다.
이어서 Y 전극에 대한 X 전극의 벽 전압(Vfyx)이 높은 전압으로 형성되었으므로, Y 전극에 -Vs 전압을 가지는 펄스를 인가하여 Y 전극과 X 전극 사이에서 유 지방전을 일으킨다. 그 결과 Y 전극에 (+) 벽 전하가 형성되고 X 전극과 A 전극에 (-) 벽 전하가 형성되어 Y 전극에 Vs 전압이 인가될 때 유지방전이 일어날 수 있는 상태로 된다. 이후, 주사 전극(Y)에 Vs 전압의 유지방전 펄스를 인가하는 과정과 유지 전극(X)에 Vs 전압의 유지방전 펄스를 인가하는 과정을 해당 서브필드가 표시하는 가중치에 대응하는 회수만큼 반복한다.
이와 같이, 본 발명의 제1 실시예에서는 X 전극을 기준 전압으로 바이어스 한 상태에서 Y 전극에 인가되는 구동 파형만으로 리셋 동작, 어드레스 동작 및 유지방전 동작을 수행할 수 있다. 따라서 X 전극을 구동하는 구동 보드를 제거할 수 있으며, 단지 X 전극을 기준 전압으로 바이어스 하기만 하면 된다.
한편, 일반적으로 어드레스 기간에서의 어드레스 방전은 A-Y 전극간에 방전이 일어난 후 X-Y 전극간에 방전이 일어난다. 그런데 도 5를 보면, 본 발명에 제1 실시예에서는 어드레스 기간에 X 전극의 전압이 기준 전압으로 바이어스 되어 있는 상태이므로 X-Y 전극간에 방전이 쉽게 일어나지 않을 수 있다. 따라서 어드레스 기간에 A-Y 전극간의 방전이 일어나더라도 X-Y 전극간의 방전이 일어나지 않아서 어드레스 방전이 실패할 수 있다. 또한 어드레스 방전 실패로 인하여 유지 기간에서도 선택된 방전 셀이 켜지지 않게 된다.
따라서 본 발명의 제2 실시예에서는 리셋 기간 종료 시점에서 X 전극에 양의 벽전하를 쌓아둠으로써 어드레스 기간에 A-Y 전극간 방전뿐만 아니라 X-Y 전극간의 방전도 원활히 이루어지도록 한다. 이러한 본 발명의 제2 실시예에 대하여 도 6 및 도 7을 참조하여 상세하게 설명한다.
도 6은 본 발명의 제2 실시예에 따른 플라즈마 표시 패널의 구동 파형도이며, 도 7은 도 6의 각 기간에서의 방전셀의 벽전하 상태를 나타낸 도이다.
도 6을 보면, 본 발명의 제2 실시예에 따른 구동 파형은 리셋 기간의 하강기간에서 A 전극을 일정 전압으로 바이어스 하는 점을 제외하면 본 발명의 제1 실시예와 동일하다.
구체적으로, 리셋 기간의 상승기간에서 X 전극과 A 전극을 기준전압으로 바이어스 한 상태에서 Y 전극의 전압을 Vs 전압에서 Vset 전압까지 점진적으로 상승시킨다. 그러면 X-Y 전극간 및 A-Y 전극간에 약방전이 일어나서 도 7a에 도시한 바와 같이 Y 전극에는 음의 벽전하가 쌓이고 X 전극과 A 전극에는 양의 벽전하가 쌓이게 된다.
다음, 리셋 기간의 하강기간에서 X 전극은 계속 기준전압으로 바이어스 한 상태에서 A 전극을 기준 전압보다 높은 소정 전압으로 바이어스 시키고 Y 전극의 전압을 Vs 전압에서 음의 Vnf2 전압까지 점진적으로 감소시킨다. 이때, 리셋 종료 시점에서의 Y 전극의 전압(Vnf2)과 A 전극의 전압의 차가 Vnf 전압과 같도록 Vnf2 전압을 설정함으로써 A-Y 전극간의 전압차를 본 발명의 제1 실시예와 동일하게 할 수도 있다. 또한, 하강기간에 A 전극을 바이어스 하는 전압으로 도 6과 같이 Va 전압을 사용하면 추가적인 전원을 사용하지 않을 수 있다.
이와 같이 X 전극은 기준전압으로 바이어스 시키고 A 전극의 전압을 Va 전압으로 바이어스 시킨 상태에서 Y 전극의 전압을 서서히 감소시키면 A-Y 전극간에 약방전이 일어나므로 도 7b에 도시한 바와 같이 A 전극과 Y 전극에 쌓인 벽전하가 다 소 소거된다. 그런데 X-Y 전극간의 전압차가 A-Y 전극간의 전압차보다 작으며 X-Y 전극간의 방전 개시 전압(Vfxy)이 A-Y 전극간의 방전 개시 전압(Vfay)보다 높기 때문에 X-Y 전극간에는 방전이 거의 일어나지 않거나 약간의 방전만 일어난다. 따라서 X 전극의 벽전하는 상승기간의 벽전하 상태를 거의 유지하거나 일부만 소거된다. 즉, X 전극에는 많은 양의 양전하가 쌓여 있는 상태에서 리셋 기간이 종료된다.
그러므로 어드레스 기간에 X 전극에 양의 벽전하가 쌓여 있어서, 본 발명의 제1 실시예에 비해 Y 전극에 대한 X 전극의 전위가 더 높으므로 X-Y 전극간에 어드레스 방전을 용이하게 일으킬 수 있다.
한편, 본 발명의 제2 실시예에서는 리셋 기간 하강 기간 전체에 걸쳐서 A 전극을 양의 전압으로 바이어스 시켰으나, 하강 기간 전체가 아닌 리셋 기간 종료 시점을 포함하는 후반부의 일부 기간에서만 A 전극을 양의 전압으로 바이어스 시킬 수도 있다.
이상에서 설명한 것처럼, 본 발명의 제1 및 제2 실시예에 따르면 X 전극을 일정 전압으로 바이어스 한 상태에서 Y 전극에만 구동 파형을 인가하여 리셋 동작, 어드레스 동작 및 유지방전 동작을 수행할 수 있으므로, X 전극을 구동하는 보드를 제거할 수 있다. 또한, 유지방전을 위한 펄스가 주사 구동 보드(300)에서만 공급되므로 유지방전 펄스가 인가되는 경로에서의 임피던스가 일정해질 수 있다.
이상에서 본 발명의 바람직한 실시예에 대하여 상세하게 설명하였지만 본 발명의 권리범위는 이에 한정되는 것은 아니고 다음의 청구범위에서 정의하고 있는 본 발명의 기본 개념을 이용한 당업자의 여러 변형 및 개량 형태 또한 본 발명의 권리범위에 속하는 것이다.
예컨대, 본 발명의 실시예에서는 한 필드를 이루는 복수의 서브필드의 리셋 기간을 모두 상승기간과 하강 기간으로 형성하는 경우에 대하여 설명하였으나 일부 서브필드의 리셋 기간을 하강 기간만을 형성하는 경우에도 본 발명을 적용할 수 있다.
이상에서 설명한 바와 같이 본 발명에 의하면, 유지 전극은 일정한 전압으로 바이어스 한 상태에서 주사 전극에만 구동 파형이 인가되므로 유지 전극을 구동하는 보드를 제거하고 하나의 보드만으로 구동하는 통합 보드를 구현할 수 있으며, 이에 따라 단가가 저감된다.
그리고 본 발명에 의하면 유지방전을 위한 펄스가 주사 구동 보드에서만 공급되므로 임피던스가 항상 일정하다.
또한, 본 발명에 의하면 리셋 기간의 하강기간 종료 시점에서 X 전극에 양의 벽전하를 쌓아둠으로써 어드레스 기간에 A-Y 전극간의 방전 뿐만 아니라 X-Y 전극간의 방전도 확실하게 일으킬 수 있다.

Claims (12)

  1. 복수의 제1 전극, 복수의 제2 전극, 상기 제1 전극과 제2 전극에 교차하는 방향으로 형성되는 복수의 제3 전극 및 복수의 방전 셀을 포함하는 플라즈마 표시 패널에서 한 프레임을 복수의 서브필드로 나누어 구동하는 방법에 있어서,
    적어도 하나의 서브필드에서,
    리셋 기간 동안, 상기 제1 전극을 제1 전압으로 바이어스한 상태에서 상기 제2 전극의 전압을 제2 전압에서 제3 전압까지 점진적으로 감소시키는 단계,
    어드레스 기간 동안, 상기 복수의 방전 셀 중 켜질 방전 셀과 켜지지 않을 방전 셀을 구분하는 단계, 그리고
    유지 기간 동안, 상기 제1 전극을 상기 제1 전압으로 바이어스한 상태에서 상기 제2 전극에 유지방전 펄스를 인가하는 단계
    를 포함하며,
    상기 제2 전극의 전압이 상기 제2 전압에서 상기 제3 전압까지 감소하는 기간 중 적어도 일부 기간 동안 상기 제3 전극의 전압을 상기 제1 전압보다 높은 제4 전압으로 설정하는 플라즈마 표시 패널의 구동 방법.
  2. 제1항에 있어서,
    상기 제4 전압은 상기 어드레스 기간에서 선택되는 방전 셀의 상기 제3 전극에 인가되는 전압과 실질적으로 동일한 플라즈마 표시 패널의 구동 방법.
  3. 제1항에 있어서,
    어드레스 기간에서 상기 제1 전극을 상기 제1 전압으로 바이어스한 상태에서 상기 제2 전극에 순차적으로 스캔 펄스를 인가하며, 상기 제3 전압은 상기 스캔 펄스의 전압보다 높은 플라즈마 표시 패널의 구동 방법.
  4. 제3항에 있어서,
    상기 제3 전압과 상기 제4 전압의 차가 상기 스캔 펄스의 전압 크기보다 크거나 같은 플라즈마 표시 패널의 구동 방법.
  5. 제1항에 있어서,
    상기 적어도 일부 기간은 상기 리셋 기간의 종료 시점을 포함하는 플라즈마 표시 패널의 구동 방법.
  6. 제1항 내지 제5항 중 어느 한 항에 있어서,
    상기 리셋 기간 동안, 상기 제1 전극을 상기 제1 전압으로 바이어스한 상태에서 상기 제2 전극의 전압을 제5 전압에서 제6 전압까지 점진적으로 증가시키는 단계를 더 포함하며,
    상기 어드레스 기간에서 상기 제1 전극은 상기 제1 전압으로 바이어스되어 있는 플라즈마 표시 패널의 구동 방법.
  7. 제6항에 있어서,
    상기 제1 전압은 접지 전압인 플라즈마 표시 패널의 구동 방법.
  8. 복수의 제1 전극과 복수의 제2 전극 및 상기 제1 전극과 제2 전극에 교차하는 방향으로 형성되는 복수의 제3 전극을 포함하는 플라즈마 표시 패널, 그리고
    상기 제2 전극 및 상기 제3 전극에 상기 플라즈마 표시 패널이 영상을 표시하기 위한 구동 파형을 인가하며 상기 영상이 표시되는 동안 상기 제1 전극을 제1 전압으로 바이어스하는 구동 보드를 포함하며, 상기 플라즈마 표시 패널과 대향하고 있는 샤시 베이스
    를 포함하며,
    상기 구동 보드는,
    적어도 하나의 서브필드의 리셋 기간에서 상기 제2 전극의 전압을 제2 전압에서 제3 전압까지 점진적으로 감소시키며,
    상기 제2 전극의 전압이 상기 제3 전압까지 감소하는 기간 중 적어도 일부 기간 동안 상기 제3 전극의 전압을 양의 제4 전압으로 설정하는 플라즈마 표시 장치.
  9. 제8항에 있어서,
    상기 구동 보드는,
    어드레스 기간에서 상기 복수의 제2 전극에 순차적으로 스캔 펄스를 인가하며, 상기 제3 전압은 상기 스캔 펄스의 전압보다 높은 플라즈마 표시 장치.
  10. 제8항에 있어서,
    상기 적어도 일부 기간은 상기 리셋 기간의 종료 시점을 포함하는 플라즈마 표시 장치.
  11. 제8항에 있어서,
    상기 제1 전압은 접지 전압인 플라즈마 표시 장치.
  12. 제8항에 있어서,
    상기 제4 전압은 어드레스 기간에 상기 제3 전극에 인가되는 전압과 실질적으로 동일한 플라즈마 표시 장치.
KR1020040050887A 2004-04-16 2004-06-30 플라즈마 표시 장치와 플라즈마 표시 패널의 구동 방법 KR100599782B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020040050887A KR100599782B1 (ko) 2004-06-30 2004-06-30 플라즈마 표시 장치와 플라즈마 표시 패널의 구동 방법
JP2005110208A JP4284295B2 (ja) 2004-04-16 2005-04-06 プラズマ表示装置およびプラズマ表示パネルの駆動方法
US11/107,463 US20050231442A1 (en) 2004-04-16 2005-04-14 Plasma display device and driving method of plasma display panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040050887A KR100599782B1 (ko) 2004-06-30 2004-06-30 플라즈마 표시 장치와 플라즈마 표시 패널의 구동 방법

Publications (2)

Publication Number Publication Date
KR20060001726A KR20060001726A (ko) 2006-01-06
KR100599782B1 true KR100599782B1 (ko) 2006-07-12

Family

ID=37104822

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040050887A KR100599782B1 (ko) 2004-04-16 2004-06-30 플라즈마 표시 장치와 플라즈마 표시 패널의 구동 방법

Country Status (1)

Country Link
KR (1) KR100599782B1 (ko)

Also Published As

Publication number Publication date
KR20060001726A (ko) 2006-01-06

Similar Documents

Publication Publication Date Title
US20050231442A1 (en) Plasma display device and driving method of plasma display panel
KR100551010B1 (ko) 플라즈마 표시 패널의 구동 방법 및 플라즈마 표시 장치
KR100590097B1 (ko) 플라즈마 표시 패널의 구동 방법 및 플라즈마 표시 장치
KR100578965B1 (ko) 플라즈마 디스플레이 패널의 구동 방법
KR100612234B1 (ko) 플라즈마 디스플레이 장치
KR100560517B1 (ko) 플라즈마 디스플레이 패널과 그의 구동 방법
KR100578975B1 (ko) 플라즈마 표시 장치와 플라즈마 표시 패널의 구동 방법
KR100739636B1 (ko) 플라즈마 표시 장치 및 그 구동 방법
KR100550991B1 (ko) 플라즈마 표시 패널의 구동 방법 및 플라즈마 표시 장치
KR100739062B1 (ko) 플라즈마 표시 장치 및 그 구동 방법
KR100599782B1 (ko) 플라즈마 표시 장치와 플라즈마 표시 패널의 구동 방법
KR100708851B1 (ko) 플라즈마 표시 장치 및 그 구동 방법
KR20060019859A (ko) 플라즈마 표시 장치와 플라즈마 표시 패널의 구동 방법
KR100578978B1 (ko) 플라즈마 표시 장치와 플라즈마 표시 패널의 구동 방법
KR100521497B1 (ko) 플라즈마 표시 장치와 플라즈마 표시 패널의 구동 방법
KR20060019857A (ko) 플라즈마 표시 장치와 플라즈마 표시 패널의 구동 방법
KR20060019860A (ko) 플라즈마 표시 장치와 플라즈마 표시 패널의 구동 방법
KR100728782B1 (ko) 플라즈마 표시 장치 및 그 구동 방법
KR20060053345A (ko) 플라즈마 표시 장치 및 그 구동 방법
KR100536224B1 (ko) 플라즈마 디스플레이 패널 및 그의 구동 방법
KR100684790B1 (ko) 플라즈마 표시 장치와 그의 구동 방법
KR100551015B1 (ko) 플라즈마 표시 장치와 플라즈마 표시 패널의 구동 방법
KR100649521B1 (ko) 플라즈마 표시 장치
KR100590011B1 (ko) 플라즈마 표시 패널의 구동 방법 및 플라즈마 표시 장치
KR100561343B1 (ko) 플라즈마 표시 패널의 구동 방법 및 플라즈마 표시 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E90F Notification of reason for final refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20090629

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee