KR100560501B1 - 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치 - Google Patents

플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치 Download PDF

Info

Publication number
KR100560501B1
KR100560501B1 KR1020040036848A KR20040036848A KR100560501B1 KR 100560501 B1 KR100560501 B1 KR 100560501B1 KR 1020040036848 A KR1020040036848 A KR 1020040036848A KR 20040036848 A KR20040036848 A KR 20040036848A KR 100560501 B1 KR100560501 B1 KR 100560501B1
Authority
KR
South Korea
Prior art keywords
address
voltage
scan
electrode
subfield
Prior art date
Application number
KR1020040036848A
Other languages
English (en)
Other versions
KR20050111917A (ko
Inventor
김상철
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020040036848A priority Critical patent/KR100560501B1/ko
Publication of KR20050111917A publication Critical patent/KR20050111917A/ko
Application granted granted Critical
Publication of KR100560501B1 publication Critical patent/KR100560501B1/ko

Links

Images

Classifications

    • BPERFORMING OPERATIONS; TRANSPORTING
    • B32LAYERED PRODUCTS
    • B32BLAYERED PRODUCTS, i.e. PRODUCTS BUILT-UP OF STRATA OF FLAT OR NON-FLAT, e.g. CELLULAR OR HONEYCOMB, FORM
    • B32B15/00Layered products comprising a layer of metal
    • B32B15/04Layered products comprising a layer of metal comprising metal as the main or only constituent of a layer, which is next to another layer of the same or of a different material
    • B32B15/046Layered products comprising a layer of metal comprising metal as the main or only constituent of a layer, which is next to another layer of the same or of a different material of foam
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B32LAYERED PRODUCTS
    • B32BLAYERED PRODUCTS, i.e. PRODUCTS BUILT-UP OF STRATA OF FLAT OR NON-FLAT, e.g. CELLULAR OR HONEYCOMB, FORM
    • B32B15/00Layered products comprising a layer of metal
    • B32B15/20Layered products comprising a layer of metal comprising aluminium or copper
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B32LAYERED PRODUCTS
    • B32BLAYERED PRODUCTS, i.e. PRODUCTS BUILT-UP OF STRATA OF FLAT OR NON-FLAT, e.g. CELLULAR OR HONEYCOMB, FORM
    • B32B5/00Layered products characterised by the non- homogeneity or physical structure, i.e. comprising a fibrous, filamentary, particulate or foam layer; Layered products characterised by having a layer differing constitutionally or physically in different parts
    • B32B5/18Layered products characterised by the non- homogeneity or physical structure, i.e. comprising a fibrous, filamentary, particulate or foam layer; Layered products characterised by having a layer differing constitutionally or physically in different parts characterised by features of a layer of foamed material
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B32LAYERED PRODUCTS
    • B32BLAYERED PRODUCTS, i.e. PRODUCTS BUILT-UP OF STRATA OF FLAT OR NON-FLAT, e.g. CELLULAR OR HONEYCOMB, FORM
    • B32B2266/00Composition of foam
    • B32B2266/02Organic
    • B32B2266/0214Materials belonging to B32B27/00
    • B32B2266/0221Vinyl resin
    • B32B2266/0228Aromatic vinyl resin, e.g. styrenic (co)polymers
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B32LAYERED PRODUCTS
    • B32BLAYERED PRODUCTS, i.e. PRODUCTS BUILT-UP OF STRATA OF FLAT OR NON-FLAT, e.g. CELLULAR OR HONEYCOMB, FORM
    • B32B2307/00Properties of the layers or laminate
    • B32B2307/10Properties of the layers or laminate having particular acoustical properties
    • B32B2307/102Insulating
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B32LAYERED PRODUCTS
    • B32BLAYERED PRODUCTS, i.e. PRODUCTS BUILT-UP OF STRATA OF FLAT OR NON-FLAT, e.g. CELLULAR OR HONEYCOMB, FORM
    • B32B2307/00Properties of the layers or laminate
    • B32B2307/30Properties of the layers or laminate having particular thermal properties
    • B32B2307/304Insulating
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B32LAYERED PRODUCTS
    • B32BLAYERED PRODUCTS, i.e. PRODUCTS BUILT-UP OF STRATA OF FLAT OR NON-FLAT, e.g. CELLULAR OR HONEYCOMB, FORM
    • B32B2307/00Properties of the layers or laminate
    • B32B2307/30Properties of the layers or laminate having particular thermal properties
    • B32B2307/306Resistant to heat
    • B32B2307/3065Flame resistant or retardant, fire resistant or retardant
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B32LAYERED PRODUCTS
    • B32BLAYERED PRODUCTS, i.e. PRODUCTS BUILT-UP OF STRATA OF FLAT OR NON-FLAT, e.g. CELLULAR OR HONEYCOMB, FORM
    • B32B2419/00Buildings or parts thereof

Abstract

본 발명은 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시 장치에 관한 것이다.
본 발명의 플라즈마 디스플레이 패널의 구동 방법은, 복수의 서브필드 중 가중치가 낮은 서브필드의 어드레스 전압을 상기 복수의 서브필드 중 가중치가 높은 서브필드의 어드레스 전압과 다르게 한다. 이렇게 하면, 어드레스 소비 전력을 줄일 수 있다.
PDP, 전극, 주사 전압, 어드레스 전압, 가중치, 서브필드

Description

플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시 장치{DRIVING METHOD OF PLASMA DISPLAY PANEL AND PLASMA DISPLAY DEVICE}
도 1은 교류형 플라즈마 디스플레이 패널의 개략적인 일부 사시도이다.
도 2는 플라즈마 디스플레이 패널의 전극 배열도이다.
도 3은 종래의 플라즈마 디스플레이 패널의 구동 파형도이다.
도 4는 본 발명의 실시 예에 따른 플라즈마 디스플레이 패널의 개략적인 개념도이다.
도 5는 본 발명의 제1 실시 예에 따른 플라즈마 디스플레이 패널의 구동 파형도이다.
도 6은 본 발명의 제2 실시 예에 따른 플라즈마 디스플레이 패널의 구동 파형도이다.
본 발명은 플라즈마 디스플레이 패널(plasma display panel, PDP)의 구동 방법 및 플라즈마 표시 장치에 관한 것이다.
플라즈마 디스플레이 패널은 기체 방전에 의해 생성된 플라즈마를 이용하여 문자 또는 영상을 표시하는 평면 표시 장치로서, 그 크기에 따라 수십에서 수백 만개 이상의 화소가 매트릭스 형태로 배열되어 있다. 이러한 플라즈마 표시 패널은 인가되는 구동 전압 파형의 형태와 방전 셀의 구조에 따라 직류형과 교류형으로 구분된다.
직류형 플라즈마 디스플레이 패널은 전극이 방전 공간에 그대로 노출되어 있어서 전압이 인가되는 동안 전류가 방전공간에 그대로 흐르게 되며, 이를 위해 전류 제한을 위한 저항을 만들어 주어야 하는 단점이 있다. 반면 교류형 플라즈마 디스플레이 패널에서는 전극을 유전체층이 덮고 있어 자연스러운 커패시턴스 성분의 형성으로 전류가 제한되며 방전시 이온의 충격으로부터 전극이 보호되므로 직류형에 비해 수명이 길다는 장점이 있다.
이러한 교류형 플라즈마 디스플레이 패널에는 그 한쪽 면에 서로 평행인 주사 전극 및 유지 전극이 형성되고 다른 쪽 면에 이들 전극과 직교하는 방향으로 어드레스 전극이 형성된다. 그리고 유지 전극은 각 주사 전극에 대응해서 형성되며, 그 일단이 서로 공통으로 연결되어 있다.
도 1은 일반적인 교류형 플라즈마 디스플레이 패널의 일부 사시도이다.
도 1에 나타낸 바와 같이, 플라즈마 디스플레이 패널은 서로 마주보며 떨어져 있는 두 개의 유리 기판(1, 6)을 포함한다. 유리 기판(1) 위에는 주사 전극(4)과 유지 전극(5)이 쌍을 이루어 평행하게 형성되어 있으며, 주사 전극(4)과 유지 전극(5)은 유전체층(2) 및 보호막(3)으로 덮여 있다. 유리 기판4(6) 위에는 복수의 어드레스 전극(8)이 형성되어 있으며, 어드레스 전극(8)은 절연체층(7)으로 덮여 있다. 어드레스 전극(8) 사이에 있는 절연체층(7) 위에는 어드레스 전극(8)과 격벽(9)이 형성되어 있다. 또한 절연체층(7)의 표면 및 격벽(9)의 양측면에 형광체(10)가 형성되어 있다. 유리 기판(1, 6)은 주사 전극(4)과 어드레스 전극(8) 및 유지 전극(5)과 어드레스 전극(8)이 직교하도록 방전 공간(11)을 사이에 두고 대향하여 배치되어 있다. 어드레스 전극(8)과, 쌍을 이루는 주사 전극(4)과 유지 전극(5)과의 교차부에 있는 방전 공간(11)이 방전 셀(12)을 형성한다.
도 2는 플라즈마 디스플레이 패널의 전극 배열도를 나타낸다.
도 2에 도시한 바와 같이, 플라즈마 디스플레이 패널의 전극은 n×m의 매트릭스 형태를 가지고 있으며, 구체적으로 열 방향으로는 어드레스 전극(A1~Am)이 뻗어 있고 행 방향으로는 주사 전극(Y1∼Yn) 및 유지 전극(X1∼Xn )이 뻗어 있다. 도 2에 도시된 방전 셀(12)은 도 1에 도시된 방전 셀(12)에 대응한다.
도 3은 종래의 플라즈마 디스플레이 패널의 구동 파형도이다.
도 3에 나타낸 바와 같이 플라즈마 디스플레이 패널의 구동 방법에 따르면, 각 서브필드는 리셋 기간(reset period), 어드레스 기간(address period) 및 유지 기간(sustain period)으로 이루어진다.
리셋 기간은 이전의 유지방전으로 형성된 벽 전하를 소거하고 다음의 어드레스 방전을 안정적으로 수행하기 위해 벽 전하를 셋업(setup) 하는 역할을 한다. 어드레스 기간은 패널에서 켜지는 셀과 켜지지 않는 셀을 선택하여 켜지는 셀(어드레싱된 셀)에 벽 전하를 쌓아두는 동작을 수행하는 기간이다. 그리고 유지 기간은 어 드레싱된 셀에 실제로 화상을 표시하기 위한 유지방전을 수행하는 기간이다.
도 3에 도시된 종래 플라즈마 디스플레이 패널의 구동 파형에서 어드레스 기간(Pa)을 보면, 다른 주사 전극(Y)을 Vsc_H 전압으로 유지한 상태에서 주사 전극(Y)에 순차적으로 Vsc_L 전압을 인가하여 주사 전극(Y)을 선택한다. 그리고 Vsc_L 전압이 인가된 주사 전극(Y)에 의해 형성되는 방전 셀 중 선택하고자 하는 방전 셀을 형성하는 어드레스 전극(A)에 어드레스 전압(Va)이 인가된다. 이렇게 하여 모든 주사 전극(Y)이 첫 번째 주사 전극(Y1)부터 마지막 주사 전극(Yn)까지 순차적으로 주사된다. 그러면 어드레스 전극(A)에 인가된 전압(Va)과 주사 전극(Y)에 인가된 전압(Vsc_L)의 차이 및 어드레스 전극(A) 및 주사 전극(Y)에 형성된 벽 전하에 의한 벽 전압에 의해 어드레스 방전이 이루어진다.
한편, 어드레스 기간에서는 앞에서 설명한 바와 같이 패널 상단에 위치한 첫 번째 라인의 주사 전극부터 패널 하단에 위치한 마지막 라인의 주사 전극에 순차적으로 Vsc_L 전압이 인가되고 이와 동시에 어드레스 전극에 어드레스 전압(Va)이 인가되어 어드레스 방전을 일으킨다.
그런데, 패널 상단에 위치한 주사 전극에서는 리셋 기간 종료 후 어드레스 방전이 일어나기까지의 시간이 짧기 때문에 리셋 방전에 의해 방전 공간 내에 프라이밍 입자가 많이 형성되어 있다. 이와는 달리, 패널 하단에 위치한 주사 전극(Y)에서는 리셋 기간 종료 후 어드레스 방전이 일어나기까지 기다리는 시간이 길어지 기 때문에 리셋 방전에 의해 각 전극에 형성되어 있던 벽 전하가 시간이 지남에 따라 감소하고 방전 공간 내에 프라이밍 입자의 밀도도 낮아진다. 즉, 방전 셀을 형성하는 어드레스 전극(Y)에 동일한 어드레스 전압을 인가한다면 첫 번째 주사 전극(Y1)에서의 방전이 가장 크게 일어나고 마지막 주사 전극(Yn)으로 갈수록 방전의 크기가 작아지게 된다.
또한, 주사 순서에 따라 어드레스 방전의 결과로 어드레스 전극(A)에 (-)의 벽 전하가 축적되면서 어드레스 전극(A)에 (-)의 벽 전하가 쌓여 어드레스 전극(A)의 벽 전압이 낮아져 방전이 잘 일어나지 않게 된다.
그리고 한 프레임 내에서, 가중치가 높은 서브필드 쪽으로 갈수록 유지 방전 펄스의 수가 많아져 방전이 커지게 된다. 따라서, 방전 공간 내의 프라이밍 입자가 충분하여 어드레스 방전이 쉽게 일어난다.
따라서, 도 3에 도시된 종래의 구동 파형에서는 일반적으로 어드레스 방전이 가장 일어나기 어려운 가중치가 낮은 서브필드의 마지막 주사 전극(Yn)에서도 안정적인 방전이 일어날 수 있도록 어드레스 전압(Va)을 높게 설정하고 이렇게 설정된 어드레스 전압(Va)을 한 프레임 내의 모든 어드레스 전극(A)에 인가한다. 따라서, 높은 어드레스 전압에 의해서 소비 전력이 증가된다.
본 발명이 이루고자 하는 기술적 과제는 이와 같은 종래의 문제점을 해결하기 위한 것으로서, 어드레스 기간의 소비 전력을 효율적으로 감소시킬 수 있는 플 라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시 장치를 제공하고자 하는 것이다.
본 발명의 한 특징에 따르면, 하나의 프레임을 각각의 가중치를 가지는 복수의 서브필드로 나누고, 각 서브필드는 리셋 기간, 어드레스 기간 및 유지 기간을 포함하며, 복수의 주사 전극 및 복수의 어드레스 전극에 의해 복수의 방전 셀이 형성되는 플라즈마 디스플레이 패널의 구동 방법이 제공된다. 이 구동 방법은, 각 서브필드의 어드레스 기간에서, 상기 복수의 주사 전극 중 제1 주사 전극에 주사 전압을 인가하는 단계, 그리고 상기 주사 전압이 인가된 상기 제1 주사 전극과 교차하는 복수의 어드레스 전극 중 선택하고자 하는 어드레스 전극에 제1 어드레스 전압을 인가하는 단계를 포함하며, 상기 복수의 서브필드 중 제1 서브필드의 상기 제1 어드레스 전압은 상기 복수의 서브필드 중 제2 서브필드의 상기 제1 어드레스 전압과 다른 레벨의 전압이다.
그리고 상기 제1 및 제2 서브필드 각각에서, 상기 복수의 주사 전극 중 제2 주사 전극에 상기 주사 전압을 인가하는 단계, 그리고 상기 주사 전압이 인가되는 상기 제2 주사 전극과 교차하는 상기 복수의 어드레스 전극 중 선택하고자 하는 어드레스 전극에 상기 제1 어드레스 전압과 다른 제2 어드레스 전압을 인가하는 단계를 더 포함하며, 상기 제2 주사 전극보다 상기 제1 주사 전극에 상기 주사 전압이 먼저 인가되며, 상기 제2 어드레스 전압은 상기 제1 어드레스 전압보다 높은 레벨의 전압이다.
본 발명의 다른 한 특징에 따르면, 복수의 주사 전극, 복수의 유지 전극 및 복수의 어드레스 전극 사이에 복수의 방전 셀이 형성되는 플라즈마 디스플레이 패널, 그리고 복수의 서브필드 각각의 어드레스 기간에서 상기 복수의 주사 전극에 주사 전압을 선택적으로 인가하고, 상기 주사 전압이 인가되는 주사 전극과 교차하는 복수의 어드레스 전극 중 선택하고자 하는 어드레스 전극에 어드레스 전압을 인가하는 구동 회로를 포함한다. 이때, 상기 복수의 서브필드 중 제1 서브필드에서 상기 복수의 주사 전극 중 상기 주사 전압이 인가된 제1 주사 전극과 교차하는 어드레스 전극에 인가되는 어드레스 전압은 상기 복수의 서브필드 중 제2 서브필드에서 상기 주사 전압이 인가된 제1 주사 전극과 교차하는 어드레스 전극에 인가되는 어드레스 전압과 다른 레벨의 전압이다.
아래에서는 첨부한 도면을 참고로 하여 본 발명의 실시예에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 그러나 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예에 한정되지 않는다.
도면에서 본 발명을 명확하게 설명하기 위해서 설명과 관계없는 부분은 생략하였다. 명세서 전체를 통하여 유사한 부분에 대해서는 동일한 도면 부호를 붙였다. 그리고 어떤 부분이 다른 부분과 연결되어 있다고 할 때, 이는 직접적으로 연결되어 있는 경우 뿐 아니라 그 중간에 다른 소자를 사이에 두고 간접적으로 연결 되어 있는 경우도 포함한다.
그리고 벽 전하란 각 전극에 가깝게 방전 셀의 벽(예를 들어, 유전체층)에 형성되어 전극에 축적되는 전하를 말한다. 이러한 벽 전하는 실제로 전극 자체에 접촉되지는 않지만, 여기서는 벽 전하가 전극에 "형성됨", "축적됨" 또는 "쌓임"과 같이 설명된다. 또한 벽 전압은 벽 전하에 의해서 방전 셀의 벽에 형성되는 전위차를 말한다.
이하, 본 발명의 실시 예에 따른 플라즈마 디스플레이 패널의 구동 방법에 대하여 도면을 참고로 하여 상세하게 설명한다.
도 4는 본 발명의 실시예에 따른 플라즈마 디스플레이 패널을 나타내는 도면이다.
도 4에 나타낸 바와 같이, 본 발명의 실시예에 따른 플라즈마 디스플레이 패널은 플라즈마 패널(100), 제어부(200), 어드레스 전극 구동부(300), 유지 전극 구동부(400) 및 주사 전극 구동부(500)를 포함한다.
플라즈마 패널(100)은 열 방향으로 배열되어 있는 다수의 어드레스 전극(A1~Am), 행 방향으로 배열되어 있는 다수의 유지 전극(X1~Xn) 및 주사 전극(Y1~Yn)을 포함한다.
제어부(200)는 외부로부터 영상신호를 수신하여 어드레스 전극 구동 제어 신호, 유지 전극 구동 제어신호 및 주사 전극 구동 제어 신호를 출력한다.
어드레스 전극 구동부(300)는 제어부(200)로부터 어드레스 전극 구동 제어 신호를 수신하여 표시하고자 하는 방전 셀을 선택하기 위한 표시 데이터 신호를 각 어드레스 전극에 인가한다.
유지 전극 구동부(400)는 제어부(200)로부터 유지 전극 구동 제어 신호를 수신하여 유지 전극에 구동 전압을 인가한다.
주사 전극 구동부(500)는 제어부(200)로부터 주사 전극 구동 제어 신호를 수신하여 주사 전극에 구동 전압을 인가한다.
본 발명의 실시 예에 따르면, 어드레스 기간에서 서브필드 및 주사 순서에 따라 어드레스 전극에 서로 다른 전압을 인가한다. 아래에서는 이러한 실시 예에 대해서 도 5 및 도 6을 참고로 하여 상세하게 설명한다. 도 5 및 도 6에서는 하나의 프레임에서 첫 번째 서브필드와 마지막 서브필드만을 도시하였다.
도 5는 본 발명의 실시 예에 따른 플라즈마 디스플레이 패널의 구동 파형도이다.
도 5에 나타낸 바와 같이, 플라즈마 디스플레이 패널의 구동 파형에서 각 서브필드는 리셋 기간(Pr), 어드레스 기간(Pa) 및 유지 기간(Ps)을 포함하고 리셋 기간(Pr)은 상승 램프 기간(Pr1) 및 하강 램프 기간(Pr2)을 포함한다.
리셋 기간(Pr)의 상승 램프 기간(Pr1)은 주사 전극(Y), 유지 전극(X) 및 어드레스 전극(A)에 벽 전하를 형성하는 기간이며, 하강 램프 기간(Pr2)은 상승 램프 기간(Pr2)에서 형성된 벽 전하를 일부 소거하여 어드레스 방전에 용이하도록 하는 기간이다. 그리고 어드레스 기간(Pa)은 복수의 방전 셀 중에서 유지 기간에서 유지방 전을 일으킬 방전 셀을 선택하는 기간이며, 유지 기간(Ps)은 주사 전극(Y)과 유지 전극(X)에 차례로 유지 펄스를 인가하여 어드레스 기간(Pa)에서 선택된 방전 셀을 유지방전시키는 기간이다.
그리고 플라즈마 디스플레이 패널에는 각 기간(Pr, Pa, Ps)에서 주사 전극(Y) 및 유지 전극(Y)에 구동 전압을 인가하는 주사/유지 구동 회로, 그리고 어드레스 전극(A)에 구동 전압을 인가하는 어드레스 구동 회로가 연결되어 하나의 표시 장치를 이룬다.
리셋 기간(Pr)의 상승 램프 기간(Pr1)에서는 어드레스 전극(A) 및 유지 전극(X)을 0V로 유지하고, 주사 전극(Y)에 Vs 전압에서 Vset 전압까지 완만하게 상승하는 램프 전압을 인가한다. 이 램프 전압이 상승하는 동안 모든 방전 셀에서는 주사 전극(Y)으로부터 어드레스 전극(A) 및 유지 전극(X)으로 각각 미약한 리셋 방전이 일어난다. 그 결과, 주사 전극(Y)에 (-) 벽전하가 형성되고 동시에 어드레스 전극(A) 및 유지 전극(X)에는 (+) 벽전하가 형성된다.
이어서, 리셋 기간(Pr)의 하강 램프 기간(Pr3)에서는 유지 전극(X)을 Ve 전압으로 유지한 상태에서 주사 전극(Y)에 Vs 전압에서 Vnf 전압을 향하여 점진적으로 하강하는 하강 전압 파형을 인가한다. 이 전압 파형이 하강하는 동안 다시 모든 방전 셀에서는 리셋 방전이 일어나고 주사 전극(Y)의 (-) 벽 전하가 감소하고 유지 전극(X)과 어드레스 전극(A)의 (+) 벽 전하가 감소한다.
그리고 어드레스 기간(Pa)에서는 복수의 방전 셀 중 방전될 셀이 선택된다. 이 때, 방전 셀을 선택하기 위해서 어드레스 기간(Pa)에서는 주사 전극(Y)에 순차적으로 스캔 펄스를 인가하고 스캔 펄스가 인가되지 않는 주사 전극을 Vsch 전압으로 바이어스한다. 그리고 스캔 펄스가 인가된 주사 전극(Y)과 교차하는 복수의 어드레스 전극 중 선택하고자 하는 어드레스 전극(A)에 어드레스 펄스를 인가한다. 여기서, 스캔 펄스는 다른 주사 전극(Y)을 Vsch 전압으로 유지한 상태에서 주사 전극(Y)에 순차적으로 선택 전압(Vsc)을 인가하여 주사 전극(Y)을 선택하는 펄스이고, 어드레스 펄스는 선택 전압(Vsc)이 인가된 주사 전극(Y)과 교차하는 복수의 어드레스 전극 중 선택하고자 하는 어드레스 전극(A)에 어드레스 전압(Va)을 인가하여 방전될 셀을 선택하는 펄스이다.
앞에서 설명한 바와 같이, 마지막 주사 라인의 주사 전극(Y) 쪽으로 갈수록 어드레스 방전이 잘 일어나지 않게 되므로 본 발명의 실시 예에 따르면, 복수의 주사 전극에 주사 펄스가 인가되는 순서에 따라 어드레스 전극(A)에 인가되는 어드레스 전압을 서로 다르게 한다.
즉, 주사 전극(Y)에 주사 펄스가 인가되는 순서에 따라 마지막 주사 라인에서의 어드레스 전압을 Va 전압이라고 한다면, 첫 번째 주사 라인에서의 어드레스 전극(A)에는 어드레스 전압은 Va 전압보다 낮은 Va1 전압을 인가한다. 그리고 마지막 주사 라인 쪽으로 갈수록 어드레스 전극(A)에 인가되는 어드레스 전압을 Va1 전압에서 Va 전압까지 서서히 증가시킨다. 이 때, 주사 전극(Y)에 주사 펄스가 인가되는 순서에 따라 어드레스 전극(A)을 복수의 그룹으로 나누어 첫 번째 그룹의 어드레스 전극에는 Va1 전압을 인가하고, 마지막 그룹의 어드레스 전극에는 Va 전압을 인가하며, 중간의 그룹의 어드레스 전극에는 Va1 전압에서 Va 전압 사이의 전압을 인가할 수도 있다.
또한, 복수의 서브필드에서 가중치가 높은 서브필드 쪽으로 갈수록 어드레스 방전이 쉽게 일어나므로 본 발명의 실시 예에 따르면, 가중치가 낮은 첫 번째 서브필드에서 가중치가 높은 마지막 서브필드 쪽으로 갈수록 어드레스 전극(A)에 인가되는 어드레스 전압을 서로 다르게 한다.
즉, 첫 번째 서브필드의 마지막 주사 라인에서의 어드레스 전극에 Va 전압이인가되고, 첫 번째 서브필드의 첫 번째 주사 라인에서의 어드레스 전극(A)에 Va1 전압이 인가된다면, 마지막 서브필드의 마지막 주사 라인에서의 어드레스 전극에는 Va 전압보다 낮은 Va3 전압을 인가하고, 마지막 서브필드의 첫 번째 주사 라인에서의 어드레스 전극에는 Va1 전압보다 낮은 Va2 전압을 인가한다. 그리고, 첫 번째 서브필드에서와 마찬가지로 마지막 서브필드에서도 복수의 주사 전극(Y)에 주사 펄스가 인가되는 순서에 따라 어드레스 전극(A)에 인가되는 어드레스 전압을 Va2 전압에서 Va3 전압까지 서서히 증가시킨다.
이와 같이, 첫 번째 서브필드의 마지막 주사 라인에서의 어드레스 전극(A)에만 Va 전압을 인가하고, 나머지 주사 라인에서의 어드레스 전극(A) 및 나머지 서브필드의 모든 어드레스 전극(A)에 Va 전압보다 낮은 전압을 인가하므로 어드레스 기간에서 소비 전력을 종래보다 감소시킬 수 있다.
다음, 유지 기간(Ps)에서는 주사 전극(Y)과 유지 전극(X)에 차례로 유지방전(서스테인) 펄스가 인가된다. 유지방전 펄스는 주사 전극(Y)과 유지 전극(X)의 전압차가 교대로 Vs 전압 및 -Vs 전압이 되도록 하는 펄스이다. 그러면, 어드레스 기간(Pa)에서 어드레스 방전에 의해 주사 전극(Y)과 유지 전극(X) 사이에 벽 전압이 형성되어 있으면, 벽 전압과 Vs 전압에 의해 주사 전극(Y)과 유지 전극(X)에서 방전이 일어난다. 이 때, 어드레스 기간 이후 유지 기간에 인가되는 첫 번째 유지방전 펄스는 그 폭을 길게 변경할 수도 있고 첫 번째 유지방전 펄스의 전압을 높게 인가할 수도 있다. 이와 같이 하면, 유지 기간동안 안정적인 유지방전을 얻을 수 있게 된다.
그리고 본 발명의 제1 실시 예에서는 각 서브필드의 리셋 기간에 모두 동일한 파형이 인가하였으나 이와 다르게 할 수도 있다. 아래에서는 도 6을 참고로 하여 이러한 실시 예에 대해서 상세하게 설명한다.
도 6은 본 발명의 제2 실시 예에 따른 플라즈마 디스플레이 패널의 구동 파 형도이다.
도 6에 나타낸 바와 같이, 하나의 프레임을 이루는 복수의 서브필드 중 첫 번째 서브필드에는 주 리셋 기간 (Pr_main)이 형성되어 있으며 이후의 서브필드에는 부 리셋 기간 (Pr_sub)이 형성되어 있다.
첫 번째 서브필드의 리셋 기간인 주 리셋 기간(Pr_main)에서는 상승 램프 파형이 인가된 후 하강 램프 파형이 인가된다. 그리고 두 번째 이후의 서브필드의 리셋 기간인 부 리셋 기간(Pr_sub)에서는 하강 램프 파형만이 인가된다.
일반적으로 리셋 기간에서 방전 셀에 많은 양의 벽 전하를 형성하기 위해서 상술한 바와 같이 주사 전극(Y)에 상승 램프 파형을 인가한다. 그런데 두 번째 이후의 서브필드에서는 이전 서브필드의 유지 기간에서 발광한 방전 셀에는 유지 방전에 의해 이미 많은 양의 벽 전하가 형성되어 있으므로 리셋 기간에서 벽 전하를 형성할 필요가 없다. 또한 유지 기간에서 발광하지 않은 방전 셀에는 리셋 기간에서 형성된 벽 전하 상태가 변경되지 않았으므로 다음 서브필드에서는 다시 리셋 동작을 수행하지 않아도 된다. 그리고 이 상태에서 주사 전극(Y)에 하강 램프 파형만 인가하면 방전이 일어나지 않으므로 방전 셀은 리셋된 상태를 유지하게 된다. 그리고 도 4에서는 한 프레임을 기준으로 하여 첫 번째 서브필드에만 주 리셋 기간(Pr_main)을 두었지만 이와는 달리 다른 서브필드에도 주 리셋 기간(Pr_main)을 둘 수도 있다.
그리고 본 발명의 제1 및 제2 실시 예에서는 주사 전극(Y)의 전압을 램프 형태로 완만하게 하강시켰지만 이와는 다르게 스텝 형태로 변경할 수도 있고 펄스와 플로팅의 교번 및 RC 등의 시간에 따라 변하는 파형을 인가할 수도 있다.
이상에서 본 발명의 바람직한 실시예에 대하여 상세하게 설명하였지만 본 발명의 권리범위는 이에 한정되는 것은 아니고 다음의 청구범위에서 정의하고 있는 본 발명의 기본 개념을 이용한 당업자의 여러 변형 및 개량 형태 또한 본 발명의 권리범위에 속하는 것이다.
이와 같이 본 발명에 의하면, 어드레스 기간에서 소비 전력을 감소시킬 수 있는 효과가 있다.

Claims (6)

  1. 하나의 프레임을 각각의 가중치를 가지는 복수의 서브필드로 나누고, 각 서브필드는 리셋 기간, 어드레스 기간 및 유지 기간을 포함하며, 복수의 주사 전극 및 복수의 어드레스 전극에 의해 복수의 방전 셀이 형성되는 플라즈마 디스플레이 패널의 구동 방법에 있어서,
    각 서브필드의 어드레스 기간에서,
    상기 복수의 주사 전극 중 제1 주사 전극에 주사 전압을 인가하는 단계, 그리고
    상기 주사 전압이 인가된 상기 제1 주사 전극과 교차하는 복수의 어드레스 전극 중 선택하고자 하는 어드레스 전극에 제1 어드레스 전압을 인가하는 단계를 포함하며,
    상기 복수의 서브필드 중 제1 서브필드의 상기 제1 어드레스 전압은 상기 복수의 서브필드 중 제2 서브필드의 상기 제1 어드레스 전압과 다른 레벨의 전압인 플라즈마 디스플레이 패널의 구동 방법.
  2. 제1항에 있어서,
    상기 제1 및 제2 서브필드 각각에서,
    상기 복수의 주사 전극 중 제2 주사 전극에 상기 주사 전압을 인가하는 단계, 그리고
    상기 주사 전압이 인가되는 상기 제2 주사 전극과 교차하는 상기 복수의 어드레스 전극 중 선택하고자 하는 어드레스 전극에 상기 제1 어드레스 전압과 다른 제2 어드레스 전압을 인가하는 단계를 더 포함하며,
    상기 제2 주사 전극보다 상기 제1 주사 전극에 상기 주사 전압이 먼저 인가되며, 상기 제2 어드레스 전압은 상기 제1 어드레스 전압보다 높은 레벨의 전압인 플라즈마 디스플레이 패널의 구동 방법.
  3. 삭제
  4. 제2항에 있어서,
    상기 제1 서브필드가 상기 제2 서브필드보다 가중치가 낮은 경우에 상기 제1 서브필드의 상기 제1 어드레스 전압이 상기 제2 서브필드의 어드레스 전압보다 높은 전압인 플라즈마 디스플레이 패널의 구동 방법.
  5. 복수의 주사 전극, 복수의 유지 전극 및 복수의 어드레스 전극 사이에 복수의 방전 셀이 형성되는 플라즈마 디스플레이 패널, 그리고
    복수의 서브필드 각각의 어드레스 기간에서 상기 복수의 주사 전극에 주사 전압을 선택적으로 인가하고, 상기 주사 전압이 인가되는 주사 전극과 교차하는 복수의 어드레스 전극 중 선택하고자 하는 어드레스 전극에 어드레스 전압을 인가하는 구동 회로를 포함하며,
    상기 복수의 서브필드 중 제1 서브필드에서 상기 복수의 주사 전극 중 상기 주사 전압이 인가된 제1 주사 전극과 교차하는 어드레스 전극에 인가되는 어드레스 전압은 상기 복수의 서브필드 중 제2 서브필드에서 상기 주사 전압이 인가된 제1 주사 전극과 교차하는 어드레스 전극에 인가되는 어드레스 전압과 다른 레벨의 전압인 플라즈마 표시 장치.
  6. 제 5항에 있어서,
    상기 구동 회로는,
    상기 제1 서브필드의 가중치가 상기 제2 서브필드의 가중치보다 낮은 경우, 상기 제1 서브필드에서의 상기 어드레스 전압을 상기 제2 서브필드에서의 상기 어드레스 전압보다 높게 인가하는 플라즈마 표시 장치.
KR1020040036848A 2004-05-24 2004-05-24 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치 KR100560501B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020040036848A KR100560501B1 (ko) 2004-05-24 2004-05-24 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040036848A KR100560501B1 (ko) 2004-05-24 2004-05-24 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치

Publications (2)

Publication Number Publication Date
KR20050111917A KR20050111917A (ko) 2005-11-29
KR100560501B1 true KR100560501B1 (ko) 2006-03-14

Family

ID=37286939

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040036848A KR100560501B1 (ko) 2004-05-24 2004-05-24 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치

Country Status (1)

Country Link
KR (1) KR100560501B1 (ko)

Also Published As

Publication number Publication date
KR20050111917A (ko) 2005-11-29

Similar Documents

Publication Publication Date Title
KR100589314B1 (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치
KR100560517B1 (ko) 플라즈마 디스플레이 패널과 그의 구동 방법
KR100560481B1 (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치
KR100578975B1 (ko) 플라즈마 표시 장치와 플라즈마 표시 패널의 구동 방법
KR100739073B1 (ko) 플라즈마 표시 패널의 구동 방법 및 플라즈마 표시 장치
KR100560501B1 (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치
KR100542233B1 (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치
KR100599645B1 (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치
KR100521497B1 (ko) 플라즈마 표시 장치와 플라즈마 표시 패널의 구동 방법
KR100599738B1 (ko) 플라즈마 표시 장치 및 그 구동방법
KR100570691B1 (ko) 플라즈마 디스플레이 패널의 구동 방법
KR20060019859A (ko) 플라즈마 표시 장치와 플라즈마 표시 패널의 구동 방법
KR20060053345A (ko) 플라즈마 표시 장치 및 그 구동 방법
KR20060019860A (ko) 플라즈마 표시 장치와 플라즈마 표시 패널의 구동 방법
KR100560513B1 (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치
KR20060019857A (ko) 플라즈마 표시 장치와 플라즈마 표시 패널의 구동 방법
KR100515363B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100521483B1 (ko) 플라즈마 디스플레이 패널의 구동 방법
KR100536246B1 (ko) 플라즈마 표시 장치의 구동방법
KR100578832B1 (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치
KR100578978B1 (ko) 플라즈마 표시 장치와 플라즈마 표시 패널의 구동 방법
KR100709241B1 (ko) 플라즈마 디스플레이 패널 및 그에 따른 구동 방법
KR100560522B1 (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치
KR100599782B1 (ko) 플라즈마 표시 장치와 플라즈마 표시 패널의 구동 방법
KR100578835B1 (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20090226

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee