KR100524897B1 - 컴팩트 디스크 시스템의 프레임 동기신호 검출장치 및 이를 이용한 프레임 동기 신호 검출방법 - Google Patents

컴팩트 디스크 시스템의 프레임 동기신호 검출장치 및 이를 이용한 프레임 동기 신호 검출방법 Download PDF

Info

Publication number
KR100524897B1
KR100524897B1 KR1019980009042A KR19980009042A KR100524897B1 KR 100524897 B1 KR100524897 B1 KR 100524897B1 KR 1019980009042 A KR1019980009042 A KR 1019980009042A KR 19980009042 A KR19980009042 A KR 19980009042A KR 100524897 B1 KR100524897 B1 KR 100524897B1
Authority
KR
South Korea
Prior art keywords
signal
edge width
frame
width
frame synchronization
Prior art date
Application number
KR1019980009042A
Other languages
English (en)
Other versions
KR19990075059A (ko
Inventor
이수웅
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1019980009042A priority Critical patent/KR100524897B1/ko
Publication of KR19990075059A publication Critical patent/KR19990075059A/ko
Application granted granted Critical
Publication of KR100524897B1 publication Critical patent/KR100524897B1/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/14Digital recording or reproducing using self-clocking codes
    • G11B20/1403Digital recording or reproducing using self-clocking codes characterised by the use of two levels
    • G11B20/1423Code representation depending on subsequent bits, e.g. delay modulation, double density code, Miller code
    • G11B20/1426Code representation depending on subsequent bits, e.g. delay modulation, double density code, Miller code conversion to or from block codes or representations thereof
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10009Improvement or modification of read or write signals
    • G11B20/10268Improvement or modification of read or write signals bit detection or demodulation methods
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/20Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/12Formatting, e.g. arrangement of data block or words on the record carriers
    • G11B20/1217Formatting, e.g. arrangement of data block or words on the record carriers on discs
    • G11B2020/1218Formatting, e.g. arrangement of data block or words on the record carriers on discs wherein the formatting concerns a specific area of the disc
    • G11B2020/1225Formatting, e.g. arrangement of data block or words on the record carriers on discs wherein the formatting concerns a specific area of the disc frame, i.e. a subunit of a sector containing user data, e.g. a sync frame
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/14Digital recording or reproducing using self-clocking codes
    • G11B20/1403Digital recording or reproducing using self-clocking codes characterised by the use of two levels
    • G11B20/1423Code representation depending on subsequent bits, e.g. delay modulation, double density code, Miller code
    • G11B20/1426Code representation depending on subsequent bits, e.g. delay modulation, double density code, Miller code conversion to or from block codes or representations thereof
    • G11B2020/14618 to 14 modulation, e.g. the EFM code used on CDs or mini-discs
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B2220/00Record carriers by type
    • G11B2220/20Disc-shaped record carriers
    • G11B2220/25Disc-shaped record carriers characterised in that the disc is based on a specific recording technology
    • G11B2220/2537Optical discs
    • G11B2220/2545CDs

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Optical Recording Or Reproduction (AREA)

Abstract

RF 신호의 슬라이싱 레벨이 잘못되어 EFM 패턴이 변하는 경우 뿐만 아니라, RF 신호 자체의 변형으로 인해 EFM 신호의 폭이 22T를 벗어나는 경우에도 정상적인 프레임 동기신호를 검출할 수 있는 컴팩트 디스크 시스템의 프레임 동기 신호 검출 장치 및 방법에 관해 기재하고 있다. 이는, EFM 신호의 에지폭을 검출하는 에지폭 검출부와, 상기 에지폭 검출부에서 검출된 에지폭을 카운팅하고, 카운팅된 에지폭이 21T~23T 범위 내에 속하는 경우 소정의 펄스신호를 출력하는 에지폭 카운터부를 구비하는 에지폭 검출수단 및 상기 에지폭 검출수단으로부터 출력되는 신호가 프레임 윈도우 구간 내에서만 출력되도록 제한하는 논리곱 수단을 구비한다.

Description

컴팩트 디스크 시스템의 프레임 동기신호 검출장치 및 이를 이용한 프레임 동기신호 검출방법
본 발명은 컴팩트 디스크(Compact Disk, 이하 CD) 계열 시스템의 신호 검출장치 및 검출방법에 관한 것으로서, 특히, CD 계열 시스템에서 프레임의 선두를 나타내는 프레임 동기신호를 검출하는 프레임 동기 신호 검출장치 및 이를 이용한 검출방법에 관한 것이다.
CD 계열 시스템에 있어서 음성신호와 같은 정보신호는 16 비트의 디지털 신호로 표시되며, 이 16 비트 정보신호는 8 비트 + 8 비트로 분해된 후, EFM(Eight to Fourteen Modulation)에 의해 14 비트 + 14 비트로 변환되어 디스크에 기록된다.
CD 에 기록되어 있는 신호들을 살펴보면, 프레임(frame)의 선두를 표시하는 동기신호를 시작으로하여 제어 정보 및 각종 서비스 정보가 들어있는 서브 코드(sub code)와, 음성신호와 같은 정보신호 및 에러 정정 신호가 기록되어 있다.
이 중에서 데이터의 선두를 알리는 프레임 동기신호는 데이터 열 가운데에는 포함되어 있지 않은 특수한 11T-11T라고 하는 펄스 폭을 갖고 있는 패턴으로 만들어져 있다.
도 1은 종래 일반적으로 사용되고 있는 프레임 동기신호(Fsync) 패턴의 일 예를 나타내는 도면이다.
도 1에 도시된 바와 같이, 일반적인 프레임 동기신호(Fsync) 패턴은 24 비트로 표현된다. 이러한 프레임 동기신호(Fsync)는 모든 정보신호의 기준이 되므로 정확히 검출되어야 할 필요가 있으며, 프레임 동기신호가 검출되지 않을 경우에는, 모든 데이터를 올바르게 복호(復號)하는 것이 어렵게 된다.
도 2는 종래의 프레임 동기신호(Fsync) 검출 장치의 개략적 블록도이다.
종래의 프레임 동기신호 검출 장치는, 도 2에 도시된 바와 같이, EFM 신호로입력되는 프레임 동기신호 패턴을 NRZI(Non Return to Zero Inverted) 신호로 변환하는 NRZI 복조부(10)와, NRZI 복조부(10)로부터 출력되는 1비트의 직렬 데이타를 입력하여 24비트 병렬 데이타로 변환하는 쉬프트 레지스터(12), 및 쉬프트 레지스터(12)로부터 출력되는 24비트의 병렬 데이타를 입력하여 디코딩하고, 디코딩된 데이타의 패턴이 프레임 동기 패턴일 경우 인에이블되는 프레임 동기신호(Fsync)를 발생하는 프레임 동기신호 패턴 검출부(14)로 구성된다.
도 3은 도 2에 도시된 프레임 동기신호 검출 장치에서 사용되는 신호들의 파형도들로서, RF(Radio Frequency) 신호 슬라이싱 레벨이 양호한 경우와 불량한 경우를 비교하여 설명하기 위해 도시하였다.
도 3(a)에 도시된 바와 같이, RF 신호 슬라이싱 레벨(16)이 정상인 경우, 도 3(b)에서처럼 EFM 신호가 11T-11T의 "고-저" 혹은 "저-고"의 구간을 갖게 되어 프레임 동기신호 검출 장치로부터 정상적인 프레임 동기신호(Fsync)가 발생된다(도 3(c) 참조).
그러나, 디스크 제조상의 결함으로 인해 발생되는 핀 홀(Pin Hole), 인터럽션(interuption)과 같은 결점이 디지털 광 신호를 왜곡시켜 RF 신호를 EFM 신호로 변환하는 어시메트리 회로의 슬라이싱 레벨을 정확히 유지하지 못하여 잘못된 레벨로 RF신호를 슬라이싱하여 원치않는 EFM 신호가 발생될 수 있다.
이러한 경우 도 3(a)에 도시된 바와 같이, RF 신호 슬라이싱 레벨(18)이 비정상이 되기 때문에, EFM 신호는, 도 3(d)에서처럼 12T-10T 의 "고-저" 혹은 "저-고" 구간을 갖게 되고, 비정상적인 프레임 동기신호(Fsync)가 발생된다(도 3(e) 참조).
언급된 바와 같이 종래의 프레임 동기신호 검출 장치는, 결함이 없는 디스크로부터 읽혀진 RF 신호로부터는 정확한 슬라이싱을 통하여 EFM 신호를 검출하고 이를 이용하여 프레임 동기신호를 검출할 수 있다. 그러나, 디스크상의 결점이나 서보 제어의 오동작 또는 드롭 아웃(drop out) 등과 같은 원인에 의해 슬라이싱 레벨이 잘못되는 경우에는 EFM 패턴이 변하여 비정상적인 프레임 동기신호가 발생되어,프레임 동기신호를 검출할 수 없는 문제점이 있었다.
본 발명이 이루고자 하는 기술적 과제는, RF 신호의 슬라이싱 레벨이 잘못되어 EFM 패턴이 변하더라도 정상적인 프레임 동기 신호를 검출할 수 있는 CD 시스템의 프레임 동기 신호 검출 장치를 제공하는 것이다.
본 발명이 이루고자 하는 다른 기술적 과제는, RF 신호 자체의 변형으로 인해 EFM 신호의 폭이 22T를 벗어나는 경우에도 정상적인 프레임 동기 신호를 검출할 수 있는 CD 시스템의 프레임 동기 신호 검출 장치를 제공하는 것이다.
본 발명이 이루고자 하는 또 다른 기술적 과제는, 상기 과제 및 다른 과제를 이용한 CD 시스템의 프레임 동기 신호 검출 방법을 제공하는 것이다.
상기 과제 및 다른 과제를 이루기 위한 본 발명에 의한 CD 시스템의 프레임 동기신호 검출 장치는, EFM 신호의 에지폭을 검출하는 에지폭 검출부와, 상기 에지폭 검출부에서 검출된 에지폭을 카운팅하고, 카운팅된 에지폭이 21T~23T(T는 기준 클럭 신호의 주기) 범위 내에 속하는 경우 소정의 펄스신호를 출력하는 에지폭 카운터부를 구비하는 에지폭 검출수단과, 상기 에지폭 검출수단으로부터 출력되는 신호가 프레임 윈도우 구간 내에서만 출력되도록 제한하는 논리곱 수단을 구비한다.
상기 또 다른 과제를 이루기 위한 본 발명에 의한 CD 시스템의 프레임 동기신호 검출 방법은, EFM 신호의 상승 에지들 또는 하강 에지들 간의 폭을 검출하고, 검출된 에지들 간의 폭을 카운트한 다음, 카운트된 값이 21T~23T 내에 포함되는지의 여부를 판단하고, 21T~23T 내에 포함되는 경우 소정의 펄스신호를 발생한 다음, 발생된 펄스신호가 프레임 동기신호 윈도우 내에 포함되는지의 여부를 판단하고, 상기 펄스신호가 프레임 동기신호 윈도우 내에 포함되는 경우 프레임 동기신호를 인에이블한다.
이와 같이 본 발명에 따른 CD 시스템의 프레임 동기신호 검출장치와 검출방법에 따르면, 입력되는 EFM 신호의 펄스폭을 검출하고, 검출된 펄스폭이 일정구간 내에 속하면 프레임 동기신호로서 인식하기 때문에, RF 신호의 슬라이싱 레벨이 잘못되어 EFM 패턴이 변하는 경우 뿐만 아니라, RF 신호 자체의 변형으로 인해 EFM 신호의 폭이 22T를 벗어나 21T~23T를 갖는 경우에도 정상적인 프레임 동기 신호가 검출된다.
이하, 본 발명에 의한 컴팩트 디스크 시스템의 프레임 동기 신호 검출 장치의 구성 및 동작을 첨부한 도면들을 참조하여 설명한다.
도 4는 본 발명에 따른 프레임 동기 신호 검출 장치의 블록도이다.
본 발명에 따른 프레임 동기신호 검출 장치는, 도 4에 도시된 바와 같이, EFM 신호로 입력되는 프레임 동기신호 패턴의 에지(edge) 폭이 일정한 범위, 예컨대 21T~23T 내에 속하는 경우 소정의 출력신호(FWFsycnc)를 갖는 에지폭 검출수단(50)과, 상기 에지폭 검출수단(50)으로부터 출력되는 신호(FWFsync)를 일정구간, 예를 들어 프레임 동기신호가 발생될 것으로 예상되는 구간 동안에서만 제한적으로 출력되도록하는 논리곱 수단(90)을 구비한다.
상기 에지폭 검출수단(50)은, EFM 신호로 입력되는 프레임 동기신호 패턴의 에지폭을 검출하는 에지폭 검출부(60)와, 상기 에지폭 검출부(60)에서 검출된 에지폭을 카운팅하고, 카운팅된 에지폭이 21T~23T 내에 속하는지의 여부를 판단하는 에지폭 카운터부(70)를 구비한다.
본 발명의 바람직한 실시예에 따른 상기 에지폭 검출부(60)는, EFM 신호의 상승 에지들간의 폭을 측정하는 상승 에지폭 검출기(62)와 하강 에지들간의 폭을 측정하는 하강 에지폭 검출기(64)로 구성된다.
상기 에지폭 카운터부(70)는 또한, 각각의 에지폭 검출기(62, 64)에 대응되는 상승 에지폭 카운터(72)와 하강 에지폭 카운터(74)로 구성되는 것이 바람직하다. 이처럼 에지폭 검출부(60) 및 에지폭 카운터부(70) 각각이 둘 이상의 에지폭 검출기 및 에지폭 카운터로 구성된 경우, 상기 에지폭 검출수단(50)에는 에지폭 카운터들(72, 74)로부터 출력되는 신호들을 논리합하는 논리합 수단(80), 예컨대 OR 게이트가 더 구비되는 것이 바람직하다. 상기 논리합 수단(80)의 출력신호(FWFsync)는 에지폭 검출수단(50)의 출력신호로 제공된다.
상기 논리곱 수단(60)은, 상기 에지폭 검출수단(50)의 출력신호(FWFsync)와 프레임 윈도우 신호(Fwindow)를 입력하여, 프레임 윈도우 신호(Fwindow)가 하이 레벨인 경우에만 상기 에지폭 검출수단의 출력신호(FWFsync)를 프레임 동기신호(Fsync)로서 출력한다. 상기 논리곱 수단(60)은, 도시된 바와 같이 공지된 AND 게이트가 사용될 수 있다.
상기와 같은 구성을 갖는 본 발명의 프레임 동기신호 검출 장치는, EFM 신호로 입력되는 프레임 동기신호 패턴을 이용하여 프레임 동기신호를 검출하는 종래의 기술과는 다르게, 입력되는 EFM 신호의 펄스폭을 검출하고, 검출된 펄스폭이 일정구간 내에 속하면 프레임 동기신호로서 인식하게 된다.
즉, 본 발명에 의한 프레임 동기 신호 검출 장치는, 프레임 동기 신호를 구하기 위해 필요한 EFM 신호의 "고" 및 "저" 논리 레벨의 총 폭이, RF 신호를 슬라이싱 레벨과 무관하게 22T(여기서, T는 기준 클럭 신호이며, 1T는 1/4.3218㎒ 또는 231.39㎱에 해당됨)인 성질을 이용하여 프레임 동기신호를 검출한다. 예를 들어, RF 신호의 슬라이싱 레벨이 잘못되어 EFM 신호가 10T-12T, 12T-10T, ...등의 "고" - "저" 혹은 "저" - "고" 논리 레벨을 갖는 경우일지라도 EFM 신호의 논리 레벨 총 폭은 상기 에지폭 검출부(60)에 의해 22T로 검출되므로, 정상적인 프레임 동기 신호로서 인식된다. 또한, RF 신호 자체의 변형으로 인해 EFM 신호의 폭이 22T를 벗어나 일정구간, 예컨대 21T~23T 구간 내에 속하게 되는 경우에 있어서도, 상기 에지폭 카운터부(70)에 의해 정상적인 프레임 동기 신호로 인식된다.
도 5는 도 4에 도시된 본 발명의 프레임 동기신호 검출 장치에서 사용되는 신호들의 파형도들로서, 도 5(a) 및 도 5(b)는 에지폭 검출부(60)로 입력되는 EFM 신호의 파형을, 도 5(c)는 상기 에지폭 검출부(60)의 출력 파형을, 도 5(d)는 상기 에지폭 검출수단(50)의 출력 파형을, 도 5(e)는 논리곱 수단(90)으로 일 입력으로 제공되는 프레임 윈도우 신호(Fwindow)의 파형을, 도 5(f)는 본 발명의 프레임 동기신호 검출장치으로부터 출력되는 최종 프레임 동기신호(Fsync)의 파형을 각각 나타낸다. 여기에서, 실선은 EFM 신호의 논리 레벨의 총 폭이 21T인 경우를, 점선은 23T인 경우를 도시한 것이다.
계속해서, 도 5를 참조하여 도 4에 도시된 프레임 동기신호 검출장치의 동작을 설명한다.
먼저, 에지폭 검출부(60)의 상승 에지폭 검출기(62)는, 도 5(a)에 도시된 EFM 신호의 상승 에지들(52, 54)을 검출하고, 도 5(c)에 도시된 바와 같은 에지신호들(65, 66)을 출력한다. 마찬가지로, 하강 에지폭 검출기(64)는, 도 5(b)에 도시된 EFM 신호의 하강 에지들(56, 58)을 검출하고, 도 5(c)에 도시된 바와 같은 에지신호들(65, 66)을 출력한다.
상승 에지폭 카운터(72)는, 상기 상승 에지폭 검출기(62)로부터 출력되는 에지신호들(65, 66)에 응답하여 카운팅을 수행하고, 카운팅된 값이 21T~23T 구간내에 속하는 경우 소정의 펄스 신호를 출력한다. 마찬가지로, 상기 하강 에지폭 카운터(74)는, 상기 하강 에지폭 검출기(64)로부터 출력되는 에지신호들(65, 66)에 응답하여 카운팅을 수행하고, 카운팅된 값이 21T~23T 구간내에 속하는 경우 소정의 펄스 신호를 출력한다.
상기 논리합 수단(80)은, 상기 상승 에지폭 카운터(72)와 하강 에지폭 카운터(74)의 출력신호들을 입력하고, 이들을 논리합한다. 본 실시예에 있어서, 상승 에지폭과 하강 에지폭이 동일한 것으로 가정하였으므로, 카운팅된 값이 21T인 경우, 상기 논리합 수단(80)은 도 5(d)에 도시된 바와 같은 출력신호(FWFsync)를 발생한다(예를 들어, 카운팅된 값이 23T인 경우에는 도 5(d)의 점선으로 표시된 것과 같은 출력신호가 발생된다). 상기 논리합 수단(80)의 출력신호(FWFsync)는 에지폭 검출수단(50)의 출력신호로서 제공된다.
상기 논리곱 수단(90)은, 도 5(d)에 도시된 바와 같은 논리합 수단(80)의 출력신호(FWFsync)와, 도 5(e)에 도시된 바와 같은 프레임 윈도우 신호(Fwindow)를 입력하고, 두 신호의 논리 레벨이 모두 "하이" 인 경우, 도 5(f)에 도시된 바와 같은 프레임 동기신호(Fsync)를 출력한다. 따라서, 본 발명에 따른 프레임 동기신호(Fsync)는 프레임 윈도우 신호(Fwindow)가 발생되는 구간동안에만 제한적으로 출력된다.
즉, 프레임 동기신호 윈도우(window)를 설정하고, 설정된 구간 내에서만 프레임 동기신호의 검출을 허용한다. 상기 프레임 동기신호 윈도우는, 프레임 동기신호가 발생될 것으로 예상되는 지점으로부터 일정한 여유를 갖도록 설정될 수 있으며, 예를 들어, 내부 카운터를 이용하여 이전 프레임 동기신호로부터 채널 비트수를 카운팅하여 1 프레임에 해당되는 채널 비트수 ± 3T 또는 ±7T 의 폭내에서 설정될 수 있다.
이처럼 프레임 동기신호 윈도우(window)가 설정된 구간 내에서만 프레임 동기신호의 검출을 허용하는 것은, 서브 코드 또는 정보 신호를 프레임 동기신호로서 인식하는 것를 배제하기 위함이다. EFM 신호의 논리 레벨의 총 폭이 21T~23T 인 신호는 일반적으로, 프레임 동기신호 이외에 서브 코드 또는 정보 신호에는 포함되지 않는 패턴이지만, 디스크 상의 결함에 의해 신호의 손실이 발생한 경우 또는 RF 신호의 슬라이싱이 잘못된 경우, 서브 코드나 정보 신호 내에서 발생될 수 있다. 따라서, EFM 신호의 폭이 21T~23T 에 해당되고, 그것이 프레임 동기신호 윈도우 안에서 발생되는 경우에만 최종적인 프레임 동기신호(Fsync)로서 출력된다.
도 6은 도 4에 도시된 프레임 동기신호 검출장치에서 수행되는 본 발명에 의한 프레임 동기 신호 검출 방법을 설명하기 위한 순서도이다.
본 발명의 일 실시예에 따른 프레임 동기신호 검출방법은, 도 6에 도시된 바와 같이, 먼저, EFM 신호의 상승 에지들 및/또는 하강 에지들 간의 폭을 검출하는 단계(100), 검출된 에지폭이 21T~23T 내에 속하는 경우 소정의 펄스신호(FWFsync)를 발생하는 단계(110), 발생된 펄스신호(FWFsync)가 프레임 동기신호 윈도우 내에 포함되는지의 여부를 판단하는 단계(120), 펄스신호가 프레임 동기신호 윈도우 내에 포함되는 경우 프레임 동기신호(Fsync)를 인에이블하고(130), 그렇지 않은 경우 디스에이블하는 단계(140)들로 이루어진다.
여기에서, 소정의 펄스신호(FWFsync)를 발생하는 단계(110)는, 검출된 에지폭을 카운트하는 단계(112)와, 에지폭이 21T~23T 내에 포함되는지의 여부를 판단하는 단계(114)와, 에지폭이 21T~23T 내에 포함되는 경우 소정의 펄스신호(FWFsync)를 발생하는 단계(116)로 이루어진다.
도면과 명세서에서 최적 실시예들이 기재되었다. 여기서, 특정한 용어들이 사용되었으나, 이는 단지 본 발명을 설명하기 위한 목적에서 사용된 것이지 의미 한정이나 특허 청구 범위에 기재된 본 발명의 범위를 제한하기 위해 사용된 것이 아니다. 예를 들어, 본 명세서에서는 논리곱 수단(90)이 AND 게이트로 구성되었으나, 동일한 기능을 수행할 수 있는 다른 논리회로로 구성될 수도 있다. 따라서, 본 발명의 권리 범위는 첨부된 특허 청구 범위의 기술적 사상에 의해 정해져야 할 것이다.
상술된 바와 같이, 본 발명에 의한 CD 시스템의 프레임 동기 신호 검출 장치 및 검출방법에 따르면, 입력되는 EFM 신호의 펄스폭을 검출하고, 검출된 펄스폭이 일정구간 내에 속하면 프레임 동기신호로서 인식하기 때문에, RF 신호의 슬라이싱 레벨이 잘못되어 EFM 패턴이 변하더라도 정상적인 프레임 동기 신호가 검출되며, RF 신호 자체의 변형으로 인해 EFM 신호의 폭이 22T를 벗어나 21T~23T를 갖는 경우에도 정상적인 프레임 동기 신호가 검출된다.
도 1은 종래 일반적으로 사용되고 있는 프레임 동기신호(Fsync) 패턴의 일 예를 나타내는 도면이다.
도 2는 종래의 프레임 동기신호(Fsync) 검출 장치의 개략적 블록도이다.
도 3은 도 2에 도시된 프레임 동기신호 검출 장치에서 사용되는 신호들의 파형도들이다.
도 4는 본 발명에 따른 프레임 동기 신호 검출 장치의 블록도이다.
도 5는 도 4에 도시된 본 발명의 프레임 동기신호 검출 장치에서 사용되는 신호들의 파형도들이다.
도 6은 도 4에 도시된 프레임 동기신호 검출장치에서 수행되는 본 발명에 의한 프레임 동기 신호 검출 방법을 설명하기 위한 순서도이다.

Claims (6)

  1. EFM(Eight to Fourteen Modulation) 변조에 의해 컴팩트 디스크에 기록된 정보 중 프레임(frame)의 선두를 표시하는 프레임 동기신호를 검출하는 장치에 있어서,
    EFM 신호의 에지폭을 검출하는 에지폭 검출부와, 상기 에지폭 검출부에서 검출된 에지폭을 카운팅하고, 카운팅된 에지폭이 21T~23T 범위 내에 속하는 경우 소정의 펄스신호를 출력하는 에지폭 카운터부를 구비하는 에지폭 검출수단; 및
    상기 에지폭 검출수단으로부터 출력되는 신호가 프레임 윈도우 구간 내에서만 출력되도록 제한하는 논리곱 수단을 구비하는 것을 특징으로 하는 컴팩트 디스크 시스템의 프레임 동기 신호 검출장치.
  2. 제1항에 있어서, 상기 에지폭 검출부는,
    EFM 신호의 상승 에지들간의 폭을 측정하는 상승 에지폭 검출기; 및
    EFM 신호의 하강 에지들간의 폭을 측정하는 하강 에지폭 검출기를 구비하고,
    상기 에지폭 카운터부는,
    상기 상승 에지폭 검출기에 대응되는 상승 에지폭 카운터; 및
    상기 하강 에지폭 검출기에 대응되는 하강 에지폭 카운터를 구비하는 것을 특징으로 하는 컴팩트 디스크 시스템의 프레임 동기신호 검출장치.
  3. 제2항에 있어서, 상기 에지폭 검출수단은,
    상기 상승 에지폭 카운터와 하강 에지폭 카운터로부터 출력되는 신호들을 논리합하는 논리합 수단을 더 구비하는 것을 특징으로 하는 컴팩트 디스크 시스템의 프레임 동기신호 검출장치.
  4. 제1항에 있어서, 상기 프레임 윈도우 구간은, 내부 카운터를 이용하여 이전 프레임 동기신호부터 채널 비트수를 카운팅하여 1 프레임에 해당되는 채널 비트수 ± 3T 또는 ±7T 의 폭내에서 설정된 것을 특징으로 하는 컴팩트 디스크 시스템의 프레임 동기신호 검출장치.
  5. EFM(Eight to Fourteen Modulation) 변조에 의해 컴팩트 디스크에 기록된 정보 중 프레임(frame)의 선두를 표시하는 프레임 동기신호를 검출하는 방법에 있어서,
    (a) EFM 신호의 상승 에지들 또는 하강 에지들 간의 폭을 검출하는 단계;
    (b) 검출된 에지폭이 21T~23T(T는 기준 클럭 신호의 주기) 내에 속하는 경우 소정의 펄스신호를 발생하는 단계;
    (c) 발생된 펄스신호가 프레임 동기신호 윈도우 내에 포함되는지의 여부를 판단하는 단계; 및
    (d) 상기 펄스신호가 프레임 동기신호 윈도우 내에 포함되는 경우 프레임 동기신호를 인에이블하는 단계를 구비하는 것을 특징으로 하는 컴팩트 디스크 시스템의 프레임 동기신호 검출방법.
  6. 제5항에 있어서, 펄스신호를 발생하는 상기 (b) 단계는,
    검출된 에지들 간의 폭을 카운트하는 단계;
    상기 에지폭이 21T~23T 내에 포함되는지의 여부를 판단하는 단계; 및
    에지폭이 21T~23T 내에 포함되는 경우 소정의 펄스신호를 발생하는 단계를 구비하는 것을 특징으로 하는 컴팩트 디스크 시스템의 프레임 동기신호 검출방법.
KR1019980009042A 1998-03-17 1998-03-17 컴팩트 디스크 시스템의 프레임 동기신호 검출장치 및 이를 이용한 프레임 동기 신호 검출방법 KR100524897B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019980009042A KR100524897B1 (ko) 1998-03-17 1998-03-17 컴팩트 디스크 시스템의 프레임 동기신호 검출장치 및 이를 이용한 프레임 동기 신호 검출방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019980009042A KR100524897B1 (ko) 1998-03-17 1998-03-17 컴팩트 디스크 시스템의 프레임 동기신호 검출장치 및 이를 이용한 프레임 동기 신호 검출방법

Publications (2)

Publication Number Publication Date
KR19990075059A KR19990075059A (ko) 1999-10-05
KR100524897B1 true KR100524897B1 (ko) 2006-01-12

Family

ID=37178178

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019980009042A KR100524897B1 (ko) 1998-03-17 1998-03-17 컴팩트 디스크 시스템의 프레임 동기신호 검출장치 및 이를 이용한 프레임 동기 신호 검출방법

Country Status (1)

Country Link
KR (1) KR100524897B1 (ko)

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0620391A (ja) * 1992-06-30 1994-01-28 Sony Corp 同期信号検出器及び同期信号検出方法
JPH0652629A (ja) * 1992-07-31 1994-02-25 Pioneer Electron Corp 回転速度エラー検出回路
JPH09106545A (ja) * 1995-10-09 1997-04-22 Ricoh Co Ltd 光ディスク原盤露光装置
JPH1069717A (ja) * 1996-08-29 1998-03-10 Nec Yamagata Ltd ディスク回転速度制御回路
KR0169792B1 (ko) * 1995-10-31 1999-03-20 김광호 Efm 신호 복조용 재생클럭 보정회로
KR19990023148A (ko) * 1997-08-20 1999-03-25 윤종용 디지털 비디오 디스크램의 채널데이터 추출장치
KR100190032B1 (ko) * 1996-03-30 1999-06-01 윤종용 Efm 데이타 복원용 클럭 발생방법 및 그 방법을 수행하는 위상동기 루프
KR19990039352A (ko) * 1997-11-12 1999-06-05 윤종용 컴팩트 디스크 시스템의 프레임 동기 신호 검출 장치 및 방법

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0620391A (ja) * 1992-06-30 1994-01-28 Sony Corp 同期信号検出器及び同期信号検出方法
JPH0652629A (ja) * 1992-07-31 1994-02-25 Pioneer Electron Corp 回転速度エラー検出回路
JPH09106545A (ja) * 1995-10-09 1997-04-22 Ricoh Co Ltd 光ディスク原盤露光装置
KR0169792B1 (ko) * 1995-10-31 1999-03-20 김광호 Efm 신호 복조용 재생클럭 보정회로
KR100190032B1 (ko) * 1996-03-30 1999-06-01 윤종용 Efm 데이타 복원용 클럭 발생방법 및 그 방법을 수행하는 위상동기 루프
JPH1069717A (ja) * 1996-08-29 1998-03-10 Nec Yamagata Ltd ディスク回転速度制御回路
KR19990023148A (ko) * 1997-08-20 1999-03-25 윤종용 디지털 비디오 디스크램의 채널데이터 추출장치
KR19990039352A (ko) * 1997-11-12 1999-06-05 윤종용 컴팩트 디스크 시스템의 프레임 동기 신호 검출 장치 및 방법

Also Published As

Publication number Publication date
KR19990075059A (ko) 1999-10-05

Similar Documents

Publication Publication Date Title
US4596981A (en) Synchronizing signal detecting circuit in a digital signal transmitting system
US7471601B2 (en) Optical disk recording/reproducing method, optical disk recording/reproducing apparatus and optical disk
US4862443A (en) Sync signal detection apparatus for accurately synchronizing reproduced data
US6895348B2 (en) Information playback apparatus with an unusual waveform circuit
JPH0620391A (ja) 同期信号検出器及び同期信号検出方法
EP0640967B1 (en) Synchronizing mark detecting apparatus and method
JPH11176081A (ja) フレーム番号検出装置及び方法
US5153788A (en) Method of recording and detecting servo information for positioning magnetic head
KR100246166B1 (ko) 광 디스크로부터의 데이타 스트림의 재정렬
KR100524897B1 (ko) 컴팩트 디스크 시스템의 프레임 동기신호 검출장치 및 이를 이용한 프레임 동기 신호 검출방법
US6895174B2 (en) Frame number detecting device
KR100498432B1 (ko) 광 디스크 재생 시스템의 디펙트 검출 회로 및 방법
KR100536869B1 (ko) 디코드 장치
EP0428411B1 (en) Information processing apparatus
US20060181998A1 (en) Method and apparatus for generating a sampling clock for a burst cutting area of an optical disc
US6421309B1 (en) Apparatus and method for detecting maximum mark lengths
JP3697809B2 (ja) 信号検出回路
KR100408398B1 (ko) 어드레스 마크 검출장치 및 방법
US5936922A (en) Method and apparatus for sampling a synchronous pattern from data including an error using a random synchronous signal
JP2591411B2 (ja) 光ディスクのセクタマーク検出装置
KR100677102B1 (ko) 광 기록/재생장치 및 그 헤더영역 검출방법
KR100585052B1 (ko) 컴팩트 디스크 시스템의 프레임 동기 신호 검출 장치 및 방법
KR0149034B1 (ko) 광디스크 재생장치의 바이페이즈 데이터 디코딩회로
JP3377821B2 (ja) 光ディスク装置の信号処理装置
KR100224665B1 (ko) 디브이디의 싱크 보호회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee