KR100489447B1 - 플라즈마 표시장치와 구동방법 - Google Patents

플라즈마 표시장치와 구동방법 Download PDF

Info

Publication number
KR100489447B1
KR100489447B1 KR1019980005129A KR19980005129A KR100489447B1 KR 100489447 B1 KR100489447 B1 KR 100489447B1 KR 1019980005129 A KR1019980005129 A KR 1019980005129A KR 19980005129 A KR19980005129 A KR 19980005129A KR 100489447 B1 KR100489447 B1 KR 100489447B1
Authority
KR
South Korea
Prior art keywords
image data
bits
digital image
bit
frame
Prior art date
Application number
KR1019980005129A
Other languages
English (en)
Other versions
KR19990070343A (ko
Inventor
송영복
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1019980005129A priority Critical patent/KR100489447B1/ko
Publication of KR19990070343A publication Critical patent/KR19990070343A/ko
Application granted granted Critical
Publication of KR100489447B1 publication Critical patent/KR100489447B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0261Improving the quality of display appearance in the context of movement of objects on the screen or movement of the observer relative to the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0266Reduction of sub-frame artefacts

Abstract

본 발명은 프레임 변화와 동기시켜 복수의 계조를 교번으로 구현하되 소정 계조 구현시에 디지털 화상 데이터의 최상위 비트 내지 최상위 비트에 인접한 소정개의 상위 비트를 복수로 분리시켜 소정 계조의 화상을 표시함으로써, 화질이 현저하게 저하되지 않는 약간의 화질 저하를 감소하되 윤곽선 잡음이 월등히 감소되도록 한 플라즈마 표시장치와 구동방법에 관한 것이다.

Description

플라즈마 표시장치와 구동방법
본 발명은 플라즈마 표시장치와 구동방법에 관한 것으로, 특히 프레임 변화와 동기시켜 복수의 계조를 교번으로 구현하여 윤곽선 잡음(contour noise)이 감소되도록 한 플라즈마 표시장치와 구동방법에 관한 것이다.
주지와 같이 플라즈마 표시장치는 발광형 소자인 플라즈마 표시 패널을 포함하여 구성된 후 플라즈마 표시 패널 내부의 기체 방전 현상을 이용하여 동화상 또는 정지화상을 표시하는 평면 표시장치를 일컫는다.
이러한 플라즈마 표시 패널은 상·하부 유리기판에 복수의 제 1, 제 2 서스테인 전극 라인과 어드레스 전극 라인이 각각 형성되어 있고, 각각의 전극 라인에 의해 전체 화면이 복수의 셀로 구분되며, 각 셀의 내부에서 선택적으로 일어나는 어드레스 방전과 서스테인 방전에 의해 화상이 표시된다.
여기서, 어드레스 방전은 어드레스 전극과 서스테인 전극간의 방전을 말하고, 서스테인 방전은 제 1, 제 2 서스테인 전극 간의 방전을 말하며, 서스테인 방전은 어드레스 방전을 유지시키는 역할을 한다.
도 1은 종래 3전극 면방전 플라즈마 표시장치의 블록 구성도를 나타낸 것으로서, 640개의 R(Red), G(Green), B(Blue) 어드레스 전극라인(R1, G1, B1, …, R640, G640, B640, 이하 수직 전극라인이라 함)과 480개의 제 1, 2 서스테인 전극라인쌍(S1, S2, …, S479, S480, 이하 수평 전극라인이라 함)을 구비한 3전극 면방전 PDP(10)와, 외부에서 입력되는 R, G, B 화상 데이터를 디지털화하여 8비트의 R, G, B 디지털 화상 데이터(256 계조 구현)를 출력함과 아울러 상기 디지털 화상 데이터와 외부신호에 따라 3전극 면방전 PDP(10)의 구동에 필요한 각종 제어신호를 출력하는 마이컴(20)과, 상기 마이컴(20)의 제어신호에 따라 480개의 수평 전극라인(S1∼S480)에 스캔(scan) 펄스를 공급하여 1개 라인씩 순차적으로 주사한 다음 모든 수평 전극라인(S1∼S480)에 서스테인(sustain) 펄스를 공급하여 각 셀의 방전 및 발광을 유지시키는 스캐닝 및 서스테인 구동부(30)와, 상기 마이컴(20)에서 출력되는 R, G, B 디지털 화상 데이터를 프레임별, 컬러별, 비트별로 저장하는 메모리부(40)와, 상기 스캐닝 및 서스테인 구동부(30)에 의해 주사되는 수평 전극라인에 대응되는 640개의 R, G, B 디지털 화상 데이터의 비트값을 상기 메모리부(40)로부터 읽어 들여 640개의 R, G, B 수직 전극라인(R1∼B640)에 공급하는 어드레스 구동부(50)로 구성되어져 있다.
상기 3전극 면방전 PDP(10)는 전면 기판에 배열 형성된 480개의 수평 전극라인(S1∼S480)과, 상기 전면 기판과 소정 거리를 사이에 두고 평행하게 위치한 배면 기판에 각 수평 전극라인(S1∼S480)과 직교하도록 배열 형성된 640개의 R, G, B 수직 전극라인(R1∼B640)으로 구성되어져 있다.(전체 화면이 매트릭스 형태의 640×480개 화소(pixel, R, G, B 셀)로 구성됨)
상기 스캐닝 및 서스테인 구동부(30)는 상기 마이컴(20)의 제어신호에 따라 클록 신호(CLK)와 데이터 신호(DO)를 발생시켜 출력하는 클록 및 데이터 발생부(31)와, 상기 마이컴(20)의 제어신호에 따라 서스테인 펄스를 발생시켜 출력하는 서스테인 펄스 발생부(32)와, 480개 수평 전극라인(S1∼S480)과 연결된 상태에서 상기 클록 신호(CLK)와 데이터 신호(DO)와 서스테인 펄스에 따라 480개 수평 전극라인(S1∼S480)에 순차적으로 스캔 펄스를 공급한 후 서스테인 펄스를 동시에 공급하는 구동 IC(Integrated Circuit, 33)로 구성되어져 있다.
한편, 플라즈마 표시장치의 구동방식은 크게 서브 필드 구동방식과 서브 프레임 구동방식으로 구분되는데 이 중 서브 필드 구동방식에 따라 상기와 같이 구성된 플라즈마 표시장치가 PDP 화면에 256 계조의 화상을 표시하는 과정을 설명하면 다음과 같다.
서브 필드 구동방식은 2X 계조의 구현을 위하여 1 프레임 화면을 Y개의 서브 필드 화면으로 나누어 표시하고, 외부에서 입력되는 화상 데이터를 X비트의 디지털 화상 데이터로 디지털화하여 PDP에 공급하는 방식이다.(단, X ≥ Y)
그리고, 각 서브 필드 화면은 리셋 기간과 어드레스 기간과 서스테인 기간으로 구성되는데, 그 중 리셋 기간과 어드레스 기간은 서브 필드마다 모두 동일하게 할당되어 있으나 서스테인 기간은 어드레스 기간에 표시되는 디지털 화상 데이터의 비트 가중치에 따라 서로 다르게 할당되어 있어 각 서브 필드의 조합으로(눈의 적분효과를 이용함) 화상의 계조 구현이 가능하게 된다.
즉, 도 2에 도시된 바와 같이 한 프레임을 8개의 서브 필드(SF1∼SF8)로 나눈 후 각 서브 필드마다 1: 2: 4: 8: 16: 32: 64: 128에 비례하는 휘도값을 각각 대응시키면 몇몇 서브 필드의 조합으로 계조 데이터 0∼255에 해당되는 화상이 표시된다.
따라서, 마이컴(20)은 256 계조의 구현을 위하여 외부에서 입력되는 R, G, B 화상 데이터를 디지털화하여 8비트의 R, G, B 디지털 화상 데이터(최상위 비트값 B1 ∼ 최하위 비트값 B8)를 출력하고, 상기 디지털 화상 데이터와 외부신호에 따라 PDP(10)의 구동에 필요한 각종 제어신호를 출력한다.
이 때, 상기 마이컴(20)에서 출력되는 8비트의 R, G, B 디지털 화상 데이터는 메모리부(40)에 프레임별, 컬러별, 비트별로 저장된다.
그 후, 제 1 내지 8 서브필드 화면(SF1∼SF8)의 리셋 기간과 어드레스 기간에는 구동 IC(33)가 전체 수평 전극라인(S1∼S480)에 1 단계로 이전의 필드에 생성된 벽전하를 제거하는 소거 펄스, 2 단계로 3전극 면방전 PDP(10) 전체에 균등한 벽전하를 형성하기 위한 써넣기(write) 펄스, 3 단계로 다시 소거 펄스를 공급하여 640개의 R, G, B 수직 전극라인(R1∼B640) 위에 벽전하를 형성시켜 이후에 공급되는 어드레스 펄스의 전압이 낮아지도록 하고, 4 단계로 클록 신호(CLK)와 데이터 신호(DO)와 서스테인 펄스에 따라 480개의 수평 전극라인(S1∼S480)에 순차적으로 1개 라인씩 스캔 펄스가 공급되면 480개 수평 전극라인(S1∼S480)의 주사가 완료된다.
아울러, 상기 4 단계의 스캔 펄스 공급시 어드레스 구동부(50)는 스캔 펄스가 공급되어 주사되는 수평 전극라인에 대응되는 어드레스 펄스(R, G, B 디지털 화상 데이터의 1 비트값)를 상기 스캔 신호와 동기화하여 640개의 R, G, B 수직 전극라인(R1∼B640)에 각각 공급함으로써 상기 어드레스 펄스로 논리 "하이(high)" 가 공급된 각 셀의 방전공간 내부에서 방전이 일어나도록 한다.
이 때, 상기 어드레스 구동부(50)는 각 셀에 대응되는 8비트의 R, G, B 디지털 화상 데이터(B1∼B8)를 B1→SF1, B2→SF2, … B7→SF7, B8→SF8 에 각각 공급한다.
한편, 각 서브필드 화면(SF1∼SF8)의 어드레스 기간이 완료되면 구동 IC(33)는 서스테인 펄스 발생부(32)로부터 서스테인 펄스를 입력받아 전체 수평 전극라인(S1∼S480)에 SF1: SF2: … SF7: SF8 = 27: 26: … 21: 20 (휘도 상대비)에 비례하는 개수의 서스테인 펄스를 공급 즉, 최상위 비트(MSB)는 시간 T 동안, 하위 비트들은 MSB에서 가까운 비트순으로 각각 T/2, T/4,… T/64, T/128 동안 주사시켜 어드레스 기간에서 방전이 일어난 일부 셀의 방전 및 발광이 서스테인 펄스가 공급되는 기간(서스테인 기간) 동안 유지되도록 한다.
상기와 같은 과정을 거쳐 제 1 내지 8 서브필드 화면(SF1∼SF8)의 구성이 완료되면 3전극 면방전 PDP(10)에 256 계조의 화상이 표시된다.
그러나, 종래 기술에 의한 플라즈마 표시장치의 구동방법은 PDP의 전체 화면에 대하여 복수개의 서브필드 화면을 밝기(휘도) 순서대로 표시하여 1 프레임 화면을 구성하기 때문에 PDP 화면에 윤곽선 잡음(contour noise)이 나타나는 문제점이 있었다.
상기 윤곽선 잡음은 특정 계조의 변화시 즉, 도 3에 도시된 바와 같이 밝기 레벨이 128에서 127로 변화될 때나 도 4에 도시된 바와 같이 밝기 레벨이 127에서 128로 변화될 때 두드러지게 나타난다.
만일 한점에서 밝기 레벨이 128에서 127로 바뀐다고 한다면 실제 PDP에서 방전은 도 과 같이 발생된다. 이 경우 단위 시간내의 밝기가 순간적으로 증가하여 255회의 연속적인 방전처럼 보이게 되며 실제 계조의 밝기가 128에서 255가 되었다가 127로 떨어지는 현상이 생기게 된다.
따라서, 화면의 왼쪽 반에 128 계조를 표시하고 화면의 오른쪽 반은 127 계조를 표시한 후 화면의 그림을 왼쪽으로 이동할 경우 경계부분에 흰 띠(contour)가 128계조와 127계조 사이에 보이게 된다.
반대로 한점에서 밝기 레벨이 127에서 128로 바뀐다고 한다면 실제 PDP에서 방전은 도 4와 같이 발생된다. 이 경우 단위 시간내의 밝기가 순간적으로 감소하여 0회의 연속적인 무방전처럼 보이게 되며 실제 계조의 밝기가 127에서 0이 되었다가 128로 올라가는 현상이 생기게 된다.
따라서, 화면의 왼쪽 반에 128 계조를 표시하고 화면의 오른쪽 반은 127 계조를 표시한 후 화면의 그림을 오른쪽으로 이동할 경우 경계부분에 검은 띠(contour)가 127계조와 128계조 사이에 보이게 된다.
다음으로, 이러한 종래 서브 필드 구동방식에서 문제점으로 제기된 윤곽선 잡음을 감소시키기 위한 종래 변화된 서브 필드 구동방식에 의하여 플라즈마 표시 패널이 구동되는 과정을 설명하면 아래와 같다.
종래 변화된 서브 필드 구동방식은 2X-1 계조의 구현을 위하여 1 프레임 화면을 Y개의 서브 필드 화면으로 나누어 표시하고, 외부에서 입력되는 화상 데이터를 X-1비트의 디지털 화상 데이터로 디지털화하되 최상위 비트(MSB)를 MSB-1과 MSB-2로 양분하여 시간적으로 분리시켜 PDP에 공급하게 된다.(단, X ≥ Y)
즉, 도 5에 도시된 바와 같이(128 계조 구현) 한 프레임을 8개의 서브 필드(SF1∼SF8)로 나눈 후 서브 필드에 각각 32: 32: 16: 8: 4: 32: 2: 1에 비례하는 휘도값을 각각 대응시켜 몇몇 서브 필드의 조합으로 계조 데이터 0∼127에 해당되는 화상이 표시된다. (단, MSB-1 대 MSB-2의 휘도 비율과 MSB-2에 대응되는 서브 필드의 위치는 변경 가능함)
따라서, 마이컴(20)은 128 계조의 구현을 위하여 외부에서 입력되는 R, G, B 화상 데이터를 디지털화하여 7비트의 R, G, B 디지털 화상 데이터(양분된 최상위 비트값 B1a, 양분된 최상위 비트값 B1b∼ 최하위 비트값 B7)를 출력하되 양분된 최상위 비트값 B1a와 양분된 최상위 비트값 B2b를 시간적으로 분리시켜 출력하고, 상기 디지털 화상 데이터와 외부신호에 따라 PDP(10)의 구동에 필요한 각종 제어신호를 출력한다.
이 후에는, 전술한 도 2의 서브 필드 구동방식과 동일한 과정이 진행되나 어드레스 구동부(50)는 각 셀에 대응되는 7비트의 R, G, B 디지털 화상 데이터(B1∼B7)를 B1a→SF1, B2→SF2, B3→SF3, B4→SF4, B5→SF5, B1b→SF6, B6→SF7, B7→SF8에 각각 공급한다.
한편, 각 서브필드 화면(SF1∼SF8)의 어드레스 기간이 완료되면 구동 IC(33)는 서스테인 펄스 발생부(32)로부터 서스테인 펄스를 입력받아 전체 수평 전극라인(S1∼S480)에 SF1: SF2: SF3: SF4: SF5: SF6: SF7: SF8= 25: 25: 24: 23: 22: 25: 21: 20 (휘도 상대비)에 비례하는 개수의 서스테인 펄스를 공급 즉, 양분된 최상위 비트(MSB-1,MSB-2)는 각각 시간 T/2 동안, 하위 비트들은 MSB에서 가까운 비트순으로 각각 T/2, T/4, T/8, T/16, T/32, T/64 동안 주사시켜 어드레스 기간에서 방전이 일어난 일부 셀의 방전 및 발광이 서스테인 펄스가 공급되는 기간(서스테인 기간) 동안 유지되게 하여 제 1 내지 8 서브필드 화면(SF1∼SF8)의 구성이 완료되면 3전극 면방전 PDP(10)에 128 계조의 화상이 표시된다.
그러나, 이와 같이 종래의 변화된 서브 필드 구동방식은 최상위 비트(MSB)를 MSB-1과 MSB-2로 양분하여 시간적으로 분리시켜 PDP에 공급함으로써, 프레임간의 계조 변화시에 연속적인 방전이나 연속적인 무방전을 줄여 윤곽선 잡음은 감소되나 종래 서브 필드 구동방식과 대비하면 구현되는 계조(도 2의 서브 필드 구동방식은 256 계조이고, 도 5의 변화된 서브 필드 구동방식은 128 계조임)가 감소하여 화질이 현저하게 저하되는 문제점이 있었다.
따라서 본 발명은 상기한 종래 기술의 문제점을 해결하기 위해 제안한 것으로서, 프레임 변화와 동기시켜 복수의 계조를 교번으로 구현하되 소정 계조 구현시에 디지털 화상 데이터의 최상위 비트 내지 최상위 비트에 인접한 소정개의 상위 비트를 복수로 분리시켜 소정 계조의 화상을 표시함으로써, 화질이 현저하게 저하되지 않는 약간의 화질 저하를 감소하되 윤곽선 잡음이 월등히 감소되도록 한 플라즈마 표시장치와 구동방법을 제공하는데 그 목적이 있다.
이러한 목적을 달성하기 위한 본 발명에 의한 플라즈마 표시장치는, 수직 전극라인과 수평 전극라인을 구비한 PDP와, 소정 비트의 디지털 화상 데이터와 소정 비트 중 최상위 비트 내지 최상위 비트에 인접한 소정개의 상위 비트가 복수로 분리된 임의 비트의 디지털 화상 데이터를 프레임 변화에 동기시켜 교번으로 출력함과 아울러 PDP의 구동에 필요한 각종 제어신호를 출력하는 제어수단과, 이 제어수단의 제어신호에 따라 수평 전극라인에 스캔 펄스를 공급하여 주사함과 아울러 서스테인 펄스를 공급하는 스캐닝 및 서스테인 구동수단과, 제어수단에서 출력되는 소정 비트의 디지털 화상 데이터와 임의 비트의 디지털 화상 데이터를 각각 저장하는 제 1, 2 데이터 저장수단과, 스캐닝 및 서스테인 구동수단에 의해 주사되는 수평 전극라인에 대응되는 디지털 화상 데이터의 비트값을 제 1, 2 데이터 저장수단으로부터 프레임 변화에 동기되어 서로 다른 복수의 계조가 교번으로 구현되게 교번으로 읽어 들여 수직 전극라인에 공급하는 어드레스 구동수단으로 이루어짐을 그 기술적 수단으로 한다.
한편, 이에 따른 구동방법은 임의의 1 프레임 화면을 2X 계조의 구현을 위하여 X개의 서브 필드 화면으로 나누어 입력되는 화상 데이터를 X비트의 디지털 화상 데이터로 디지털화하여 X개의 서브 필드에 각각 배치함과 아울러 다음 1 프레임 화면은 2X-Z 계조의 구현을 위하여 Y개의 서브 필드 화면으로 나누어 입력되는 화상 데이터를 X-Z비트의 디지털 화상 데이터로 디지털화하여 X-Z비트 중 최상위 비트 내지 최상위 비트에 인접한 소정 개의 상위 비트를 복수로 분리시켜 Y개의 서브 필드에 각각 배치하되 이후의 프레임은 임의 프레임과 다음 프레임의 계조 구현과정을 반복적으로 수행하는 것을 그 기술적 수단으로 한다.(단, Z < X ≥ Y 이고, Y ≤ (X-Z) 이다.)
이하, 본 발명을 첨부한 도면에 의거하여 설명하면 다음과 같다.
도 6은 본 발명에 의한 3전극 면방전 플라즈마 표시장치의 블록 구성도를 나타낸 것으로서, 640개의 R(Red), G(Green), B(Blue) 수직 전극라인(R1, G1, B1, …, R640, G640, B640)과 480개의 수평 전극라인(S1, S2, …, S479, S480)을 구비한 3전극 면방전 PDP(100)와, 외부에서 입력되는 R, G, B 화상 데이터의 임의 프레임은 X개의 서브 필드 화면으로 나누어 상기 화상 데이터를 X비트의 디지털 화상 데이터로 디지털화함과 아울러 다음 프레임은 Y개의 서브 필드 화면으로 나누어 상기 화상 데이터를 X-Z비트의 디지털 화상 데이터로 디지털화하여 X-Z비트 중 최상위 비트 내지 최상위 비트에 인접한 소정 개의 상위 비트를 복수로 분리하되 프레임 변화에 동기되어 상기 X비트의 디지털 화상 데이터와 X-Z비트의 디지털 화상 데이터를 교번으로 출력함과 아울러 상기 디지털 화상 데이터와 외부신호에 따라 3전극 면방전 PDP(100)의 구동에 필요한 각종 제어신호를 출력하는 마이컴(200)과, 상기 마이컴(200)의 제어신호에 따라 480개의 수평 전극라인(S1∼S480)에 스캔(scan) 펄스를 공급하여 1개 라인씩 순차적으로 주사한 다음 모든 수평 전극라인(S1∼S480)에 서스테인(sustain) 펄스를 공급하여 각 셀의 방전 및 발광을 유지시키는 스캐닝 및 서스테인 구동부(300)와, 상기 마이컴(200)에서 출력되는 X비트의 R, G, B 디지털 화상 데이터를 프레임별, 컬러별, 비트별로 저장하는 제 1 메모리부(410)와, 상기 마이컴(200)에서 출력되는 X-Z비트의 R, G, B 디지털 화상 데이터를 프레임별, 컬러별, 비트별로 저장하는 제 2 메모리부(410)와, 상기 스캐닝 및 서스테인 구동부(30)에 의해 주사되는 수평 전극라인에 대응되는 640개의 R, G, B 디지털 화상 데이터의 비트값을 상기 제 1, 2 메모리부(410,420)로부터 프레임 변화에 동기되어 2X 계조와 2X-Z 계조가 교번으로 구현되게 교번으로 읽어 들여 640개의 R, G, B 수직 전극라인(R1∼B640)에 공급하는 어드레스 구동부(500)로 구성되어져 있다.(단, Z < X ≥ Y 이고, Y ≤ (X-Z) 이다.)
상기 스캐닝 및 서스테인 구동부(300)는 상기 마이컴(20)의 제어신호에 따라 클록 신호(CLK)와 데이터 신호(DO)를 발생시켜 출력하는 클록 및 데이터 발생부(301)와, 상기 마이컴(200)의 제어신호에 따라 서스테인 펄스를 발생시켜 출력하는 서스테인 펄스 발생부(302)와, 480개 수평 전극라인(S1∼S480)과 연결된 상태에서 상기 클록 신호(CLK)와 데이터 신호(DO)와 서스테인 펄스에 따라 480개 수평 전극라인(S1∼S480)에 순차적으로 스캔 펄스를 공급한 후 서스테인 펄스를 동시에 공급하는 구동 IC(Integrated Circuit, 303)로 구성되어져 있다.
이와 같이 구성된 플라즈마 표시장치가 본 발명에 의한 구동방식에 따라 PDP 화면에 일예로 256 계조와 128 계조의 화상을 교번으로 표시하는 과정을 첨부한 도면 도 6 내지 도 7을 참조하여 설명하면 다음과 같다.
먼저, 마이컴(200)은 외부에서 첫 번째(홀수 번째) 프레임의 R, G, B 화상 데이터가 입력되면 2X 계조의 구현을 위하여 1 프레임 화면을 X개의 서브 필드 화면으로 나누어 X비트의 디지털 화상 데이터로 디지털화하여 출력하게 된다.
그리고, 두 번째(짝수 번째) 프레임의 R, G, B 화상 데이터가 입력되면 2X-Z 계조의 구현을 위하여 1 프레임 화면을 Y개의 서브 필드 화면으로 나누어 X-Z비트의 디지털 화상 데이터로 디지털화하되 상기 X-Z비트의 디지털 화상 데이터에서 최상위 비트는 Z+1개로 나눈 후 시간적으로 분리시켜 출력하게 된다.(단, Z < X ≥ Y 이고, Y ≤ (X-Z) 이다.)
다시 말하면, 프레임 변화에 동기되어 2X 계조와 2X-Z 계조를 교번으로 구현하고자 입력되는 R, G, B 화상 데이터를 교번으로 X비트와 X-Z비트의 디지털 화상 데이터로 디지털화하여 출력하게 된다.
즉, 도 7에 도시된 바와 같이 256 계조와 128 계조를 교번으로 구현하고자 할 경우에 첫 번째 프레임은 8개의 서브 필드(SF1∼SF8)로 나누어 8비트의 디지털 화상 데이터(최상위 비트값 B1 ∼ 최하위 비트값 B8)로 디지털화하여 출력하고, 두 번째 프레임은 8개의 서브 필드 화면으로 나누어 7비트의 디지털 화상 데이터로 디지털화하되 최상위 비트는 2개로 나눈 디지털 화상 데이터(양분된 최상위 비트값 B1a, 양분된 최상위 비트값 B1b∼ 최하위 비트값 B7)를 시간적으로 분리시켜 출력하게 된다.(단, MSB-1 대 MSB-2의 휘도 비율과 MSB-2에 대응되는 서브 필드의 위치는 변경 가능함)
이 때, 상기 마이컴(200)에서 출력되는 8비트의 R, G, B 디지털 화상 데이터는 제 1 메모리부(410)에 프레임별, 컬러별, 비트별로 저장되고, 7비트의 R, G, B 디지털 화상 데이터는 제 2 메모리부(420)에 프레임별, 컬러별, 비트별로 저장된다.
그리고, 제 1 내지 8 서브필드 화면(SF1∼SF8)의 리셋 기간과 어드레스 기간에는 구동 IC(303)가 전체 수평 전극라인(S1∼S480)에 1 단계로 이전의 필드에 생성된 벽전하를 제거하는 소거 펄스, 2 단계로 3전극 면방전 PDP(100) 전체에 균등한 벽전하를 형성하기 위한 써넣기(write) 펄스, 3 단계로 다시 소거 펄스를 공급하여 640개의 R, G, B 수직 전극라인(R1∼B640) 위에 벽전하를 형성시켜 이후에 공급되는 어드레스 펄스의 전압이 낮아지도록 하고, 4 단계로 클록 신호(CLK)와 데이터 신호(DO)와 서스테인 펄스에 따라 480개의 수평 전극라인(S1∼S480)에 순차적으로 1개 라인씩 스캔 펄스가 공급되면 480개 수평 전극라인(S1∼S480)의 주사가 완료된다.
아울러, 상기 4 단계의 스캔 펄스 공급시 어드레스 구동부(500)는 스캔 펄스가 공급되어 주사되는 수평 전극라인에 대응되는 어드레스 펄스를 상기 스캔 신호와 동기화하여 640개의 R, G, B 수직 전극라인(R1∼B640)에 각각 공급함으로써 상기 어드레스 펄스로 논리 "하이(high)" 가 공급된 각 셀의 방전공간 내부에서 방전이 일어나도록 한다.
이 때, 상기 어드레스 구동부(500)는 각 셀에 대응되는 R, G, B 디지털 화상 데이터를 제 1 메모리부(410)와 제 2 메모리부(420)로부터 프레임 변화에 동기되어 교번으로 읽어 들여 출력하게 된다.
즉, 홀수 번째 프레임에서는 각 셀에 대응되는 8비트의 R, G, B 디지털 화상 데이터(B1∼B8)를 제 1 메모리부(410)로부터 읽어 들여 B1→SF1, B2→SF2, … B7→SF7, B8→SF8 에 각각 공급하고, 짝수 번째 프레임에서는 각 셀에 대응되는 7비트의 R, G, B 디지털 화상 데이터(B1∼B7)를 B1a→SF1, B2→SF2, B3→SF3, B4→SF4, B5→SF5, B1b→SF6, B6→SF7, B7→SF8에 각각 공급한다.
또한, 홀수 번째 프레임에서 각 서브필드 화면(SF1∼SF8)의 어드레스 기간이 완료되면 구동 IC(303)는 서스테인 펄스 발생부(302)로부터 서스테인 펄스를 입력받아 전체 수평 전극라인(S1∼S480)에 SF1: SF2: … SF7: SF8 = 27: 26: … 21: 20 (휘도 상대비)에 비례하는 개수의 서스테인 펄스를 공급한다.
즉, 최상위 비트(MSB)는 시간 T 동안, 하위 비트들은 MSB에서 가까운 비트순으로 각각 T/2, T/4,… T/64, T/128 동안 주사시켜 어드레스 기간에서 방전이 일어난 일부 셀의 방전 및 발광이 서스테인 펄스가 공급되는 기간(서스테인 기간) 동안 유지되도록 한다.
그리고, 짝수 번째 프레임에서 각 서브필드 화면(SF1∼SF8)의 어드레스 기간이 완료되면 구동 IC(303)는 서스테인 펄스 발생부(302)로부터 서스테인 펄스를 입력받아 전체 수평 전극라인(S1∼S480)에 SF1: SF2: SF3: SF4: SF5: SF6: SF7: SF8= 25: 25: 24: 23: 22: 25: 21: 20 (휘도 상대비)에 비례하는 개수의 서스테인 펄스를 공급한다.
즉, 양분된 최상위 비트(MSB-1,MSB-2)는 각각 시간 T/2 동안, 하위 비트들은 MSB에서 가까운 비트순으로 각각 T/2, T/4, T/8, T/16, T/32, T/64 동안 주사시켜 어드레스 기간에서 방전이 일어난 일부 셀의 방전 및 발광이 서스테인 펄스가 공급되는 기간(서스테인 기간) 동안 유지되도록 한다.
상기와 같은 과정을 거쳐 매 프레임마다 제 1 내지 8 서브필드 화면(SF1∼SF8)의 구성이 완료되면 3전극 면방전 PDP(100)에 프레임 변화에 동기되어 256 계조와 128 계조의 화상이 교번으로 표시된다.
전술한 바와 같이, 본 발명의 기술적 요지는 도 7에 도시된 실시예에 국한되는 것이 아니라 임의의 1 프레임 화면을 X개의 서브 필드 화면으로 나누어 X비트의 디지털 화상 데이터를 상기 X개의 서브 필드에 각각 배치함과 아울러 다음 1 프레임 화면은 Y개의 서브 필드 화면으로 나누어 최상위 비트 내지 상기 최상위 비트에 인접한 소정 개의 상위 비트를 복수로 분리시킨 X-Z비트의 디지털 화상 데이터를 상기 Y개의 서브 필드에 각각 배치하되 이후의 프레임은 상기 임의 프레임과 다음 프레임의 계조 구현과정을 반복적으로 수행하는 모든 기술을 포함한다.
이상에서 설명한 바와 같이 본 발명은 프레임 변화와 동기시켜 복수의 계조를 교번으로 구현하되 소정 계조 구현시에 디지털 화상 데이터의 최상위 비트 내지 최상위 비트에 인접한 소정개의 상위 비트를 복수로 분리시켜 소정 계조의 화상을 표시함으로써, 화질이 현저하게 저하되지 않는 약간의 화질 저하를 감소하면 윤곽선 잡음이 월등히 감소되는 효과가 있다.
도 1은 종래 3전극 면방전 플라즈마 표시장치의 블록 구성도.
도 2는 종래 서브 필드 구동방식에 의한 프레임 구조도.
도 3 및 도 4는 종래 서브 필드 구동방식에 따른 윤곽선 잡음의 발생 상태도.
도 5 는 종래 변화된 서브 필드 구동방식에 의한 프레임 구조도.
도 6은 본 발명에 의한 플라즈마 표시장치의 블록 구성도.
도 7은 본 발명에 의한 플라즈마 표시장치의 구동방법에 의한 프레임 구조도.
*** 도면의 주요 부분에 대한 부호의 설명 ***
100 : 플라즈마 표시패널(PDP) 200 : 마이컴
300 : 스캐닝 및 서스테인 구동부 410 : 제 1 메모리부
420 : 제 2 메모리부 500 : 어드레스 구동부

Claims (7)

  1. 어드레스 전극라인(이하 수직 전극라인이라 함)과 서스테인 전극라인(이하 수평 전극라인이라 함)을 구비한 플라즈마 디스플레이 패널(이하 피디피라 함)과,
    소정 비트의 디지털 화상 데이터와 상기 소정 비트 중 최상위 비트 내지 상기 최상위 비트에 인접한 소정개의 상위 비트가 복수로 분리된 임의 비트의 디지털 화상 데이터를 프레임 변화에 동기시켜 교번으로 출력함과 아울러 상기 피디피의 구동에 필요한 각종 제어신호를 출력하는 제어수단과,
    상기 제어수단의 제어신호에 따라 상기 수평 전극라인에 스캔 펄스를 공급하여 주사함과 아울러 서스테인 펄스를 공급하는 스캐닝 및 서스테인 구동수단과,
    상기 제어수단에서 출력되는 상기 소정 비트의 디지털 화상 데이터와 상기 임의 비트의 디지털 화상 데이터를 각각 저장하는 제 1, 2 데이터 저장수단과,
    상기 스캐닝 및 서스테인 구동수단에 의해 주사되는 상기 수평 전극라인에 대응되는 상기 디지털 화상 데이터의 비트값을 상기 제 1, 2 데이터 저장수단으로부터 프레임 변화에 동기되어 서로 다른 복수의 계조가 교번으로 구현되게 교번으로 읽어 들여 상기 수직 전극라인에 공급하는 어드레스 구동수단을 포함하여 구성된 것을 특징으로 하는 플라즈마 표시장치.
  2. 제 1 항에 있어서,
    상기 제어수단은 상기 소정 비트의 디지털 화상 데이터와 상기 소정 비트 중 최상위 비트만이 복수로 분리된 임의 비트의 디지털 화상 데이터를 출력하는 것을 특징으로 하는 플라즈마 표시장치.
  3. 임의의 1 프레임 화면을 2X 계조의 구현을 위하여 X개의 서브 필드 화면으로 나누어 입력되는 화상 데이터를 X비트의 디지털 화상 데이터로 디지털화하여 상기 X개의 서브 필드에 각각 배치함과 아울러 다음 1 프레임 화면은 2X-Z 계조의 구현을 위하여 Y개의 서브 필드 화면으로 나누어 입력되는 화상 데이터를 X-Z비트의 디지털 화상 데이터로 디지털화하여 상기 X-Z비트 중 최상위 비트 내지 상기 최상위 비트에 인접한 소정 개의 상위 비트를 복수로 분리시켜 상기 Y개의 서브 필드에 각각 배치하되 이후의 프레임은 상기 임의 프레임과 다음 프레임의 계조 구현과정을 반복적으로 수행하는 것을 특징으로 하는 플라즈마 표시장치의 구동방법.(단, Z < X ≥ Y 이고, Y ≤ (X-Z) 이다.)
  4. 제 3 항에 있어서,
    상기 임의 프레임과 다음 프레임의 서브 필드수는 동일(즉, X = Y)한 것을 특징으로 하는 플라즈마 표시장치의 구동방법.
  5. 제 3 항에 있어서,
    상기 다음 프레임은 상기 X-Z비트 중 최상위 비트만을 복수로 분리시켜 서로 다른 서브 필드에 각각 배치하는 것을 특징으로 하는 플라즈마 표시장치의 구동방법.
  6. 제 3 항에 있어서,
    상기 다음 프레임은 상기 X-Z비트 중 최상위 비트를 Z+1개로 분리시켜 서로 다른 서브 필드에 각각 배치하는 것을 특징으로 하는 플라즈마 표시장치의 구동방법.
  7. 제 3 항 내지 제 5 항 중 어느 한 항에 있어서,
    상기 다음 프레임에서 각 셀에 대응되는 X-Z비트의 디지털 화상 데이터를 제 1 내지 Y 서브 필드에 공급할 때 상기 X-Z비트 중 복수로 분리시킨 소정 비트는 분리한 데이터가 상호 시간적으로 분리되게 상호 이격된 각각의 서브 필드에 공급하는 것을 특징으로 하는 플라즈마 표시장치의 구동방법.
KR1019980005129A 1998-02-19 1998-02-19 플라즈마 표시장치와 구동방법 KR100489447B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019980005129A KR100489447B1 (ko) 1998-02-19 1998-02-19 플라즈마 표시장치와 구동방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019980005129A KR100489447B1 (ko) 1998-02-19 1998-02-19 플라즈마 표시장치와 구동방법

Publications (2)

Publication Number Publication Date
KR19990070343A KR19990070343A (ko) 1999-09-15
KR100489447B1 true KR100489447B1 (ko) 2005-08-01

Family

ID=37303844

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019980005129A KR100489447B1 (ko) 1998-02-19 1998-02-19 플라즈마 표시장치와 구동방법

Country Status (1)

Country Link
KR (1) KR100489447B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10778946B1 (en) * 2019-11-04 2020-09-15 The Boeing Company Active screen for large venue and dome high dynamic range image projection

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06259034A (ja) * 1993-03-03 1994-09-16 Fujitsu General Ltd ディスプレイパネルの中間調画像表示方法
JPH07175439A (ja) * 1993-12-17 1995-07-14 Fujitsu General Ltd ディスプレイ装置の駆動方法
JPH08254965A (ja) * 1995-03-17 1996-10-01 Nec Corp 表示装置の階調表示方法
JPH09198006A (ja) * 1995-11-17 1997-07-31 Matsushita Electron Corp 表示装置の階調表示駆動方法、及びその駆動回路
JPH09258688A (ja) * 1996-03-22 1997-10-03 Mitsubishi Electric Corp ディスプレイ装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06259034A (ja) * 1993-03-03 1994-09-16 Fujitsu General Ltd ディスプレイパネルの中間調画像表示方法
JPH07175439A (ja) * 1993-12-17 1995-07-14 Fujitsu General Ltd ディスプレイ装置の駆動方法
JPH08254965A (ja) * 1995-03-17 1996-10-01 Nec Corp 表示装置の階調表示方法
JPH09198006A (ja) * 1995-11-17 1997-07-31 Matsushita Electron Corp 表示装置の階調表示駆動方法、及びその駆動回路
JPH09258688A (ja) * 1996-03-22 1997-10-03 Mitsubishi Electric Corp ディスプレイ装置

Also Published As

Publication number Publication date
KR19990070343A (ko) 1999-09-15

Similar Documents

Publication Publication Date Title
KR100660579B1 (ko) 플라즈마 디스플레이 장치
KR100467447B1 (ko) 플라즈마 디스플레이 패널의 화상 표시 방법 및 그 장치
KR100341132B1 (ko) 플라즈마디스플레이패널의계조(階調)표시방법
US7773161B2 (en) Method and apparatus for controlling a display device
JPH1098662A (ja) 自発光表示器の駆動装置
JPH1098663A (ja) 自発光表示器の駆動装置
JP2000509846A (ja) フラットパネルディスプレイをサブフィールドモードにおいて駆動する回路および方法と、このような回路を有するフラットパネルディスプレイ
JP2003015588A (ja) ディスプレイ装置
KR100237203B1 (ko) 플라즈마 표시장치 및 그 구동방법
US6052101A (en) Circuit of driving plasma display device and gray scale implementing method
JP2002323872A (ja) プラズマディスプレイパネルの駆動方法及びプラズマ表示装置
KR100634688B1 (ko) 노이즈 패턴을 이용한 에러 확산 장치 및 방법
KR100489447B1 (ko) 플라즈마 표시장치와 구동방법
JPH09212127A (ja) フラット型表示装置の階調駆動方法
KR100508965B1 (ko) 플라즈마 표시장치의 구동방법
KR19990070342A (ko) 플라즈마 표시장치와 그 구동방법
KR100523861B1 (ko) 플라즈마 표시장치의 구동방법
KR19990042559A (ko) 플라즈마 표시장치의 구동방법
KR20000008125U (ko) 플라즈마 표시 패널의 구동장치
KR100237204B1 (ko) 컴퓨터 모니터용 플라즈마 표시장치 및 그 구동방법
KR100603310B1 (ko) 계조의 선형성 증진을 위한 방전 표시 패널의 구동 방법
KR100596238B1 (ko) 플라즈마 디스플레이 패널의 구동 방법 및 장치
JP2001249640A (ja) プラズマディスプレイパネルの駆動方法
KR100452386B1 (ko) 교류플라즈마디스플레이패널의구동방법
JP2003015589A (ja) 表示装置及び階調表示方法

Legal Events

Date Code Title Description
N231 Notification of change of applicant
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20090423

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee