KR100476053B1 - 박막트랜지스터 액정표시장치 - Google Patents

박막트랜지스터 액정표시장치 Download PDF

Info

Publication number
KR100476053B1
KR100476053B1 KR10-2001-0056859A KR20010056859A KR100476053B1 KR 100476053 B1 KR100476053 B1 KR 100476053B1 KR 20010056859 A KR20010056859 A KR 20010056859A KR 100476053 B1 KR100476053 B1 KR 100476053B1
Authority
KR
South Korea
Prior art keywords
pixel portion
line
outermost
pixel electrode
dummy
Prior art date
Application number
KR10-2001-0056859A
Other languages
English (en)
Other versions
KR20030027204A (ko
Inventor
박승익
이경하
박광현
Original Assignee
비오이 하이디스 테크놀로지 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 비오이 하이디스 테크놀로지 주식회사 filed Critical 비오이 하이디스 테크놀로지 주식회사
Priority to KR10-2001-0056859A priority Critical patent/KR100476053B1/ko
Publication of KR20030027204A publication Critical patent/KR20030027204A/ko
Application granted granted Critical
Publication of KR100476053B1 publication Critical patent/KR100476053B1/ko

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F2201/00Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
    • G02F2201/12Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode
    • G02F2201/123Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode pixel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0204Compensation of DC component across the pixels in flat panels

Abstract

본 발명은 박막트랜지스터 액정표시장치에 관한 것으로, 화소전극과, 데이터 라인과, 게이트 라인과, 공통라인으로 이루어지는 최외각 화소부를 포함하는 박막트랜지스터 액정표시장치에 있어서, 상기 게이트 라인 및 공통 라인은 상기 최외각 화소부 영역을 초과하여 신장되어 있으며, 상기 데이터 라인이 배치되지 않은 상기 최외각 화소부의 타측면에 더미 화소부가 형성되어 있되, 상기 더미 화소부는 더미 화소전극과 상기 더미 화소전극의 일측면에 형성된 더미 라인을 포함하며, 상기 더미 라인은 상기 최외각 화소부 영역을 초과하여 신장된 데이터 라인과 접속되어 있는 것이며, 화면 최외각 부위의 전계 불균일성 제거 및 전계 대칭성 확보를 통한 DC 성분 효과가 감소되고, 패널내 불순 이온 성분들의 전계에의 영향성을 억제하여 화면 품위가 향상되는 효과가 있는 것이다.

Description

박막트랜지스터 액정표시장치{APPARATUS FOR THIN FILM TRANSISTOR LIQUID CRYSTAL DISPLAY}
본 발명은 박막트랜지스터 액정표시장치에 관한 것으로, 보다 상세하게는 화면 최외각부의 화소구조를 변경하여 전계 불균일성을 개선한 박막트랜지스터 액정표시장치에 관한 것이다.
액정표시장치(Liquid Crystal Display: 이하, LCD)는 경량, 박형 및 저소비 전력등의 특성을 갖기 때문에 음극선관(CRT: Cathode Ray Tube)을 대신하여 각종 정보기기의 단말기 또는 비디오 기기등에 사용되고 있다. 특히, 박막트랜지스(Thin Film Transistor: 이하, TFT)가 구비된 TFT-LCD는 응답특성이 우수하고 고화소수에 적합하기 때문에 고화질 및 대형표시장치를 실현할 수 있는 것이다.
종래 기술에 있어서는, 도 1에 도시된 바와 같이, 화면 최외각부 화소, 예를 들어, 적색화소(R)의 경우는 화소전극(40a) 우변에만 데이터 라인(20a)이 있고 좌변에는 데이터 라인이 존재하지 않는다. 그러나, 녹색화소(G)의 화소전극(40b) 좌우 각각에는 데이터 라인(20a)(20b)이 존재하며, 청색화소(B)의 경우도 마찬가지이다. 즉 화면의 내부 화소에는 화소전극 좌우 모두에 데이터 라인이 존재한다. 여기서, 미설명 도면부호 10, 30은 각각 게이트 라인과 공통 라인을 표시한다.
따라서, 상기 최외각 화소인 적색화소(R)의 경우는, 도 2의 A에 도시된 바와 같이, 화소전극(40a) 좌변에는 데이터 라인에 의한 전계 간섭 현상이 없다.
그러나, 종래 기술에 따른 박막트랜지스터 액정표시장치에 있어서는 다음과 같은 문제점이 있다.
종래 기술에 있어서는, 도 2의 B에 도시된 바와 같이, 화면 내부에 형성된 녹색화소(G)의 화소전극(40b) 좌우 양측에는 각각 데이터 라인(20a)(20b)이 존재하게 된다.
그 결과, 최외각 화소인 상기 적색화소(R)의 구조상 불균일성 때문에 화면 외곽에서 전계 불균일을 야기시키며, 전체적으로 화면품위가 저하된다는 문제점이 있다.
이에, 본 발명은 상기 종래 기술의 문제점을 해결하기 위하여 안출된 것으로, 본 발명의 목적은 화면품위를 향상시키고자 화면 최외각부의 화소구조를 변경하여 전계 불균일성을 개선한 박막트랜지스터 액정표시장치를 제공함에 있다.
상기 목적을 달성하기 위한 본 발명의 실시예 1에 따른 박막트랜지스터 액정표시장치는, 화소전극과, 상기 화소전극의 일측면에만 배치된 데이터 라인과, 상기 데이터 라인과 수직 교차 배열되는 게이트 라인과, 상기 게이트 라인과 수평 배열되며 상기 화소전극과 중첩하는 공통라인으로 이루어지는 최외각 화소부를 포함하는 박막트랜지스터 액정표시장치에 있어서, 상기 게이트 라인 및 공통 라인은 상기 최외각 화소부 영역을 초과하여 신장되어 있으며, 상기 데이터 라인이 배치되지 않은 상기 최외각 화소부의 타측면에 더미 화소부가 형성되어 있되, 상기 더미 화소부는 더미 화소전극과 상기 더미 화소전극의 일측면에 형성된 더미 라인을 포함하며, 상기 더미 라인은 상기 최외각 화소부 영역을 초과하여 신장된 데이터 라인과 접속되어 있는 것을 특징으로 한다.
또한, 본 발명의 실시예 2에 따른 박막트랜지스터 액정표시장치는, 화소전극과, 상기 화소전극의 일측면에만 배치된 데이터 라인과, 상기 데이터 라인과 수직 교차 배열되는 게이트 라인과, 상기 게이트 라인과 수평 배열되며 상기 화소전극과 중첩하는 공통라인으로 이루어지는 최외각 화소부를 포함하는 박막트랜지스터 액정표시장치에 있어서, 상기 최외각 화소부의 화소전극은 더미 라인과 중첩되되, 상기 더미 라인은 상기 최외각 화소부의 화소전극의 네변 테두리와 상하로 중첩하는 것을 특징으로 한다.
이하, 본 발명에 따른 박막트랜지스터 액정표시장치를 첨부한 도면을 참조하여 상세히 설명한다.
도 3은 본 발명의 실시예 1에 따른 박막트랜지스터 액정표시장치에 있어서, 최외각 화소부를 포함한 화소부 단면도이고, 도 4는 본 발명의 실시예 2에 따른 박막트랜지스터 액정표시장치에 있어서, 최외각 화소부를 포함한 화소부 단면도이다.
본 발명의 실시예 1에 따른 박막트랜지스터 액정표시장치는, 도 3에 도시된 바와 같이, 화소전극(400a)과, 상기 화소전극(400a)의 일측면상에만 배치된 데이터 라인(200a)과, 상기 데이터 라인(200a)과 수직 교차 배열되는 게이트 라인(100)과, 상기 게이트 라인(100)과 수평 배열되며 상기 화소전극(400a)과 중첩되는 공통라인(300)으로 이루어진 최외각 화소부, 예를 들어, 적색화소부(R)를 포함한다.
한편, 상기 적색화소부(R) 측면방향으로는 녹색화소부(G) 및 청색화소부(B)가 배치되어 있으며, 상기 게이트 라인(100) 및 공통 라인(300)은 상기 최외각 화소부인 적색화소부(R) 영역을 초과하여 신장되어 있다.
여기서, 데이터 라인이 배치되어 있지 않은 상기 최외각 화소부인 적색화소부(R)의 타측면은 더미(Dummy) 화소부가 형성되어 있다.
상기 더미 화소부에는 더미 화소전극(500)이 형성되어 있으며, 상기 더미 화소전극(500) 일측면, 구체적으로는 상기 최외각 화소부(적색화소부) 방향으로 더미 라인(600)이 형성되어 있다. 또한, 상기 더미 화소부 영역에는 상기 최외각 화소부 영역을 초과하여 신장된 게이트 라인(100) 및 공통 라인(300)이 배치되어 있다.
여기서, 상기 더미 라인(600)은 데이터 라인(700)과 브릿지(800)를 통해 콘택되어 있다. 상기 브릿지(800)에는 제1비아홀(800a) 및 제2비아홀(800b)이 형성되어 있되, 상기 제1비아홀(800a)은 상기 데이터 라인(700)과 상기 브릿지(800)를 콘택시키고 상기 제2비아홀(800b)은 상기 더미 라인(600)과 상기 브릿지(800)를 콘택시키는 작용을 담당한다.
따라서, 상기 최외각 화소부인 적색화소부(R)는 상기 게이트 라인(100), 데이터 라인(200a) 및 더미 라인(600)에 의한 대칭성 전계를 형성할 수 있게 된다.
또한, 도면에는 도시하지 않았지만, 더미 라인은 화면 외곽의 패드부상에 배치된 공통 라인 전압 인가부에 직접 연결하여 형성되어 있을 수 있다.
한편, 더미 라인은 화면 외곽 부위에 하나 이상 추가하여 배치되어 있을 수 있다.
본 발명의 실시예 2에 따른 박막트랜지스터 액정표시장치는, 도 4에 도시된 바와 같이, 화소전극(450a)과, 상기 화소전극(450a)의 일측면상에 배치된 데이터 라인(250a)과, 상기 데이터 라인(250a)과 수직 교차 배열되는 게이트 라인(150)과, 상기 게이트 라인(150)과 수평 배열되며 상기 화소전극(450a)과 중첩되는 공통라인(350)으로 이루어진 최외각 화소부, 예를 들어, 적색화소부(R)를 포함한다.
한편, 상기 적색화소부(R)의 측면방향, 즉 액정패널 측면방향으로는 녹색화소부(G) 및 청색화소부(B)가 배치되어 있다.
여기서, 상기 최외각 화소부인 적색화소부(R)의 화소전극(450a)은 그 테두리에 더미 라인(650)이 형성되어 있어, 상기 화소전극(450a) 테두리와 더미 라인(650)은 상하로 중첩되어 있다.
상기와 같은 더미 라인(650)은 쉴드 링(Shield Ring) 역할을 하여 상기 게이트 라인(150), 데이터 라인(250a) 및 공통 라인(350)에 의한 전계 비대칭성 영향을 차단하는 작용을 한다.
본 발명의 원리와 정신에 위배되지 않는 범위에서 여러 실시예는 당해 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 자명할 뿐만 아니라 용이하게 실시할 수 있다. 따라서, 본원에 첨부된 특허청구범위는 이미 상술된 것에 한정되지 않으며, 하기 특허청구범위는 당해 발명에 내재되어 있는 특허성 있는 신규한 모든 사항을 포함하며, 아울러 당해 발명이 속하는 기술분야에서 통상의 지식을 가진 자에 의해서 균등하게 처리되는 모든 특징을 포함한다.
이상에서 설명한 바와 같이, 본 발명에 따른 박막트랜지스터 액정표시장치에 있어서는, 화면 최외각 부위의 전계 불균일성 제거 및 전계 대칭성 확보를 통한 DC 성분 효과가 감소되어 화면 품위가 향상되는 효과가 있다.
도 1은 종래 기술에 따른 박막트랜지스터 액정표시장치에 있어서, 최외각 화소부를 포함한 화소부 단면도.
도 2는 종래 기술에 따른 박막트랜지스터 액정표시장치에 있어서, 전계 간섭 현상을 설명하기 위한 단면도.
도 3은 본 발명의 실시예 1에 따른 박막트랜지스터 액정표시장치에 있어서, 최외각 화소부를 포함한 화소부 단면도.
도 4는 본 발명의 실시예 2에 따른 박막트랜지스터 액정표시장치에 있어서, 최외각 화소부를 포함한 화소부 단면도.
* 도면의 주요부분에 대한 부호의 설명 *
100: 게이트 라인 200a,200b,200c: 데이터 라인
300: 공통 라인 400a,400b,400c: 화소전극
500: 더미 화소전극 600: 더미 라인
700: 드레인 전극 800: 브릿지
800a: 제1비아홀 800b: 제2비아홀

Claims (2)

  1. 삭제
  2. 화소전극과, 상기 화소전극의 일측면에만 배치된 데이터 라인과, 상기 데이터 라인과 수직 교차 배열되는 게이트 라인과, 상기 게이트 라인과 수평 배열되며 상기 화소전극과 중첩하는 공통라인으로 이루어지는 최외각 화소부를 포함하는 박막트랜지스터 액정표시장치에 있어서,
    상기 최외각 화소부의 화소전극은 더미 라인과 중첩되되, 상기 더미 라인은 상기 최외각 화소부의 화소전극의 네변 테두리와 상하로 중첩하는 것을 특징으로 하는 박막트랜지스터 액정표시장치.
KR10-2001-0056859A 2001-09-14 2001-09-14 박막트랜지스터 액정표시장치 KR100476053B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR10-2001-0056859A KR100476053B1 (ko) 2001-09-14 2001-09-14 박막트랜지스터 액정표시장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2001-0056859A KR100476053B1 (ko) 2001-09-14 2001-09-14 박막트랜지스터 액정표시장치

Publications (2)

Publication Number Publication Date
KR20030027204A KR20030027204A (ko) 2003-04-07
KR100476053B1 true KR100476053B1 (ko) 2005-03-10

Family

ID=29561982

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2001-0056859A KR100476053B1 (ko) 2001-09-14 2001-09-14 박막트랜지스터 액정표시장치

Country Status (1)

Country Link
KR (1) KR100476053B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9530364B2 (en) 2013-03-29 2016-12-27 Samsung Display Co., Ltd. Liquid crystal display

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100811322B1 (ko) * 2006-04-07 2008-03-07 비오이 하이디스 테크놀로지 주식회사 에프에프에스 모드 액정표시장치

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07333654A (ja) * 1994-06-10 1995-12-22 Sony Corp アクティブマトリクス型液晶表示装置
KR19980023919A (ko) * 1996-09-17 1998-07-06 김광호 액정 표시 장치
JPH10213816A (ja) * 1997-01-31 1998-08-11 Sharp Corp アクティブマトリクス型液晶表示装置
JPH1152427A (ja) * 1997-08-07 1999-02-26 Sharp Corp 液晶表示装置
JPH11109404A (ja) * 1997-10-06 1999-04-23 Toshiba Corp 液晶表示装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07333654A (ja) * 1994-06-10 1995-12-22 Sony Corp アクティブマトリクス型液晶表示装置
KR19980023919A (ko) * 1996-09-17 1998-07-06 김광호 액정 표시 장치
JPH10213816A (ja) * 1997-01-31 1998-08-11 Sharp Corp アクティブマトリクス型液晶表示装置
JPH1152427A (ja) * 1997-08-07 1999-02-26 Sharp Corp 液晶表示装置
JPH11109404A (ja) * 1997-10-06 1999-04-23 Toshiba Corp 液晶表示装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9530364B2 (en) 2013-03-29 2016-12-27 Samsung Display Co., Ltd. Liquid crystal display

Also Published As

Publication number Publication date
KR20030027204A (ko) 2003-04-07

Similar Documents

Publication Publication Date Title
JP4162890B2 (ja) 液晶表示装置
KR101309552B1 (ko) 어레이 기판 및 이를 갖는 표시패널
CN107797350B (zh) 显示装置
JP2005284255A (ja) 液晶表示素子
US20110310075A1 (en) Liquid crystal display and driving method thereof
US10573260B2 (en) Display device
KR100333179B1 (ko) 박막트랜지스터액정표시소자및그의제조방법
US10139684B2 (en) Liquid crystal display and electronic apparatus having electrodes with openings therein
KR100476053B1 (ko) 박막트랜지스터 액정표시장치
US7391492B2 (en) Multi-domain LCD device and method of fabricating the same
US20210356822A1 (en) Liquid crystal display panel
KR20070071448A (ko) 액정표시장치
JPH06208138A (ja) 液晶表示基板
WO2011081160A1 (ja) 液晶表示装置
US6914657B2 (en) Liquid crystal display
KR100616443B1 (ko) 박막 트랜지스터 액정표시소자의 박막 트랜지스터 어레이 기판
KR100707006B1 (ko) 박막트랜지스터 액정표시소자의 박막트랜지스터 어레이 기판
KR100707009B1 (ko) 박막 트랜지스터 액정표시소자
KR20030019665A (ko) 액정표시장치
JPH0922023A (ja) アクティブマトリクス型液晶表示装置
KR20040022287A (ko) 횡전계 모드 액정표시장치
KR20020016311A (ko) 박막 트랜지스터의 액정표시소자
KR100617610B1 (ko) 박막 트랜지스터 액정표시장치
JP2010156805A (ja) 液晶表示素子
KR100333178B1 (ko) 박막트랜지스터액정표시소자

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130305

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20140218

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20150216

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20160222

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20170220

Year of fee payment: 13

FPAY Annual fee payment

Payment date: 20180222

Year of fee payment: 14

FPAY Annual fee payment

Payment date: 20190226

Year of fee payment: 15

FPAY Annual fee payment

Payment date: 20200226

Year of fee payment: 16