KR100449100B1 - 모니터 기능을 재프로그래밍 하기 위한 시스템 - Google Patents

모니터 기능을 재프로그래밍 하기 위한 시스템 Download PDF

Info

Publication number
KR100449100B1
KR100449100B1 KR10-1999-0047722A KR19990047722A KR100449100B1 KR 100449100 B1 KR100449100 B1 KR 100449100B1 KR 19990047722 A KR19990047722 A KR 19990047722A KR 100449100 B1 KR100449100 B1 KR 100449100B1
Authority
KR
South Korea
Prior art keywords
erase
write
data
signal
write command
Prior art date
Application number
KR10-1999-0047722A
Other languages
English (en)
Other versions
KR20010039358A (ko
Inventor
차이테-흐씨우
흐씬쉬-체
Original Assignee
노바텍 마이크로일렉트로닉스 코포레이션
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 노바텍 마이크로일렉트로닉스 코포레이션 filed Critical 노바텍 마이크로일렉트로닉스 코포레이션
Priority to KR10-1999-0047722A priority Critical patent/KR100449100B1/ko
Publication of KR20010039358A publication Critical patent/KR20010039358A/ko
Application granted granted Critical
Publication of KR100449100B1 publication Critical patent/KR100449100B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/001Arbitration of resources in a display system, e.g. control of access to frame buffer by video controller and/or main processor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Multimedia (AREA)
  • Stored Programmes (AREA)
  • Read Only Memory (AREA)

Abstract

본 발명은 모니터 기능을 재프로그래밍 할 수 있는 모니터 시스템에 관한 것이다. 상기 모니터 제어시스템은 정상적인 동작모드에서 비디오 신호를 전송하고, 모니터 내부의 소거 및 프로그래밍 가능한 ROM이 재프로그래밍을 필요로 할 때 소거/기록 명령 및 데이타를 전송하기 위해 VGA 신호라인을 이용한다. 상기 소거 및 프로그래밍 가능한 ROM을 정상적인 비디오 경로로부터 격리하기 위하여 상기 모니터 제어시스템에서 격리회로를 이용하기 때문에, 상기 소거 및 프로그래밍 가능한 ROM 내부의 데이타는 모니터 케이스를 벗기지 않고도 용이하게 변경될 수 있다. 그러므로, 매우 용이하게 모니터 기능을 변경할 수 있다.

Description

모니터 기능을 재프로그래밍 하기 위한 시스템{SYSTEM FOR REPROGRAMMING MONITOR FUNCTION}
본 발명은 모니터 기능을 재프로그래밍하기 위한 시스템에 관한 것으로, 보다 자세하게는 모니터 기능을 재프로그래밍하기 위하여 비디오 그래픽 어댑터(video graphic adapter; VGA) 카드의 VGA 신호라인들을 이용하는 모디터 제어시스템에 관한 것이다.
현재 대부분의 모니터 시스템에 있어서, 모니터 기능을 수정하거나 소프트웨어의 버그를 제거할 필요가 있을때 마다 모니터 제어기를 바꿔야 한다. 이러한 과정은 힘들고 낭비적인 일이 아닐 수 없다. 보다 발전된 모니터 시스템에 있어서, 모니터 시스템은 주로 소거 및 프로그래밍 가능한 형태의 장착용 ROM(read-only- memory)을 구비한다. 소거 및 프로그래밍이 가능한 ROM의 내부에서 내부 데이타를 수정하므로써 모니터 기능의 변경이나 소프트웨어의 버그 퇴치가 보다 용이하게 이루어질 수 있다.
도 1은 종래의 프로그래밍 가능한 모니터 시스템에서 여러 소자들의 회로연결을 도시한 블록도이다. 모니터는 8개의 VGA 신호라인셋(18)을 통해 VGA 카드에 연결된다. VGA 신호라인들(18)은 수직 동기신호라인(Vsync), 수평 동기신호라인 (Hsync), 시리얼 데이타라인(SDA), 시리얼 클럭라인(SCL), 접지라인(Gnd), 빨간색(R), 녹색(G) 및 파란색(B) 라인을 포함한다. 정상적인 동작에서, 제 1 점퍼(14)는 수평 및 수직 편향기(20)가 모니터 제어기(10)에 연결되도록 배치한다. 한편, 제 2 점퍼(16)도 온스크린 디스플레이(50)가 모니터 제어기(10)에 연결되도록 배치한다. 추가로, 전력 점퍼(12)는 모니터 제어기(10)에 5V의 전압이 인가되도록 배치한다. 신호라인들(Hsync, Vsync, SDA, SCL, Gnd)은 모니터 제어기(10)에 결합된다. 수평 및 수직 편향기(20)는 상기 신호라인들을 통해 수신된 신호들과 모니터 제어기(10)의 ROM 내부에 저장된 프로그램에 따라 구동된다. 수평 및 수직 편향기(20)는 차례대로 수직 승압기(30)와 수평 승압기(40)를 제어하여 전자빔이 CRT 내부에서 수직 및 수평으로 지나갈 수 있게 한다. 이와 동시에, 모니터 제어기(10) 또한 온스크린 디스플레이(50)을 구동시킨다. 온스크린 디스플레이(50)는 화상 전치증폭기(60)를 제어하여 R, G 및 B 라인으로부터 빨간색신호(R), 녹색신호(G) 및 파란색신호(B)를 수신한다. 신호들은 전치증폭기(60)을 통과한 후, 스크린에 디스플레이되기 위해 화상 증폭기(70)로 전달된다.
도 1에 도시된 모니터 시스템에 있어서, 모니터 제어기(10)의 ROM 유니트 내부의 데이타를 수정하므로써 기능을 변경시킬 수 있다. 그러나 ROM 유니트 내부에 저장된 데이타를 변경하기전에 모니터를 열고 제 1 점퍼(14)와 제 2 점퍼(16)를 리셋해야 한다. 모니터 제어기(10)는 소거/기록 소켓(80)에 연결되고, 전력 점퍼(12)는 12V의 입력전압에 연결되도록 점퍼들(14, 16)을 셋팅해야 한다. ROM 라이터(도시되지 않음)는 모니터 시스템 내부의 기능을 재프로그래밍하기 위해 소거/기록 소켓에 접속된다.
도 2는 메모리 소거/기록 시스템과 종래의 모니터 시스템의 연결을 도시한 개략도이다. 모니터(100)의 외부 케이싱을 벗기면 주회로기판(110)이 드러난다. 소거/기록 소켓(80)과 VGA 신호라인셋(18)이 회로기판(110)에 배치된다. 제 1 점퍼(14), 제 2 점퍼(16) 및 전력 점퍼(12)는 점퍼 영역(22)에 배치된다. 메모리 소거/기록 시스템(90)은 ROM 라이터(92), 컴퓨터 시스템(94) 및 프로그래밍 모니터(96)로 구성된다. 컴퓨터 시스템(94)은 ROM 라이터(92)의 모든 동작을 제어하고, 프로그래밍 모니터(96)를 통해 동작의 프로그래밍 상태를 관찰할 수 있다.ROM 라이터(92)가 주회로기판(110)의 소거/기록 소켓(80)에 접속되면 모니터 내부의 메모리는 컴퓨터 시스템(94)에 의해 재프로그래밍되므로써 모니터의 다른 기능을 사용할 수 있다.
요컨대, 종래의 모니터는 재프로그래밍을 시작하기 전에 외부 케이싱을 벗기고 점퍼를 스위칭해야만 하는 힘들고 번거로운 과정을 필요로 한다.
본 발명의 목적은 모니터 기능을 재프로그래밍 할 수 있는 모니터 제어시스템을 제공하는 것이다. 모니터 제어시스템은 정상적으로 작동하는 동안 VGA 신호라인들을 이용하여 신호를 전송한다. 또한 동일한 VGA 신호라인들이 모니터 시스템에 소거/기록 명령을 전송하기 위해 사용되며, 모니터 시스템 내부의 소거 및 프로그래밍 가능한 ROM에 데이타를 소거/기록하기 위해 사용된다.
여기에 구체적이고 폭넓게 설명된 바와 같이, 본 발명의 상기 목적 및 다른 목적을 성취하기 위해 본 발명은 모니터 기능을 변경하기 위한 모니터 제어기를 제공한다. 모니터 제어기는 소거/기록 명령 및 데이타를 수신하기 위해 VGA 신호라인들에 연결된다. VGA 신호라인들은 일단 신호 검출기에 연결되고, 신호 검출기는 소거/기록 명령 및 데이타를 검출하거나 재전송할 수 있다. 활성장치가 신호 검출기에 연결되며, 활성장치는 비디오 경로와 소거/기록 경로 사이에서 스위칭될 수 있다. 또한, 활성장치는 소거/기록 명령 및 데이타를 선택하여 소거/기록 경로로 명령과 데이타의 경로를 다시 지정할 수 있다. ROM 소거/기록 명령 디코더가 소거/기록 경로를 통해 활성장치에 연결된다. 디코더는 입력되는 소거/기록 명령을 소거/읽기/쓰기 신호들로 해석하고, 입력되는 데이타를 어드레스 신호 및 데이타 신호들로 해석한다. ROM 유니트는 ROM 소거/기록 명령 디코더에 연결되고 입력되는 어드레스 신호, 데이타 신호 및 소거/읽기/쓰기 신호들에 따라 ROM 유니트 내부의 프로그램을 수정할 수 있다. 모드 복귀장치가 ROM 소거/기록 명령 디코더 및 활성장치에 각각 연결된다. 모드 복귀장치는 입력되는 어드레스 신호, 데이타 신호 및 읽기/쓰기 신호들에 따라 ROM 유니트 내부에서 재프로그래밍되는 데이타 상태를 결정할 수 있다. 모드 복귀장치가 재프로그래밍이 종료된 것을 감지하면, 즉시 소거/기록 경로로부터 비디오 경로까지의 연결을 역으로 스위칭하는 활성장치로 제어신호가 전송된다.
또한 본 발명은 모니터의 기능을 재프로그래밍할 수 있는 모니터 제어시스템을 제공한다. 모니터 제어시스템은 소거/기록 명령 및 소거/기록 데이타를 저장하고 출력하기 위한 소거/기록 장치를 포함하며, 이 장치는 소거/기록 명령 및 소거/기록 데이타를 전송하기 위한 VGA 신호라인셋에 연결된다. 모니터 시스템 프로그래밍 ROM을 구비한 모니터 제어기가 제공된다. 모니터 제어기는 모니터 시스템에 장착 프로그램을 전달하는 ROM을 구비하며, VGA 신호라인들에 결합된다. VGA 신호라인들을 통해 전달되는 소거/기록 명령 및 데이타에 따라, 모니터 제어기의 ROM 유니트내의 프로그램을 수정할 수 있다.
본 발명은 또한 모니터 시스템 내부의 메모리를 재프로그래밍하는 방법을 제공한다. VGA 신호라인들상의 신호들이 연속적으로 보내지고 사전에 설정된 어드레스열과 비교된다. 신호가 보내지는 연속적인 어드레스열중의 하나가 사전에 설정된 어드레스열중의 하나와 매칭될때, 모니터 시스템 내부에서 모니터 시스템 프로그래밍(MISP) 모드가 시작된다. 프로그래밍 모드가 활성화되자마자, 소거/기록 명령을 읽고 필요한 동작이 결정된다. 소거/기록 명령이 쓰기동작을 위한 것일 때, 소거/기록 데이타를 메모리내에서 읽은 다음 메모리내에 기록된다. 그런 다음, 다음의 소거/기록 명령을 내부에서 읽고 적당한 동작을 취한다. 소거/기록 명령이 비프로그래밍 모드로 복귀하고자 할 때, 모니터 시스템은 정상적인 동작모드로 복귀한다.
본 발명은 전술한 내용과 후술하는 실시예의 상세한 설명을 통해서 이해될 수 있을 것이며, 본 발명의 다른 잇점들이 제시될 것이다.
본 발명의 더 나은 이해를 위해 명세서와 함께 도면이 첨부된다. 첨부된 도면들은 본 발명의 상세한 설명과 함께 실시예를 도시하고, 본 발명의 원리를 설명하기 위한 것이다.
도 1은 종래의 프로그래밍 가능한 모니터 시스템의 여러 소자들의 회로연결을 도시한 블록도이다.
도 2는 종래의 모니터 시스템과 메모리 소거/기록 시스템의 연결을 도시한 개략도이다.
도 3은 본 발명에 따른 프로그래밍 가능한 모니터 시스템의 여러 소자들의 회로연결을 도시한 블록도이다.
도 4는 본 발명에 따른 모니터 시스템과 소거/기록 장치의 연결을 도시한 개략도이다.
도 5는 본 발명에 따른 모니터 제어기의 여러 내부 소자들의 회로연결을 도시한 블록도이다.
도 6은 본 발명에 따른 신호검출기의 여러 내부 소자들의 회로연결을 도시한블록도이다.
도 7은 본 발명에 따른 활성장치의 여러 내부 소자들의 회로연결을 도시한 블록도이다.
도 8은 본 발명에 따른 ROM 소거/기록 명령 디코더의 여러 내부소자들의 회로연결을 도시한 블록도이다.
도 9는 소거/기록 명령 디코더의 여러 내부 소자들의 회로연결을 도시한 블록도이다.
도 10은 모드 복귀장치의 여러 내부 소자들의 회로연결을 도시한 블록도이다.
도 11은 본 발명에 따른 모니터 시스템 내부에서 메모리를 재프로그래밍하는 단계를 도시한 순서도이다.
<도면의 주요부분에 대한 부호의 설명>
10, 180: 모니터 제어기 12: 전력 점퍼
14: 제 1 점퍼 16: 제 2 점퍼
18: VGA 신호라인셋 20, 120: 수평/수직 편향기
22: 점퍼 영역 30, 130: 수직승압기
40, 140: 수평승압기 50, 150: 온스크린 디스플레이
60, 160: 화상 전치증폭기 70, 170: 화상증폭기
80: 소거/기록 소켓 90: 메모리 소거/기록 시스템
92: ROM 라이터 94, 194: 컴퓨터시스템
96, 196: 프로그래밍 모니터 100, 200: 모니터
110, 210: 주회로기판 190: 소거/기록 장치
192: 패러렐포트 VGA 어댑터 300: 신호 검출기
310: IIC 다중 어드레스 내용 비교기
320: 모니터 시스템 프로그래밍 제어 플래그 유니트
400: 활성장치
410: 모니터 시스템 재프로그래밍 초기화 회로
420: 소거/기록 경로 격리기(isolator)
500: ROM 소거/기록 명령 디코더 510: IIC 인터페이스 회로
520: 소거/기록 명령 디코더 522: 히든 ROM(Hidden ROM)
524: 중앙처리유니트 526: RAM 유니트
528: 소거/기록 제어 레지스터 600: 모드 복귀장치
610: 모드 복귀회로 620: 모드 복귀 제어레지스터
700: 화상처리회로 800: ROM 유니트
첨부한 도면에 도시된 본 발명의 바람직한 실시예는 다음과 같이 상세하게 설명된다. 동일하거나 유사한 부분을 나타내는 도면과 설명에는 동일한 번호가 쓰여진다.
도 3은 본 발명에 따른 프로그래밍 가능한 모니터 시스템의 여러 소자들의 회로연결을 도시한 것이다. 도 3에 나타난 바와 같이, VGA 신호라인(18)셋은 모니터 시스템 프로그래밍 ROM 유니트를 구비한 모니터 제어기(180)에 연결된다. 신호라인들(18)로부터 입력되는 신호들과 ROM 유니트 내부에 저장된 프로그램에 따라, 모니터 제어기(180)는 수평 및 수직 편향기(120)를 구동할 수 있다. 편향기(120)는 수직승압기(130)와 수평승압기(140)를 차례대로 활성화하므로써 전자빔은 음극선관을 가로질러 수평 및 수직으로 부드럽게 움직일수 있게 된다. 또한, 모니터 제어기(18)는 온스크린 디스플레이(150)를 구동시킨다. 온스크린 디스플레이(150)는 빨간색신호(R), 녹색신호(G) 및 파란색신호(B)를 수신하는 화상 전치 증폭기(160)를 제어한다. 화상 전치 증폭기(160)로부터 제공되는 신호들은 다음의 화상증폭기(170)로 전달되고, 최종적으로 화상이 모니터 스크린상에 디스플레이된다. 모니터 시스템의 기능을 재프로그래밍하기 위해, VGA 신호라인셋(18)을 통해 신호를 보내어 모니터 제어기(18)의 ROM 유니트내에서 프로그램 데이타를 수정하기만 하면 된다. 그러므로, 종래의 모니터 시스템에서와 같이 점퍼를 셋팅하기 위해서 모니터의 외부 하우징을 벗길 필요가 없다.
도 4는 본 발명에 따른 모니터 시스템과 소거/기록 장치의 연결을 도시한 개략도이다. 도 4에서 나타난 바와 같이, 모니터(200) 내부의 주회로기판(210)은 VGA 신호라인셋(18)을 통해 소거/기록 장치(190)에 연결된다. 모니터의 기능을 재프로그래밍하기 위하여 소거/기록 명령 및 소거/기록 데이타는 우선 컴퓨터 시스템(194)내에서 프로그래밍되고, 상기 소거/기록 명령 및 데이타는 집적회로간(IIC) 인터페이스 포맷으로 해석된다. 해석된 소거/기록 명령 및 데이타는 VGA 신호라인셋을 통해 VGA 어댑터의 패러렐 포트로부터 모니터 제어기(180)내부의 ROM 유니트로 출력된다.
선택적으로, 소거/기록 장치는 IIC 인터페이스 회로 플랫폼을 사용할 수 있다. 모니터 기능을 재프로그래밍하기 위하여 소거/기록 명령 및 데이타는 우선 IIC 인터페이스 회로 플랫폼의 메모리 영역내에 기록된다. 소거/기록 명령 및 데이타는IIC 인터페이스 포맷으로 VGA 신호라인들을 통해 모니터 제어기(180)의 ROM에 직접 송신된다.
본 발명의 본 실시예에 따르면, VGA 신호라인들의 시리얼 데이타 라인(serial data line; SDA)과 시리얼 클럭 라인(serial clock line; SCL)은 소거/기록 명령 및 데이타를 IIC 인터페이스 포맷으로 전송하기 위해 사용된다. 실제로, SDA, SCL, Hsync 및 Vsync를 포함하는 신호라인들중의 두개가 소거/기록 명령 및 데이타를 IIC 인터페이스 포맷으로 전송하기 위해 사용될 수 있다.
도 5는 본 발명에 따른 모니터 제어기의 여러 내부소자들의 회로연결을 도시한 블록도이다. 장착용 제어 프로그램을 갖춘 ROM을 포함하는 모니터 제어기(180)는 신호 검출기(300), 활성장치(400), ROM 소거/기록 명령 검출기(500), 모드 복귀장치(600), 모니터 제어기(180)에 속하는 회로들 이외의 화상처리 회로들(700), 및 ROM 유니트(800)를 포함한다.
VGA 신호라인들은 신호 검출기(300)에 연결된다. 신호 검출기(300)는 VGA 신호라인들상에서 소거/기록 명령 및 데이타를 검출하기 위한 장치이며, 검출된 신호들은 다음의 활성장치(400)로 전달된다.
활성장치(400)는 비디오 경로 및 소거/기록 경로를 구비한다. 소거/기록 명령이 신호 검출기(300)에 의해 검출되면, 소거/기록 명령 및 데이타는 다시 활성장치(400)에 의해 소거/기록 경로를 통해 ROM 소거/기록 명령 디코더(500)로 보내진다. 정상적인 동작모드에서 비디오 신호들은 다시 활성장치(400)에 의해서 비디오 경로를 통해 화상처리 회로(700)로 보내진다.
ROM 소거/기록 명령 디코더(500)는 소거/기록 명령을 ROM 유니트(800)에 의해 사용될 수 있는 소거/읽기/쓰기 신호들로 해석하고, 소거/기록 데이타 또한 어드레스 신호 및 데이타 신호로 해석한다. 해석된 신호들은 ROM 유니트(800)로 전송되므로써 모니터 기능이 변경될 수 있다.
ROM 유니트(800)는 디스플레이 기능을 수행하기 위해 사용되는 프로그램 코드와 데이타를 저장한다. 예를 들면, ROM 유니트(800)는 플래쉬 ROM 또는 전기적으로 소거 및 프로그래밍 가능한 ROM(EEPROM)을 포함한다. 그러나, 프로그램 코드는 ROM 유니트에 의해 선택된 어드레스 신호, 데이타 신호 및 소거/읽기/쓰기 신호들에 따라 소거될 수 있으며 재프로그래밍될 수 있다.
상기 모드 복귀장치(600)는 ROM 소거/기록 명령 디코더(500) 및 활성장치(400)에 결합된다. 디코더(500)로부터 피드백되는 어드레스 신호, 데이타 신호 및 읽기/쓰기 신호들에 따라, ROM(800)의 재프로그래밍 여부가 결정될 수 있다. 재프로그래밍 과정이 종료되면 모드 복귀장치(600)는 활성장치(400)로 신호를 보내어 비디오 경로까지의 연결을 재설정한다.
각 장치의 소자 및 동작은 아래에서 상세하게 설명된다.
도 6은 본 발명에 따른 신호 검출기의 여러 내부 소자들의 회로연결을 도시한 블록도이다. 신호 검출기(300)의 집적회로간 다중 주소 내용 비교기(310)는 사전에 설정된 어드레스열과 매칭시키기 위해, 연속적으로 신호라인(SDA)상에 신호를 보낸다. 신호가 보내진 일련의 어드레스열이 사전에 설정된 어드레스열에 매칭될 때, 셋신호가 시스템 내부의 모니터 프로그래밍 제어 플래그 유니트(320)로 전송된다. 플래그 유니트(320)로 셋신호가 전송되는 것은 모니터 시스템의 재프로그램밍이 필요함을 나타낸다. 결과적으로, 시스템내부의 모니터 프로그래밍 기동신호(MISP_ START)는 활성장치(400)로 전송된다.
도 7은 본 발명에 따른 활성장치의 여러 내부소자들의 회로연결을 도시한 블록도이다. 활성장치(400)의 모니터 시스템 재프로그래밍 초기화 회로(410)가 제어 플래그 유니트(320)로부터 MISP_START 신호를 선택하자마자, 선택신호가 소거/기록 경로 격리기(420)로 전송된다. 상기 선택신호를 수신하자마자, 격리기(420)는 비디오 경로에서 소거/기록 경로로 연결을 스위칭하여 소거/기록 명령 및 데이타 신호들이 지나갈 수 있게 한다.
도 8은 본 발명에 따라 ROM 소거/기록 명령 디코더의 여러 내부소자들의 회로연결을 도시한 블록도이다. ROM 소거/기록 명령 디코더(500)의 IIC 인터페이스 회로(510)는 활성장치(400)로부터 소거/기록 명령 및 데이타를 입수한다. 소거/기록 명령 및 데이타는 소거/기록 명령 디코더(520)와 호환되는 소거/기록 명령 및 데이타 포맷으로 해석된다. 소거/기록 명령 디코더(520)는 해석된 소거/기록 명령 및 데이타를 어드레스 신호, 데이타 신호 및 소거/읽기/쓰기 신호들로 전환시킨다. 이러한 어드레스신호, 데이타신호 및 소거/해독/기록 신호들은 재프로그래밍을 위해 ROM(800)으로 전송된다.
도 9는 상기 소거/기록 명령 디코더의 여러 내부소자들의 회로연결을 도시한 블록도이다. 소거/기록 명령 디코더(520)는 히든 ROM(522), RAM 유니트(526), 중앙처리유니트(CPU; 524) 및 소거/기록 제어레지스터(528)를 포함한다.
히든 ROM(522)은 소거/기록 명령의 프로그램 코드를 저장하기 위한 유니트이며, RAM 유니트(526)는 소거/기록 데이타를 저장하기 위한 장치이다. 중앙처리유니트(524)는 IIC 인터페이스 회로로부터 해석된 소거/기록 명령 및 데이타를 입수한다. 상기 소거/기록 데이타는 RAM 유니트(526)에 저장된다. 소거/기록 명령은 히든 ROM(522) 내부의 디코딩 프로그램을 이용하여 디코딩된다. 디코딩된 소거/기록 명령들은 소거/기록 제어레지스터(528)로 전송되며, 여기에서 ROM 인터페이스 제어신호 또는 소거/읽기/쓰기 신호들로 전환된다. RAM 유니트(526)에 저장된 소거/기록 데이타는 중앙처리유니트(524)에 의해서 어드레스 신호 및 데이타 신호들로 전환된다.
도 10은 모드 복귀장치의 여러 내부소자들의 회로연결을 도시한 블록도이다. 상기 모드 복귀장치(600)의 모드 복귀레지스터(620)는 소거/기록 제어 레지스터 (528)로부터 피드백된 어드레스신호, 데이타신호 및 읽기/쓰기 신호들을 입수한다. 소거/기록 과정이 완료되면, 모드 복귀신호가 모드 복귀회로(610)에 전달된다. 모드 복귀회로(610)가 모드 복귀신호를 입수하자마자, 모니터 시스템 프로그래밍 신호(MISP_STOP)가 활성장치(400)로 출력된다. 활성장치(400)는 즉시 소거/기록 경로에서 비디오 경로로 연결을 스위칭한다.
도 11은 본 발명에 따른 모니터 시스템 내부에서 ROM을 재프로그래밍하기 위한 단계를 도시한 순서도이다. 우선, 모니터 시스템은 입력되는 신호들을 반복적으로 감시하여 비정상적인 것을 체크한다. 정상모드 또는 비디오 전송모드에서는 아무런 반응이 없다. 비정상적인 것이 모니터 시스템에 의해 감지되면, VGA 신호라인들상의 신호가 보내지고 일련의 어드레스열은 사전에 설정된 어드레스열과 비교된다. 신호로 보내진 어드레스가 사전 설정된 어드레스에 매칭되지 않는 경우, 모니터 시스템은 정상모드로 복귀한다. 그러나, 신호로 보내진 어드레스열이 사전 설정된 어드레스열에 매칭되는 경우, 모니터 시스템은 재프로그래밍 모드를 시작한다. 입력되는 소거/기록 명령은 모니터 시스템에 의해 체크된다. 소거/기록 명령이 시스템이 메모리 쓰기동작을 수행할 것을 요구하면, 소거/기록 데이타가 모니터 제어기 내부의 ROM 유니트내에 기록된다. 그에 따라, 다음의 소거/기록 명령이 읽기된다. 반면에, 모니터 시스템은 정상모드로 복귀하고 모드 검색이 다시 수행된다.
요약하면, 본 발명은 모니터 기능을 재프로그래밍 할 수 있는 모니터 제어시스템을 제공한다. 모니터 제어시스템은 정상적인 동작에서 신호전송을 위해 VGA 신호라인들을 이용하고, 동일한 VGA 신호라인들이 재프로그래밍 모드에서 모니터 제어기의 소거 및 프로그래밍 가능한 ROM 내부의 데이타를 변경하는데 사용한다.
이상, 설명한 바와 같이, 본 발명은 모니터 외부의 케이싱을 벗기지 않고도 소거 및 프로그래밍이 가능한 ROM의 내부에서 내부 데이타를 수정하므로써 모니터 기능의 변경을 용이하게 수행하거나 소프트웨어의 버그를 보다 용이하게 퇴치할 수 있다.
상기에서는 본 발명의 바람직한 실시예를 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.

Claims (27)

  1. 모니터의 기능을 재프로그래밍하기 위해
    복수의 소거/기록 명령 및 복수의 소거/기록 데이타를 전송하기 위한 비디오 그래픽 어댑터 신호라인셋;
    상기 소거/기록 명령 및 데이타를 검출하고 재전송하기 위한 상기 VGA 신호라인들에 결합되는 신호 검출기;
    상기 신호 검출기에 결합되며, 정상모드에서는 비디오 경로에 연결되나, 소거/기록 명령이 감지되면 즉시 소거/기록 명령 및 데이타의 새로운 방향이 지정되도록 소거/기록 경로로 전환시키는 활성장치;
    상기 소거/기록 경로를 통해 상기 활성장치에 연결되며, 상기 소거/기록 명령을 복수의 소거/읽기/쓰기 신호들로 해석하고 상기 소거/기록 데이타를 복수의 어드레스신호 및 복수의 데이타신호들로 해석하는 ROM 소거/기록 명령 디코더;
    상기 ROM 소거/기록 명령 디코더에 결합되어, 명령 디코더로부터 제공되는 어드레스 신호, 데이타 신호 및 소거/읽기/쓰기 신호들에 따라 저장된 데이타가 변경되는 ROM 유니트; 및
    상기 ROM 소거/기록 명령 디코더 및 상기 활성장치와 결합되고, 재프로그래밍이 종료되면 상기 활성장치가 상기 소거/기록 경로에서 상기 비디오 경로로 연결을 스위칭할 수 있도록 상기 어드레스 신호, 데이타 신호 및 읽기/쓰기 신호들로부터 ROM 유니트의 재프로그래밍 상태를 결정하는 모드 복귀장치로 이루어지는 것을특징으로 하는 장치.
  2. 제 1항에 있어서, 상기 소거/기록 명령 및 데이타는 VGA 신호라인에 결합되는 소거/기록 장치로 부터 출력되는 것을 특징으로 하는 장치.
  3. 제 2항에 있어서, 상기 소거/기록 장치는 VGA 어댑터의 패러렐 포트를 통해 집적회로간 인터페이스 포맷으로 상기 소거/기록 명령 및 데이타를 송신하는 컴퓨터 플랫폼인 것을 특징으로 하는 장치.
  4. 제 2항에 있어서, 상기 소거/기록 장치는 집적회로간 회로 인터페이스 포맷으로 소거/기록 명령 및 데이타를 전송하기 위한 집적회로간 인터페이스 회로 플랫폼인 것을 특징으로 하는 장치.
  5. 제 1항에 있어서, 상기 신호 검출기는 VGA 신호라인들과 결합되고, 사전에 설정된 어드레스열에 매칭되는 경우 셋신호를 전송하기 위해 상기 소거/기록 데이타에서 복수의 연속적인 어드레스열과 비교하는 집적회로간 다중 어드레스 내용 비교기 회로; 및 상기 셋 신호를 수신한 후에 기동신호를 전송하기 위해 상기 집적회로간 다중 어드레스 내용 비교기에 결합되는 모니터 시스템 프로그래밍 제어 플래그 유니트를 더 포함하는 것을 특징으로 하는 장치.
  6. 제 5항에 있어서, 상기 활성장치는 상기 기동신호를 수신한 후에 선택신호를 발생하기 위한 모니터 시스템 재프로그래밍 초기화 회로; 및 상기 선택신호를 수신하고, 상기 소거/기록 경로를 통해 상기 소거/기록 명령을 전송한 후에 상기 비디오 경로에서 상기 소거/기록 경로로 연결을 스위칭하기 위한 소거/기록 경로 격리기를 더 포함하는 특징으로 하는 장치.
  7. 제 1항에 있어서, 상기 ROM 소거/기록 명령 디코더는 상기 소거/기록 명령 및 데이타를 수신하고 해석하기 위한 집적회로간 인터페이스 회로; 및 해석된 소거/기록 명령 및 데이타를 수신하여 어드레스 신호, 데이타 신호 및 소거/읽기/쓰기 신호들을 출력하기 위한 소거/기록 명령 디코더를 더 포함하는 특징으로 하는 장치.
  8. 제 7항에 있어서, 상기 소거/기록 명령 디코더는
    소거/기록 명령의 프로그램 코드를 유지하기 위한 히든 ROM;
    소거/기록 데이타를 유지하기 위한 RAM 유니트;
    상기 히든 ROM, RAM 유니트 및 집적회로간 인터페이스 회로와 결합되고, 상기 집적회로간 인터페이스를 통과하는 상기 소거/기록 명령 및 데이타를 수신한 다음 상기 RAM 유니트에 상기 소거/기록 데이타를 저장함과 동시에, 상기 소거/기록 명령은 상기 히든 ROM으로부터 프로그램 코드를 조회하여 디코딩한 다음에 재전송하는 중앙처리유니트; 및
    상기 중앙처리유니트에 결합되고, 상기 디코딩된 소거/기록 명령을 수신하고, 상기 소거/기록 명령을 상기 인터페이스 제어신호 또는 소거/읽기/쓰기 신호들로 변환하고, 상기 RAM 유니트에 저장된 상기 소거/기록 데이타를 어드레스 신호 및 데이타 신호로 전환하는 소거/기록 제어 레지스터를 더 포함하는 것을 특징으로 하는 장치.
  9. 제 7항에 있어서, 상기 소거/기록 명령 디코더는 상기 집적회로간 인터페이스 회로에 의해 입수된 각각의 소거/기록 명령을 디코딩이 용이한 복수의 상태로 분리하며 상기 소거/기록 명령 및 데이타를 소거/읽기/쓰기 신호, 어드레스 신호 및 데이타 신호로 변환하는 하드웨어 회로인 것을 특징으로 하는 장치.
  10. 제 1항에 있어서, 상기 모드 복귀장치는
    재프로그래밍 동작이 종료되면, 즉시 상기 어드레스 신호, 데이타 신호 및 소거/읽기/쓰기 신호들을 수신하여 모드 복귀신호를 발생하기 위한 모드 복귀제어 레지스터; 및
    상기 모드 복귀제어 레지스터 및 상기 활성장치에 결합되고, 상기 활성장치가 상기 소거/기록 경로에서 상기 비디오 경로로 연결을 스위칭하도록 상기 모드 복귀신호를 수신한 후에 상기 활성장치에 정지신호를 송신하는 모드 복귀회로를 더 포함하는 것을 특징으로 하는 장치.
  11. 제 1항에 있어서, 상기 ROM 유니트는 플래쉬 ROM 유니트로 이루어지는 것을 특징으로 하는 장치.
  12. 제 1항에 있어서, 상기 ROM 유니트는 소거 및 프로그래밍 가능한 ROM 유니트로 이루어지는 것을 특징으로 하는 장치.
  13. 복수의 소거/기록 명령 및 복수의 소거/기록 데이타를 유지하여 전송하기 위한 소거/기록 장치;
    상기 소거/기록 명령 및 데이타를 전송하기 위해 상기 소거/기록 장치에 결합되는 비디오 그래픽 어댑터 신호라인셋; 및
    모니터 시스템 프로그래밍 ROM 유니트를 구비하며, 상기 VGA 신호라인에 연결되고, 상기 VGA 신호라인을 통해 상기 소거/기록 장치로부터 제공되는 데이타 및 상기 거/기록 장치의 소거/기록 명령에 따라 ROM 유니트내의 데이터를 변경하는 모니터 제어기를 구비한 것을 특징으로 하는 모니터의 기능을 재프로그래밍 하기 위한 시스템.
  14. 제 13항에 있어서, 상기 소거/기록 장치는 VGA 어댑터의 패러렐 포트를 통해 상기 소거/기록 명령 및 데이타를 집적회로간 인터페이스 포맷으로 송신하는 컴퓨터 플랫폼인 것을 특징으로 하는 시스템.
  15. 제 13항에 있어서, 상기 소거/기록 장치는 소거/기록 명령 및 데이타를 집적회로간 인터페이스 포맷으로 전송하기 위한 집적회로 인터페이스 회로 플랫폼인 것을 특징으로 하는 시스템.
  16. 제 13항에 있어서, 모니터 시스템 프로그래밍 ROM 유니트를 구비한 상기 모니터 제어기는
    상기 소거/기록 명령 및 데이타를 검출하여 전송하기 위해 VGA 신호라인에 결합되는 신호 검출기;
    상기 신호 검출기에 연결되며, 정상모드에서는 비디오 경로에 연결되나 소거/기록 명령이 감지되는 즉시 소거/기록 경로로 전환되어 소거/기록 명령 및 데이타의 방향이 새로 지정될 수 있게 하는 활성장치;
    상기 소거/기록 경로를 통해 상기 활성장치에 연결되며, 상기 소거/기록 명령을 복수의 소거/읽기/쓰기 신호로, 상기 소거/기록 데이타는 복수의 어드레스 신호 및 복수의 데이타 신호들로 해석하는 ROM 소거/기록 명령 디코더;
    상기 ROM 소거/기록 명령 디코더에 연결되며, 상기 명령 디코더로부터 수신된 어드레스 신호, 데이타 신호 및 소거/읽기/쓰기 신호들에 따라 변경될 수 있는 데이타를 저장하는 ROM 유니트 소거/기록 명령 디코더; 및
    상기 ROM 기록 명령 디코더 및 상기 활성장치에 연결되고, 상기 ROM 유니트의 재프로그래밍 상태는 상기 어드레스 신호, 데이타 신호 및 소거/읽기/쓰기 신호들에 의해 결정되므로써 재프로그래밍이 종료되자마자 상기 활성장치는 상기 소거/기록 경로에서 상기 비디오 경로로 연결을 스위칭할 수 있는 모드 복귀장치를 포함하는 것을 특징으로 하는 시스템.
  17. 제 16항에 있어서, 상기 신호 검출기는
    상기 소거/기록 데이타에서 복수의 연속적인 어드레스열과 비교하기 위하여 상기 VGA 신호라인들에 결합되어, 사전에 설정된 어드레스열과 매칭될 때 셋 신호가 전송되는 집적회로간 다중 어드레스 내용 비교기 회로; 및
    상기 셋신호를 수신한 후에 기동신호를 전송하기 위해 상기 집적회로간 다중 어드레스 내용 비교기 회로에 결합되는 모니터 시스템 프로그래밍 제어 플래그 유니트를 더 포함하는 것을 특징으로 하는 시스템.
  18. 제 1항에 있어서, 상기 활성장치는
    상기 기동신호를 수신한 후에 선택신호를 발생하기 위한 모니터 시스템 재프로그래밍 초기화 회로; 및
    상기 소거/기록 경로를 통해 상기 선택신호를 수신하고 상기 소거/기록 명령 및 데이타를 전송한 후에 상기 비디오 경로에서 상기 소거/기록 경로로 연결을 스위칭하기 위한 소거/기록 경로 격리기를 더 포함하는 것을 특징으로 하는 시스템.
  19. 제 16항에 있어서, 상기 ROM 소거/기록 명령 디코더는
    상기 소거/기록 명령 및 데이타를 수신하여 해석하기 위한 집적회로간 인터페이스 회로; 및
    해석된 소거/기록 명령 및 데이타를 수신하여 어드레스 신호, 데이타 신호및 소거/읽기/쓰기 신호들을 출력하기 위한 소거/기록 명령 디코더를 더 포함하는 것을 특징으로 하는 시스템.
  20. 제 19항에 있어서, 상기 소거/기록 명령 디코더는
    소거/기록 명령의 프로그램 코드를 수용하기 위한 히든 ROM;
    소거/기록 데이타를 수용하기 위한 RAM 유니트;
    상기 히든 ROM, RAM 유니트 및 집적회로간 인터페이스 회로와 결합되고, 상기 집적회로간 인터페이스를 통과하는 상기 소거/기록 명령 및 데이타를 수신한 다음 상기 RAM 유니트에 상기 소거/기록 데이타를 저장함과 동시에, 상기 소거/기록 명령은 상기 히든 ROM으로부터 프로그램 코드를 조회하여 디코딩한 다음에 재전송하는 중앙처리유니트; 및
    상기 중앙처리유니트에 연결되고, 상기 디코딩된 소거/기록 명령을 수신하여 인터페이스 제어신호 또는 소거/읽기/쓰기 신호들로 전환하고, 상기 RAM 유니트에 저장된 상기 소거/기록 데이타를 어드레스 신호 및 데이타 신호로 전환하기 위한 소거/기록 제어 레지스터를 더 포함하는 것을 특징으로 하는 시스템.
  21. 제 19항에 있어서, 상기 소거/기록 명령 디코더는 상기 상호집적회로에 의해 입수된 각각의 소거/기록 명령을 디코딩이 용이한 복수의 상태로 나누고 상기소거/기록 명령 및 데이타를 소거/읽기/쓰기 신호, 어드레스 신호 및 데이타 신호로 전환시키는 하드웨어 회로인 것을 특징으로 하는 시스템.
  22. 제 16항에 있어서, 상기 모드 복귀장치는
    재프로그래밍 동작이 종료되자마자 상기 어드레스신호, 데이타신호 및 해독/기록 신호들을 수신하여 모드 복귀신호를 발생하기 위한 모드 복귀 제어레지스터; 및
    상기 모드 복귀신호를 수신한 후에 상기 활성장치에 정지신호를 송신하기 위해 상기 모드 복귀 제어 레지스터 및 상기 활성장치에 연결되므로써 상기 활성장치가 상기 소거/기록 경로에서 상기 비디오 경로로 연결을 스위칭하게 하는 모드 복귀회로를 더 포함하는 것을 특징으로 하는 시스템.
  23. 제 16항에 있어서, 상기 모니터 제어기 내부의 상기 ROM 유니트는 플래쉬 ROM 유니트인 것을 특징으로 하는 시스템.
  24. 제 16항에 있어서, 상기 ROM 유니트는 소거 및 프로그래밍 가능한 ROM 유니트로 이루어진 것을 특징으로 하는 시스템.
  25. 사전에 설정된 어드레스열과 복수의 연속적인 어드레스열을 비교하기 위하여 비디어 그래픽 어댑터 신호라인셋으로부터 복수의 신호들을 보내는 단계;
    신호를 보낸 연속적인 어드레스열중의 하나가 사전에 설정된 어드레스열중의 하나와 매칭될 때 상기 모니터 시스템 내부에서 프로그래밍 모드를 수행하는 단계;
    상기 프로그래밍 모드가 활성화되는 즉시 소거/기록 명령을 해독하여 어떤 동작을 취할 것인지 결정하는 단계;
    상기 소거/기록 명령이 쓰기동작을 위한 것일 때 상기 소거/기록 데이타를 해독하여 메모리 장치에 기록한 다음, 상기 전단계로 복귀하는 단계; 및
    상기 소거/기록 명령이 비프로그래밍 모드로 복귀하고자 할 때 바로 제 1 단계로 복귀하는 단계로 이루어지는 것을 특징으로 하는 모니터 시스템의 기능을 재프로그래밍 방법.
  26. 제 25항에 있어서, 재프로그래밍은 상기 모니터 시스템이 정상 모드로 작동하지 않을 때만 시작되는 것을 특징으로 하는 방법.
  27. 제 25항에 있어서, 상기 모니터 시스템은 상기 신호를 보낸 어드레스열이 사전에 설정된 어드레스열과 매칭되지 않을 때 정상적인 비디오 전송 모드로 계속 작동하는 것을 특징으로 하는 방법.
KR10-1999-0047722A 1999-10-30 1999-10-30 모니터 기능을 재프로그래밍 하기 위한 시스템 KR100449100B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR10-1999-0047722A KR100449100B1 (ko) 1999-10-30 1999-10-30 모니터 기능을 재프로그래밍 하기 위한 시스템

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-1999-0047722A KR100449100B1 (ko) 1999-10-30 1999-10-30 모니터 기능을 재프로그래밍 하기 위한 시스템

Publications (2)

Publication Number Publication Date
KR20010039358A KR20010039358A (ko) 2001-05-15
KR100449100B1 true KR100449100B1 (ko) 2004-09-16

Family

ID=37527830

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-1999-0047722A KR100449100B1 (ko) 1999-10-30 1999-10-30 모니터 기능을 재프로그래밍 하기 위한 시스템

Country Status (1)

Country Link
KR (1) KR100449100B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100465752B1 (ko) * 2000-06-08 2005-01-13 노바텍 마이크로일렉트로닉스 코포레이션 모니터의 기능을 반복하여 갱신하기 위한 장치 및 방법

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4906985A (en) * 1988-11-28 1990-03-06 Digital Equipment Corporation Easily upgradeable video memory system and method
JPH0583719A (ja) * 1990-12-21 1993-04-02 Matsushita Electric Ind Co Ltd デイジタルダイナミツクコンバーゼンス装置
US5276458A (en) * 1990-05-14 1994-01-04 International Business Machines Corporation Display system
US5602567A (en) * 1993-12-15 1997-02-11 Mitsubishi Denki Kabushiki Kaisha Display monitor
KR19980029358A (ko) * 1996-10-25 1998-07-25 김광호 에뮬레이터에서의 모니터 프로그램 운영방식

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4906985A (en) * 1988-11-28 1990-03-06 Digital Equipment Corporation Easily upgradeable video memory system and method
US5276458A (en) * 1990-05-14 1994-01-04 International Business Machines Corporation Display system
JPH0583719A (ja) * 1990-12-21 1993-04-02 Matsushita Electric Ind Co Ltd デイジタルダイナミツクコンバーゼンス装置
US5602567A (en) * 1993-12-15 1997-02-11 Mitsubishi Denki Kabushiki Kaisha Display monitor
KR19980029358A (ko) * 1996-10-25 1998-07-25 김광호 에뮬레이터에서의 모니터 프로그램 운영방식

Also Published As

Publication number Publication date
KR20010039358A (ko) 2001-05-15

Similar Documents

Publication Publication Date Title
USRE40325E1 (en) Device and method for repeatedly updating the function of a monitor
EP0618561B1 (en) Display system
US5276458A (en) Display system
JPH05327582A (ja) 携帯電話機のプログラムメモリ書き替え方式
US7480905B2 (en) Interface device, and method and computer readable product for updating firmware in the interface device
CN112447230A (zh) 显示装置、电子系统以及控制方法
KR100449100B1 (ko) 모니터 기능을 재프로그래밍 하기 위한 시스템
USRE47206E1 (en) Display controller device and method for reprogramming the function of a display system
US6697058B2 (en) Device and method for repeatedly updating the function of a LCD monitor
US6807629B1 (en) Apparatus and method for accessing POST 80h codes via a computer port
KR20120033992A (ko) 비휘발성 메모리 유닛
US6577301B1 (en) Method and apparatus for rewriting functions and fonts of a monitor
KR100465752B1 (ko) 모니터의 기능을 반복하여 갱신하기 위한 장치 및 방법
KR100483899B1 (ko) 모니터의 기능들 및 폰트들을 재기입하는 방법 및 장치
CN113126946A (zh) 显示系统及面板参数自动调整方法
KR100594263B1 (ko) 전자 장치를 프로그램 하는 방법, 회로, 및 데이터구조와, 그 전자 장치의 동작 제어 회로
JPH1124643A (ja) ディスプレイ装置の初期化方法およびこの方法を使用するコンピュータシステム
US7995152B2 (en) TV including a data storage section
JP2016099935A (ja) データ通信装置、データ通信システム
US8539470B2 (en) Apparatus and method for updating the function of monitor
US6263490B1 (en) Graphic device capable of carrying out debug of a device driver program at a high speed
KR100748509B1 (ko) 표시부 식별 정보 관리 방법 및 갱신 장치
EP3975165A1 (en) Vga card assembly, monitoring device thereof, and image output method performed thereby
CN116340061A (zh) 屏幕的测试系统及方法
JPH0520050A (ja) 情報記憶装置

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120802

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20130822

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20140825

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20150819

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20160818

Year of fee payment: 13

LAPS Lapse due to unpaid annual fee