KR100442695B1 - 열 방출판이 부착된 플립칩 패키지 제조 방법 - Google Patents

열 방출판이 부착된 플립칩 패키지 제조 방법 Download PDF

Info

Publication number
KR100442695B1
KR100442695B1 KR10-2001-0055454A KR20010055454A KR100442695B1 KR 100442695 B1 KR100442695 B1 KR 100442695B1 KR 20010055454 A KR20010055454 A KR 20010055454A KR 100442695 B1 KR100442695 B1 KR 100442695B1
Authority
KR
South Korea
Prior art keywords
heat dissipation
substrate
dissipation plate
chip
flip chip
Prior art date
Application number
KR10-2001-0055454A
Other languages
English (en)
Other versions
KR20030021895A (ko
Inventor
권흥규
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR10-2001-0055454A priority Critical patent/KR100442695B1/ko
Priority to US10/165,736 priority patent/US7005320B2/en
Publication of KR20030021895A publication Critical patent/KR20030021895A/ko
Application granted granted Critical
Publication of KR100442695B1 publication Critical patent/KR100442695B1/ko

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/563Encapsulation of active face of flip-chip device, e.g. underfilling or underencapsulation of flip-chip, encapsulation preform on chip or mounting substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L24/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0556Disposition
    • H01L2224/05571Disposition the external layer being disposed in a recess of the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05573Single external layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/291Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/29101Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of less than 400°C
    • H01L2224/29111Tin [Sn] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/2919Material with a principal constituent of the material being a polymer, e.g. polyester, phenolic based polymer, epoxy
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73203Bump and layer connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73203Bump and layer connectors
    • H01L2224/73204Bump and layer connectors the bump connector being embedded into the layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73253Bump and layer connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/8319Arrangement of the layer connectors prior to mounting
    • H01L2224/83192Arrangement of the layer connectors prior to mounting wherein the layer connectors are disposed only on another item or body to be connected to the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01013Aluminum [Al]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01023Vanadium [V]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01024Chromium [Cr]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/0103Zinc [Zn]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01046Palladium [Pd]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01047Silver [Ag]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01049Indium [In]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/0105Tin [Sn]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01051Antimony [Sb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01074Tungsten [W]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/0132Binary Alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15312Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a pin array, e.g. PGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/156Material
    • H01L2924/15786Material with a principal constituent of the material being a non metallic, non metalloid inorganic material
    • H01L2924/15787Ceramics, e.g. crystalline carbides, nitrides or oxides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/156Material
    • H01L2924/1579Material with a principal constituent of the material being a polymer, e.g. polyester, phenolic based polymer, epoxy
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/161Cap
    • H01L2924/1615Shape
    • H01L2924/16152Cap comprising a cavity for hosting the device, e.g. U-shaped cap
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/161Cap
    • H01L2924/1615Shape
    • H01L2924/16195Flat cap [not enclosing an internal cavity]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/3011Impedance
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/3025Electromagnetic shielding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/35Mechanical effects
    • H01L2924/351Thermal stress

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Cooling Or The Like Of Semiconductors Or Solid State Devices (AREA)
  • Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)

Abstract

본 발명은 열 방출판이 부착된 플립칩 패키지(flip chip package)를 제조하는 방법에 관한 것으로서, 언더필 층(underfill layer)의 특성 저하와 열 방출 특성 저하를 방지할 수 있고, 간단한 공정으로 플립칩 패키지를 제조할 수 있으며, 여러 형태나 재료의 열 인터페이스에 다양하게 적용될 수 있다. 본 발명에 따르면, 플립칩을 준비하고, 이 플립칩에 열 방출판 또는 밀봉형 열 방출판을 부착한다. 열 방출판 또는 밀봉형 열 방출판 부착 단계에서는 플립칩의 밑면 즉, 상기 활성면의 반대쪽에 있는 면에 도포된 또는 부착된 솔더 TIM을 솔더링하는 과정을 포함한다. 그 다음에 언더필 층을 기판에 형성한다. 언더필 층은 플럭스의 역할과 원래 언더필 층 기능을 동시에 수행할 수 있는 재질로 이루어져 있다. 언더필 층이 형성된 기판에 플립칩을 실장하고, 기판과 플립칩 사이에 전기 접속부를 형성하는데, 플립칩에 밀봉형 열 방출판이 부착되어 있는 경우에는 열 방출판을 기판에 밀봉접합하여 플립칩에 밀봉 분위기를 제공한다.

Description

열 방출판이 부착된 플립칩 패키지 제조 방법{Method for manufacturing flip chip package devices with heat spreaders}
본 발명은 반도체 칩 패키지 기술에 관한 것으로서, 좀 더 구체적으로는 플립칩 패키지 구성 성분의 특성 저하를 방지하고, 열 방출 성능을 높일 수 있는 열방출판이 부착된 플립칩 패키지 제조 방법에 관한 것이다.
플립칩(flip chip) 기술은 반도체 IC 칩을 활성면(active surface)이 아래쪽으로 향하도록 한 다음, 구형(球形) 또는 반구형(半球形)의 전기전도성 솔더 범프(solder bump)를 통해 IC 칩을 기판에 실장하는 기술이다. 솔더 범프는 반도체 IC 칩을 기판과 전기적으로 연결함과 동시에 반도체 IC 칩을 기판에 기계적으로 고정시킨다. 플립칩 기술이 적용된 플립칩 패키지는 본딩 와이어를 사용하지 않기 때문에, 전기 접속 경로가 짧다는 장점과, 패키지의 크기를 실질적으로 칩 크기만큼 줄일 수 있어서 실장 밀도가 높아진다는 이점이 있다.
플립칩 패키지에서는 IC 칩과 기판 사이의 열팽창 계수(TCE) 차이로 인한 열적 문제를 고려해야 하며, 고전력 IC 칩 예컨대, 컴퓨터 시스템의 고속 CPU 칩에서는 열 방출을 위한 설계가 특히 중요하다. 고전력 플립칩 기술은 열방출을 위해 열 방출판(heat spreader, heat sink 등)을 IC 칩의 뒷면(활성면의 반대면)에 부착한다. 열 방출판은 접착성 열 인터페이스 재료(thermal interface material, 이하, 'TIM'이라 함)에 의해 IC 칩에 부착된다.
종래 플립칩 패키지는 다음과 같은 과정으로 제조된다. 먼저 반도체 IC 칩 활성면에 형성된 전극 패드에 솔더 범프를 형성한다. 다음으로 칩의 전극 패드에 대응되는 전도성 패드가 형성되어 있는 기판을 준비하고, 기판의 패드에 솔더 범프가 닿도록 IC 칩을 기판에 올려놓고 열을 가하여 솔더 범프를 리플로우(reflow)한다. 리플로우 솔더링 공정을 진행하기 위해, 솔더링 공정이 진행되는 도중에 범프에 디핑(dipping) 기술로 플럭스를 전사(transfer)하거나, 솔더링 공정을 진행하기 전에 기판의 랜드에 플럭스를 전사하는 방법을 사용한다. 다음으로 IC 칩의 활성면과 기판 사이의 공간을 에폭시 등으로 채우는 언더필(underfill) 공정을 진행한다. 다음으로 IC 칩의 뒷면에 솔더 TIM을 도포 또는 부착하고 열 방출판과 IC 칩을 접합한다. 열 방출판과 IC 칩의 접합 온도는 솔더 TIM의 조성에 따라 다른데, 솔더와 플럭스를 함께 사용하는 솔더 TIM일 경우 접합 온도가 낮고 솔더만 포함된 TIM의 경우 접합 온도가 높아진다. 통상적으로, 열 방출판과 IC 칩의 접합은 통상 약 280~340℃의 온도 범위에서 진행된다.
그런데, IC 칩과 열 방출판의 접합 온도가 고온일 경우에는 언더필 물질의 특성이 저하되고 기판의 특성도 나빠진다. 일반 PCB와 같은 유기성 기판(organic substrate)은 250℃ 이상의 온도에서도 특성 저하를 보일 수 있다. 한편, 접합 온도가 저온일 경우에는 솔더 TIM 접합 경계면에 보이드(void)가 생겨 접합력이 약해지고 열 방출 특성이 떨어질 수 있다. 또한, 열 방출판이 반도체 IC 칩과 접합할뿐만 아니라, 기판과도 밀봉 결합되는 경우에 밀봉재에도 보이드가 생겨 신뢰성 검사 예컨대, 고온 고압 다습 분위기에서 실시되는 증기압 검사(PCT; Pressure Cooker Test)에서 불량 처리될 수 있다. 왜냐하면 보이드에 수분이 침투할 수 있는 경로로 제공되기 때문이다.
본 발명의 목적은 열 방출판이 부착된 플립칩 패키지의 열 방출 특성을 보장하는 것이다.
본 발명의 다른 목적은 플립칩 패키지 구성 성분의 특성 저하를 방지하는 것이다.
도 1은 본 발명에 따른 플립칩 패키지 제조 공정의 전체 과정을 개략적으로 설명하는 흐름도.
도 2는 반도체 IC 칩에 열 방출판을 부착하는 과정을 나타내는 단면도.
도 3은 반도체 IC 칩에 밀봉형 열 방출판을 부착하는 과정을 나타내는 단면도.
도 4a와 도 4b는 기판에 언더필 층을 형성하는 과정을 나태내는 단면도.
도 5는 기판에 도 1의 열 방출판이 부착된 반도체 IC 칩을 실장하는 과정을 나타내는 단면도.
도 6은 기판에 도 2의 밀봉형 열 방출판이 부착된 반도체 IC 칩을 실장하는 과정을 나타내는 단면도.
도 7은 본 발명의 또 다른 실시예에 따른 플립칩 패키지의 구조를 나타내는 단면도.
도 8은 본 발명의 또 다른 실시예에 따른 플립칩 패키지의 구조를 나타내는 단면도.
도 9는 본 발명의 또 다른 실시예에 따른 플립칩 패키지의 구조를 나타내는단면도.
도 10은 본 발명에 따른 방법으로 제조된 플립칩 패키지를 외부 회로 기판에 실장하는 구조를 설명하기 위한 단면도.
<도면의 주요 부호에 대한 설명>
10: 반도체 IC 칩
12: 전극 패드
15: 솔더 범프
20: 솔더 TIM(thermal interface materail)
30: 열 방출판
40: 밀봉형 열 방출판
50: 기판
60: 언더필층(underfill layer)
70: 접속핀
100: 플립칩 패키지
120: 외부 회로 기판
본 발명에 따른 플립칩 패키지 제조 방법은 솔더링 공정을 위한 플럭스 기능과 원래의 언더필 기능을 동시에 수행할 수 있는 언더필 층을 기판에 형성하고, 기판에 플립칩을 실장 접합하며, 이 플립칩 실장 및 접합 단계를 수행하기 전에 플립칩에 솔더 TIM을 이용하여 열 방출판을 부착해 둔다.
본 발명의 제1 실시예에 따른 플립칩 패키지 제조 방법은 i) 복수의 전극 패드가 형성된 활성면을 갖는 반도체 IC 칩을 준비하는 단계, ii) 상기 복수의 전극 패드에 복수의 금속 범프를 형성하는 단계, iii) 열 인터페이스 재료(TIM)를 사용하여 상기 반도체 IC 칩의 상기 활성면 반대쪽에 있는 밑면에 열 방출판을 부착하는 단계, iv) 상기 전극 패드와 대응하는 복수의 랜드 패드가 형성된 기판에 플럭스 충전층(flux filler layer)을 형성하는 단계, v) 상기 반도체 IC 칩을 활성면이 상기 기판을 향하도록 실장하는데, 상기 복수의 금속 범프가 상기 복수의 랜드 패드에 닿도록 실장하는 단계, vi) 상기 금속 범프를 솔더링하여 랜드 패드와 금속 범프에 의한 전기 접속부를 형성하는 단계를 포함하며, 상기 플럭스 충전층은 상기 전기 접속부를 형성하는 솔더링 과정에서 플럭스 역할을 하는 물질과 언더필 재료를 포함하는 것을 특징으로 한다.
본 발명의 제2 실시예에 따른 플립칩 패키지 제조 방법은, i) 복수의 전극 패드가 형성된 활성면을 갖는 반도체 IC 칩을 준비하는 단계, ii) 상기 복수의 전극 패드에 복수의 금속 범프를 형성하는 단계, iii) 열 인터페이스 재료(TIM)를 사용하여 상기 반도체 IC 칩의 상기 활성면 반대쪽에 있는 밑면에 열 방출판을 부착하는 단계, iv) 상기 전극 패드와 대응하는 복수의 랜드 패드가 형성된 기판에 플럭스 충전층을 형성하는 단계, v) 상기 반도체 IC 칩을 활성면이 상기 기판을 향하도록 실장하는데, 상기 복수의 금속 범프가 상기 복수의 랜드 패드에 닿도록 실장하는 단계, vi) 상기 금속 범프를 솔더링하여 랜드 패드와 금속 범프에 의한 전기 접속부를 형성하는 단계를 포함하며, 상기 플럭스 충전층은 상기 전기 접속부를 형성하는 솔더링 과정에서 플럭스 역할을 하는 물질과 언더필 재료를 포함하고, 상기 열 방출판은 둘레 테두리에 상기 기판을 향해 구부러진 다리부를 포함하는 밀봉형 열 방출판이며, 상기 전기 접속부 형성 단계는 상기 밀봉형 열 방출판의 다리부와 기판을 밀봉접합하는 단계를 포함하는 것을 특징으로 한다.
이하, 도면을 참조로 본 발명의 실시예에 대해 설명한다. 이하의 설명은 플립칩 패키지를 제조하는 방법에 대해 실시예를 중심으로 한다. 제1 실시예는 도 2, 도 4, 도 5에 나타낸 과정을 따르는 플립칩 패키지 제조 방법이고, 제2 실시예는 도 3, 도 4, 도 6에 도시한 과정을 따르는 플립칩 패키지 제조 방법이다. 나머지 실시예에 따른 플립칩 패키지의 구조는 도 7 내지 도 9를 참조로 설명한다.
실시예
도 1은 본 발명에 따른 플립칩 패키지 제조 공정의 전체 과정을 개략적으로 나타내는 흐름도이다.
금속 범프가 활성면의 전극 패드에 형성된 플립칩을 준비하고(단계 1), 이 플립칩에 열 방출판 또는 밀봉형 열 방출판을 부착한다(단계 3). 열 방출판 또는 밀봉형 열 방출판 부착 단계(3)에서는 플립칩의 밑면 즉, 상기 활성면의 반대쪽에있는 면에 도포된 또는 부착된 솔더 TIM을 솔더링하는 과정을 포함한다. 그 다음에 플럭스 충전층을 기판에 형성하거나, 플럭스 충전층과 함께 밀봉층을 기판에 형성한다(단계 5). 플럭스 충전층은 플럭스의 역할과 언더필 층 기능을 동시에 수행할 수 있는 재질로 이루어져 있다. 밀봉층은 기판과 열 방출판 사이의 빈 공간을 밀봉하는데, 상기 플럭스 충전층과 동일한 재료 또는 이와는 다른 재료로 구성될 수 있다. 플럭스 충전층 및/또는 밀봉층이 형성된 기판에 플립칩을 실장하고(단계 7), 기판과 플립칩 사이에 전기 접속부를 형성하는데, 플립칩에 밀봉형 열 방출판이 부착되어 있는 경우에는 열 방출판을 기판에 밀봉접합하여 플립칩에 밀봉 분위기를 제공한다(단계 9).
도 2는 본 발명의 제1 실시예에 따른 플립칩 패키지 제조 방법에서, 반도체 IC 칩에 열 방출판을 부착하는 과정을 설명하기 위한 단면도이다.
반도체 IC 칩(10)은 전자 회로 소자(온칩 회로)가 형성되어 있는 활성면(11)을 갖는다. 이 활성면(11)에는 IC 칩(10)을 외부와 전기적으로 연결하기 위한 복수의 금속 전극 패드(12)가 형성되어 있다. 활성면(11)은 전극 패드(12)를 제외한 전체 면이 패시베이션 막(passivation film, 도시하지 않음)으로 덮혀 있다. 전극 패드(12)에는 복수의 금속 범프(15)가 실장된다. 금속 범프(15)는 공 모양의 구형이거나 반구형으로 될 수도 있고, 직각육면체일 수도 있다. 금속 범프(15)는 주석-납+(Sn-Pb) 합금으로 되거나 주석, 납에 은(Ag)이 첨가된 합금 또는 은이 첨가된 금(Au)이나 니켈(Ni) 금속으로 구성할 수 있으며, 납(Pb)을 사용하지 않은 솔더 합금을 사용할 수도 있다. 은(Ag) 대신에 인듈(In)이나 비스무트(Bi)를 사용하는 것도 가능하다. 납을 사용하지 않은 솔더 합금은 주석(Sn)이나 구리(Cu), 인듈(In), 안티몬(Sb) 또는 아연(Zn)을 주성분으로 한다.
IC 칩(10)의 뒷면(즉, 활성면(11)의 반대쪽 면)에 솔더 TIM(20)을 형성한다. IC 칩(10)의 뒷면은 솔더링을 위해 미리 금속화 처리(metalization)를 하는 것이 바람직하다. 금속화 처리는 크롬(Cr)이나 티타늄(Ti), 구리/니켈바나듐/금 (Cu/VNi/Au) 또는 은(Ag)으로 된 금속층을 스퍼터링(sputtering) 또는 진공증착 (evaporation) 기술로 IC 칩(10)의 뒷면에 도포하는 것이다. 솔더 TIM(20)은 예컨대, 디스펜싱(dispensing) 공정으로 칩의 뒷면에 시트 모양으로 도포된다. 솔더 TIM(20)은 주석-납 합금으로 되거나 여기에 은과 같은 여러 가지 첨가물이 포함된 합금으로 이루어질 수 있다.
열 방출판(30)은 솔더 TIM(20)을 통해 IC 칩(10)과 접합된다. 열 방출판(30)은 IC 칩(10)에서 동작 중에 발생한 열을 외부로 방출하는 역할을 하며, 열 전도 특성이 우수한 재료 예컨대, 구리(Cu)로 구성된다. 구리는 우수한 열 전도 특성을 나타내는데, 소정의 열 전도 특성과 적당한 열팽창 계수를 가진 다른 재료로 열 방출판(30)을 구성하는 것도 가능하다. 예를 들어서, 알루미늄(Al), 탄화규소 알루미늄(AlSiC), 텅스텐구리(CuW), 다이아몬드와 같은 금속 또는 비금속 재료로 열 방출판(30)을 구성할 수도 있다. 또한, 열 방출판(30)을 니켈(Ni), 금(Au), 은(Ag), 주석(Sn), 팔라듐(Pd) 등으로 표면 처리하거나 양극화 처리(anodizing)할 수도 있다. 열 방출판(30)의 열 방출 특성을 높이기 위해 도 2에 도시한 것처럼 복수의 핀(fin)을 형성하여 주위 공기와 접촉 면적을 늘리는 것이 바람직하다. 도면에 나타내지는 않았지만 핀(fin)이 형성되지 않은 사각형 단면을 갖는 열 방출판(30)을 사용하는 것도 가능하다.
열 방출판(30)과 IC 칩(10)은 TIM(20)을 솔더링함으로써 접합되는데, 이 솔더링 공정은 수소(H2) 분위기에서 솔더 프리폼(solder preform)이나 솔더 페이스트(solder paste)를 이용하는 것이 바람직하다. 이 실시예에서 H2솔더링 분위기는 진공일 수도 있고 진공이 아닐 수도 있다.
한편, 본 발명의 다른 실시예에 따르면, 도 3에 도시한 것처럼, 밀봉형 열 방출판(40)을 IC 칩(10)의 뒷면에 부착하는 것도 가능하다. 밀봉형 열 방출판(40)은 둘레 테두리가 IC 칩(10) 쪽으로 구부러진 다리부(42)를 포함한다. 이 다리부(42)는 기판과 밀봉 접착되는데, 이에 대해서는 도 6을 참조로 후술한다.
도 4a에 도시한 바와 같이, 기판(50)의 IC 칩(10)이 실장될 위치에 플럭스 충전층(60, flux filler layer)을 형성한다. 플럭스 충전층(60)은 IC 칩(10)의 활성면(11)과 기판(50)의 상부면 사이의 공간을 채우는데, 이것은 열 사이클링 동안 가해지는 응력으로부터 IC 칩(10)과 기판(50)의 전기적 접속부를 보호한다. 플럭스 충전층(60)은 금속 범프(15)를 보호할 뿐만 아니라 절연층의 역할, IC 칩(10)과 기판(50)의 TCE 차이에 따른 열적 응력을 흡수하고 완화하는 기능을 수행한다. 플럭스 충전층(60)은 플럭스와 언더필 역할을 동시에 수행할 수 있는 액상 수지 또는 판상 수지(sheet resin)를 스텐실이나 디스펜싱 방법으로 기판(50)의 상부면에 도포함으로써 형성된다.
한편, 도 4b에 도시한 것처럼 기판(50)에 플럭스 충전층(60)과 함께 밀봉층(62; sealant layer)을 동시에 형성하는 것도 가능하다. 밀봉층(62)은 플럭스 충전층(60)과 동일한 재료이거나 흐름성없는 언더필(no flow underfill) 또는 탄성 재료(예컨대, 실리콘 고무)로 이루어진다. 밀봉층(62)은 기판(50)과 열 방출판(40) 사이의 공간을 채워 밀봉한다.
기판(50)은 세라믹 소재인 것이 바람직하지만, 일반 PCB를 사용할 수도 있다. 기판(50)의 표면에는 신호 배선이 형성되어 있는데, 기판의 내부에도 신호 배선층을 형성하여 다층 기판으로 할 수도 있다. 기판(50)의 표면에는 IC 칩(10)의 솔더 범프(15)와 접촉되는 위치에 랜드 패드(land pad, 도시하지 않음)가 형성되어 있다. 랜드 패드는 니켈, 니켈/금, 팔라듐, 은, 솔더 등의 금속으로 표면처리하는 것이 바람직하다. 또한, 랜드 패드에는 IC 칩(10)을 실장하기 전에 저융점(예컨대, 250℃ 이하) 솔더를 미리 도포해 두는 것이 바람직하다.
도 5를 참조하면, 도 2의 실시예와 같이 열 방출판(30)이 부착된 IC 칩(10)을 도 4a와 도 4b에 도시한 바와 같이 플럭스 충전층(60) 및/또는 밀봉층(62)이 형성되어 있는 기판(50)에 실장한다. 한편 본 발명의 다른 실시예에 따르면, 도 6에 도시한 바와 같이, 도 3의 밀봉형 열 방출판(40)이 부착된 IC 칩(10)을 도 4a에 도시한 바와 같이 플럭스 충전층(60)이 형성되어 있는 기판(50)에 실장한다.
도 5와 도 6을 참조하면, 금속 범프(15)가 기판(50)의 랜드에 접촉되도록 정렬된 상태로 기판(50)에 플립칩 실장되는데, 정확한 정렬을 위해 기판(50)의 표면에 패드로부터 일정한 거리만큼 떨어져 있는 위치에 소정 개수의 정렬키(alignkey)를 형성해 두는 것도 가능하다. 정렬된 IC 칩(10)을 기판(50)에 올려놓고 금속 범프(15)를 리플로우하여 IC 칩(10)과 기판(50)에 전기적 및 기계적 접속부를 형성한다. 이러한 접속부는 예컨대, C4(Controlled Collapse Chip Connect) 공정에 의해 형성될 수 있다. 접속부가 형성된 구조를 세정하여 플럭스 잔류물을 제거하는 공정을 진행할 수 있는데, 이것은 선택사항이다. 금속 범프(15)에 의한 접속부가 형성되면, 언더필을 리플로우 또는 경화 공정으로 처리하여 경화시킨다.
한편 도 6을 참조하면, 밀봉형 열 방출판(40)의 다리부(42)가 기판(50) 상부면에 밀봉접합되어 IC 칩(10)이 공간(65) 내부에 밀봉되도록 한다. 밀봉접합을 위한 밀봉제는 플럭스 충전층(60)과 동일하거나 이와는 다른 중합체를 사용할 수 있는데, 연성 실리콘 베이스(soft silicon base) 밀봉제나 경성 에폭시 베이스(hard epoxy base) 밀봉제를 적용할 수 있다.
이러한 밀봉형 열 방출판(40)은 반도체 IC 칩(10)을 외부의 전자기 간섭(EMI; ElectroMagnetic Interface)으로부터 보호하는 차폐 구조를 제공한다. 차폐 효과를 높이기 위해, 전기 전도성 밀봉제를 사용하고 열 방출판(40)의 다리부(42)와 접촉되는 기판(50) 상부면에 접지 배선을 형성하는 것도 가능하다.
도 7 내지 도 9는 본 발명의 또 다른 실시예에 따른 플립칩 패키지의 구조를 나타내는 단면도이다.
이 실시예에서 반도체 칩(10)의 활성면에 있는 전극 패드에는 복수의 금속 범프(15)가 형성되어 있고 반도체 칩(10)의 밑면에는 TIM(20)을 통해 열 방출판(140, 150, 160)이 부착되어 있다. 이 실시예에 포함된 구성 요소 가운데 앞에서 설명했던 실시예의 구성 요소와 동일한 것에 대해서는 동일한 도면 부호를 사용하고 자세한 설명은 생략한다.
반도체 칩(10)이 플립칩 실장될 기판(50) 면에 플럭스를 도포하거나 칩(10)의 금속 범프(15)에 플럭스를 도포한 다음, 반도체 칩(10)을 기판(50)에 실장한다. 그 다음 솔더링 공정을 진행하여 기판(50)과 반도체 칩(10)의 접속부를 형성한다.
기판(50)과 반도체 칩(10) 사이 및 기판(50)과 열 방출판(140, 150, 160) 사이에 성형체(130)를 형성한다. 성형체(130)는 성형 가능한 언더필 및 몰딩 기술을 이용하거나 흐름성 있는 언더필 및 디스펜싱 기술을 이용하여 형성한다. 즉, 이 실시예는 앞의 실시예와 달리 플럭스 충전층(60)을 사용하지 않는다. 한편, 이 실시예의 열 방출판(140, 150, 160)에는 각각 도 7, 8, 9에 나타낸 것처럼 굴곡부(142, 152, 162)가 형성되어 있어서 성형체(130)와의 결합 강도를 높이는 것이 바람직하다.
도 10에 도시한 바와 같이, 본 발명의 실시예들에 의해 제조된 플립칩 패키지(100)는 외부 회로 기판(120) 예컨대, 컴퓨터 시스템의 주기판(mother board)에 면실장된다. 패키지(100)는 기판(50) 밑면에 면배열되어 있는 접속핀(70)을 통해 주회로 기판(120)에 실장된다. 접속핀(70) 이외에 솔더 볼이나 랜드를 사용하는 것도 가능하다.
이상 설명한 바와 같이, 본 발명에 따르면 플립칩 실장과 언더필 공정이 동시에 실시되기 때문에 언더필 층의 특성 저하가 방지된다.
또한, 본 발명에 따르면, 솔더 접합 경계면의 특성이 개선되기 때문에, 열 방출 성능이 향상된다.

Claims (22)

  1. 플립칩 패키지를 제조하는 방법으로서,
    i) 복수의 전극 패드가 형성된 활성면을 갖는 반도체 IC 칩을 준비하는 단계,
    ii) 상기 복수의 전극 패드에 복수의 금속 범프를 형성하는 단계,
    iii) 열 인터페이스 재료(TIM)를 사용하여 상기 반도체 IC 칩의 상기 활성면 반대쪽에 있는 밑면에 열 방출판을 부착하는 단계,
    iv) 상기 전극 패드와 대응하는 복수의 랜드 패드가 형성된 기판에 플럭스 충전층(flux filler layer)을 형성하는 단계,
    v) 상기 반도체 IC 칩을 활성면이 상기 기판을 향하도록 실장하는데, 상기 복수의 금속 범프가 상기 복수의 랜드 패드에 닿도록 실장하는 단계,
    vi) 상기 금속 범프를 솔더링하여 랜드 패드와 금속 범프에 의한 전기 접속부를 형성하는 단계를 포함하며,
    상기 플럭스 충전층은 상기 전기 접속부를 형성하는 솔더링 과정에서 플럭스 역할을 하는 물질과 언더필 재료를 포함하는 것을 특징으로 하는 플립칩 패키지 제조 방법.
  2. 플립칩 패키지를 제조하는 방법으로서,
    i) 복수의 전극 패드가 형성된 활성면을 갖는 반도체 IC 칩을 준비하는 단계,
    ii) 상기 복수의 전극 패드에 복수의 금속 범프를 형성하는 단계,
    iii) 열 인터페이스 재료(TIM)를 사용하여 상기 반도체 IC 칩의 상기 활성면 반대쪽에 있는 밑면에 열 방출판을 부착하는 단계,
    iv) 상기 전극 패드와 대응하는 복수의 랜드 패드가 형성된 기판에 플럭스 충전층(flux filler layer)을 형성하는 단계,
    v) 상기 반도체 IC 칩을 활성면이 상기 기판을 향하도록 실장하는데, 상기 복수의 금속 범프가 상기 복수의 랜드 패드에 닿도록 실장하는 단계,
    vi) 상기 금속 범프를 솔더링하여 랜드 패드와 금속 범프에 의한 전기 접속부를 형성하는 단계를 포함하며,
    상기 플럭스 충전층은 상기 전기 접속부를 형성하는 솔더링 과정에서 플럭스 역할을 하는 물질과 언더필 재료를 포함하고, 상기 열 방출판은 둘레 테두리에 상기 기판을 향해 구부러진 다리부를 포함하는 밀봉형 열 방출판이며, 상기 전기 접속부 형성 단계는 상기 밀봉형 열 방출판의 다리부와 기판을 밀봉접합하는 단계를 포함하는 것을 특징으로 하는 플립칩 패키지 제조 방법.
  3. 제1항 또는 제2항에서,
    상기 열 방출판 부착 단계는 수소 분위기에서 상기 TIM을 솔더링하는 단계인 것을 특징으로 하는 플립칩 패키지 제조 방법.
  4. 제1항 또는 제2항에서,
    상기 열 방출판을 부착하기 전의 상기 반도체 IC 칩의 밑면에는 크롬, 티타늄, 구리/니켈바나듐/금, 은을 포함하는 군에서 선택된 금속층이 형성되어 있는 것을 특징으로 하는 플립칩 패키지 제조 방법.
  5. 제1항 또는 제2항에서,
    상기 금속 범프는 주석-납(Sn-Pb) 합금, 은(Ag)이 첨가된 주석-납 합금, 은이 첨가된 금(Au), 은이 첨가된 니켈(Ni)로 구성된 군에서 선택되는 금속으로 이루어진 것을 특징으로 하는 플립칩 패키지 제조 방법.
  6. 제1항 또는 제2항에서,
    상기 열 방출판 부착 단계는 솔더 TIM을 디스펜싱 공정으로 상기 반도체 IC 칩의 밑면에 시트 모양으로 도포하는 단계를 포함하는 것을 특징으로 하는 플립칩 패키지 제조 방법.
  7. 제1항 또는 제2항에서,
    상기 TIM은 주석-납 합금이나 은이 첨가된 주석-납 합금으로 이루어진 것을 특징으로 하는 플립칩 패키지 제조 방법.
  8. 제1항 또는 제2항에서,
    상기 열 방출판은 구리(Cu), 알루미늄(Al), 탄화규소 알루미늄(AlSiC), 텅스텐구리(CuW), 다이아몬드로 구성된 군으로부터 선택되는 재료로 이루어진 것을 특징으로 하는 플립칩 패키지 제조 방법.
  9. 제1항 또는 제2항에서,
    상기 열 방출판은 사각형 단면을 갖는 것을 특징으로 하는 플립칩 패키지 제조 방법.
  10. 제1항 또는 제2항에서,
    상기 언더필 층 형성 단계는 액상 수지 또는 판상 수지를 스텐실이나 디스펜싱 공정으로 상기 기판의 면에 도포하는 단계를 포함하는 것을 특징으로 하는 플립칩 패키지 제조 방법.
  11. 제1항 또는 제2항에서,
    상기 랜드 패드는 니켈(Ni), 니켈/금(Ni/Au), 팔라듐(Pd), 은(Ag), 솔더로 구성된 군으로부터 선택되는 금속으로 표면처리되어 있는 것을 특징으로 하는 플립칩 패키지 제조 방법.
  12. 제1항 또는 제2항에서,
    상기 언더필 층을 형성하는 단계 전에 상기 기판의 랜드 패드에 저융점 솔더를 미리 도포하는 단계를 더 포함하는 것을 특징으로 하는 플립칩 패키지 제조 방법.
  13. 제1항 또는 제2항에서,
    상기 기판은 정렬키를 포함하는 것을 특징으로 하는 플립칩 패키지 제조 방법.
  14. 제2항에서,
    상기 밀봉접합 단계는 연성 실리콘 베이스 밀봉제 또는 경성 에폭시 밀봉제를 사용하는 것을 특징으로 하는 플립칩 패키지 제조 방법.
  15. 제1항에서,
    상기 기판에 플럭스 충전층을 형성하는 단계는 플럭스 충전층 주위에 밀봉층을 더 형성하는 것을 특징으로 하는 플립칩 패키지 제조 방법.
  16. 제15항에서,
    상기 밀봉층은 플럭스 충전층과 동일한 재료이거나, 흐름성 없는 언더필 재료 또는 탄성 재료인 것을 특징으로 하는 플립칩 패키지 제조 방법.
  17. 제16항에서,
    상기 탄성 재료는 실리콘 고무인 것을 특징으로 하는 플립칩 패키지 제조 방법.
  18. 플립칩 패키지를 제조하는 방법으로서,
    i) 복수의 전극 패드가 형성된 활성면을 갖는 반도체 IC 칩을 준비하는 단계,
    ii) 상기 복수의 전극 패드에 복수의 금속 범프를 형성하는 단계,
    iii) 열 인터페이스 재료(TIM)를 사용하여 상기 반도체 IC 칩의 상기 활성면 반대쪽에 있는 밑면에 열 방출판을 부착하는 단계,
    iv) 상기 반도체 IC 칩을 활성면이 상기 기판을 향하도록 실장하는데, 상기 복수의 금속 범프가 상기 복수의 랜드 패드에 닿도록 실장하는 단계,
    v) 상기 금속 범프를 솔더링하여 랜드 패드와 금속 범프에 의한 전기 접속부를 형성하는 단계,
    vi) 기판과 반도체 칩 사이 및 기판과 열 방출판 사이에 성형체를 형성하는 단계를 포함하는 것을 특징으로 하는 플립칩 패키지 제조 방법.
  19. 제18항에서,
    상기 전기 접속부 형성 단계 이전에 기판 또는 금속 범프에 플럭스를 도포하는 단계가 더 포함되는 것을 특징으로 하는 플립칩 패키지 제조 방법.
  20. 제18항에서,
    상기 성형체는 성형 가능한 언더필 및 몰딩 기술에 의해 형성되는 것을 특징으로 하는 플립칩 패키지 제조 방법.
  21. 제18항에서,
    상기 성형체는 흐름성 있는 언더필 및 디스펜싱 기술에 의해 것을 특징으로 하는 플립칩 패키지 제조 방법.
  22. 제18항에서,
    상기 열 방출판을 굴곡부를 포함하여 상기 성형체와 결합 강도가 향상되는 것을 특징으로 하는 플립칩 패키지 제조 방법.
KR10-2001-0055454A 2001-09-10 2001-09-10 열 방출판이 부착된 플립칩 패키지 제조 방법 KR100442695B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR10-2001-0055454A KR100442695B1 (ko) 2001-09-10 2001-09-10 열 방출판이 부착된 플립칩 패키지 제조 방법
US10/165,736 US7005320B2 (en) 2001-09-10 2002-06-07 Method for manufacturing flip chip package devices with a heat spreader

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2001-0055454A KR100442695B1 (ko) 2001-09-10 2001-09-10 열 방출판이 부착된 플립칩 패키지 제조 방법

Publications (2)

Publication Number Publication Date
KR20030021895A KR20030021895A (ko) 2003-03-15
KR100442695B1 true KR100442695B1 (ko) 2004-08-02

Family

ID=19714100

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2001-0055454A KR100442695B1 (ko) 2001-09-10 2001-09-10 열 방출판이 부착된 플립칩 패키지 제조 방법

Country Status (2)

Country Link
US (1) US7005320B2 (ko)
KR (1) KR100442695B1 (ko)

Families Citing this family (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6841413B2 (en) 2002-01-07 2005-01-11 Intel Corporation Thinned die integrated circuit package
US20050136640A1 (en) * 2002-01-07 2005-06-23 Chuan Hu Die exhibiting an effective coefficient of thermal expansion equivalent to a substrate mounted thereon, and processes of making same
EP1636839A2 (en) * 2003-06-06 2006-03-22 Honeywell International Inc. Thermal interconnect system and method of production thereof
US7638705B2 (en) * 2003-12-11 2009-12-29 Nextreme Thermal Solutions, Inc. Thermoelectric generators for solar conversion and related systems and methods
US20100257871A1 (en) * 2003-12-11 2010-10-14 Rama Venkatasubramanian Thin film thermoelectric devices for power conversion and cooling
US7407085B2 (en) * 2004-09-22 2008-08-05 Intel Corporation Apparatus and method for attaching a semiconductor die to a heat spreader
US7220622B2 (en) * 2004-09-22 2007-05-22 Intel Corporation Method for attaching a semiconductor die to a substrate and heat spreader
US7523617B2 (en) * 2004-10-22 2009-04-28 Nextreme Thermal Solutions, Inc. Thin film thermoelectric devices for hot-spot thermal management in microprocessors and other electronics
US8063298B2 (en) * 2004-10-22 2011-11-22 Nextreme Thermal Solutions, Inc. Methods of forming embedded thermoelectric coolers with adjacent thermally conductive fields
US7679203B2 (en) * 2006-03-03 2010-03-16 Nextreme Thermal Solutions, Inc. Methods of forming thermoelectric devices using islands of thermoelectric material and related structures
JP4589269B2 (ja) * 2006-06-16 2010-12-01 ソニー株式会社 半導体装置およびその製造方法
JP5026038B2 (ja) * 2006-09-22 2012-09-12 新光電気工業株式会社 電子部品装置
US7791188B2 (en) 2007-06-18 2010-09-07 Chien-Min Sung Heat spreader having single layer of diamond particles and associated methods
US7982478B2 (en) * 2008-12-29 2011-07-19 Intel Corporation Liquid TIM dispense and removal method and assembly
US8778784B2 (en) 2010-09-21 2014-07-15 Ritedia Corporation Stress regulated semiconductor devices and associated methods
US9006086B2 (en) 2010-09-21 2015-04-14 Chien-Min Sung Stress regulated semiconductor devices and associated methods
US8531026B2 (en) 2010-09-21 2013-09-10 Ritedia Corporation Diamond particle mololayer heat spreaders and associated methods
US9386725B2 (en) * 2011-09-01 2016-07-05 Hewlett-Packard Development Company, L.P. Heat sinking
US9064971B2 (en) * 2012-12-20 2015-06-23 Intel Corporation Methods of forming ultra thin package structures including low temperature solder and structures formed therby
KR101585756B1 (ko) * 2014-02-24 2016-01-14 주식회사 동부하이텍 씨오에프형 반도체 패키지 및 그 제조 방법
US11031319B2 (en) 2016-10-06 2021-06-08 Hewlett-Packard Development Company, L.P. Thermal interface materials with adhesive selant for electronic components
US10720372B2 (en) 2018-10-26 2020-07-21 Microsoft Technology Licensing, Llc Conduction cooling for circuit boards
US11665857B2 (en) * 2020-09-17 2023-05-30 Te Connectivity Solutions Gmbh Heat sink assembly for an electrical connector assembly
CN113675093B (zh) * 2021-07-14 2024-05-24 复旦大学 一种双面塑封的散热结构的封装设计及制备方法
CN114496808B (zh) * 2022-01-25 2024-03-12 河北博威集成电路有限公司 倒装式塑封的装配方法、屏蔽系统、散热系统及应用

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH1174431A (ja) * 1997-06-05 1999-03-16 Lsi Logic Corp フリップチップ型ヒートシンクを取り付けるための溝を備えた半導体ダイ
US5909056A (en) * 1997-06-03 1999-06-01 Lsi Logic Corporation High performance heat spreader for flip chip packages
US6091603A (en) * 1999-09-30 2000-07-18 International Business Machines Corporation Customizable lid for improved thermal performance of modules using flip chips
KR20010068505A (ko) * 2000-01-06 2001-07-23 윤종용 플립 칩 기술을 이용한 피지에이 패키지
JP2001244362A (ja) * 2000-02-28 2001-09-07 Nec Corp 半導体装置

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB1256518A (ko) * 1968-11-30 1971-12-08
US5128746A (en) * 1990-09-27 1992-07-07 Motorola, Inc. Adhesive and encapsulant material with fluxing properties
US5477082A (en) * 1994-01-11 1995-12-19 Exponential Technology, Inc. Bi-planar multi-chip module
US5528462A (en) * 1994-06-29 1996-06-18 Pendse; Rajendra D. Direct chip connection using demountable flip chip package
MY112145A (en) 1994-07-11 2001-04-30 Ibm Direct attachment of heat sink attached directly to flip chip using flexible epoxy
US6046076A (en) * 1994-12-29 2000-04-04 Tessera, Inc. Vacuum dispense method for dispensing an encapsulant and machine therefor
US5583073A (en) * 1995-01-05 1996-12-10 National Science Council Method for producing electroless barrier layer and solder bump on chip
US5691041A (en) * 1995-09-29 1997-11-25 International Business Machines Corporation Socket for semi-permanently connecting a solder ball grid array device using a dendrite interposer
US5744869A (en) 1995-12-05 1998-04-28 Motorola, Inc. Apparatus for mounting a flip-chip semiconductor device
US6144101A (en) * 1996-12-03 2000-11-07 Micron Technology, Inc. Flip chip down-bond: method and apparatus
US6367150B1 (en) * 1997-09-05 2002-04-09 Northrop Grumman Corporation Solder flux compatible with flip-chip underfill material
US5835355A (en) * 1997-09-22 1998-11-10 Lsi Logic Corporation Tape ball grid array package with perforated metal stiffener
US6229831B1 (en) * 1997-12-08 2001-05-08 Coherent, Inc. Bright diode-laser light-source
US6118177A (en) 1998-11-17 2000-09-12 Lucent Technologies, Inc. Heatspreader for a flip chip device, and method for connecting the heatspreader
US6194788B1 (en) * 1999-03-10 2001-02-27 Alpha Metals, Inc. Flip chip with integrated flux and underfill
JP3277996B2 (ja) * 1999-06-07 2002-04-22 日本電気株式会社 回路装置、その製造方法
JP4666337B2 (ja) * 2001-05-24 2011-04-06 フライズ メタルズ インコーポレイテッド 熱界面材およびヒートシンク配置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5909056A (en) * 1997-06-03 1999-06-01 Lsi Logic Corporation High performance heat spreader for flip chip packages
JPH1174431A (ja) * 1997-06-05 1999-03-16 Lsi Logic Corp フリップチップ型ヒートシンクを取り付けるための溝を備えた半導体ダイ
US6091603A (en) * 1999-09-30 2000-07-18 International Business Machines Corporation Customizable lid for improved thermal performance of modules using flip chips
KR20010068505A (ko) * 2000-01-06 2001-07-23 윤종용 플립 칩 기술을 이용한 피지에이 패키지
JP2001244362A (ja) * 2000-02-28 2001-09-07 Nec Corp 半導体装置

Also Published As

Publication number Publication date
KR20030021895A (ko) 2003-03-15
US20030047814A1 (en) 2003-03-13
US7005320B2 (en) 2006-02-28

Similar Documents

Publication Publication Date Title
KR100442695B1 (ko) 열 방출판이 부착된 플립칩 패키지 제조 방법
US6395582B1 (en) Methods for forming ground vias in semiconductor packages
US6952050B2 (en) Semiconductor package
JP4343296B2 (ja) 半導体デバイスの製造方法
US6442033B1 (en) Low-cost 3D flip-chip packaging technology for integrated power electronics modules
US6734553B2 (en) Semiconductor device
JP2570499B2 (ja) フリップチップ集積回路の背面接地
US6020637A (en) Ball grid array semiconductor package
EP0740340B1 (en) Structure and process for mounting semiconductor chip
US6681482B1 (en) Heatspreader for a flip chip device, and method for connecting the heatspreader
KR100886778B1 (ko) 컴플라이언트 전기 단자들을 갖는 장치 및 그 제조 방법들
US7426117B2 (en) Chip on a board
US6518660B2 (en) Semiconductor package with ground projections
TWI485817B (zh) 微電子封裝及其散熱方法
US6340793B1 (en) Semiconductor device
KR100443399B1 (ko) 보이드가 형성된 열 매개 물질을 갖는 반도체 패키지
US20040177997A1 (en) Electronic apparatus
WO1997020347A1 (en) Semiconductor device, process for producing the same, and packaged substrate
US20050042838A1 (en) Fluxless assembly of chip size semiconductor packages
JPH0964099A (ja) 半導体装置及びその実装構造
TW201411788A (zh) 集成電路封裝件及其裝配方法
JPH08255965A (ja) マイクロチップモジュール組立体
KR20020018133A (ko) 전자 장치 및 그 제조 방법
WO2006112576A1 (en) Method for manufacturing passive device and semiconductor package using thin metal piece
WO2001024260A1 (en) Low cost 3d flip-chip packaging technology for integrated power electronics modules

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130701

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20140630

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20150630

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20160630

Year of fee payment: 13

FPAY Annual fee payment

Payment date: 20170630

Year of fee payment: 14

FPAY Annual fee payment

Payment date: 20180629

Year of fee payment: 15