KR100442244B1 - Apparatus for Displaying Twin Picture of Display - Google Patents

Apparatus for Displaying Twin Picture of Display Download PDF

Info

Publication number
KR100442244B1
KR100442244B1 KR10-2001-0065985A KR20010065985A KR100442244B1 KR 100442244 B1 KR100442244 B1 KR 100442244B1 KR 20010065985 A KR20010065985 A KR 20010065985A KR 100442244 B1 KR100442244 B1 KR 100442244B1
Authority
KR
South Korea
Prior art keywords
signal
scaler
resolution
display device
picture
Prior art date
Application number
KR10-2001-0065985A
Other languages
Korean (ko)
Other versions
KR20030033830A (en
Inventor
김효성
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR10-2001-0065985A priority Critical patent/KR100442244B1/en
Publication of KR20030033830A publication Critical patent/KR20030033830A/en
Application granted granted Critical
Publication of KR100442244B1 publication Critical patent/KR100442244B1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/445Receiver circuitry for the reception of television signals according to analogue transmission standards for displaying additional information
    • H04N5/45Picture in picture, e.g. displaying simultaneously another television channel in a region of the screen
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/41Structure of client; Structure of client peripherals
    • H04N21/426Internal components of the client ; Characteristics thereof
    • H04N21/42692Internal components of the client ; Characteristics thereof for reading from or writing on a volatile storage medium, e.g. Random Access Memory [RAM]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/431Generation of visual interfaces for content selection or interaction; Content or additional data rendering
    • H04N21/4312Generation of visual interfaces for content selection or interaction; Content or additional data rendering involving specific graphical features, e.g. screen layout, special fonts or colors, blinking icons, highlights or animations
    • H04N21/4316Generation of visual interfaces for content selection or interaction; Content or additional data rendering involving specific graphical features, e.g. screen layout, special fonts or colors, blinking icons, highlights or animations for displaying supplemental content in a region of the screen, e.g. an advertisement in a separate window
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/01Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
    • H04N7/0117Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level involving conversion of the spatial resolution of the incoming video signal

Abstract

본 발명은 하나의 스케일러(Scaler)를 이용하여 트윈 픽쳐(Twin Picture)를 구현하기 위한 영상표시 기기의 트윈 픽쳐 구현장치에 관한 것으로, 외부로부터 PC 신호를 입력받아 디지털 신호로 변환하기 위한 제 1 A/D 변환부, 상기 제 1 A/D 변환부를 통해 변환된 PC 신호를 입력받아 상기 입력된 PC 신호의 해상도를 (영상 표시기기의 기 설정된 수평 해상도의 1/2배 * 수직 해상도의 1배)로 조정하기 위한 스케일러, 외부로부터 A/V 신호를 입력받아 디지털 신호로 변환하기 위한 제 2 A/D 변환부, 상기 제 2 A/D 변환부를 통해 변환된 A/V 신호를 입력받아 (영상 표시기기의 기 설정된 수평 해상도의 1/2배)에 해당하는 A/V 신호만을 임시 저장하기 위한 메모리, 상기 스케일러와 메모리로부터 PC 신호와 A/V 신호를 입력받아 트윈 픽쳐로 혼합하기 위한 영상 혼합부, 트윈 픽쳐 구현시 주화면의 PC 신호와 부화면의 A/V 신호를 해당 해상도로 출력하도록 상기 스케일러 및 메모리를 제어하는 제어부를 포함하여 구성되므로 하나의 스케일러를 통해 서로 다른 두 영상신호(주화면/부화면)를 입력받아 트윈 픽쳐를 구현함으로서 제조 비용을 절감시키고 및 화질을 향상시킬 수 있다.The present invention relates to an apparatus for implementing a twin picture of an image display device for implementing a twin picture using a single scaler, the first A for receiving a PC signal from an external device and converting it into a digital signal. A PC signal converted through the / D converter and the first A / D converter, and the resolution of the input PC signal is (1/2 times the preset horizontal resolution of the video display device * 1 times the vertical resolution). A scaler for adjusting a digital signal, a second A / D converter for receiving an A / V signal from an external source and converting the digital signal into a digital signal, and receiving the converted A / V signal through the second A / D converter (image display) Memory for temporarily storing only A / V signal corresponding to 1/2 of the preset horizontal resolution of the device, and Image mixing unit for receiving a PC signal and A / V signal from the scaler and memory and mixing them into a twin picture , Twin picture It includes a controller for controlling the scaler and the memory to output the PC signal of the present main screen and the A / V signal of the sub-screen at the corresponding resolution, so that two different video signals (main screen / sub-screen) through one scaler are included. By inputting the twin picture to implement the reduction in manufacturing cost and image quality can be improved.

Description

영상표시 기기의 트윈 픽쳐 구현장치{Apparatus for Displaying Twin Picture of Display}Apparatus for Displaying Twin Picture of Display}

본 발명은 영상표시 기기에 관한 것으로, 특히, 트윈 픽쳐(Twin Picture)를 구현하기 위한 영상표시 기기의 트윈 픽쳐 구현장치에 관한 것이다.The present invention relates to an image display device, and more particularly, to an apparatus for implementing a twin picture of an image display device for implementing a twin picture.

최근, 영상표시 기기에 영상을 구현하는데 있어서, 외부로부터 서로 다른 영상신호를 수신하여 영상표시 기기의 한 화면에 주화면 및 부화면을 동시에 구현할 수 있는 트윈 픽쳐(Twin Picture) 또는 피아이피(PIP, Picture in Picture) 기능을 이용하는 경우가 많다. 예를 들어, 영상표시 기기 한 화면을 통해 PC(Personal Computer) 화면 및 A/V(Audio/Video) 화면을 동시에 구현할 수 있다.Recently, in realizing an image on an image display device, a twin picture or PIP (PIP) capable of simultaneously receiving a main image and a sub-screen on one screen of the image display device by receiving different image signals from the outside Picture in Picture) is often used. For example, a PC (Personal Computer) screen and an A / V (Audio / Video) screen may be simultaneously implemented through one screen of an image display device.

종래 기술에 따른 영상표시 기기의 트윈 픽쳐 구현장치를 설명하면 다음과 같다.A twin picture realization apparatus of a video display device according to the related art is as follows.

도 1에 도시한 바와 같이, 종래 기술에 따른 영상표시 기기의 트윈 픽쳐 구현장치는 주화면 및 부화면 영상신호를 각각 디지털 신호로 변환하기 위한 제 1 및 제 2 A/D 변환부(1, 2)와, 상기 주화면 및 부화면 영상신호의 해상도를 각각 조정하기 위한 제 1 및 제 2 스케일러(3, 4)와, 상기 변환된 주화면 및 부화면 영상신호를 각각 저장하기 위한 제 1 및 제 2 메모리(5, 6)와, 상기 제 1 및 제 2 메모리(5, 6)에 저장된 상기 주화면 및 부화면 영상신호를 혼합하기 위한 영상 혼합부(7)와, 상기 주화면 및 부화면이 상기 영상표시 기기의 기 설정된 수평 해상도의 1/2배 및 수직 해상도의 1배가 될 수 있도록 상기 제 1 및 제 2 스케일러(3, 4)를 제어하기 위한 제어부(도시 생략)를 포함하여 구성된다.As shown in FIG. 1, the twin picture realization apparatus of the image display apparatus according to the related art includes first and second A / D converters 1 and 2 for converting main and sub picture video signals into digital signals, respectively. ), First and second scalers 3 and 4 for adjusting the resolution of the main and sub picture signals, and first and second for storing the converted main and sub picture signals, respectively. 2 memory 5 and 6, an image mixing unit 7 for mixing the main and sub picture video signals stored in the first and second memories 5 and 6, and the main and sub picture. And a control unit (not shown) for controlling the first and second scalers 3 and 4 so as to be 1/2 times the preset horizontal resolution and 1 times the vertical resolution of the image display device.

상기와 같이 구성된 종래 기술에 따른 영상표시 기기의 트윈 픽쳐 구현장치 동작설명은 다음과 같다.The operation description of the twin picture realization apparatus of the image display device according to the related art configured as described above is as follows.

먼저, 사용자의 외부 입력에 따른 상기 영상표시 기기의 트윈 픽쳐 출력시, 외부로부터 주화면 및 부화면의 영상신호를 각각 입력받아 상기 입력된 주화면 및 부화면 영상신호를 상기 제 1 및 제 2 A/D 변환부(1, 2)를 거쳐 디지털 신호로 변환한다.First, when outputting a twin picture of the video display device according to an external input of a user, the video signal of the main screen and the sub-screen are respectively received from the outside and the first and second A video signals are inputted. The digital signal is converted into digital signals via the / D converters 1 and 2.

상기 변환된 주화면 및 부화면 영상신호는 상기 제 1 및 제 2 메모리(5, 6)에 각각 임시 저장되고, 상기 제 1 및 제 2 스케일러(3, 4)를 통해 상기 주화면 및 부화면 영상신호의 해상도를 조정한다.The converted main picture and sub picture video signals are temporarily stored in the first and second memories 5 and 6, respectively, and the main and sub picture images are transmitted through the first and second scalers 3 and 4. Adjust the resolution of the signal.

이때, 통상 상기 제 1 및 제 2 스케일러(3, 4)는 LCD(Liquid Crystal Display), PDP(Plasma Display Panel) 등과 같은 영상표시 기기에서 640*480, 1280*720, 1280*1024 등 여러 해상도의 영상신호가 입력되더라도 상기 영상표시 기기의 기 설정된 해상도에 맞게 변환해주기 위한 것이다. 상기 입력되는 영상신호의 해상도가 상기 영상표시 기기보다 크면 상기 입력되는 영상신호의 해상도를 상기 스케일러(3, 4)를 통해 낮추고, 상기 영상표시 기기보다 작으면 상기 입력되는 영상신호의 해상도를 키워 출력한다.In this case, the first and second scalers 3 and 4 generally have various resolutions such as 640 * 480, 1280 * 720, 1280 * 1024 in an image display device such as a liquid crystal display (LCD) and a plasma display panel (PDP). Even if an image signal is input, the image signal is converted in accordance with a preset resolution. If the resolution of the input video signal is greater than the video display device, the resolution of the input video signal is lowered through the scalers 3 and 4, and if the resolution of the input video signal is smaller than the video display device, the resolution of the input video signal is increased. do.

트윈 픽쳐 출력시, 상기 제 1 및 제 2 스케일러(3, 4)는 상기 주화면 및 부화면 영상신호를 상기 제어부의 제어에 따라 상기 영상표시 기기 수평 해상도의 1/2배 및 수직 해상도의 1배로 조정하여 출력한다.When outputting a twin picture, the first and second scalers 3 and 4 output the main and sub picture video signals to 1/2 times the horizontal resolution and 1 times the vertical resolution under the control of the controller. Adjust the output.

예를 들어, 상기 영상표시 기기 자체의 해상도가 1280*720 이고 외부에서 입력되는 상기 주화면 및 부화면 영상신호의 해상도가 각각 1280*720, 640*480 일 경우, 상기 주화면 및 부화면 출력은 상기 제 1 및 제 2 스케일러(3, 4)를 거쳐 640*720 해상도로 출력된다.For example, when the resolution of the image display device itself is 1280 * 720 and the resolutions of the main and sub picture video signals input from the outside are 1280 * 720 and 640 * 480, respectively, the main and sub picture outputs are The first and second scalers 3 and 4 are output at 640 * 720 resolution.

이어서, 상기 제 1 및 제 2 스케일러(3, 4)를 통해 조정된 상기 주화면 및 부화면 영상신호는 상기 영상 혼합부(7)를 거쳐 혼합되어 상기 영상표시 기기의 한화면으로 구현된다.Subsequently, the main and sub picture image signals adjusted by the first and second scalers 3 and 4 are mixed through the image mixing unit 7 to be implemented as one screen of the image display device.

따라서, 종래 기술에 따른 영상표시 기기의 트윈 픽쳐 구현장치는 주화면 및 부화면 출력에 있어서, 각 메모리와 스케일러를 통해 주화면 해상도와 부화면 해상도를 각각 조정하여 출력한다.Accordingly, the twin picture realization apparatus of the image display device according to the related art adjusts and outputs the main screen resolution and the sub-screen resolution through each memory and the scaler in the main screen and the sub-screen output.

상술한 종래 기술에 따른 영상표시 기기의 트윈 픽쳐 구현장치는 다음과 같은 문제점이 있었다.The twin picture realization apparatus of the image display device according to the related art has the following problems.

첫째, 서로 다른 영상신호 즉, 주화면 및 부화면을 동시에 구현하기 위해 주화면 구현 측의 메모리와 스케일러, 부화면 측의 메모리와 스케일러를 구성하므로 제품 비용이 상승한다.First, since the memory and the scaler on the main screen implementation side and the memory and the scaler on the subscreen side are configured to simultaneously implement different video signals, that is, the main screen and the subscreen, the product cost increases.

둘째, 영상신호가 A/V 신호일 경우, 스케일러를 거치기 때문에 화면의 화질 열화를 초래한다.Second, when the video signal is an A / V signal, the image quality is deteriorated because it passes through a scaler.

본 발명은 상기 종래 기술에 따른 문제점을 해결하기 위해 안출한 것으로, 본 발명의 목적은 하나의 스케일러를 이용하여 주화면 및 부화면 즉, 트윈 픽쳐를 구현하고, A/V 신호에 대한 화면 화질을 향상할 수 있도록 한 영상표시 기기의 트윈 픽쳐 구현장치를 제공하기 위한 것이다.The present invention has been made to solve the problems according to the prior art, an object of the present invention is to implement a main picture and a sub picture, that is, a twin picture using a single scaler, and to improve the picture quality of the A / V signal It is to provide a twin picture realization apparatus of a video display device to improve.

도 1은 종래 기술에 따른 영상표시 기기의 트윈 픽쳐 구현장치 구성을 나타낸 블록도1 is a block diagram illustrating a configuration of an apparatus for implementing a twin picture of an image display device according to the related art.

도 2는 본 발명에 따른 영상표시 기기의 트윈 픽쳐 구현장치 구성을 나타낸 블록도2 is a block diagram showing the configuration of an apparatus for implementing a twin picture of an image display device according to the present invention.

도 3은 본 발명에 따른 트윈 픽쳐 구현을 나타낸 도면3 illustrates a twin picture implementation according to the present invention.

도면의 주요부분에 대한 부호의 설명Explanation of symbols for main parts of the drawings

10: 제 1 A/D 변환부 20: 제 2 A/D 변환부10: first A / D converter 20: second A / D converter

30: 스케일러 40: 메모리30: Scaler 40: Memory

50: 영상 혼합부50: video mixing unit

상기 목적을 달성하기 위한 본 발명에 따른 영상표시 기기의 트윈 픽쳐 구현장치는 PC 신호를 주(Main)화면으로 설정하고, A/V 신호를 부(Sub)화면으로 설정하여 트윈 픽쳐를 구현하기 위한 영상 표시기기에서, 외부로부터 PC 신호를 입력받아 디지털 신호로 변환하기 위한 제 1 A/D 변환부, 상기 제 1 A/D 변환부를 통해 변환된 PC 신호를 입력받아 상기 입력된 PC 신호의 해상도를 (영상 표시기기의 기 설정된 수평 해상도의 1/2배 * 수직 해상도의 1배)로 조정하기 위한 스케일러, 외부로부터 A/V 신호를 입력받아 디지털 신호로 변환하기 위한 제 2 A/D 변환부, 상기 제 2 A/D 변환부를 통해 변환된 A/V 신호를 입력받아 (영상 표시기기의 기 설정된 수평 해상도의 1/2배)에 해당하는 A/V 신호만을 임시 저장하기 위한 메모리, 상기 스케일러와 메모리로부터 PC 신호와 A/V 신호를 입력받아 트윈 픽쳐로 혼합하기 위한 영상 혼합부, 트윈 픽쳐 구현시 주화면의 PC 신호와 부화면의 A/V 신호를 해당 해상도로 출력하도록 상기 스케일러 및 메모리를 제어하는 제어부를 포함하여 구성되는데 그 특징이 있다.In order to achieve the above object, a twin picture implementing apparatus of an image display device according to the present invention sets a PC signal as a main screen and sets an A / V signal as a sub screen to implement a twin picture. In an image display device, a first A / D converter for receiving a PC signal from an external device and converting the received PC signal into a digital signal, and receiving the PC signal converted through the first A / D converter, determines the resolution of the input PC signal. (Scaler for adjusting to 1/2 times the preset horizontal resolution of the video display device * 1 times the vertical resolution), Second A / D converter for receiving the A / V signal from the outside and converting it into a digital signal, A memory for temporarily storing only the A / V signal corresponding to the A / V signal converted through the second A / D converter (half of the preset horizontal resolution of the image display device), and the scaler; PC signal and A / V signal from memory And a control unit for controlling the scaler and the memory to output the PC signal of the main screen and the A / V signal of the sub-screen at a corresponding resolution when the twin picture is implemented. There is a characteristic.

이하, 첨부된 도면을 참조하여 본 발명에 따른 영상표시 기기의 트윈 픽쳐 구현장치를 설명하면 다음과 같다.Hereinafter, a twin picture realization apparatus of an image display device according to the present invention will be described with reference to the accompanying drawings.

도 2는 본 발명에 따른 영상표시 기기의 트윈 픽쳐 구현장치 구성을 나타낸 블록도이다.2 is a block diagram illustrating a configuration of an apparatus for implementing twin pictures of an image display device according to the present invention.

도시한 바와 같이, 본 발명에 따른 영상표시 기기의 트윈 픽쳐 구현장치는 영상표시 기기에서, PC 신호를 주(Main)화면으로 설정하고, A/V 신호를 부(Sub)화면으로 설정하여 트윈 픽쳐를 구현하기 위한 영상 표시기기에서, 외부로부터 PC 신호를 입력받아 디지털 신호로 변환하기 위한 제 1 A/D 변환부(10), 상기 제 1 A/D 변환부(10)를 통해 변환된 PC 신호를 입력받아 메모리(40)에 임시저장하고, 상기 메모리(40)에 임시저장된 PC 신호를 (영상 표시기기의 기 설정된 수평 해상도의 1/2배 * 수직 해상도의 1배)로 상기 입력된 PC 신호의 해상도를 조정하기 위한 스케일러(30), 외부로부터 A/V 신호를 입력받아 디지털 신호로 변환하기 위한 제 2 A/D 변환부(20), 상기 제 1 A/D 변환부(10)로부터의 PC 신호를 임시저장하고, 상기 제 2 A/D 변환부(20)를 통해 변환된 A/V 신호를 입력받아 (영상 표시기기의 기 설정된 수평 해상도의 1/2배)에 해당하는 A/V 신호만을 임시 저장하기 위한 메모리(40), 상기 스케일러(30)와 메모리(40)로부터 PC 신호와 A/V 신호를 입력받아 트윈 픽쳐로 혼합하기 위한 영상 혼합부(50), 트윈 픽쳐 구현시 주화면의 PC 신호와 부화면의 A/V 신호를 해당 해상도로 출력하도록 상기 스케일러(30) 및 메모리(40)를 제어하는 제어부(도시 생략)를 포함하여 구성된다.As shown, a twin picture realization apparatus of an image display device according to the present invention sets a PC signal as a main screen and an A / V signal as a sub picture in a video display device. In the video display device for implementing the first, the first A / D conversion unit 10 for receiving a PC signal from the outside to convert into a digital signal, the PC signal converted through the first A / D conversion unit 10 The PC signal is temporarily stored in the memory 40 and the PC signal temporarily stored in the memory 40 is (1/2 times the preset horizontal resolution of the video display device * 1 times the vertical resolution). Scaler 30 for adjusting the resolution of the second A / D converter 20 for receiving an A / V signal from the outside and converting the digital signal from the first A / D converter 10 Temporarily stores a PC signal and receives the converted A / V signal through the second A / D converter 20. Memory 40 for temporarily storing only the A / V signal corresponding to (1/2 times the preset horizontal resolution of the image display device), PC signal and A / V signal from the scaler 30 and the memory 40 The image mixer 50 for mixing the twin picture and the scaler 30 and the memory 40 to output the PC signal of the main screen and the A / V signal of the sub picture at a corresponding resolution when the twin picture is implemented. It is comprised including the control part (not shown) to control.

상기와 같이 구성된 본 발명에 따른 영상표시 기기의 트윈 픽쳐 구현장치 동작을 살펴보면 다음과 같다.본 발명에서, 사용자가 트윈 픽쳐를 구현하고자 할 경우 주화면 신호를 PC 신호로 설정하고, 부화면 신호를 A/V 신호로 설정한다.사용자로부터 트윈 픽쳐 구현 명령이 입력되면 상기 제 1 및 제 2 A/D 변환부(10, 20)는 외부로부터 주화면 및 부화면 영상신호를 각각 입력받아 상기 주화면 및 부화면 영상신호를 디지털 신호로 변환한다.The operation of the twin picture realization apparatus of the image display device according to the present invention configured as described above is as follows. In the present invention, when the user wants to implement the twin picture, the main picture signal is set as the PC signal, and the sub picture signal is The first and second A / D converters 10 and 20 receive main and sub picture video signals from the outside, respectively, when a twin picture implementation command is input from a user. And convert the sub-screen video signal into a digital signal.

상기 변환되어 메모리(40)에 임시저장된 주화면의 영상신호는 스케일러(30)를 통해 해상도가 조정되며, 상기 변환된 부화면 영상신호는 상기 메모리(40)에 임시 저장된다.The converted video signal of the main screen temporarily stored in the memory 40 is adjusted through the scaler 30, and the converted sub-screen video signal is temporarily stored in the memory 40.

이때, 상기 스케일러(30)는 상기 제어부의 제어에 따라 트윈 픽쳐를 구현할 수 있도록 상기 주화면 영상신호의 수평 방향으로 두 개의 픽셀(Pixel) 중 하나의 픽셀만을 선택하여 상기 영상 혼합부(50)로 출력함으로서 상기 주화면 영상신호를 상기 영상표시 기기의 수평 해상도 1/2배 그리고, 수직 해상도 1배로 조정한다.In this case, the scaler 30 selects only one pixel of two pixels in the horizontal direction of the main screen image signal to the image mixer 50 to implement a twin picture under the control of the controller. By outputting, the main screen video signal is adjusted to 1/2 the horizontal resolution and 1 times the vertical resolution of the video display device.

예를 들어, 상기 영상표시 기기 및 주화면 영상신호의 해상도가 1280*720일 경우 트윈 픽쳐를 구현하기 위해서 상기 주화면 영상신호의 해상도를 640*720으로 조정하여 출력한다.For example, when the resolution of the video display device and the main screen video signal is 1280 * 720, the resolution of the main screen video signal is adjusted to 640 * 720 for outputting a twin picture.

그리고, 상기 제 2 A/D 변환부(20)를 통해 출력된 부화면 영상신호의 처리는 제어부의 제어에 따라 영상표시 기기의 1/2배 수평 해상도로 설정되어 영상표시 기기의 1/2배 수평 해상도에 해당하는 영상신호만을 상기 메모리(40)에 저장한다. 즉, 상기 스케일러(30)를 통해 출력된 주화면 영상신호와 동일한 수평 해상도로 저장된 후 출력된다.The sub-screen video signal output through the second A / D converter 20 is set to 1/2 times the horizontal resolution of the video display device under the control of the controller to be 1/2 the video display device. Only image signals corresponding to horizontal resolution are stored in the memory 40. That is, it is output after being stored at the same horizontal resolution as the main screen video signal output through the scaler 30.

이어서, 상기 영상 혼합부(50)는 상기 스케일러(30)에서 출력된 상기 주화면 영상신호 및 상기 메모리(40)로부터 출력된 부화면 영상신호를 한 화면에 디스플레이 가능하도록 혼합한다.Subsequently, the image mixing unit 50 mixes the main screen image signal output from the scaler 30 and the sub screen image signal output from the memory 40 to be displayed on one screen.

이때, 상기 주화면 영상신호는 상기 스케일러(30)를 거쳐 출력되므로 PC 신호 뿐 아니라 NTSC, PAL 등과 같은 A/V 신호라 하더라도 상기 제어부의 제어에 따라 스케일러(30)를 통해 상기 영상표시 기기의 수평 해상도 1/2배 그리고, 수직 해상도 1배로 조정 후 출력된다.In this case, since the main screen video signal is output through the scaler 30, even if it is not only a PC signal but an A / V signal such as NTSC and PAL, the image display device is horizontally controlled through the scaler 30 under the control of the controller. Output after adjusting 1 / 2x resolution and 1x vertical resolution.

그리고, 상기 부화면 영상신호는 상기 스케일러(30)를 거치지 않고 상기 영상표시 기기의 수평 해상도 1/2배로 설정되어 상기 제어부의 제어에 따라 메모리(40)에 저장된 후 출력되는데, 수평 해상도는 영상표시기기의 수평 해상도 1/2배로 구현되고 수직 해상도는 영상신호의 유효 라인수는 그대로 구현된다.즉, 외부에서 입력되는 영상신호가 PC 신호일 경우 스케일러(30)를 거치는 주화면으로 설정하고, NTSC, PAL, 컴포넌트, DTV 등의 A/V 신호일 경우 스케일러(30)를 거치지 않는 부화면으로 설정한다.The sub-screen video signal is set to 1/2 the horizontal resolution of the video display device without passing through the scaler 30 and stored in the memory 40 under the control of the controller. The horizontal resolution of the device is implemented at 1/2 times and the vertical resolution is implemented as the number of effective lines of the video signal. That is, when the externally input video signal is a PC signal, it is set as the main screen through the scaler 30, NTSC, In case of A / V signal such as PAL, component, DTV, etc., it is set as a sub picture not passing through the scaler 30.

상기 영상표시 기기의 해상도가 1280*720일 경우 상술한 트윈 픽쳐 구현은 도 3에 도시한 바와 같다.When the resolution of the image display device is 1280 * 720, the above-described twin picture implementation is as shown in FIG.

예를 들어, 상기 주화면 영상신호는 PC 영상신호이고 상기 부화면 영상신호는 각각 NTSC(A), PAL(B) A/V 신호이다.이때, 상기 부화면의 수평 해상도는 영상표시 기기의 1/2 수평 해상도인 640 라인으로 설정되어 상기 제어부의 제어에 따라 메모리(40)에 저장된 후 출력된다. 그리고, 상기 NTSC 수직 유효 라인 수는 488라인이고, 상기 PAL 수직 유효 라인 수는 576이므로 수직 해상도는 도시한 바와 같이 유효 라인수가 그대로 구현된다.For example, the main screen video signal is a PC video signal and the sub screen video signals are NTSC (A) and PAL (B) A / V signals, respectively. / 2 is set to 640 lines of horizontal resolution and stored in the memory 40 under the control of the controller and then output. Since the number of NTSC vertical valid lines is 488 lines and the number of PAL vertical valid lines is 576, the vertical resolution is implemented as it is.

따라서, 하나의 스케일러를 통해 영상표시 기기의 트윈 픽쳐 구현시, 주화면 영상신호는 상기 스케일러를 통해 구현하고 부화면 영상신호는 스케일러를 거치지 않고 구현한다. 외부에서 입력되는 영상신호가 A/V 신호일 경우 상기 A/V신호는 상기 스케일러를 거치게 되면 화면의 화질 열화를 초래하므로 외부에서 입력되는 서로 다른 영상신호 중 하나의 영상신호가 A/V 신호라면 상기 스케일러를 거치지 않고 구현할 수 있도록 영상신호를 선택적으로 입력한다.Therefore, when implementing a twin picture of an image display device through one scaler, the main screen video signal is implemented through the scaler, and the sub-screen video signal is implemented without passing through the scaler. When the video signal input from the outside is an A / V signal, the A / V signal causes a deterioration of image quality of the screen if the video signal is passed through the scaler. Video signals are selectively inputted so that they can be implemented without going through a scaler.

이상에서 상술한 본 발명에 따른 영상표시 기기의 트윈 픽쳐 구현장치는 다음과 같은 효과가 있다.The twin picture realization apparatus of the image display device according to the present invention described above has the following effects.

첫째, 본 발명은 하나의 스케일러를 통해 서로 다른 두 영상신호(주화면/부화면)를 입력받아 트윈 픽쳐를 구현함으로서 제조 비용을 절감시킬 수 있다.First, the present invention can reduce manufacturing costs by implementing two pictures by receiving two different image signals (main picture / sub picture) through one scaler.

둘째, 본 발명의 트윈 픽쳐 구현에 있어서, 부화면의 영상신호가 A/V 신호인 경우 스케일러를 거치지 않고 영상신호를 구현하므로 화면의 화질을 향상시킬 수 있다.Second, in the twin picture implementation of the present invention, when the video signal of the sub-screen is an A / V signal, the video signal is implemented without going through a scaler, thereby improving the image quality of the screen.

이상에서 설명한 내용을 통해 당업자라면 본 발명의 기술 사상을 이탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다.Those skilled in the art will appreciate that various changes and modifications can be made without departing from the spirit of the present invention.

따라서, 본 발명의 기술적 범위는 실시예에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의하여 정해져야 한다.Therefore, the technical scope of the present invention should not be limited to the contents described in the embodiments, but should be defined by the claims.

Claims (2)

PC 신호를 주(Main)화면으로 설정하고, A/V 신호를 부(Sub)화면으로 설정하여 트윈 픽쳐를 구현하기 위한 영상 표시기기에서,In a video display device for implementing a twin picture by setting a PC signal as a main screen and an A / V signal as a sub screen, 외부로부터 PC 신호를 입력받아 디지털 신호로 변환하기 위한 제 1 A/D 변환부,A first A / D converter for receiving a PC signal from the outside and converting the signal into a digital signal; 상기 제 1 A/D 변환부를 통해 변환된 PC 신호를 입력받아 상기 입력된 PC 신호의 해상도를 (영상 표시기기의 기 설정된 수평 해상도의 1/2배 * 수직 해상도의 1배)로 조정하기 위한 스케일러,A scaler for receiving the converted PC signal through the first A / D converter and adjusting the resolution of the input PC signal to (1/2 times the preset horizontal resolution of the video display device * 1 times the vertical resolution). , 외부로부터 A/V 신호를 입력받아 디지털 신호로 변환하기 위한 제 2 A/D 변환부,A second A / D converter for receiving an A / V signal from the outside and converting the A / V signal into a digital signal; 상기 제 2 A/D 변환부를 통해 변환된 A/V 신호를 입력받아 (영상 표시기기의 기 설정된 수평 해상도의 1/2배)에 해당하는 A/V 신호만을 임시 저장하기 위한 메모리,A memory for temporarily storing only the A / V signal corresponding to the A / V signal converted through the second A / D converter (half of the preset horizontal resolution of the image display device); 상기 스케일러와 메모리로부터 PC 신호와 A/V 신호를 입력받아 트윈 픽쳐로 혼합하기 위한 영상 혼합부,An image mixer for receiving a PC signal and an A / V signal from the scaler and the memory and mixing them into a twin picture; 트윈 픽쳐 구현시 주화면의 PC 신호와 부화면의 A/V 신호를 해당 해상도로 출력하도록 상기 스케일러 및 메모리를 제어하는 제어부를 포함하여 구성됨을 특징으로 하는 영상표시 기기의 트윈 픽쳐 구현장치.And a controller for controlling the scaler and the memory to output the PC signal of the main screen and the A / V signal of the subscreen at a corresponding resolution when the twin picture is implemented. 제 1 항에 있어서,The method of claim 1, 상기 메모리는The memory is 프레임(Frame) 메모리임을 특징으로 하는 영상표시 기기의 트윈 픽쳐 구현장치.Twin picture realization device of a video display device characterized in that the frame (Frame) memory.
KR10-2001-0065985A 2001-10-25 2001-10-25 Apparatus for Displaying Twin Picture of Display KR100442244B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR10-2001-0065985A KR100442244B1 (en) 2001-10-25 2001-10-25 Apparatus for Displaying Twin Picture of Display

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2001-0065985A KR100442244B1 (en) 2001-10-25 2001-10-25 Apparatus for Displaying Twin Picture of Display

Publications (2)

Publication Number Publication Date
KR20030033830A KR20030033830A (en) 2003-05-01
KR100442244B1 true KR100442244B1 (en) 2004-07-30

Family

ID=29566344

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2001-0065985A KR100442244B1 (en) 2001-10-25 2001-10-25 Apparatus for Displaying Twin Picture of Display

Country Status (1)

Country Link
KR (1) KR100442244B1 (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100463531B1 (en) * 2002-10-11 2004-12-29 엘지전자 주식회사 Apparatus for processing main/sub image in digital TV
KR100843549B1 (en) * 2006-05-17 2008-07-04 (주)마이위 Method for displaying dmb signal and gps signal

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR0150505B1 (en) * 1993-12-24 1998-10-15 사또오 후미오 Two picture video processing circuit
JPH11308550A (en) * 1998-04-17 1999-11-05 Matsushita Electric Ind Co Ltd Television receiver
JPH11313269A (en) * 1998-04-30 1999-11-09 Sony Corp Video signal processor
JP2001157138A (en) * 1999-11-29 2001-06-08 Matsushita Electric Ind Co Ltd Video compositing device
KR20010046766A (en) * 1999-11-15 2001-06-15 구자홍 Apaaratus for display multi-screen
JP2001230987A (en) * 2000-02-18 2001-08-24 Hitachi Ltd Video signal processing circuit

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR0150505B1 (en) * 1993-12-24 1998-10-15 사또오 후미오 Two picture video processing circuit
JPH11308550A (en) * 1998-04-17 1999-11-05 Matsushita Electric Ind Co Ltd Television receiver
JPH11313269A (en) * 1998-04-30 1999-11-09 Sony Corp Video signal processor
KR20010046766A (en) * 1999-11-15 2001-06-15 구자홍 Apaaratus for display multi-screen
JP2001157138A (en) * 1999-11-29 2001-06-08 Matsushita Electric Ind Co Ltd Video compositing device
JP2001230987A (en) * 2000-02-18 2001-08-24 Hitachi Ltd Video signal processing circuit

Also Published As

Publication number Publication date
KR20030033830A (en) 2003-05-01

Similar Documents

Publication Publication Date Title
EP0782333B1 (en) Image display apparatus
KR100459124B1 (en) Apparatus for Displaying Twin Picture of Display and Method of The Same
US5963192A (en) Apparatus and method for flicker reduction and over/underscan
JPH08110764A (en) Display control method and device
US20060221237A1 (en) Display apparatus and control method thereof
KR20020013009A (en) Method and apparatus for controlling screen of monitor
KR100275700B1 (en) Apparatus for coverting the format of video signal
KR100442244B1 (en) Apparatus for Displaying Twin Picture of Display
KR100400008B1 (en) A apparatus for processing signal of monitor
KR100606743B1 (en) Apparatus for supporting for tv-out function in dual lcds mobile terminal
KR100546599B1 (en) Apparatus for Processing Twin Picture of Projector
KR100446905B1 (en) Picture In Picture Based On 1-Scaler Of Video Display Device
KR100676701B1 (en) Display apparatus
JP3449950B2 (en) Video signal standard converter
JP2006184619A (en) Video display device
KR100480740B1 (en) Method for Displaying Twin Picture of Display
JP2001016601A (en) Liquid crystal television
KR100204573B1 (en) Structure of color thin film transistor liquid crystal screen display device on the graphic controller
KR19990011803A (en) LCD monitor display
JP2001282213A (en) Display controller and information processor having the controller
JP2004101924A (en) Image signal processor and image signal processing method
Greenberg et al. High‐performance system‐on‐silicon pixelated‐display‐controller IC
JPH0627903A (en) Liquid crystal display device
JP2006174006A (en) Video display apparatus
JP2006173994A (en) Video display apparatus

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
E902 Notification of reason for refusal
E90F Notification of reason for final refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130624

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20140624

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20150624

Year of fee payment: 12

LAPS Lapse due to unpaid annual fee