KR100417838B1 - 발광다이오드(led)어레이인터페이스 - Google Patents

발광다이오드(led)어레이인터페이스 Download PDF

Info

Publication number
KR100417838B1
KR100417838B1 KR1019970702932A KR19970702932A KR100417838B1 KR 100417838 B1 KR100417838 B1 KR 100417838B1 KR 1019970702932 A KR1019970702932 A KR 1019970702932A KR 19970702932 A KR19970702932 A KR 19970702932A KR 100417838 B1 KR100417838 B1 KR 100417838B1
Authority
KR
South Korea
Prior art keywords
state
status
buffers
source
repeater
Prior art date
Application number
KR1019970702932A
Other languages
English (en)
Other versions
KR980700753A (ko
Inventor
윌리암 로
스테펀 머크로버트
Original Assignee
아드밴스트 마이크로 디이바이시스 인코포레이티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 아드밴스트 마이크로 디이바이시스 인코포레이티드 filed Critical 아드밴스트 마이크로 디이바이시스 인코포레이티드
Publication of KR980700753A publication Critical patent/KR980700753A/ko
Application granted granted Critical
Publication of KR100417838B1 publication Critical patent/KR100417838B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L43/00Arrangements for monitoring or testing data switching networks
    • H04L43/08Monitoring or testing based on specific metrics, e.g. QoS, energy consumption or environmental parameters
    • H04L43/0805Monitoring or testing based on specific metrics, e.g. QoS, energy consumption or environmental parameters by checking availability
    • H04L43/0817Monitoring or testing based on specific metrics, e.g. QoS, energy consumption or environmental parameters by checking availability by checking functioning
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/04Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of a single character by selection from a plurality of characters, or by composing the character by combination of individual elements, e.g. segments using a combination of such display devices for composing words, rows or the like, in a frame with fixed character positions
    • G09G3/06Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of a single character by selection from a plurality of characters, or by composing the character by combination of individual elements, e.g. segments using a combination of such display devices for composing words, rows or the like, in a frame with fixed character positions using controlled light sources
    • G09G3/12Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of a single character by selection from a plurality of characters, or by composing the character by combination of individual elements, e.g. segments using a combination of such display devices for composing words, rows or the like, in a frame with fixed character positions using controlled light sources using electroluminescent elements
    • G09G3/14Semiconductor devices, e.g. diodes

Landscapes

  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Environmental & Geological Engineering (AREA)
  • Theoretical Computer Science (AREA)
  • Small-Scale Networks (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Led Devices (AREA)
  • Illuminated Signs And Luminous Advertising (AREA)
  • Control Of El Displays (AREA)

Abstract

컴퓨터 네트워크내에서 사용되는 중계기(20)로부터 상태 정보를 제공하기 위한 표시기 어레이(25)와의 인터페이스에 관한 것으로, 상기 인터페이스는 어레이의 열을 구동하는 인에이블된 소스 버퍼(55)의 그룹에 제공되는 중계기로부터 상태값 신호를 멀티플렉싱한다. 어레이의 행은 각 행에 배치된 싱크 버퍼(70)로부터 상태 인에이블 신호에 의해 구동된다. 어레이의 LED(30)는 소스 버퍼에 접속된 애노드와 싱크 버퍼에 접속된 캐소드를 가진다. 소스 버퍼의 그룹 및 상태 인에이블 신호를 통해서 순환함으로써 각 표시기에는 10%듀티 사이클이 제공된다. 상태값이 1밀리 세컨드동안 약 1회보다 빈번하게 변화하는 경우, 상태 표시의 인지 지속 기간을 확장하기위해 펄스 신장기가 사용된다.

Description

발광 다이오드 (LED) 어레이 인터페이스
오늘날의 비지니스 환경에 있어, 컴퓨터 네트워크가 일반적으로 사용되고 있다. 하나의 일반적인 네트워크 시스템의 구조는 한개 이상의 중계기를 사용한다. 중계기는 네트워크내에서 전송되는 데이터 패킷의 타이밍 에러 및 진폭 에러를 수정한다. 중계기는 전형적으로 몇개의 포토를 포함한다. 1개의 포토에 수신된 데이터 패킷은 중계기의 다른 포토로부터 재전송된다. ETHERNET(상표명)과 같은 그러한 CSMA/CD 타입의 아키텍처를 채용하는 네트워크에서, 데이터 패킷은 모두 중계기를 통과한다. 따라서, 네트워크 관리자는 각 중계기를 관리 디바이스로서 편리하게 사용하여, 이로부터 네트워크의 동작에 관한 정보를 수집할 수 있다. 이 정보는 관리자가 네트워크를 관리하는 것을 돕는다.
네트워크의 관리는 크게 나누어 볼때 2개의 방법 체계로 진화해 오고 있다. 하나의 체계는 중계기의 자동 관리를 제공하는 것이고, 다른 하나의 체계는 관리되지 않는 중계기를 제공하는 것이다. 관리되는 중계기는 관리 유니트와의 인터페이스를 가져, 중계기 상태 정보를 관리 유니트에 제공한다. 이 관리 유니트는 그 상태 정보를 처리하여, 필요시 자동적으로 정정 조치를 취한다.
관리되지 않는 중계기는 관리 유니트를 이용하지 않는다. 이 관리되지 않는 중계기는 발광 다이오드(LED)와 같은, 중계기로부터 상태 정보에 응답하여 활성화되는 표시기들의 어레이를 위한 인터페이스를 제공한다. 네트워크 관리자는 네트워크의 조건을 표시하기위해 LED를 수동으로 감시해야 한다. LED가 정정 조치를 요하는 조건을 표시하면, 네트워크 관리자는 LED로부터의 표시에 응답하여 필요에 따라 네트워크를 조정한다.
관리되는 중계기를 이용하는 방법은 제어 및 관리에 있어 보다 높은 기능성을 제공하지만, 네트워크의 해결책으로서는 고 비용을 요하며, 관리되지 않는 중계기를 이용하는 것이 보다 저렴한 해결책이 된다. 관리되지 않는 네트워크의 비용은 인터페이스 컴포넌트들, 특히 표시기 어레이를 통해 상태 정보를 전송하는 것에 관한 컴포넌트들을 제한함으로써 절감될 수 있다. 예를 들어, 16개의 포토를 포함하며 5개의 상태 조건이 그 표시기에 의해 감시되는 중계기는 80개의 표시기를 필요로 한다. 반도체 디바이스내에 통합된 중계기에 있어, 어레이의 각 표시기에 대해 1개의 핀과 이에 더하여 1개의 접지핀을 제공하는 것은 적절한 해결책으로 여겨지지 않는다. 그러한 해결책은 구현에 있어 과도한 비용이 소요된다. 예를 들어, 위와 같은 구성은 81개의 부가적인 핀을 요하게된다. 이러한 표시기들 각각을 선택적으로 활성화 하는 인터페이스 컴포넌트 및 외부 컴포넌트는 관리되지 않는 중계기의 최종 비용을 크게 절감시키는데 기여한다.
[발명의 개요]
본 발명은 상태값들로 어레이 표시기를 간단하고도 효율적으로 및 경제적으로 구동하기 위한 방법 및 장치를 제공한다. 바람직한 실시예는 낮은 듀티 사이클로 개별의 표시기를 활성화한다. 인터페이스는 관측하기가 곤란하거나 또는 불가능할 정도로 빠르게 변화하는 상태값들에 대한 펄스 변경자를 포함한다. 바람직한 실시예의 이점은 다양한 상태 조건들을 출력하는데 필요한 핀의 수를 크게 줄일 수 있다는 것이다.
본 발명의 한 양상에 따르면, 바람직한 실시예는 어레이 표시기의 각 열(column)에 결합된 복수의 소스 버퍼의 복수의 그룹을 포함한다. 어레이의 각 열은 중계기의 특정 포토를 식별한다. 소스 버퍼의 각 그룹은 버퍼 선택 신호에 응답하여, 그 그룹내의 소스 버퍼가 소스 전류를 구동할 수 있게 한다. 소스 버퍼의 각 그룹은 복수의 상태 라인을 수신하며, 각 라인은 특정 상태 조건을 나타내는 복수의 시분할 멀티플렉싱 상태값을 갖는다. 각 그룹으로부터의 1개의 소스 버퍼가 각 상태 라인에 결합된다. 개별의 소스 버퍼는 상태값이 어서트(assert)되면, 이에 응답하여 활성화 된다. 표시기 어레이의 각 행(row)에는 복수의 싱크 버퍼가 연결된다. 특정 상태 표시에 관련하는 상태 인에이블 신호가 어서트되면, 싱크 버퍼는 연결된 행으로부터 전류를 떨어뜨린다. LED는 그의 애노드에 결합된 소스 버퍼가 인에이블된 그룹내에 있고, 소스 버퍼가 어서트된 상태값을 수신하고, 그리고 그 의 캐소드에 결합된 싱크 버퍼가 인에이블 되었을 때에만 발광한다. 신속히 변화하는 상태값들에 대해서, 펄스 변경자는 그 상태 표시의 눈에 보이는(apparent) 지속 기간을 연장시켜, LED 표시가 관측될 수 있게 한다.
도면 및 청구의 범위를 포함한 본 명세서의 나머지의 부분을 참조함으로써, 본 발명의 다른 특징 및 이점을 알 수 있을 것이다. 본 발명의 새로운 특징, 및 이점, 그리고 본 발명의 다양한 실시예의 구성 및 동작을 첨부 도면을 참조로하여 이하에 상세하게 설명한다. 도면에서, 동일한 참조 번호는 동일하거나 또는 기능적으로 유사한 요소를 나타낸다.
본 발명은 일반적으로 컴퓨터 네트워크 관리에 관한 것으로, 보다 특별하게는 중계기 상태 정보를 전달하기 위한 표시기(indicator)의 어레이를 가지는 수동 관리 컴퓨터 네트워크에 관한 것이다.
도 1은 네트워크의 각 허브에 관리되지 않는 중계기를 갖는 성형 토폴로지(star topology)를 구현하는 컴퓨터 네트워크의 개략 블럭선도이다.
도 2는 표시기 어레이에 연결된 16개 포토의 관리되지 않는 중계기의 블럭선도이다.
도 3은 표시기 어레이의 블럭선도이다.
도 4는 표시기 어레이용 드라이버 회로의 개략선도이다.
도 5는 상태 버스(65)상의 신호, 상태 인에이블 신호 CRS, COLX, PART, LINK 및 POL의 값, 및 BSEL의 타이밍선도이다.
도 6은 바람직한 실시예에 따른 펄스 신장기의 상태 머신도이다.
도 7은 펄스 신장 회로의 개략선도이다.
도 8은 바람직한 실시예의 표시기 어레이 인터페이스 회로의 제1 부분의 개략선도이다.
도 9는 표시기 어레이 인터페이스의 제2 부분의 상세 개략선도로서, 선택된상태신호를 표시기 어레이에 구동하기 위한 복수의 멀티플렉싱 회로중 하나를 예시하는 개략선도이다.
도 1은 성형 토폴러지를 구현하는 복수의 엔드 스테이션(15)(예를 들면, 퍼스널 컴퓨터)의 네트워크(10)에 대한 개략 블럭선도이다. 네트워크(10)는 각 허브에, 관리되지 않는 중계기(20)을 포함한다. 바람직한 실시예는 캐리어 감지 다중 액세스/충돌 검출(CSMA/CD) 추종 네트워크(compliant network)를 사용하여 실현된다. 중계기(20)는 IEEE 표준 802.3에 부합하며, 이 표준은 모든 목적을 위해서 참조로서 여기에 인용한다.
동작시, 네트워크(10)는 데이터 패킷을 1 개의 퍼스널 컴퓨터(15)로부터 1개 이상의 중계기(20)를 통해 다른 퍼스널 컴퓨터(15)에 전송한다. 중계기(20)는 1개의 포토에서 상기 데이터 패킷을 수신하며, 이 데이터 패킷을 다른 포토로부터 방송(broadcast)한다.
도 2는 표시기 어레이(25)에 접속된 중계기(20)의 블럭선도이다. 중계기(20)가 16개의 포토를 갖는 것으로 도시하였지만은, 본 발명은 다른 수의 포토를 갖는 중계기로도 구현될 수 있다. 포토 각각은 다수의 다양한 상태 조건에 관계하고 있다. 중계기(20)는 어레이 표시기(25)에 상태 정보를 전송함으로써 이러한 상태 조건의 표시를 각 포트에 제공한다. 바람직한 실시예를 사용하여, 많은 다른 형태의 상태 조건의 표시가 가능하다. 바람직한 실시예는 5개의 특정 상태 조건을 사용하여 본 발명을 실시하고 있지만, 다른 설계 및 구성에서는 다른 수의 조건 또는 다른 종류 상태를 사용할 수 도 있다.
도 3은 표시기 어레이(25)의 블럭선도이다. 바람직한 실시예에 따르면, 어레이 표시기(25)는 m개 포토 각각에 대해 1개 열(바람직한 실시예에서는 총 16개 열) 및 각 상태에 대해 1개 행의 표시기(30i,j)의 어레이를 포함한다. 어레이 표시기(25)에는 총 80개의 표시기(30i,j)(i=1~16, j=1~5))가 있다.
바람직한 실시예에서는 각 포토에 대해 5개의 조건 즉, 캐리어 감지(CRS), 충돌(COL), 구획(PART), 링크 상태(LINK), 및 극성(POL)을 감시하여 디스플레이 한다. 이러한 조건들에 대한 부가적인 설명은 앞서 언급한 IEEE 표준에 포함되어 있으므로, 이에 대한 더 이상의 설명은 하지 않기로 한다.
도 4는 표시기 어레이(25)의 드라이버 회로(50)의 개략선도이다. 바람직한 실시예에서, 도 3에 보인 각 표시기(30i,j)는 발광 다이오드(LED)이다. LED는 발광에 의해 특정 포토에 대한 특정 상태 조건 상태값를 표시한다. 드라이버 회로(50)는 제 1 버퍼 유니트(551) 및 제 2 버퍼 유니트(552)를 포함한다.
각 버퍼 유니트(55)는 출력 라인(60i)상에 소스 전류를 제공하는 복수의 소스 버퍼(도시하지 않음)를 포함한다. 여기서, i는 1로부터 m(m은 포토의 수이다)의 범위이다. 이 소스 전류는 1개의 LED를 활성화 하기에 충분하다. 소스 버퍼의 총수는 어레이 표시기(25)의 열의 수와 동일하고, 각 열에 대해 1개의 소스 버퍼가 결합된다. 각 버퍼 유니트(55)는 버퍼 선택(BSEL) 신호에 응답하여, 유니트내의 소스버퍼가 전류를 흘릴 수 있게 한다. BSEL는 액티브 로우이며, 디어서트(deassert)되었을 때 버퍼 유니트를 인에이블 시키지만, 다른 구성도 가능하다. 상태 버스(65p는 각 버퍼 유니트(55)에 상태 신호를 제공한다. 바람직한 실시예에서, p=1로부터 m/2이다. 일반적으로, p에 버퍼 그룹의 수를 곱한 것이 m과 동일하며, 따라서, p=m/3 이면, 3개의 버퍼 그룹에 의해 멀티플렉싱이 가능해진다. 일부 실시에서는, 상태 조건들이 멀티플렉싱되거나 또는 그 대신에 포토상태 신호가 멀티플렉싱 될 수 있다.
각 버퍼 유니트(55)는 (바람직한 실시예에서) 전체의 LED 의 절반에 결합된다. 어레이 표시기(25)내에 m×n의 어레이의 표시기(m은 포토의 수(16), n은 감시되는 상태 표시의 수(5)이다)를 갖는 바람직한 실시예에서, 각 버퍼 유니트(55)에는 40개(m/2 × 5)의 표시기가 결합된다. 상태 버스(65)는 각 버퍼 유니트(55)내의 각 소스 버퍼에 대해 1개의 상태 라인(65p)을 포함한다. 각 버퍼 유니트(55)마다 8개의 소스 버퍼가 포함되므로, 상태 버스(65)에서 총 8개의 상태 라인 및 8개의 출력 라인(60i)을 포함한다.
드라이버 회로(50)는 표시기 어레이(25)의 각 행에 대해 1개의 싱크 버퍼(70i)를 포함한다. 각 싱크 버퍼(70i)는 바람직한 실시예에서 리드 선(75i)에 결합된 인버터로서 구현된다. 싱크 버퍼(70i)는 싱크 전류를 떨어뜨릴 수가 있다. 싱크 버퍼(70i)는 각 버퍼 유니트내의 소스 버퍼의 수에, 1개의 소스 버퍼에 의해 제공되는 소스 전류의 크기를 곱한 것과 적어도 동일해지도록 싱크 전류를 조정할 수 있는 크기로 된다. 바람직한 실시예에서, 싱크 전류의 크기는 다양한 상태 표시에 따라, 소스 전류의 8배의 크기로도 될 수 있다.
싱크 버퍼(70i)는 상태 인에이블 신호가 어서트되면 인에이블되어, 싱크 전류를 떨어뜨린다. 바람직한 실시예에서, 각 싱크 버퍼(70i)는 표시기 어레이(25)의 하나의 상태 행에 대응한다. 어레이 표시기(25)의 각 LED는 애노드 및 캐소드를 포함한다. 열 x 내의 LED, 즉 표시기(30x,j)의 애노드는 공통 리드선(60x)에 각각 결합된다. 행 y 내의 LED, 즉 표시기(30i,y)의 캐소드는 공통 리드선(75y)에 각각 결합된다. LED는 그 애노드에 결합된 소스 버퍼가 인에이블되고 그리고 그 캐소드에 결합된 싱크 버퍼가 인에이블 되었을때에만 발광한다. 바람직한 실시예에서, 드라이버 회로(50)는 싱크 버퍼(70)를 포함하여, 중계기(20)내에 통합된다. 이들 디바이스들은 어레이 표시기(25)내에 포함되거나 또는 설계상의 고려에 따라 필요시 개별적으로 제공될 수 있다.
도 5는 각 상태 버스(65p)상의 신호들 및 인에이블 신호 BSEL, CRS, COLX, PART, LINK 및 POL 값의 타이밍선도이다. 도시한 바와같이, 상태 버스(65)는 위에 나타낸 8개의 상태 라인(65p)을 포함한다. BSEL는 교대로 한 버퍼 유니트(55)를 그 다음에 다른 버퍼 유니트를 인에이블한다. 도시한 바와같이, BSEL는 먼저 버퍼 유니트 (552)를 인에이블 한다. 상태 버스(65)는 언제라도 1번에 16개 포토 중 8개 포토에 관한 시분할 다중 상태 정보를 반송한다. 상태 버스(65)는 BSEL의 값에 따라서, (BSEL가 로우일때) 포토(1-8) 및 (BSEL가 하이일때) 포토(9-16)의 상태 신호를 반송한다. 따라서, 도 5의 상부에 보인 8개의 신호 흐름은 먼저 포토 9-16(BSEL은 하이임)에 대응하고, 그 후 포토 1-8(BSEL는 로우임)에 대응한다.
어떤 특정의 시간에, 상태 버스(65)상에 존재하는 상태값은 상태 인에이블 신호 CRS, COLX, PART, LINK, 및 POL와 BSEL와의 특정의 조합에 의해 결정된다. 이러한 인에이블 신호와 BSEL는 10개의 서로 다른 상태로 주기적으로 순환한다. BSEL이 하이인 동안, 상태 인에이블 신호들 각각이 어서트된다. 그 후, BSEL이 로인 동안에, 상태 인에이블 신호들 각각이 다시 어서트된다. 이 프로세스는 상태 정보가 표시되는 한, 연속적으로 반복된다.
동작시, 도 2에 보인 중계기(20)는 포토(1-16)에 대한 다양한 상태값를 결정한다. 먼저, BSEL이 하이일 때, CRS가 어서트된다. 따라서, 상태 버스(65)는 버퍼 유니트(551) 및 버퍼 유니트(552)에 CRS 상태에 대한 상태값 신호를 제공한다. BSEL에 의해 버퍼 유니트(552)만이 인에이블되므로, 어서트된 CRS 상태값을 수신하는 버퍼 유니트(552)내의 소스 버퍼만이 리드 선(609-6016)중 대응하는 선상에 소스 전류를 제공할 수가 있다. 버퍼 유니트(551)는 리드 선(601-608)중 어느 선에도 소스 전류를 제공하지 않는다. 이것은 표시기(309,j-3016,j)에 대응하는 LED만이 인에이블됨을 의미한다.
CRS 상태 인에이블 신호가 어서트되고 있는 동안, 싱크 버퍼(701)가 리드선(751)상에 싱크 전류를 인에이블한다. 따라서, 표시기(30i,1)에 대응하는 LED만이 인에이블된다. 최종 결과로써, 표시기(309,1-3016,1)에 대응하는 LED만이 인에이블 된다. 실질적으로 발광하는 이러한 인에이블된 LED들 중 어느 특정의 LED들은 상태 버스(65)상의 특정 상태값에 의존한다.
다음에, CRS 상태 인에이블 신호가 디어서트되어, COLX 상태 인에이블 신호가 어서트된다(BSEL는 하이인 상태로 유지된다). COLX 상태 인에이블 신호가 어서트되면, 싱크 버퍼(702)가 리드 선(752)로부터 신호를 떨어뜨리는 것이 가능해진다. 따라서, 표시기(309,2-3016,2)에 대응하는 LED들이 인에이블된다. 상태 버스 (65)상의 데이터는 포토(9-16)에 대한 COLX 상태를 구동하도록 변화한다. 이 프로세스는 PART 상태 인에이블 신호, LINK 상태 인에이블 신호, 및 POL 상태 인에이블 신호에 대해 계속된다.
BSEL가 하이인 상태로 상태 인에이블 신호 모두를 통해서 순환한 이후에는, BSEL는 로우가 된다. BSEL가 로우로 설정되면, 버퍼 유니트(551)이 인에이블 되어 버퍼 유니트(552)가 디스에이블 된다. 따라서, 상태 버스(65)상에 존재하는 값에 따라, 표시기(301,1-308,5)에 대응하는 LED들이 인에이블된다. 상태 인에이블 신호는 CRS, COLX, PART, LINK 및 POL를 통해서 순환하여 차례로 어서트된다. 이 프로세스는 상태 정보 신호를 적정한 버퍼 유니트 및 상태 신호 분류에 연속적으로 매칭시키면서 반복된다.
이 프로세스가 10개의 상태를 통해서 충분히 빠르게 순환하게 되면, 관측자는 주기적으로 발광하는 LED가 마치 연속적으로 발광하는 것처럼 인식하게 된다. BSEL의 주기와 각 상태 인에이블 신호의 지속 기간이 표시기 어레이(25)의 LED의 듀티 사이클을 정의한다. 듀티 사이클에 관해 설명하기 위해, 상태 버스(65)상에 제공된 상태값 신호가 모두 어서트되는 것으로 가정한다. 10개의 서로 다른 상태때문에, 각 LED는 그 시간 중 10%만 구동된다. 바람직한 실시예에서, 각 상태 인에이블 신호는 대략 6.4 마이크로세컨드의 펄스폭을 가지지만, 다른 값도 사용 가능하다. 만약 이 값이 너무 짧으면, LED는 온이 되지 않을 수 있으며, 너무 길면, LED는 그 10%의 듀티 사이클 때문에 깜박거릴 수 있게된다.
실시에 있어, LED에 대한 6.4 마이크로세컨드의 단일 펄스는 너무 짧기 때문에 관측자가 눈으로 인식할 수 없다. 관측자가 시각 할 수 있도록 하려면, LED는 일련의 펄스에 의해 순서적으로 활성화 되어야만 한다. 이 일련의 펄스는 전형적으로 수 밀리세컨드 범위에 놓인다.
1 밀리세컨드당 약 1회 이상으로 빈번하게 변화하지 않는 상태값의 경우에, 기술된 본 발명은 어레이 표시기(25)의 표시기(30i,j)를 활성화하여 중계기 상태 정보를 표시하기에 충분하다. 그러나, 중계기(20)에는 시각 가능한 속도보다 보다 빈번하게 변화하는 일부 상태 조건들이 있다. 이러한 상태 조건들중 일부의 경우, 비록 표시기가 실제로 활성화 되었다고 하더라도 관측자는 그 표시를 관측할 수 없게되는데, 이는 그 표시가 관측될 수 없기 때문이다.
바람직한 실시예에서는 관측도가 낮은 조건을 갖는 이러한 "스텔스(stealth)" 표시를 위해서 펄스 변경자를 사용한다. 이 실시예에서, 펄스 변경자로서 펄스 신장기를 사용하여, 상태 표시가 관측자에 의해 관측되기에 충분히 길게 명확히 표시되도록 한다. 관측자가 표시를 관측하지 못하는 특정의 이유에 따라서, 다른 종류의 표시기들은 다른 펄스 변경을 필요로 할 수 있다.
펄스 신장기는 상태값의 지속 기간을 그것이 시각 가능해지도록 충분히 긴 지속 기간으로 실제 확장시킨다. 표시기가 상태값의 변화에 얼마나 응답할 수 있는가는 이 확장의 양에 의해 정해진다. 만약 확장이 너무 짧으면, 표시기는 희미하게 보여 보일 것이다. 확장이 너무 길면, 상태값에 있어서의 변화를 가리게 되어, 관측자에게 상태 조건이 실제보다 보다 길게 존재하는 것으로 생각하게 만든다.
도 6은 본 발명에 따른 펄스 신장기에 대한 상태 머신(100)의 상태 천이도이다. 상태 천이도(100)는 표시기에 대한 3개의 상태 즉, OFF 상태(105), ON_1 상태(110), 및 ON_2 상태(115)를 포함한다. 펄스 신장기는 상태(STATUS) 신호와 펄스(PULSE) 신호에 응답한다. STATUS 신호는 확장자(extension)를 수신하는 상태값이다. STATUS 신호는 상태가 액티브한 것을 표시하도록 어서트된다(즉, 하이가 된다). PULSE 신호는 PULSE 신호를 주기적으로 발하는 프리런닝(free running)펄스 카운터로부터의 출력이다. 바람직한 실시예에서, 펄스 카운터의 주기는 수밀리세컨드 범위이다. 이 값은 바람직한 실시예에서 미리 정해지지만, 해당 기술 분야에 있어 공지된 바와 같이, 프로그램 가능한(즉, 변경 가능한) 펄스 주기를 가질 수 도있다.
통상, 펄스 신장기는 OFF 상태(105)이다. STATUS가 디어서트된(즉, 로우)상태로 있는 한, 펄스 신장기는 OFF 상태(105)로 남아있게 된다. STATUS가 어서트되면, 펄스 신장기는 ON_1 상태(110)로 천이한다. STATUS가 어서트된 상태로 남아있으면, PULSE가 디어서트되고, 상태 머신(100)은 ON_1 상태(110)로 남게된다.
PULSE가 어서트되고 그리고 STATUS가 디어서트되면, 상태 머신(100)은 ON_2 상태(115)로 천이한다. 상태 머신(100)은 PULSE가 디어서트되고 그리고 STATUS가 디어서트되면, ON_2 상태(115)로 남게된다. 펄스 신장기가 ON_2 상태(115)인 동안 STATUS가 어서트되면, 펄스 신장기는 ON_1 상태(110)로 돌아온다. 그렇지만, 만일 STATUS가 디어서트되고 그리고 펄스 신장기가 ON_2 상태(115)인 동안에 PULSE가 어서트되면, 펄스 신장기는 OFF 상태(105)로 천이한다.
STATUS 및 PULSE의 어서트와 디어서트 사이에는 아무런 관계가 없기 때문에, STATUS 표시에 제공되는 확장의 정확한 양은 가변적이다. 상태 변경자에 대한 바람직한 실시예를 이용했을 경우, 확장에는 최소치와 최대치가 존재한다. 최소치는 펄스 카운터의 1 주기와 대략 같고, 최대치는 펄스 카운터의 약 2 주기분이다. 4밀리세컨드의 주기를 갖는 펄스 카운터에서, 확장은 약 4밀리세컨드로부터 약 8밀리 세컨드의 범위이다.
도 7은 펄스 신장기(200)의 바람직한 실시예의 개략선도이다. 펄스 신장기(200)는 인버터(G1), 2개의 2-입력 AND 게이트(G2 및 G3), 3-입력 AND 게이트(G4), 2-입력 OR게이트(G5), 3-입력 OR 게이트(G6), 및 2개의 D 플립 플롭(FF1및 FF2)을 포함한다. 펄스 신장기(200)는 도 6과 관련하여 위에 기재한 상태 머신(100)을 실현한다.
PULSE 신호는 인버터(G1)의 입력에 결합된다. 인버터(G1)의 출력은 AND 게이트(G2)의 한 입력과 AND 게이트(G4)의 한 입력에 결합된다. AND 게이트(G2)의 출력은 OR 게이트(G6)의 한 입력에 결합되고 AND 게이트(G4)의 출력은 OR 게이트(G5)의 한 입력에 결합된다.
STATUS 신호는 OR 게이트(G5)의 다른 입력과 OR 게이트(G6)의 다른 입력에 결합된다. OR 게이트(G5)의 출력은 플립 플롭(FF1)의 데이터 입력에 결합된다. 플립 플롭(FF1)의 출력은 AND 게이트(G4)의 다른 입력 및 AND 게이트(G3)의 입력에 결합된다. OR 게이트(G6)의 출력은 FF2의 D입력에 결합되며 플립 플롭(FF2)의 출력은 출력 OUT를 제공한다. 플립 플롭(FF2)의 출력은 AND 게이트(G2)의 다른 입력, AND 게이트(G3)의 다른 입력, 및 AND 게이트(G4)의 다른 입력에 결합된다. AND 게이트(G3)의 출력은 OR 게이트(G6)의 다른 입력에 결합된다. 10 MHz의 클럭 신호(CLK)가 FF1 및 FF2 모두의 클럭 입력에 결합된다.
도 8은 본 발명을 실현하는 표시기 어레이 인터페이스 회로의 제1 부분(300)에 대한 바람직한 실시예의 개략선도이다. 제1 부분(300)은 중계기(20)에 통합된다. 제1 부분(300)은 2개의 6-비트 2진카운터(305 및 310) 및 4-비트의 10진카운터(315)를 포함한다. 디코더(320)는 카운터(315)의 출력에 결합된다. 각 카운터는 캐리인(CIN) 포토 및 캐리아웃(COUT) 포토를 포함한다. 카운터(305)의 CIN는VCC에 결합된다. 10 메가헤르츠의 클럭이 카운터(305), 카운터(310) 및 카운터(315)의 CLK에 결합된다. 카운터(305)의 COUT는 카운터(315)의 CIN에 결합된다. 카운터 (305)의 COUT에 결합된 탭은 래치(LATCH) 신호 출력을 제공한다. LATCH는 6.4 마이크로세컨드 마다 약 1회 펄스를 발한다. 카운터(315)의 COUT는 카운터(310)의 CIN에 결합된다. 카운터(310)의 COUT는 도 7에 도시한 펄스 신장기(200)내에서 사용되는 PULSE 신호를 제공한다.
디코더(320)는 상태 인에이블 신호 CRS, COLX, PART, LINK 및 POL, 및 BSEL 신호를 어서트한다. 4-비트의 10진 카운터의 값에 따라, 이들 신호들중 다양한 신호가 어서트된다. 카운터(315)가 5와 9사이의 값을 갖는 경우, BSEL은 하이가 된다. 아래의 표 I은 카운터(315)에 대한 서로 다른 값에 대해서 어서트되는 상태 인에이블 신호를 나타낸다. 이러한 인에이블 신호 각각은 CLK의 주기에 따라, 약 6.4 마이크로세컨드 동안 어서트된다
Figure pct00001
도 9는 어레이 표시기 인터페이스 회로의 제2 부분(350)의 상세한 개략선도이다. 제2 부분(350)은 상태 버스(65)를 통해 표시기 어레이(25)에 선택된 상태 신호를 구동하는데 사용할 수 있는 몇개 형태의 멀티플렉싱 회로중 하나를 나타낸다. 실제로, 도 9에 도시한 구성은 포토의 각 쌍에 대해 1개의 회로 그리고 소스 버퍼의 그룹이 2개(551및 552) 있으므로, 도시된 형태의 회로가 총 8개가 되도록 반복된다. 예를 들어, 도 9에 도시한 제2 부분(350)은 포토(1) 및 포토(9) 모두에 대해 사용된다. 다른 것들은 포토(2) 및 포토(10)등에 대해 사용된다. 출력 시, 소스 버퍼들의 한 그룹이 상기 포트들중 한 포트에 대해서 상태 표시를 구동하고, 소스 버퍼들의 다른 그룹은 다른 포토에 대해서 상태 표시를 구동한다.
제2 부분(350)은 12개의 2-입력 AND 게이트(G10, G11, G12, G13, G14, G15, G16, G17, G18, G19, G20, 및 G21), 2개의 5-입력 OR 게이트(G22 및 G23), 2-입력 OR 게이트(G24), 인버터(G25) 및 2개의 플립 플롭(FF3 및 FF4)을 포함한다. AND 게이트(G10 - G14) 각각은 한 입력에서 도 8에 도시한 디코더(320)로부터 1개의 상태 인에이블 신호를 수신한다. AND 게이트(G10-G14) 각각의 한 입력은 포토(1)의 특정 상태 조건에 대응하며 다른 입력에서의 상태 인에이블 신호에 관계하는 중계기(20)로부터 상태 값을 수신한다. 예를 들어, AND 게이트(G10)는 한 입력에서는 CRS 상태 인에이블 신호를, 다른 입력에서는 중계기(20)로부터의 캐리어 감지 상태값을 수신한다.
AND 게이트(G15 - G19)는 각각, 한 입력에서 도 8에 도시한 디코더(320)로부터의 1개의 상태 인에이블 신호를 수신한다. AND 게이트(G15 - G19) 각각의 한 입력은 포토(9)의 특정 상태 조건에 대응하며, 다른 입력에서의 상태 인에이블 신호에 관계하는 중계기(20)로부터 상태 값을 수신한다. 예를 들어, AND 게이트(G15) 한 입력에서는 CRS 상태 인에이블 신호를, 다른 입력에서는 중계기(20)로부터의 캐리어 감지 상태값을 수신한다.
전술한 바와같이, 중계기(20)로부터 상태 값들 중 임의의 값들은 최적 성능을 위해서 펄스 신장을 필요로 한다. 바람직한 실시예에서는, 2개의 상태 조건 즉, 캐리어 감지 상태(CRSSTAT) 및 충돌 상태(COLXSTAT)가 도 7에 도시한 펄스 신장기(200)를 사용하여 신장된다. 따라서, 포토(1)과 포토(9)에 대한 CRSSTAT 및 포토(1)과 포토(9)에 대한 COLXSTAT가 각각 1개의 펄스 신장기(200)를 필요로 한다. CRSSTAT[X](X는 특정 포트 수를 표시함)는 신장되어 CRSS[X]가 되며, 마찬가지로, COLXSTAT[X]가 COLXS[X]로 된다. 펄스 신장기들의 출력들은 관련 상태 인에이블 신호를 수신하는 AND 게이트(G10-G19)들 중 적절한 게이트에 결합된다.
AND 게이트(G10-G19) 각각의 출력은 상태 조건과 적절한 상태 인에이블 신호와의 논리곱을 제공한다. 따라서, 디코더(320)에 의해 어서트된 특정 상태 인에이블 신호에 대응하는 상태값만이 AND 게이트(G10-G19)의 출력에 보내진다. 어떤 경우에도, 1번에 1개의 상태 인에이블 신호만이 어서트되며 따라서 2개의 상태값만이 AND 게이트(G10-G19)로부터 출력되는 바, 하나는 AND 게이트(G10-G14)로부터 그리고 다른 하나는 AND 게이트(G15-G19)로부터 출력된다.
OR 게이트(G22)는 AND 게이트(G10-G14)의 출력을 모두 수신하여, 특정의 포토(X)(여기서 X=1)에 대한 인에이블된 상태값이 어서트되면, 출력 신호를 어서트한다. 마찬가지로, OR 게이트(G23)는 AND 게이트(G15-G19)의 출력을 모두 수신하여, 특정 포토(X+8)에 대한 인에이블된 상태값이 어서트되면, 출력 신호를 어서트한다. OR 게이트(G22)의 출력은 AND 게이트(G20)의 입력에 결합된다. OR 게이트(G23)의 출력은 AND 게이트(G21)의 입력에 결합된다. AND 게이트(G21)의 한 입력은 BSEL 신호를 수신한다. BSEL는 또한 인버터(G25)의 입력에 결합된다. 인버터(G25)의 출력은 AND 게이트(G20)의 한 입력에 결합된다. AND 게이트(G20) 및 AND 게이트(G21)의 출력은 OR 게이트(G24)의 입력에 결합된다. BSEL는 OR 게이트(G22) 및 OR 게이트(G23)로부터 출력된 상태값중 하나를 선택하도록 동작한다. BSEL이 하이일 때, OR 게이트(G23)의 출력이 OR 게이트(G24)의 한 입력에 전송된다. 마찬가지로, BSEL이 로우일때에, OR 게이트(G22)로부터 출력된 상태값이 OR 게이트(G24)의 한 입력에 전송된다. 이와 같이하여, 그 어느 때에도, 상태값 중 단지 하나만이 OR게이트(G24)에 제공된다.
OR 게이트(G24)의 출력은 플립 플롭(FF3)의 데이터 단자에 입력되는 데이터를 제공한다. 도 8의 카운터(305)로부터 제공되는 LATCH 신호는 플립 플롭(FF4)의 데이터 단자에 입력된다. CLK(10 MHz의 주기 신호)는 FF4의 클럭 단자에 입력된다. FF4의 출력은 FF3의 클럭 입력에 결합된다. LATCH는 어서트되면 FF4에 래치되어 플립 플롭(FF3)을 사용하고 OR 게이트(G24)로부터 출력된 상태값를 클럭하여 상태값이 플립플롭(FF3)의 출력에 제공되도록 한다. 플립 플롭(FF3)의 출력은 전술한 도면들에 도시된 상태 버스(65)의 1개의 상태 라인(65x)이다. 8개의 제2 부분(350) 각각에 대한 플립 플롭(FF3)의 출력의 조합은 상태 버스(65)를 구성한다.
결론적으로, 본 발명은 표시기 어레이의 각 표시기를 저렴하고도 이산적으로 구동하는 문제에 간단하면서도 효율적인 해결책을 제공한다. 이상과 같이, 본 발명의 바람직한 실시예를 완전히 기재하였지만은, 다양한 대체물, 수정물, 및 등가물이 사용될 수도 있다. 예를 들어, 바람직한 실시예에서는 표시기를 2개의 그룹으로 분할하여, 다양한 상태 표시를 위해서 상태값을 멀티플렉싱하고 있다. 일부 실시에서는 표시기를 서로 다른 수의 그룹으로 분할하고, 다소 복잡한 버퍼 선택 메커니즘을 사용하는 것이 바람직할 수 있다. 어느 설계에서는, 포토로부터의 상태 표시를 하거나 또는 그 대신에 상태 인에이블 신호를 멀티플렉싱하는 것도 가능하다. 다른 설계에서는, 펄스 변경자가 바람직하게 사용되는 LED와는 다른 형태의 표시기를 위해서 상태 신호를 정형하도록 달리 구현될 수도 있다. 따라서, 전술한 설명은 본 발명의 범위를 한정하는 것으로 간주되어서는 안되며, 본 발명의 범위는 첨부의 청구의 범위에 의해 정의되어야 할 것이다.

Claims (11)

  1. 제1 포토 및 제2 포토를 갖는 중계기를, 상기 포토들의 제1 상태 조건 및 제2 상태 조건을 표시하도록 표시기의 어레이와 인터페이스하기 위한 방법으로써,
    a) 상기 중계기의 제1 및 제2 포토의 제1 및 제2 상태 조건에 대응하는 제1, 제2, 제3 및 제4 상태 조건 신호를 멀티플렉싱하여, 멀티플렉싱된 상태 신호를 생성하는 단계을 포함하고, 상기 멀티플렉싱된 상태 신호는 상기 상태 조건 신호 각각에 대해서 1개의 상태 기간인 제1, 제2, 제3 및 제4 상태 기간을 포함하며;
    b) 상기 멀티플렉싱된 상태 신호로 중계기의 상태 라인을 구동하는 단계와;
    c) 상기 멀티플렉싱된 상태 신호를 디멀티플렉싱하여, 상기 상태 기간 각각에 대해서 상기 상태 라인상에 어서트된 특정 상태 조건 신호에 따라 상기 제 1 상태 기간동안에만 제1 표시기를, 상기 제2 상태 기간동안에만 제2 표시기를, 상기 제 3 상태 기간동안에만 제3 표시기를 그리고 상기 제4 상태 기간동안에만 제4 표시기를 개별적으로 활성화하는 단계를 포함하며,
    상기 멀티플렉싱된 상태신호를 상기 디멀티플렉싱하는 단계는 각각 상기 제1, 제2, 제3 및 제4 상태 기간동안 소스 버퍼 및 싱크 버퍼들의 다른 조합을 선택적으로 인에이블하는 단계를 포함하는 것을 특징으로 하는 방법.
  2. 제 1항에 있어서,
    미리 정해진 주기보다 빈번하게 변화하는 상태 조건에 대응하는 상기 상태조건 신호 중 특정 신호를, 상기 상태 조건 신호 중 상기 특정의 신호가 어서트되는 기간이 상기 미리 정해진 기간보다 길어지도록 수정하는 단계를 더 포함하는 방법.
  3. 중계기 상태 어레이 표시기를 위한 인터페이스로써,
    상기 중계기의 제2의 복수의 포토 각각에 대해서 제1의 복수의 상태 신호를 생성하기 위한 중계기 프론트엔드와;
    상기 중계기 프론트엔드에 결합되며, 상기 제 1의 복수의 상태 신호를 시분할 멀티플렉싱함으로써 제3의 복수의 상태 라인상에 제3의 복수의 멀티플렉싱된 상태 신호를 생성하기 위한 상태 신호 멀티플렉서와, 여기서 상기 제3의 복수는 상기 제 2의 복수보다 작고, 상기 제 3의 복수의 멀티플렉싱된 상태 신호 각각은 적어도 2개의 서로 다른 포토의 각 상태 조건에 대해서 동기화된 상태 기간을 포함하며; 그리고
    표시기 어레이와 상기 멀티플렉서의 출력 사이에 결합되며, 상기 상태 기간 각각에 대해서 상기 제 3의 복수의 상태 라인상에 어서트된 상기 상태 조건 신호 중 특정의 신호에 따라 상기 상태 기간 중 단지 하나의 기간동안에만 상기 표시기 어레이의 각각의 표시기를 개별적으로 활성화하기 위한 디멀티플렉서 드라이버를 포함하며,
    상기 디멀티플렉서 드라이버는 상기 제2의 복수의 포트들의 적어도 두개의 그룹사이에서 제 3의 복수의 멀티플렉싱된 상태신호를 디멀티플렉싱하도록 선택적으로 인에이블되는 적어도 두개의 서로다른 소스 버퍼와 그리고 각각의 동기화된 상태 기간에 대하여 제 3의 복수의 멀티플렉싱된 상태 신호를 디멀티플렉싱 하도록 선택적으로 인에이블되는 적어도 두개의 서로다른 싱크 버퍼를 포함하는 것을 특징으로 하는 인터페이스.
  4. 제 3항에 있어서,
    상기 멀티플렉서와 상기 중계기 프론트엔드 사이에 결합되며, 제1의 미리 정해진 주기보다 빈번하게 변화하는 상태 조건에 대응하는 상기 상태 신호 중 특정의 신호를, 상기 상태 조건 신호 중 상기 특정의 신호가 어서트되는 기간이 제 2의 미리 정해진 기간보다 길어지도록 수정하기 위한 펄스 신장기를 더 포함하는 인터페이스.
  5. 표시기의 어레이를 반도체 디바이스에 통합된 중계기로부터의 상태 조건으로 구동하기 위한 표시기 인터페이스로써,
    각 그룹이 복수의 소스 버퍼를 포함하고 또한 복수 상태 라인 중 각 상태 라인에 결합되어 인에이블 신호에 응답하는 제1 및 제2 그룹의 소스 버퍼와, 여기서, 상기 그룹의 각 소스 버퍼는 상기 복수 상태 라인 중 하나의 상태 라인에 결합되는 입력을 갖고, 특정의 소스 버퍼의 출력은 표시기 어레이의 한 열의 복수의 표시기에 결합되어 상기 인에이블 신호가 상기 특정의 소스 버퍼를 포함하는 특정의 그룹에 어서트될때 상기 열을 활성화시키며, 각각의 특정의 소스 버퍼는 상기 열 중 다른 열에 결합되며;
    각각, 1개의 상태 인에이블 신호 라인에 결합된 입력을 갖는 복수의 싱크 버퍼와, 여기서 특정의 싱크 버퍼의 출력은 표시기 어레이의 하나의 행의 복수의 표시기에게 결합되어 특정 상태 인에이블 신호가 상기 특정의 싱크 버퍼에 결합된 특정 상태 인에이블 신호 라인에 어서트될때 상기 행을 활성화시키며; 그리고
    상기 중계기, 상기 복수의 싱크 버퍼, 상기 소스 버퍼의 그룹에 결합되는 인터페이스 드라이버를 포함하여 구성되며;
    상기 인터페이스 드라이버는 상기 복수의 상태 라인에서 상기 그룹의 소스 버퍼에 복수의 시분할 멀티플렉싱된 상태 조건 신호를 어서트하고, 상기 소스 버퍼의 그룹 중 하나의 그룹에만 상기 인에이블 신호를 어서트하고, 그리고 상기 특정의 싱크 버퍼에 상기 특정 상태 인에이블 신호를 어서트하는 것을 특징으로 하는 표시기 인터페이스.
  6. 제 5항에 있어서,
    상기 인터페이스 드라이버는 중계기에 통합되는 표시기 인터페이스.
  7. 제 5항에 있어서,
    어레이 표시기와 중계기 사이에 결합되며, 제1의 미리 정해진 기간보다 빈번하게 변화하는 상태 조건에 대응하는 중계기로부터의 상태 신호를, 상기 상태 조건 신호 중 상기 특정의 신호가 어서트되는 기간이 제2의 미리 정해진 기간보다 길어지도록 수정하기 위한 펄스 신장기를 더 포함하는 표시기 인터페이스.
  8. 중계기의 포토들에 대응하는 m개의 열로 배열(m은 i에 의해 균등하게 배분가능하고, i는 적어도 1과 동일함)됨과 아울러 n개의 상태 중 특정 상태에 대응하는 n개의 행으로 배열되는 m×n어레이의 복수의 표시기에 인터페이스하기 위한 방법으로써,
    a) 복수의 소스 버퍼의 복수의 그룹 중 하나의 그룹을 활성화하는 단계와, 여기서 상기 어레이의 각 열은 상기 복수의 소스 버퍼 중 다른 1개에 결합되며;
    b) 복수의 싱크 버퍼 중 각각을 한번에 1개씩 활성화하는 단계와, 여기서 상기 어레이의 각 행은 상기 복수의 싱크 버퍼 중 다른 1개에 결합되고, 각 싱크 버퍼는 n개의 상태에 대하여 특정 상태 표시를 인에이블하며;
    c) 상기 복수의 싱크 버퍼 중 특정의 하나가 활성화 될 때마다, 활성화 된 그룹의 모든 소스 버퍼에 상태 신호를 어서트하는 단계와, 여기서 상기 상태 신호는 상기 특정의 하나의 싱크 버퍼에 의해 인에이블된 상기 특정 상태 표시에 대응하는 조건을 갖는 상기 활성화된 그룹에서 표현된 중계기의 하나의 포토에 대응하며;
    d) 상기 복수의 소스 버퍼의 상기 복수의 그룹 중 사전에 활성화되지 않은 그룹을 활성화하는 단계와;
    e) 사전에 활성화되지 않은 그룹이 존재하면 상기 단계 b)-d)를 반복하고, 그렇치 안으면 모든 그룹을 사전에 활성화되지 않은 그룹으로 간주하여 상기 단계a)에서 다시 시작하는 단계를 포함하는 방법.
  9. 중계기의 포토들에 대응하는 m개의 열로 배열(m은 i에 의해 균등하게 배분가능하고, i는 적어도 1과 동일함)됨과 아울러 n개의 상태 중 특정 상태에 대응하는 n개의 행으로 배열되는 m×n어레이의 복수의 표시기와의 인터페이스로써,
    복수의 소스 버퍼의 복수의 그룹으로부터 1개의 그룹의 소스 버퍼 각각을 활성화하기 위한 수단과, 여기서 상기 어레이의 각 열은 상기 복수의 소스 버퍼 중 다른 1개에 결합되며;
    복수의 싱크 버퍼의 각각을 개별적으로 활성화하기 위한 수단과, 여기서 상기 어레이의 각 행은 상기 복수의 싱크 버퍼 중 다른 1개에 결합되고, 각 싱크 버퍼는 n개의 상태에 대해서 특정 상태 표시를 인에이블하며;
    상기 복수의 싱크 버퍼 중 특정의 하나가 활성화 될 때마다, 활성화된 그룹의 모든 소스 버퍼에 상태 신호를 어서트하는 수단과; 여기서 상기 상태 신호는 상기 특정의 하나의 싱크 버퍼에 의해 인에이블된 상기 특정 상태 표시에 대응하는 조건을 갖는 상기 활성화된 그룹에서 표현된 중계기의 하나의 포토에 대응하며; 그리고
    1개의 그룹의 소스 버퍼를 활성화하기 위한 상기 수단에 결합되며, 활성화된 그룹을 비활성화시킴과 아울러 상기 복수의 소스 버퍼의 상기 복수의 그룹중 모든 그룹이 활성화 될 때까지, 상기 복수의 소스 버퍼의 상기 복수의 그룹으로부터 다른 그룹을 활성화하기 위한 수단을 포함하는 인터페이스.
  10. 중계기의 포토들에 대응하는 m개의 열로 배열(m은 i에 의해 균등하게 배분가능하고, i는 적어도 1과 동일함)됨과 아울러 n개의 상태중 특정 상태에 대응하는 n개의 행으로 배열되는 m×n어레이의 복수의 표시기를 위한 인터페이스로써,
    제 1의 수(m/i과 동일함)의 상태 라인과;
    상기 복수의 표시기 중 하나를 활성화하기에 충분한 소스 전류를 발생시키기 위한 제 2의 수의 소스 버퍼와, 여기서 상기 어레이의 m개 열 중 각 열이 상기 소스 버퍼중 다른 하나에 결합되고, 상기 소스 버퍼 각각은 상태 신호에 응답해 상기 소스 전류의 발생을 가능하게하고, 상기 제 2의 수의 소스 버퍼는 제 3의 수의 그룹의 소스 버퍼에 관련되고, 특정의 그룹의 모든 소스 버퍼는 선택 신호에 각각 응답하여 상기 선택 신호가 상기 특정의 그룹에 어서트되었을때만 상기 소스 전류의 발생을 가능하게하고, 상기 제 3의 수는 i와 동일하고, 소스 버퍼의 각 그룹에 대해 상기 소스 버퍼중 하나는 상기 제 1의 수의 상태 라인중 다른 1개에 결합되어 각 상태 라인이 상기 소스 버퍼의 각 그룹내의 대응하는 1개의 소스 버퍼에 결합되고 각 그룹은 중계기의 서브 세트의 포토들에 대응하게 되며;
    적어도 m/i개의 표시기를 활성화시키기에 충분하게 싱크 전류를 떨어뜨리기 위한 제4의 수의 싱크 버퍼와, 여기서 상기 어레이의 n개 행 각각은 상기 싱크 버퍼중 서로 다른 1개에 결합되고, 상기 싱크 버퍼 각각은 1개의 상태 인에이블 신호에 응답하여 상기 상태 인에이블 신호가 어서트되었을때에만 상기 싱크 전류를 떨어뜨리는 것을 가능하게 해고, 상기 제 4의 수는 n과 동일하며; 그리고
    상기 제 1의 수의 상태 라인과 상기 제 2의 수의 소스 버퍼와 상기 제 4의 수의 싱크 버퍼에 결합되고, 상기 중계기로부터의 m개의 포트 각각에 대한 n개의 상태에 응답하여 상기 제 4의 수의 싱크 버퍼의 각각에 상기 상태 인에이블 신호를 순서적으로 및 주기적으로 어서트 및 디어서트함과 아울러 상기 제 3의 수의 그룹의 소스 버퍼의 각각의 그룹에 상기 선택 신호를 순서적으로 및 주기적으로 어서트 및 디어서트함으로써, 상기 제 3의 수의 그룹의 소스 버퍼중 한 그룹이 인에이블될 때마다 각 싱크 버퍼가 적어도 1번 인에이블 되도록하기 위한 제어기를 포함하여 구성되며,
    상기 제어기는 상기 제 1의 수의 상태 라인상에서, 인에이블된 그룹의 소스 버퍼에 의해 표현되는 포토의 서브세트인 상기 중계기의 포토에 대응함과 아울러 어서트된 상태 인에이블 신호를 수신하는 특정의 싱크 버퍼와 관련하는 특정 상태에 대응하는 상기 중계기의 서브세트의 포트에 대해 복수의 상기 상태 신호를 어서트하며,
    이에 따라, 특정의 포토에 복수의 표시기 중 하나를 활성화시키는데 필요한 특정 상태 조건이 존재하는 것이 중계기로부터 나타나면, 상기 제어기가 상기 특정의 표시기에 결합된 상기 싱크 버퍼에 상기 상태 인에이블 신호를 어서트하고 동시에 상기 특정의 소스 버퍼를 포함하는 특정의 그름의 소스 버퍼에 상기 인에이블 신호를 어서트할때마다 상기 특정의 표시기에 결합된 특정의 소스 버퍼에 상기 조건에 대응하는 상기 상태 신호를 어서트함으로써, 상기 제어기가 상기 특정의 포토 및 상기 특정 상태에 대응하는 어레이의 특정의 표시기를 활성화시키는 인터페이스.
  11. 중계기와 표시기 어레이간의 인터페이스 장치로써,
    제 2의 복수의 포트 각각에 대해 중계기에 의해 발생된 제 1의 복수의 상태 신호를 제 3의 복수의 상태 신호 라인에 멀티플렉싱하는 수단과, 여기서 상기 제 3의 복수는 상기 제 2의 복수보다 작으며; 그리고
    상기 멀티플렉싱 수단에 결합되며, 상기 제 3의 복수의 상태 라인에서 어서트된 상기 복수의 상태 신호중 특정 신호들에 응답하여 상태 주기에 대한 표시기 어레이의 표시기들을 활성화시키는 수단을 포함하는 인터페이스 장치.
KR1019970702932A 1994-11-10 1995-10-11 발광다이오드(led)어레이인터페이스 KR100417838B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US08/337,633 US5598418A (en) 1994-11-10 1994-11-10 Repeater status LED array interface
US08/337,633 1994-11-10

Publications (2)

Publication Number Publication Date
KR980700753A KR980700753A (ko) 1998-03-30
KR100417838B1 true KR100417838B1 (ko) 2004-06-12

Family

ID=23321342

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970702932A KR100417838B1 (ko) 1994-11-10 1995-10-11 발광다이오드(led)어레이인터페이스

Country Status (7)

Country Link
US (1) US5598418A (ko)
EP (1) EP0791258B1 (ko)
JP (1) JPH10508956A (ko)
KR (1) KR100417838B1 (ko)
DE (1) DE69533841T2 (ko)
TW (1) TW259913B (ko)
WO (1) WO1996015605A1 (ko)

Families Citing this family (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1997027540A1 (de) * 1996-01-25 1997-07-31 Siemens Aktiengesellschaft Graphische bedienoberfläche zur programmierung von speicherprogrammierbaren steuerungen
US6750091B1 (en) 1996-03-01 2004-06-15 Micron Technology Diode formation method
DE69737019T2 (de) 1996-06-03 2007-05-31 Scientific-Atlanta, Inc. Gerät zum automatischen detektieren der leitungsverstärkerkonfiguration zur zustandsüberwachung
EP0848519A3 (en) * 1996-12-05 1999-07-14 Advanced Micro Devices, Inc. Network activity level monitor and visual display
GB9718411D0 (en) 1997-08-29 1997-11-05 3Com Ireland Network hub activity display
US6094429A (en) * 1998-03-02 2000-07-25 Motorola, Inc. Method for accessing and providing access to a packet channel
US6483849B1 (en) * 1998-04-17 2002-11-19 Advanced Micro Devices, Inc. Network transceiver having a LED interface operable in parallel and serial modes
JP3277901B2 (ja) * 1998-10-13 2002-04-22 ヤマハ株式会社 通信装置
US6700898B1 (en) * 2000-02-03 2004-03-02 Agere Systems Inc. Multiplexed output of status signals in ethernet transceiver
US6564161B1 (en) * 2000-12-01 2003-05-13 Advanced Micro Devices, Inc. Arrangement for testing light emitting diode interface of an integrated network device
US7466668B2 (en) * 2001-08-24 2008-12-16 Hewlett-Packard Development Company, L.P. Reduced pin-count system interface for gigabit ethernet physical layer devices
US6978962B1 (en) 2002-03-01 2005-12-27 X-Spooler, Inc. Wire winding machine with arcuate moveable traverse and wire directional control device
US6796523B1 (en) 2002-03-01 2004-09-28 X-Spooler, Inc. Wire winding machine with wire clamping and cutting assembly
US6882898B2 (en) 2002-03-01 2005-04-19 X-Spooler, Inc. Wire winding machine with remote pedestal control station and remote programming capability
US6851641B1 (en) 2002-03-01 2005-02-08 X-Spooler, Inc. Dual head wire winding machine with single wire transfer arm
WO2003074403A1 (en) * 2002-03-01 2003-09-12 X-Spooler Single-arm, dual-mandrel wire winding apparatus and method
TW575828B (en) * 2002-05-07 2004-02-11 Giga Byte Tech Co Ltd Method for directly displaying signal intensity and the device thereof
US7808380B1 (en) * 2003-08-29 2010-10-05 Marvell Israel (M.I.S.L) Ltd. Indicator processor
US8428054B2 (en) * 2005-11-14 2013-04-23 Lantronix, Inc. Daisy chaining device servers via ethernet
CN101686405A (zh) * 2008-09-25 2010-03-31 深圳Tcl新技术有限公司 一种提供商用电视机诊断信息的方法和系统
CN101546004B (zh) * 2009-04-30 2012-10-24 苏州大学 一种彩色滤光片

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3976995A (en) * 1975-05-22 1976-08-24 Sanders Associates, Inc. Precessing display pager
EP0495575A1 (en) * 1991-01-18 1992-07-22 National Semiconductor Corporation Repeater interface controller

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4125830A (en) * 1974-02-02 1978-11-14 Texas Instruments Incorporated Alphanumeric display system
DE2455055C3 (de) * 1974-11-20 1978-11-23 Siemens Ag, 1000 Berlin Und 8000 Muenchen Anordnung zur Abfrage, Übertragung und Anzeige von Signalzuständen
US4203011A (en) * 1978-01-17 1980-05-13 Tie/Communications, Inc. Computer controlled key telephone station set
US4308615A (en) * 1979-09-17 1981-12-29 Honeywell Information Systems Inc. Microprocessor based maintenance system
JPH01295300A (ja) * 1988-05-24 1989-11-28 Ricoh Co Ltd 表示装置
US5084875A (en) * 1989-12-13 1992-01-28 Joseph Weinberger System for automatically monitoring copiers from a remote location

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3976995A (en) * 1975-05-22 1976-08-24 Sanders Associates, Inc. Precessing display pager
EP0495575A1 (en) * 1991-01-18 1992-07-22 National Semiconductor Corporation Repeater interface controller

Also Published As

Publication number Publication date
EP0791258A1 (en) 1997-08-27
EP0791258B1 (en) 2004-12-08
US5598418A (en) 1997-01-28
JPH10508956A (ja) 1998-09-02
WO1996015605A1 (en) 1996-05-23
KR980700753A (ko) 1998-03-30
DE69533841T2 (de) 2005-06-16
DE69533841D1 (de) 2005-01-13
TW259913B (en) 1995-10-11

Similar Documents

Publication Publication Date Title
KR100417838B1 (ko) 발광다이오드(led)어레이인터페이스
US6243020B1 (en) Method and apparatus for programmably driving an LED display
US7009440B2 (en) Pulse signal generator and display device
EP0837444A2 (en) Gray-scale signal generating circuit for a matrix-addressed liquid crystal display
US20230282156A1 (en) Led driver circuit, multi-wire communication device and method for led display system
GB2323195A (en) System status display
US5544150A (en) Method and apparatus for determining and indicating network integrity
US20030164771A1 (en) Apparatus, system, and method for indicating a level of network activity
JP3107650B2 (ja) タイムスロット割当て装置
US5874930A (en) Serial display drive for electronic systems
US4682162A (en) Electronic display unit
CN112785968B (zh) 控制装置、显示装置及其操作方法
US6700898B1 (en) Multiplexed output of status signals in ethernet transceiver
US7911340B2 (en) Indicator processor
US6486791B1 (en) Driving a visual indicator array in an electronic signaling system
US5977937A (en) Display device comprising a plurality of display units and a control circuit
US6693550B1 (en) Visually displaying status information in an electronic signaling system
CN107749271B (zh) 用于led显示装置的驱动电路和驱动方法
CN113257172A (zh) 单时钟显示驱动器
KR100235247B1 (ko) 101 원소 디스플레이 소자를 포함하는 led들의 구동방법
CN218602073U (zh) Led显示装置
KR101307023B1 (ko) 대형 led 전광판용 디밍데이터 생성장치
KR101103252B1 (ko) 2개의 신호선을 사용하는 데이터 전송 장치
CN115410517A (zh) 发光二极管显示系统及其运作方法
CN117577016A (zh) 显示模块、显示系统及扫描方法

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20121227

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20140106

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20150106

Year of fee payment: 12

EXPY Expiration of term