KR100411435B1 - 미드플레인 구조를 가지는 라우터 시스템에서 핫 스왑기능을 제공하는 장치 및 방법 - Google Patents

미드플레인 구조를 가지는 라우터 시스템에서 핫 스왑기능을 제공하는 장치 및 방법 Download PDF

Info

Publication number
KR100411435B1
KR100411435B1 KR10-2001-0077610A KR20010077610A KR100411435B1 KR 100411435 B1 KR100411435 B1 KR 100411435B1 KR 20010077610 A KR20010077610 A KR 20010077610A KR 100411435 B1 KR100411435 B1 KR 100411435B1
Authority
KR
South Korea
Prior art keywords
bus switch
board
midplane
bus
line
Prior art date
Application number
KR10-2001-0077610A
Other languages
English (en)
Other versions
KR20030047188A (ko
Inventor
이정권
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR10-2001-0077610A priority Critical patent/KR100411435B1/ko
Publication of KR20030047188A publication Critical patent/KR20030047188A/ko
Application granted granted Critical
Publication of KR100411435B1 publication Critical patent/KR100411435B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L45/00Routing or path finding of packets in data switching networks
    • H04L45/60Router architectures
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/35Switches specially adapted for specific applications
    • H04L49/353Support for fire wire switches, i.e. according to IEEE 1394

Abstract

본 발명은 미드플레인 구조를 가지는 라우터 시스템에서 핫 스왑 기능을 제공하는 장치 및 방법에 관한 것이다.
그러므로, 본 발명은 미드플레인 구조를 가지는 라우터 시스템에서 CPU와 미드플레인간에 온/오프를 담당하는 제1버스 스위치와, 패킷 프로세서와 미드플레인 사이에 있는 제2버스 스위치의 동작을 제어하는 버스 스위치 제어기를 적어도 구비한다. 그리고, 본 발명은 CPU와 미드플레인간에 온/오프를 담당하는 제1버스 스위치의 제어와, 패킷 프로세서와 미드플레인 사이에 있는 제2버스 스위치의 제어를 동시에 동작시키지 않고 독립적으로 동작시켜서 개선된 핫 스왑 기능을 제공한다.
따라서, 본 발명은 미드플레인 구조를 가지는 라우터 시스템에서 라인 보드를 두 개의 보드로 구분하여 플레인의 전후에 장착하는 구조이므로 메인 보드와의 연결과 라인 입출력 보드의 연결을 구분하여 고려하여야 하므로 연결의 상태에 따라 각각의 버스 스위치를 별개로 동작시켜서 라인 입출력 보드가 없더라도 메인 보드와의 연결을 액티브 상태로 두어 정보를 주고 받을 수 있는 이점이 있다.

Description

미드플레인 구조를 가지는 라우터 시스템에서 핫 스왑 기능을 제공하는 장치 및 방법{Apparatus and Method For Serving Hot Swap Function In Router System Having Mid-Plane Structure}
본 발명은 미드플레인(Mid-Plane) 구조를 가지는 라우터 시스템에서 핫 스왑 기능을 제공하는 장치 및 방법에 관한 것으로, 특히 시스템이 동작중인 상태에서도보드의 장착/제거(insertion/deletion)를 제공함으로써 네트워크에 대한 안정성 및 신뢰성을 증대시키기 위한 핫 스왑 기능을 제공하는 장치 및 방법에 관한 것이다.
일반적으로 중대형급 이상의 라우터 시스템은 그 구조에서 백플레인(Back-Plane) 또는 미드플레인을 중심으로 각 기능을 가지는 보드들이 결합되는 형태이다. 여기서, 각각의 보드는 일반적으로 형태에 따라 구분해 보면, 시스템의 전체 적인 관리 및 통제 기능을 수행하는 보드를 메인 보드(Main Board)라 하고, 패킷(packet) 또는 프레임(frame)에 대한 포워딩(forwarding), 폐기(discard)등의 처리를 수행하여 송신할 수 있는 보드를 라인 보드(Line Board)라고 한다. 그리고, 라인 보드간에 스위칭을 담당하는 보드를 스위치 보드(Switch Board)라 하고, 개별 보드를 장착하여 보드간에 신호로 연결될 수 있게 하는 백플레인 보드등으로 나눌 수 있다. 상기 백플레인 구조에서는 일반적으로 메인 보드나 스위치 보드에 대하여 이중화를 제공하면서 시스템 용량에 필요한 라인 보드를 백플레인 보드에 장착한다.
한편, 미드플레인 구조에서는 라인 보드를 다시 나누어서 패킷을 송수신할 물리적인 인터페이스를 가지면서 물리적 계층(Physical layer)에 해당하는 신호 처리를 하는 라인 입출력(I/O) 보드와 패킷에 대한 가공 처리한 후 스위치 보드에 포워딩하는 역할을 담당하는 라인 프로세서 보드로 구분한다. 이러한 미드플레인 구조에서는 도 1에 도시된 것과 같이 액티브(Active), 대기(Redundant) 상태의 메인 보드와 스위치 보드가 각각 4개의 슬롯에 장착되고 라인 프로세서 보드와 라인 I/O보드가 짝을 이루어서 미드플레인 보드의 전후면에 각각 배치된다.
이러한 미드플레인 보드를 제외한 모든 보드들은 시스템이 운용중에도 보드를 시스템에 설치 또는 제거가 가능해야 한다. 특히, 도 2에 도시된 것과 같은 라인 프로세서 보드와 라인 I/O 보드는 다수의 보드가 사용되고 물리적인 인터페이스를 변경해서 운용하는 경우도 많기 때문에 핫 스왑 기능을 제공해야 한다. 라인 프로세서 보드에서 핫 스왑은 전원뿐만 아니라 미드플레인을 통해서 다른 보드에 연결되는 신호에 대해서도 구현되어야 한다.
도 3은 종래 핫 스왑 기능을 제공하기 위한 구조를 도시한 것이다.
도 3을 참조하면, 라인 프로세서 보드는 패킷 억세스와 관련하여 패킷 프로세서(320), 메모리(310)가 있고, 보드 관리에 관련하여 CPU(330)와 메모리(340)가 있고, 핫 스왑과 관련하여 핫 스왑 콘트롤러(350)와 FET(360)와 버스 스위치(370, 380)와 미드플레인(390)으로 구성된다.
라인 프로세서 보드는 그 기능상 크게 세 부분으로 나눌 수 있는데 패킷 프로세스와 직접 연관된 부분과 보드 관리 기능 부분과 핫 스왑 관리 부분으로 구분할 수 있다. 패킷 프로세스 부분에서 패킷 프로세서(320)는 라인 보드로부터 미드플레인(390) 및 제1버스 스위치(370)를 거쳐온 패킷에 대하여 패킷 헤더를 통하여 패킷에 대한 정보를 얻고 포워딩 테이블을 참조하여 패킷에 대한 경로를 결정할 수 있도록 한다. 이때, 포워딩 테이블에 해당 패킷에 대한 참조 경로가 없을 경우 라우팅 프로토콜을 통하여 경로를 지정하게 되고, 이는 다시 포워딩 테이블에 추가된다. 패킷 프로세서(320)는 전송되어야 할 경로, 처리우선순위 등에 대한 정보를 가미하여 스위치 보드와의 플로우 제어를 통하여 적절한 시점에 스위치 보드로 전송한다. 일반적으로 스위치 보드와의 물리적인 시그널 특성은 고속이면서 잡음에 강하며 비교적 적은 시그널 수를 유지하기 위해 LVDS 또는 PECL등이 사용되기 때문에 스위치 보드와의 인터페이스에는 버스 스위치를 적용하지 않는다.
CPU(330)는 보드 부팅뿐 아니라 패킷 프로세서(320)로부터 패킷 관련 통계 데이터(수신 패킷, 송신 패킷, 패킷의 종류, 버려진 패킷등)를 수집할 수 있으며, 보드 에러 발생시 경고, 리셋등 보드 제어의 기능을 하며, 시스템의 메인 보드와 위의 정보를 제2버스 스위치(380)를 거쳐 주고 받는다. CPU(330)는 메인 보드에서 프로토콜을 수행할 경우 패킷 포워딩 정보를 패킷 프로세서(320)로 전달할 수 있다.
핫 스왑 콘트롤러(350) 및 제1,2버스 스위치(370, 380)는 위와 같은 라인 프로세서 보드의 동작을 보장하기 위해 보드의 삽입 또는 제거 시점에 부품이나 모듈 또는 시스템의 동작에 영향을 주지 않기 위하여 필요한 요소이다. 즉, 시스템이 운용중에 라인 프로세서 보드가 삽입될 보드가 삽입될 경우 또는 보드가 문제가 있거나 바꾸어야 하기 때문에 제거할 경우에 먼저 이들이 동작하여 시스템의 안정성을 보장하는 것이다. 보드가 삽입될 경우 아직 제1,2버스 스위치(370, 380)는 오프 상태로써 미드플레인(390)과 보드 내부와의 시그널이 연결되지 않은 상태이다. 라인 프로세서 보드가 장착되면 전원이 퓨즈(보드에 구현되어 있을 경우) 및 FET(360), 핫 스왑 콘트롤러(350)에 인가된다.
핫 스왑 콘트롤러(350)는 전원이 충분히 안정화되고 정상 전압에 이르렀다고 판단하면, FET(360)를 제어하여 전원이 보드 전체에 공급되도록 한다. 즉, 핫 스왑콘트롤러(350)는 제1,2버스 스위치(370, 380)에 제어 신호(BUS_EN)를 인가하여 제1,2버스 스위치(370, 380)를 온 상태로 제어하여 미드플레인(390)과 연결을 가능하게 해준다. 그리고, 핫 스왑 콘트롤러(350)는 보드를 시스템에서 제거할 경우 전원 절체와 동시에 제1,2버스 스위치(370, 380)도 절체가 되어도록 제어하여 보드의 연결을 끊어준다.
이러한 미드플레인 구조에서 시그널들은 라인 I/O 보드와 연결되는 신호와 메인 보드에 연결되는 신호들이 분리되어 제어되어야 한다. 하지만, 종래 구조에서는 구분해서 제어하지 않고 동일한 신호를 통해서 버스 스위치를 온/오프한다.
따라서, 종래 구조에서는 각각의 경우(라인 프로세서 보드는 장착된 상태에서 라인 I/O 보드가 삽입 또는 제거되는 경우, 라인 I/O 보드가 장착된 상태에서 라인 프로세서 보드가 삽입 또는 제거되는 경우 등)에 대해서 종래의 기술은 적용되기 어려운 문제점이 있다. 또한, 라인 I/O 보드가 자체 초기화 과정 때문에 전원을 인가한 후 기본 시간을 필요로 할 경우에 위의 방법은 초기화 시간을 보장해 주지 않는 문제점 있다.
따라서, 본 발명의 목적은 미드플레인 구조를 가지는 라우터 시스템에서 물리적인 인터페이스를 가진 라인 보드가 삽입/제거될 때 시스템의 신호 왜곡을 방지하기 위한 핫 스왑 기능을 제공하는 장치 및 방법을 제공함에 있다.
본 발명의 다른 목적은 미드플레인 구조를 가진 라우터 시스템에서 라인 보드를 두 개의 보드로 구분하여 플레인의 전후에 장착하는 구조이므로 메인 보드와의 연결과 라인 입출력 보드의 연결을 구분하는 핫 스왑 기능을 제공하는 장치 및 방법을 제공함에 있다.
본 발명의 또 다른 목적은 미드플레인 구조를 가진 라우터 시스템에서 연결 상태에 따라 각각의 버스 스위치를 별개로 동작시켜서 라인 입출력 보드가 없더라도 메인 보드와의 연결을 액티브 상태로 두어 정보를 주고 받을 수 있는 핫 스왑 기능을 제공하는 장치 및 방법을 제공함에 있다.
이러한 목적들을 달성하기 위한 본 발명은 미드플레인 구조를 가지는 라우터 시스템에서 CPU와 미드플레인간에 온/오프를 담당하는 제1버스 스위치와, 패킷 프로세서와 미드플레인 사이에 있는 제2버스 스위치의 동작을 제어하는 버스 스위치 제어기를 적어도 구비하는 것을 특징으로 한다.
그리고, 본 발명은 미드플레인 구조를 가지는 라우터 시스템에서 CPU와 미드플레인간에 온/오프를 담당하는 제1버스 스위치의 제어와, 패킷 프로세서와 미드플레인 사이에 있는 제2버스 스위치의 제어를 동시에 동작시키지 않고 독립적으로 동작시켜서 개선된 핫 스왑 기능을 제공하는 것을 특징으로 한다.
도 1은 미드플레인 시스템의 내부 구조도.
도 2는 미드플레인 시스템의 보드간 관계를 나타내는 도면.
도 3은 종래 핫 스왑 장치의 구조도.
도 4는 본 발명의 실시예에 따른 핫 스왑 기능을 제공하기 위한 장치의 구조도.
도 5는 본 발명의 실시예에 따른 핫 스왑을 기능을 제공하기 위한 버스 스위치의 제어 상태를 나타내는 다이어그램.
이하 본 발명을 첨부된 도면들을 참조하여 상세히 설명한다.
도 4는 본 발명의 실시예에 따른 핫 스왑 장치의 구조도로서, 제1메모리(401)과 패킷 프로세서(402)와 CPU(403)와 제2메모리(404)와 버스 스위치제어기(405)와 핫 스왑 콘트롤러(406)와 제2버스 스위치(407)와 FET(408)와 미드플레인(409)과 제1버스 스위치(410)로 구성된다.
본 발명에서 패킷을 직접 처리하는 패킷 프로세스 영역과 보드 관린 영역은 종래 구성과 다르지 않다. 패킷 프로세서(402)는 라인 I/O 보드와의 패킷 송수신을 미드플레인(409) 및 제2버스 스위치(407)를 통해서 연결되고, 스위치 보드와 데이터 송수신을 미드플레인(409)으로 직접 연결된다. CPU(403)가 메인 보드와의 통신은 제2버스 스위치(410)와 미드플레인(409)의 연결로 이루어진다. 패킷 프로세서(402)는 패킷을 위한 버퍼 및 타스크 수행하기 위한 정보를 저장하는 제1메모리(401)를 가지고, CPU(403)는 보드 부팅 및 운용 소프트웨어 동작을 수행하기 위한 정보를 저장하는 제2메모리(404)를 가진다.
그리고, 본 발명에서는 보드의 장착, 제거시 더 섬세하게 제1,2 버스 스위치(407, 410)를 제어하기 위해 버스 스위치 제어기(405)를 구비하고, 이를 위한 트리거링 포인트를 제공하기 위한 신호를 생성한다. 이러한 신호들은 이젝터(EJECTOR) 동작시 이젝트 오프(EJECTOR_OFF) 신호와 라인 I/O 보드가 초기화 과정을 끝낸 후 스탠바이(STANDBY) 신호이다.
그리고, 핫 스왑 콘트롤러(406)는 전원을 공급받아 정상 동작을 하는 시점에 전원 정상 신호를 버스 스위치 제어기(405)로 제공한다.
특히, 본 발명에서는 패킷 프로세서(402)와 미드플레인(409) 사이에 있는 제2버스 스위치(407)의 제어와 CPU(403)와 미드플레인(409)간에 온/오프를 담당하는 제1버스 스위치(410)를 동시에 동작시키지 않고 독립적으로 동작시켜서 개선된핫 스왑 기능을 제공한다.
제2버스 스위치(407)는 신호의 단절, 단락을 담당하는 일종의 전기적인 스위치로서, 패킷 프로세서(402)와 미드 플레인(409)간의 연결을 온/오프시키는 동작을 수행한다. 제2버스 스위치(407)를 지나는 신호들은 라인 I/O 보드로 연결되어 패킷 데이터들이 송수신되는 중간점에 있으므로 제2버스 스위치(407)의 동작 기준점은 라인 프로세서 보드가 장착, 제거되는 시점이나 라인 I/O 보드가 장착, 제거되는 시점을 기준으로 삼아야 한다. 그리고, 라인 I/O 모드가 자체 초기화 과정을 필요로 할 경우 이에 대한 초기화 시간을 보장한 후에 제2버스 스위치(407)가 온되어야 한다. 즉, 라인 프로세서 보드가 시스템에서 제거될 경우에는 전원 오프 시점보다 먼저 제2버스 스위치(407)가 오프되어야 하고, 라인 프로세서 보드가 시스템에 장착될 경우에는 전원 온 시점 이후에 제2버스 스위치(407)가 온되어야 한다. 또한, 라인 I/O 보드가 제거될 경우 라인 I/O 보드 전원이 오프되기 전에 제2버스 스위치(407)가 오프되어야 하고, 라인 I/O 보드가 장착될 경우 라인 I/O 보드 전원인 온되는 시점 이후(초기화 과정이 필요할 경우 초기화 과정이 끝난 이후 시점)에 제2버스 스위치(407)가 온되어야 한다.
한편, 제1버스 스위치(410)는 CPU(403)와 미드 플레인(409)간 신호의 단절, 단락을 담당하기 위한 전기적인 스위치로서, 온/오프 동작을 수행한다. 제1버스 스위치(410)는 메인 보드와 연결되는 시그널들에 대한 포트 역할을 수행하므로 라인 I/O 보드의 유무와 관련이 없다. 즉, 제1버스 스위치(410)는 라인 프로세서 보드 자신의 장착, 제거와 관련해서만 적절한 동작을 수행한다.
핫 스왑 콘트롤러(406)는 라인 프로세서 보드가 장착될 경우 전원 인간에 의해 동작하여 버스 스위치 제어기(405)로 PWR_GOOD 신호를 구동하게 되므로 라인 프로세서 보드가 장착되는 시점을 알 수 있다. 여기서, PWR_GOOD 신호는 보드에 전원이 공급되고 안정화되었음을 나타내는 신호이다. 라인 프로세서 보드가 제거될 경우는 보드에 있는 이젝터를 젖히게 되는데 이때, LP_EJECTOR_OFF 신호 레벨이 로우로 떨어진다. 여기서, LP_EJECTOR_OFF 신호는 라인 프로세서 보드의 이젝터를 조작하여 보드를 제거할 것임을 나타내는 신호이다. 그러면, 아직 전원은 오프되지 않은 상태에서 제1,2버스 스위치(407, 408)를 오프할 시간을 갖게 된다.
라인 I/O 보드가 장착된 후 라인 I/O 보드는 초기화 과정이 필요하다면 라인 I/O 보드에 전원 인가와 함께 스탠바이(STANDBY) 신호가 로우 상태가 되고, 만약 초기화 과정이 필요하다면 라인 I/O 보드에서 초기화 과정을 거친 후에 버스 스위치 제어기(405)에 스탠바이 신호를 구동한다. 여기서, STANDBY 신호는 라인 I/O 보드가 장착된 후 라인 프로세서 보드와 연결이 가능함을 표시하는 신호이다.
한편, 라인 I/O 보드가 제거될 경우에는 라인 프로세서 보드가 제거될 경우와 마찬가지로 라인 I/O 보드의 이젝터를 조작하게 되어 그 시점에 LIO_EJECTOR_OFF 신호를 버스 스위치 제어기(405)로 보낸다. 여기서, LIO_EJECTOR_OFF 신호는 라인 I/O 보드의 이젝터를 조작하여 보드를 제거할 것임을 나타내는 신호이다.
버스 스위치 제어기(405)는 제1,2버스 스위치(407, 410)를 제어하기 위한 BUS_EN_1, BUS_EN_2 신호들을 만들어 낸다. 여기서, BUS_EN_1 신호는 제1버스 스위치(410)의 인에이블을 제어하기 위한 신호이고, BUS_EN_2 신호는 제2버스 스위치(407)의 인에이블을 제어하기 위한 신호이다.
본 발명의 구체적인 실시예에서 버스 스위치 제어와 관련된 모든 신호들은 액티브 로우 레벨(Active Low Level) 신호이고, 풀업(pull-up) 저항을 통해 신호가 드라이브되지 않는 상태에서 하이 레벨을 유지한다.
도 5는 본 발명의 실시예에 따른 핫 스왑 기능을 제공하기 위한 제1,2 버스 스위치의 동작을 제어 상태를 나타내는 다이어그램이다.
도 4 및 도 5를 참조하면, 본 발명의 구체적인 실시예에 따른 각 상태는 다음과 같다. 제1상태(S1)는 제1버스 스위치(410)가 오프되고, 제2버스 스위치(407)가 오프된 상태이다. 제2상태(S2)는 제1버스 스위치(410)가 온되고, 제2버스 스위치(407)가 오프된 상태이다. 제3상태(S3)는 제1버스 스위치(410)가 온되고, 제2버스 스위치(407)가 온된 상태이다.
버스 스위치 제어기(405)는 제1상태(S1)에서 핫 스왑 콘트롤러(406)로부터 로우 상태인 PWR_GOOD 신호가 인가되면, 제1상태(S1)가 제2상태(S2)로 변환되도록 제1버스 스위치(410)를 제어한다. 즉, 버스 스위치 제어기(405)는 제1상태(S1)에서 핫 스왑 콘트롤러(406)로부터 인가되는 PWR_GOOD 신호가 로우 상태가 되면, 제1버스 스위치(410)를 오프 상태에서 온 상태로 변환하도록 버스 인에이블 신호(BUS_EN_1, BUS_EN_2)를 제어하여 제2상태(S2)로 변환되도록 한다.
한편, 버스 스위치 제어기(405)는 제2상태(S2)에서 인가되는 LP_EJECTOR_OFF 신호가 하이 상태이고, 미드플레인(409)으로부터 인가되는 LIO_EJECTOR_OFF 신호가하이 상태인 경우 계속 제2상태(S2)를 유지한다.
이와 달리, 버스 스위치 제어기(405)는 제2상태(S2)에서 인가되는 LP_EJECTOR_OFF 신호가 로우 상태이거나 미드플레인(409)로부터 인가되는 LIO_EJECTOR_OFF 신호가 로우 상태가 되면, 제2상태(S2)를 제1상태(S1)로 변환시키도록 제1버스 스위치(410)를 제어한다. 즉, 버스 스위치 제어기(405)는 제2상태(S2)에서 인가되는 LP_EJECTOR_OFF 신호가 로우 상태이거나 미드플레인(409)로부터 인가되는 LIO_EJECTOR_OFF 신호가 로우 상태가 되면, 제1버스 스위치(410)를 오프시키고, 제2버스 스위치(407)를 오프 상태로 계속 유지시키도록 버스 인에이블 신호(BUS_EN_1, BUS_EN_2)를 제어하여 제1상태(S1)로 변환시킨다.
한편, 버스 스위치 제어기(405)는 제2상태(S2)에서 미드플레인(409)로부터 인가되는 STANDBY 신호가 로우 상태가 되면, 제3상태(S3)로 변환되도록 제1,2 버스 스위치(407, 410)를 제어한다. 즉, 버스 스위치 제어기(405)는 제2상태(S2)에서 미드플레인(409)로부터 인가되는 STANDBY 신호가 로우 상태가 되면, 제1버스 스위치(410)를 온 상태로 유지하고 제2버스 스위치(407)를 온시키도록 버스 인에이블 신호(BUS_EN_1, BUS_EN_2)를 제어하여 제3상태(S3)로 변환시킨다.
그리고, 버스 스위치 제어기(405)는 제3상태(S3)에서 인가되는 LP_EJECTOR_OFF 신호가 하이 상태이고, 미드플레인(409)로부터 인가되는 LIO_EJECTOR_OFF 신호가 하이 상태이면 제3상태(S3)가 계속 유지되도록 제1,2버스 스위치(407, 410)를 제어한다. 즉, 버스 스위치 제어기(405)는 제3상태(S3)에서 인가되는 LP_EJECTOR_OFF신호가 하이 상태이고, 미드플레인(409)로부터 인가되는 LIO_EJECTOR_OFF 신호가 하이 상태이면 제1버스 스위치(410)를 온 상태로 유지하고, 제2버스 스위치(407)를 오프 상태로 계속 유지시키도록 버스 인에이블 신호(BUS_EN_1, BUS_EN_2)를 제어하여 제3상태(S3)를 유지시킨다.
이와 달리, 버스 스위치 제어기(405)는 제3상태(S3)에서 인가되는 LP_EJECTOR_OFF 신호가 로우 상태이거나 핫 스왑 콘트롤러(406)로부터 인가되는 PWR_GOOD 신호가 로우 상태인 경우 제1상태(S1)로 변환되도록 제1,2버스 스위치(407, 410)를 제어한다. 즉, 버스 스위치 제어기(405)는 제3상태(S3)에서 인가되는 LP_EJECTOR_OFF 신호가 로우 상태이거나 핫 스왑 콘트롤러(406)로부터 인가되는 PWR_GOOD 신호가 로우 상태인 경우 제1버스 스위치(410)를 오프시키고, 제2버스 스위치(407)를 오프시키도록 버스 인에이블 신호(BUS_EN_1, BUS_EN_2)를 제어하여 제1상태(S1)로 변환시킨다.
한편, 버스 스위치 제어기(405)는 제3상태(S3)에서 미드플레인(409)로부터 LI0_EJECTOR_OFF 신호가 로우 상태이면 제2상태(S2)로 변환되도록 제2버스 스위치(407)를 제어한다. 즉, 버스 스위치 제어기(405)는 제3상태(S3)에서 미드플레인(409)로부터 인가되는 LI0_EJECTOR_OFF 신호가 로우 상태가 되면, 제1버스 스위치(410)는 온 상태로 계속 유지하고, 2버스 스위치(407)를 온시키도록 버스 인에이블 신호(BUS_EN_1, BUS_EN_2)를 제어하여 제2상태(S2)로 변환시킨다.
본 발명의 구체적인 실시예에서는 상기 상태 다이어그램을 하기와 같은 식으로 표현할 수 있다.
port(
pwr_good : in std_logic;
lp_ejector_off : in std_logic;
lio_ejector_off : in std_logic;
standby : in std_logic;
bus_en_1 : out std_logic;
bus_en_2 : out std_logic;
)
begin
bus_en_1 <= '1';
bus_en_1 <= '1';
process(pwr_good, lp_ejector_off, lio_ejector_off, standby)
if(pwr_good='0') then
bus_en_1 <= '0';
bus_en_2 <= '1';
end if;
if(lp_ejecotr_off='0' or pwr_good='1')
bus_en_1 <= '1';
bus_en_2 <= '1';
end if;
if(standby='0') then
bus_en_1 <= '0';
bus_en_2 <= '1';
end if;
if(lio_ejector_off='0') then
bus_en_1 <= '0';
bus_en_2 <= '1';
end if;
end;
상술한 바와 같이 본 발명은 물리적인 인터페이스를 가진 라인 보드가 장착/제거 동작중인 시스템의 어떤 신호에 왜곡뿐만 아니라 라인 보드 자체에도 신호 왜곡을 방지하고 보드 손상을 막을 수 있다.
즉, 본 발명은 미드플레인 구조를 가지는 시스템에서 라인 보드를 두 개의 보드로 구분하여 플레인의 전후에 장착하는 구조이므로 메인 보드와의 연결과 라인입출력 보드의 연결을 구분하여 고려하여야 하므로 연결의 상태에 따라 각각의 버스 스위치를 별개로 동작시켜서 라인 입출력 보드가 없더라도 메인 보드와의 연결을 액티브 상태로 두어 정보를 주고 받을 수 있는 이점이 있다.

Claims (8)

  1. 미드플레인 구조를 가지는 라우터 시스템에서 핫 스왑 기능을 제공하는 장치에 있어서,
    CPU와 미드플레인 사이의 연결을 온/오프시키는 제1버스 스위치와;
    패킷 프로세서와 미드플레인 사이의 연결을 온/오프시키는 제2버스 스위치와;
    보드의 장착 또는 제거에 따라 상기 제1버스 스위치와 상기 제2버스 스위치의 동작을 별도로 제어하는 버스 스위치 제어기와;
    핫 스왑 기능을 제어하며, 전원을 공급받아 정상 동작을 수행하는 시점에 전원 정상 신호를 상기 버스 스위치 제어기로 공급하는 핫 스왑 콘트롤러를 적어도 구비하는 것을 특징으로 하는 핫 스왑 기능을 제공하는 장치.
  2. 제1항에 있어서, 상기 버스 스위치 제어기는;
    상기 핫 스왑 콘트롤러로부터 보드에 전원이 공급되고 안정화되었음을 나타내는 신호를 인가받으면, 상기 제1버스 스위치를 온시키는 것을 특징으로 하는 핫 스왑 기능을 제공하는 장치.
  3. 제1항에 있어서, 상기 버스 스위치 제어기는;
    라인 입출력 보드가 장착된 후 라인 프로세서 보드와 연결이 가능함을 표시하는 신호가 상기 미드플레인으로부터 인가되면, 상기 제2버스 스위치를 온시키는 것을 특징으로 하는 핫 스왑 기능을 제공하는 장치.
  4. 제1항에 있어서, 상기 버스 스위치 제어기는;
    상기 라인 프로세서 보드의 이젝터를 조작하여 보드를 제거할 것임을 나타내는 신호가 인가되면, 상기 제1버스 스위치와 상기 제2버스 스위치를 각각 오프시키는 것을 특징으로 하는 핫 스왑 기능을 제공하는 장치.
  5. 제1항에 있어서, 상기 버스 스위치 제어기는;
    상기 라인 입출력 보드가 자체 초기화 과정을 필요로 할 경우 이에 대한 초기화 시간을 보장한 후에 상기 제2버스 스위치를 온시키는 것을 특징으로 하는 핫 스왑 기능을 제공하는 장치.
  6. 미드플레인 구조를 가지는 라우터 시스템에서 핫 스왑 기능을 제공하는 방법에 있어서,
    CPU와 미드플레인 사이의 온/오프를 담당하는 제1버스 스위치의 제어와 패킷 프로세서와 미드플레인 사이에 온/오프를 담당하는 제2버스 스위치의 제어를 동일하게 동작시키지 않고 독립적으로 동작시키는 것을 특징으로 핫 스왑 기능을 제공하는 방법.
  7. 제5항에 있어서,
    라인 프로세서 보드가 장착되어 상기 라인 프로세서 보드에 공급되는 전원이 안정화가 되면, 상기 제1버스 스위치를 온시키는 것을 특징으로 하는 핫 스왑 기능을 제공하는 방법.
  8. 제5항에 있어서,
    라인 입출력 보드의 전원이 온되는 시점 이후에 상기 제2버스 스위치가 온되도록 제어하는 것을 특징으로 하는 핫 스왑 기능을 제공하는 방법.
KR10-2001-0077610A 2001-12-08 2001-12-08 미드플레인 구조를 가지는 라우터 시스템에서 핫 스왑기능을 제공하는 장치 및 방법 KR100411435B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR10-2001-0077610A KR100411435B1 (ko) 2001-12-08 2001-12-08 미드플레인 구조를 가지는 라우터 시스템에서 핫 스왑기능을 제공하는 장치 및 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2001-0077610A KR100411435B1 (ko) 2001-12-08 2001-12-08 미드플레인 구조를 가지는 라우터 시스템에서 핫 스왑기능을 제공하는 장치 및 방법

Publications (2)

Publication Number Publication Date
KR20030047188A KR20030047188A (ko) 2003-06-18
KR100411435B1 true KR100411435B1 (ko) 2003-12-18

Family

ID=29573825

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2001-0077610A KR100411435B1 (ko) 2001-12-08 2001-12-08 미드플레인 구조를 가지는 라우터 시스템에서 핫 스왑기능을 제공하는 장치 및 방법

Country Status (1)

Country Link
KR (1) KR100411435B1 (ko)

Also Published As

Publication number Publication date
KR20030047188A (ko) 2003-06-18

Similar Documents

Publication Publication Date Title
KR102471713B1 (ko) 다수의 솔리드-스테이트 드라이브들을 지원하기 위한 모듈러 시스템 아키텍처
US7623444B2 (en) Apparatus and method for redundancy control of duplex switch board
US7849182B2 (en) Blade server
US6816936B1 (en) Hot-swappable router interface card with stable power on/off procedure
JP2001075713A (ja) 周辺機器の接続装置
US6675242B2 (en) Communication bus controller including designation of primary and secondary status according to slot position
US6715019B1 (en) Bus reset management by a primary controller card of multiple controller cards
KR100411435B1 (ko) 미드플레인 구조를 가지는 라우터 시스템에서 핫 스왑기능을 제공하는 장치 및 방법
US6801973B2 (en) Hot swap circuit module
KR970008308B1 (ko) 네트워크 간 접속장치
EP1895395B1 (en) Phase alignment of an information processing apparatus and control method therefor
JP4459408B2 (ja) ホットスワップバス
KR100425580B1 (ko) 에이티엠 스위치 및 그것의 자동 절체 방법
KR20040055038A (ko) 이더넷 스위칭 보드 시스템 및 이중화 방법
KR100364780B1 (ko) 통신 시스템의 정상회로 선택 장치
KR100405598B1 (ko) 컴팩트 피씨아이 시스템에서의 보드 이중화 구조
US20020075860A1 (en) High density serverlets utilizing high speed data bus
KR19990017861U (ko) 에이티엠 랜용 스위치 시스템의 스위치 컨트롤 프로세서보드
KR100603600B1 (ko) 라우터 프로세서의 제어 경로 구성을 위한 스위칭 장치 및그 방법
JP2658853B2 (ja) 通信制御装置
EP1181837A1 (en) Ieee 1394 cable connector with short circuit switch
JP2856633B2 (ja) 冗長装置
CN111506179A (zh) 多主机适配器
KR100452503B1 (ko) 병렬버스 시스템의 오류 방지장치
KR20040024232A (ko) Atm 시스템에서의 5g급 스위칭 장치

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20111110

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20121115

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee