KR100406233B1 - 교환 시스템에서 프로세스간 통신 방법 - Google Patents

교환 시스템에서 프로세스간 통신 방법 Download PDF

Info

Publication number
KR100406233B1
KR100406233B1 KR10-2001-0054088A KR20010054088A KR100406233B1 KR 100406233 B1 KR100406233 B1 KR 100406233B1 KR 20010054088 A KR20010054088 A KR 20010054088A KR 100406233 B1 KR100406233 B1 KR 100406233B1
Authority
KR
South Korea
Prior art keywords
memory block
ipc
address
memory
signal information
Prior art date
Application number
KR10-2001-0054088A
Other languages
English (en)
Other versions
KR20030020664A (ko
Inventor
김인태
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR10-2001-0054088A priority Critical patent/KR100406233B1/ko
Publication of KR20030020664A publication Critical patent/KR20030020664A/ko
Application granted granted Critical
Publication of KR100406233B1 publication Critical patent/KR100406233B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q3/00Selecting arrangements
    • H04Q3/42Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker
    • H04Q3/54Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker in which the logic circuitry controlling the exchange is centralised
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q2213/00Indexing scheme relating to selecting arrangements in general and for multiplex systems
    • H04Q2213/13097Numbering, addressing
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q2213/00Indexing scheme relating to selecting arrangements in general and for multiplex systems
    • H04Q2213/13103Memory

Abstract

본 발명은 교환 시스템에서 프로세스간 통신 방법에 관한 것으로, 특히 IPC를 통해 시그널을 송수신하는 교환 시스템에서 멀티 프로세스간 시그널 전송 시, 공유 메모리를 통해 메모리의 주소만을 전송하여 통신하도록 한 교환 시스템에서 프로세스간 통신 방법에 관한 것이다.
본 발명의 실시예에 따른 교환 시스템에서 프로세스간 통신 방법은, 제1 프로세스가 공유 라이브러리에게 메모리 블럭의 할당을 요구하여, IPC 시그널 정보를 저장하기 위한 메모리 블록을 할당받는 과정과; 상기 제1 프로세스가 할당받은 상기 메모리 블록에 전송할 IPC 시그널 정보를 복사하는 과정과; 상기 제1 프로세스가 할당받은 상기 메모리 블록의 주소를 제2 프로세스로 전송하는 과정과; 상기 제2 프로세스가 상기 메모리 블록의 주소를 이용하여 상기 공유 라이브러리의 메모리 블록에 복사되어 있는 IPC 시그널 정보를 읽어오는 과정을 포함하는 것을 특징으로 한다.

Description

교환 시스템에서 프로세스간 통신 방법{Method of Communicating Between Process and Process in Switching System}
본 발명은 교환 시스템에서 프로세스간 통신 방법에 관한 것으로, 특히 IPC를 통해 시그널을 송수신하는 교환 시스템에서 멀티 프로세스간 시그널 전송 시, 공유 메모리를 통해 메모리의 주소만을 전송하여 통신하도록 한 교환 시스템에서 프로세스간 통신 방법에 관한 것이다.
일반적으로, 교환 시스템에서 IPC(Interprocess Communication)로 시그널을 사용하는 멀티 프로세스(Multi-Process) 시스템에서는 같은 프로세서 내부의 통신의 경우, 도1에 나타낸 바와 같이, 프로세스 A(1)가 자신의 정보를 버퍼(3)에 모두 복사하면, 다른 프로세스인 프로세스 B(2)가 해당 버퍼(3)에서 해당 복사된 데이터를 읽어옮으로써 프로세스간 통신이 이루어졌다.
위와 같은 구성으로 한 종래의 교환 시스템에서의 프로세스간 통신 방법은 도2의 순서도를 참조하여 설명하면 다음과 같다.
먼저, 프로세스 A(1)가 타 프로세스인 프로세스 B(2)로 정보를 전송해야 하는 경우가 발생하면, 프로세스 A(1)는 해당 정보를 자신의 로컬(Local) 변수로 저장한다(단계 S21).
해당 프로세스 A(1)가 로컬 변수에 저장한 내용을 시그널 송신 운용체제 함수(Signal Send OS Primitive)를 사용하여 프로세스 B(2)의 버퍼(3)에 복사한다(단계 S22).
이에, 해당 프로세스 B(2)가 시그널 수신 운용체제 함수(Signal Receive OS Primitive)를 이용하여 버퍼(3)로부터 프로세스 A(1)로부터 복사된 정보를 자신의로컬 변수에 복사한다(단계 S23).
이후, 프로세스 B(2)는 복사된 로컬 변수에서 해당 정보를 읽어온다(단계 S24).
전술한 바와 같이, 종래의 IPC를 이용하여 시그널을 전송하는 프로세스간 통신에서, 시그널 정보를 프로세스의 버퍼에 저장해야 했는데, 이로 인해 IPC 시그널 정보의 크기에 제한이 발생함으로써 특정한 크기 이상의 IPC 시그널을 수용하지 못하는 문제점이 있었다.
본 발명은 전술한 바와 같은 제반적인 문제점을 해결하기 위한 것으로, 그 목적은 IPC 시그널을 전송하는 프로세스간 통신에서, 공유 메모리를 이용하여 해당 정보의 메모리의 시작 주소만 전송함으로써, IPC 시그널 크기에 제한이 없도록 하는데 있다.
도1은 종래의 교환 시스템에서 프로세스간 통신 구조를 나타낸 도.
도2는 종래의 교환 시스템에서 프로세스간 통신 방법을 나타낸 순서도.
도3은 본 발명의 실시예에 따른 교환 시스템에서 프로세스간 통신 구조를 나타낸 도.
도4는 본 발명의 실시예에 따른 교환 시스템에서 프로세스간 통신 방법을 나타낸 순서도.
*도면의 주요 부분에 대한 부호의 설명*
10 : 프로세스 A
20 : 프로세스 B
30 : 공유 라이브러리
40 : 공유 메모리 블록
상기한 바와 같은 목적을 달성하기 위한 본 발명은, 교환 시스템에서 프로세스간 통신 방법에 있어서, 제1 프로세스가 공유 라이브러리에게 메모리 블럭의 할당을 요구하여, IPC 시그널 정보를 저장하기 위한 메모리 블록을 할당받는 과정과; 상기 제1 프로세스가 할당받은 상기 메모리 블록에 전송할 IPC 시그널 정보를 복사하는 과정과; 상기 제1 프로세스가 할당받은 상기 메모리 블록의 주소를 제2 프로세스로 전송하는 과정과; 상기 제2 프로세스가 상기 메모리 블록의 주소를 이용하여 상기 공유 라이브러리의 메모리 블록에 복사되어 있는 IPC 시그널 정보를 읽어오는 과정을 포함하는 것을 특징으로 한다.
이하, 본 발명의 실시예를 첨부한 도면을 참조하여 상세하게 설명하면 다음과 같다.
본 발명의 실시예에 따른 교환 시스템에서 프로세스간 통신은 도3에 나타낸 바와 같이, 프로세스 B(20)가 수신한 메모리 주소를 읽어오기 위해서는 해당 메모리가 공유 메모리(Shared Memory) 블록(40)에서 할당받은 것이어야 하므로 공유 라이브러리(Common Shared Library : CSL)(30)를 구현하여 해당 공유 메모리 블록(40)을 공유 라이브러리(30)에 존재하도록 한다.
따라서, 해당 공유 라이브러리(30)는 자신의 공유 메모리 블록(40)에서 메모리 블록을 할당 및 해제하는 라이브러리 함수를 제공한다.
그리고, 해당 공유 라이브러리(30)에 해당 시스템이 동시에 사용할 수 있는 최대 IPC 시그널 개수 만큼 메모리 블록을 할당해 놓는다. 해당 메모리 블록의 크기는 해당 시스템이 생성하는 최대 IPC 시그널 크기에 맞추어 결정한다.
공유 라이브러리(30)가 제공하는 함수로 메모리 블록 할당 및 해제 함수를 구현하는데, 해당 할당 함수는 현재 아이들(Idle)한 메모리 블록을 하나 검색하여 이를 비지(Busy)로 마크(Mark)하고 이의 시작 어드레스를 리턴한다.
해당 해제 함수는 메모리 블록의 시작 어드레스를 파라미터로 하여 해당 메모리 블록을 다시 아이들 상태로 천이시킨다.
본 발명의 실시예에 따른 교환 시스템에서 프로세스간 통신 방법은 도4의 순서도를 참조하여 설명하면 다음과 같다.
먼저, 프로세스 A(10)가 프로세스 B(20)로 정보를 전송해야 할 이벤트가 발생하면, 프로세스 A(10)는 공유 라이브러리(30)에 메모리 할당을 요구한다(단계 S41).
이에, 해당 공유 라이브러리(30)는 프로세스 A(10)의 메모리 블록을 할당한다(단계 S42).
해당 프로세스 A(10)는 할당한 메모리 블록에 자신이 전송해야 할 IPC 시그널 정보를 시그널 송신 OS 함수(Signal Send OS Primitive)를 이용하여 복사한 후(단계 S43), 해당 메모리 블록의 주소만을 프로세스 B(20)로 전송한다(단계 S44).
이에, 프로세스 B(20)는 프로세스 A(10)로부터 수신한 메모리 블록의 주소를 이용하여 메모리 블록에 저장되어 있는 IPC 시그널 정보를 시그널 수신 운영체제 함수(Signal Receive OS Primitive)를 통해 읽어온다(단계 S45).
이후, 해당 메모리 블록을 공유 라이브러리(30)를 이용하여 아이들(idle) 상태로 천이시킨다(단계 S46).
전술한 바와 같이, 현재 대부분의 시스템은 "C" 언어로 코딩(Coding)되어 있는데, "C" 언어에서는 모든 스트럭쳐(Structure)를 포인터(주소)를 사용하여 시작 주소만을 파라미터로 패싱(Passing)하여 수행함으로써 "C" 언어의 기본 파라미터패싱과 호환성이 보장되고, "C" 언어로 코딩되어 있는 프로토콜 스택(Stack)을 쉽게 포팅(Porting)할 수 있다.
이상으로 본 발명의 바람직한 실시예에 대해 상세히 기술되었지만, 본 발명이 속하는 기술 분야에 있어서 통상의 지식을 가진 사람이라면, 본 발명을 여러 가지로 변형 또는 변경하여 실시할 수 있음을 알 수 있을 것이다. 따라서, 본 발명의 실시예들의 변경은 본 발명의 기술적 범위를 벗어날 수 없을 것이다.
이상에서 설명한 바와 같이 본 발명은 IPC 시그널을 전송하는 프로세스간 통신에서, 공유 메모리를 이용하여 해당 정보의 메모리의 시작 주소만 전송함으로써, IPC 시그널 크기에 제한이 없는 효과가 있다.
또한, "C" 언어로 코딩되어 있는 시스템에서 모든 스트럭쳐 자료 구조를 포인터를 이용하여 시작 주소만 파라미터로 패싱(Passing)하여 수행함으로써, "C" 언어의 기본 파라미터 패싱과 호환성이 보장되는 효과가 있다.

Claims (2)

  1. 교환 시스템에서 프로세스간 통신 방법에 있어서,
    제1 프로세스가 공유 라이브러리에게 메모리 블럭의 할당을 요구하여, IPC 시그널 정보를 저장하기 위한 메모리 블록을 할당받는 과정과;
    상기 제1 프로세스가 할당받은 상기 메모리 블록에 전송할 IPC 시그널 정보를 복사하는 과정과;
    상기 제1 프로세스가 할당받은 상기 메모리 블록의 주소를 제2 프로세스로 전송하는 과정과;
    상기 제2 프로세스가 상기 메모리 블록의 주소를 이용하여 상기 공유 라이브러리의 메모리 블록에 복사되어 있는 IPC 시그널 정보를 읽어오는 과정을 포함하는 것을 특징으로 하는 교환 시스템에서 프로세스간 통신 방법.
  2. 청구항 1에 있어서,
    상기 공유 라이브러리는 해당 교환 시스템에서 동시에 사용되는 최대 IPC 시스널 개수 만큼 상기 메모리 블록을 할당하는 것을 특징으로 하는 교환 시스템에서 프로세스간 통신 방법.
KR10-2001-0054088A 2001-09-04 2001-09-04 교환 시스템에서 프로세스간 통신 방법 KR100406233B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR10-2001-0054088A KR100406233B1 (ko) 2001-09-04 2001-09-04 교환 시스템에서 프로세스간 통신 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2001-0054088A KR100406233B1 (ko) 2001-09-04 2001-09-04 교환 시스템에서 프로세스간 통신 방법

Publications (2)

Publication Number Publication Date
KR20030020664A KR20030020664A (ko) 2003-03-10
KR100406233B1 true KR100406233B1 (ko) 2003-11-15

Family

ID=27722373

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2001-0054088A KR100406233B1 (ko) 2001-09-04 2001-09-04 교환 시스템에서 프로세스간 통신 방법

Country Status (1)

Country Link
KR (1) KR100406233B1 (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100583499B1 (ko) * 2002-09-30 2006-05-24 주식회사 케이티 공유 라이브러리를 이용한 모바일 서버의 메모리 관리방법 및 이를 구현시키기 위한 프로그램이 기록된 기록매체
KR100871587B1 (ko) * 2007-04-20 2008-12-02 (주)엔텔스 공유 메모리 페이징 기법에 의한 프로세스간 가변 길이데이터 흐름 제어 방법 및 그 장치

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19990058100A (ko) * 1997-12-30 1999-07-15 윤종용 프로세스간 통신 방법

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19990058100A (ko) * 1997-12-30 1999-07-15 윤종용 프로세스간 통신 방법

Also Published As

Publication number Publication date
KR20030020664A (ko) 2003-03-10

Similar Documents

Publication Publication Date Title
US5961606A (en) System and method for remote buffer allocation in exported memory segments and message passing between network nodes
US20060288174A1 (en) Message based inter-process for high volume data
WO2021244155A1 (zh) 一种进程间通信方法以及进程间通信装置
US6526068B2 (en) Interface control of communication between a control processor and a digital signal processor
US6912716B1 (en) Maximized data space in shared memory between processors
JPH0926929A (ja) 効率のよいデータ転送メカニズムに関する方法及び装置
KR100406233B1 (ko) 교환 시스템에서 프로세스간 통신 방법
JPH1063525A (ja) 情報処理装置、情報処理システム及びその制御方法
KR20010010275A (ko) 메시지큐와 공유메모리를 결합 이용한 프로세스 간의 통신 방법
JP2008009926A (ja) 情報処理装置、情報処理システムおよびアドレス変換方法
KR20150048028A (ko) 데이터 전송 관리 방법
US11928345B1 (en) Method for efficiently processing instructions in a computational storage device
JP3933134B2 (ja) 通信システム
KR0154462B1 (ko) 종합정보통신망 패킷 인터페이스 시스템에 있어서 프라이머리레이트 인터페이스보드와 패킷 시스템 제어보드간의 통신 장치 및 통신방법
KR100258753B1 (ko) 전전자 교환기의 디에스피에이 블록간 통신 방법
KR100790069B1 (ko) 이중화장치의 동적 할당 데이터 이중화 방법
KR100272027B1 (ko) 이동통신교환기용운영체계에서의입/출력드라이버제어방법
JP2004246571A (ja) 情報処理装置
CN117692416A (zh) 网络报文处理方法、装置、计算机设备和存储介质
KR20020051545A (ko) 실시간 고속의 데이터 처리용 디엠에이 제어기 및 제어방법
KR100192960B1 (ko) 컴퓨터시스템의 디엠에이인터페이스방법
JPH04349535A (ja) 情報処理装置
JPH0583416A (ja) 実時間情報転送制御方式
KR20000038076A (ko) 제로-카피 메시지 패싱 방법
KR20000028318A (ko) 에이티엠 교환 시스템에서 공유 버퍼를 이용한 메시지처리 방법

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20081031

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee