KR100385454B1 - 컨트롤시스템에있어서오동작방지회로 - Google Patents

컨트롤시스템에있어서오동작방지회로 Download PDF

Info

Publication number
KR100385454B1
KR100385454B1 KR1019950021368A KR19950021368A KR100385454B1 KR 100385454 B1 KR100385454 B1 KR 100385454B1 KR 1019950021368 A KR1019950021368 A KR 1019950021368A KR 19950021368 A KR19950021368 A KR 19950021368A KR 100385454 B1 KR100385454 B1 KR 100385454B1
Authority
KR
South Korea
Prior art keywords
signal
peripheral device
key input
output
latch
Prior art date
Application number
KR1019950021368A
Other languages
English (en)
Other versions
KR970007627A (ko
Inventor
윤정수
Original Assignee
삼성탈레스 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성탈레스 주식회사 filed Critical 삼성탈레스 주식회사
Priority to KR1019950021368A priority Critical patent/KR100385454B1/ko
Publication of KR970007627A publication Critical patent/KR970007627A/ko
Application granted granted Critical
Publication of KR100385454B1 publication Critical patent/KR100385454B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/3003Monitoring arrangements specially adapted to the computing system or computing system component being monitored
    • G06F11/3041Monitoring arrangements specially adapted to the computing system or computing system component being monitored where the computing system component is an input/output interface

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computing Systems (AREA)
  • Quality & Reliability (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Mathematical Physics (AREA)
  • Safety Devices In Control Systems (AREA)

Abstract

본 발명은 컨트롤 시스템의 오동작 방지회로에 관한 것으로서 특히, 본 발명에 의한 컨트롤 시스템의 오동작 방지회로는 외부신호에 상응하여 소정의 동작을 수행하는 주변장치를 구비한 콘트롤 시스템에 있어서, 주변장치를 제어하기위한 외부신호를 입력받아 키이입력신호를 출력하는 키이 입력부; 키이 입력신호를 입력받았을 때 주변장치의 상태를 점검하여 소정 신호를 출력하는 마이크로 프로세서; 마이크로 프로세서에서 출력된 소정 신호를 입력하여 소정의 클럭신호와 동기시켜 출력하는 래치; 및 래치의 출력과 키이 입력부의 출력을 입력받아서 래치의 출력에 따라 키이입력신호를 주변장치로 전달할 것인가에 대한 여부를 결정하는 프로그램 로직부를 구비한 것을 특징으로 한다.
따라서, 본 발명은 래치의 출력에 따라 키이 입력부에 입력된 외부신호를 주변장치로 전달하거나 차단함으로써 부주의로 인한 컨트롤 시스템의 오동작을 방지하는 효과를 제공한다.

Description

컨트롤 시스템에 있어서 오동작 방지회로
본 발명은 컨트롤 시스템에 있어서 오동작 방지회로에 관한 것으로 특히, 마이크로 프로세서를 사용한 컨트롤 시스템에서 임의의 주변장치를 구동할 경우 주변장치가 소정의 동작을 수행하는 동안은 외부입력이 있더라도 주변장치의 동작에 영향을 주지 않는 컨트롤 시스템에 있어서 오동작 방지회로에 관한 것이다.
일반적으로 마이크로 프로세서를 사용한 컨트롤 시스템은 마이크로 프로세서, 래치, 리셋부, 키이 입력부, 주변장치로 구성된다. 이와 같은 컨트롤 시스템은 리셋부에서 리셋신호를 출력하여 마이크로 프로세서와 래치를 리셋시키고, 마이크로 프로세서는 키이 입력부로 부터 소정의 외부신호를 입력받아 주변장치를 제어함과 동시에 주변장치의 동작수행 여부에 따라 소정의 데이타를 래치로 출력한다. 래치에서 출력된 소정의 데이타는 램프 구동부에 입력되어 주변장치의 동작수행 여부에 따라 점멸되는 램프를 구동시켜 주변장치의 동작이 수행중인지 아닌지를 알리게 된다. 종래의 방법에서는 주변장치의 동작이 수행되는 동안 사용자의 부주의로 인해 원하지 않는 외부신호가 입력되어 주변장치가 오동작을 일으킬 수 있으며 이로인하여 안전사고가 발생되는 문제점이 있었다.
따라서, 본 발명의 목적은 상술한 문제점을 해결하기 위하여 주변회로가 임의의 동작을 수행중인 동안에는 외부신호가 주변장치로 전달되지 않도록 하는 오동작 방지회로를 제공하는 데에 있다.
상기 목적을 달성하기 위하여 본 발명에 의한 컨트롤 시스템에 있어서 오동작 방지회로는 외부신호에 상응하여 소정의 동작을 수행하는 주변장치를 구비한 콘트롤 시스템에 있어서,
상기 주변장치를 제어하기위한 외부신호를 입력받아 키이입력신호를 출력하는 키이 입력부;
상기 키이입력신호를 입력받았을 때 상기 주변장치의 상태를 점검하여 소정 신호를 출력하는 마이크로 프로세서;
상기 마이크로 프로세서에서 출력된 소정 신호를 입력하여 소정의 클럭신호와 동기시켜 출력하는 래치; 및
상기 래치의 출력과 상기 키이 입력부의 출력을 입력받아서 상기 래치의 출력에 따라 상기 키이입력신호를 상기 주변장치로 전달할 것인가에 대한 여부를 결정하는 프로그램 로직부를 구비한 것을 특징으로 한다.
이하 첨부된 도면을 참조하여 본 발명에 대하여 상세히 설명하기로 한다.
제 1 도는 본 발명에 의한 컨트롤 시스템에 있어서 오동작 방지회로의 구성도이다. 도시된 바에 따르면, 외부신호에 상응하여 소정의 동작을 수행하는 주변장치를 구비한 콘트롤 시스템은 주변장치(60), 상기 주변장치(60)를 제어하기위해 외부로부터 상기 외부신호에 해당하는 키이(key)를 입력받아 키이입력신호를 출력하는 키이 입력부(10)와, 상기 키이입력신호를 입력받았을 때 주변장치(60)의 상태를 점검하여 소정 신호를 출력하는 마이크로 프로세서(20)와, 마이크로 프로세서(20)에서 출력된 신호를 소정의 클럭신호에 동기시켜 출력하는 래치(30)와, 래치(30)의 출력에 따라 램프(70)를 구동하는 램프 구동부(50)와, 마이크로 프로세서(20)와 래치(30)를 리셋시키는 리셋부(5)와, 상기 클럭신호를 래치(30)로 출력하고 래치(30)에서 출력되는 신호에 따라 키이 입력부(10)에서 입력받은 제어신호를 주변장치(60)로 출력하는 프로그램 로직부(40)로 구비된다.
제 2 도는 본 발명에 의한 컨트롤 시스템에 있어서 오동작 방지회로의 신호처리를 설명하기 위한 도면으로, 제 1 도에 도시된 키이 입력부(10)와 프로그램 로직부(40)의 내부 구성을 나타낸 것이다.
그러면 제 1 도 내지 제 2 도를 참조하여 본 발명의 동작을 설명하기로 한다.
리셋부(5)는 소정 리셋신호를 출력하여 마이크로 프로세서(20)와 래치(30)를 리셋시킨다. 키이 입력부(10)는 제 2 도에 도시한 바와 같이 DPDT(Double Pole Double Through) 스위치로 구성되는데, DPDT 스위치의 한 스위치 단자는 마이크로프로세서(20)에 연결되고 다른 스위치 단자는 프로그램 로직부(40)에 연결되어, 외부로부터 키이가 입력되는 동안 키이입력신호를 마이크로 프로세서(20)와 프로그램 로직부(40)로 동시에 출력한다.
마이크로 프로세서(20)는 상기 키이입력신호를 수신한 경우 주변장치(80)의 상태를 점검하고 인식하여 주변장치(60)의 동작상태에 대응하는 소정의 신호를 래치(30)로 출력한다.
래치(30)는 마이크로 프로세서(20)에서 출력된 신호를 램프 구동부(50)와 프로그램 로직부(40)로 출력한다. 램프 구동부(50)는 래치(30)의 출력 신호에 따라 램프(70)를 점멸시키는데, 램프(70)의 점멸구동은 결과적으로 주변장치(80)의 상태에 따른다. 예를 들어, 마이크로 프로세서(20)가 주변장치(60)의 상태를 점검한 결과, 주변장치(60)가 다른 동작을 수행하는 중이거나 원하는 설정상태가 아니라면 주변장치(60) 다른 입력신호를 받아서 동작할 준비가 안된 상태이므로 램프(70)를 소등상태로 유지할 수 있고, 주변장치(60)가 다른 입력신호를 받아들여서 다른 동작을 수행할 수 있는 상태에 있다면 램프(70)는 점등상태로 될 수 있다.
프로그램 로직부(40)는 키이 입력부(10)에서 출력된 신호(도면상의 참조부호 B)와 래치(30)에서 출력된 신호(도면상의 참조부호 A)를 입력하여 주변장치(60)를 제어하기 위한 제어신호(도면상의 참조부호 C)를 생성하여 주변장치(60)로 출력한다. 프로그램 로직부(40)는 제 2 도에 도시한 바와 같이 반전 게이트와 논리곱 게이트로 이루어지며, 키이 입력부(10)에서 출력된 신호는 반전 게이트로 입력되고 래치(30)에서 출력된 신호는 논리곱 게이트로 입력된다. 키이 입력부(10)의 출력신호와 래치(30)의 출력신호는 논리곱 연산되어 그 연산결과가 주변장치(60)로 출력되는데, 래치(30)에서 출력된 신호가 논리레벨 '하이'인 경우 키이입력부(10)의 키이입력신호가 그대로 주변장치(60)로 출력된다. 그러나, 래치(30)에서 출력된 신호가 논리레벨 '로우'인 경우 상기 키입력신호와는 무관하게 '로우'레벨의 신호가 주변장치(60)로 출력된다. 따라서 주변장치(60)는 래치(30)의 출력신호에 따라 외부 키이입력신호에 대응하여 동작할 것인지가 결정된다.
상술한 바와 같이 본 발명에 의한 컨트롤 시스템의 오동작 방지회로는 소정의 제어신호에 따라 외부신호를 전달하거나 차단하는 프로그램 로직부를 사용하여 주변장치가 임의의 동작을 수행하는 동안은 외부신호를 차단함으로써 부주의로 인한 컨트롤 시스템의 오동작을 방지하는 효과를 제공한다.
제 1 도는 본 발명에 의한 컨트롤 시스템에 있어서 오동작 방지회로의 구성도.
제 2 도는 본 발명에 의한 컨트롤 시스템에 있어서 오동작 방지회로의 신호처리를 설명하기 위한 도면.

Claims (2)

  1. 외부신호에 상응하여 소정의 동작을 수행하는 주변장치를 구비한 콘트롤 시스템에 있어서,
    상기 주변장치를 제어하기위한 외부신호를 입력받아 키이입력신호를 출력하는 키이 입력부;
    상기 키이입력신호를 입력받았을 때 상기 주변장치의 상태를 점검하여 소정 신호를 출력하는 마이크로 프로세서;
    상기 마이크로 프로세서에서 출력된 소정 신호를 입력하여 소정의 클럭신호와 동기시켜 출력하는 래치; 및
    상기 래치의 출력과 상기 키이 입력부의 출력을 입력받아서 상기 래치의 출력에 따라 상기 키이입력신호를 상기 주변장치로 전달할 것인가에 대한 여부를 결정하는 프로그램 로직부를 구비한 것을 특징으로 하는 컨트롤 시스템에 있어서 오동작 방지회로.
  2. 제 1 항에 있어서, 상기 래치에서 출력된 신호를 입력하여 상기 주변장치의 동작상태에 따라 램프를 점멸시키는 램프 구동기를 더 포함하는 것을 특징으로 하는 컨트롤 시스템에 있어서 오동작 방지회로.
KR1019950021368A 1995-07-20 1995-07-20 컨트롤시스템에있어서오동작방지회로 KR100385454B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950021368A KR100385454B1 (ko) 1995-07-20 1995-07-20 컨트롤시스템에있어서오동작방지회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950021368A KR100385454B1 (ko) 1995-07-20 1995-07-20 컨트롤시스템에있어서오동작방지회로

Publications (2)

Publication Number Publication Date
KR970007627A KR970007627A (ko) 1997-02-21
KR100385454B1 true KR100385454B1 (ko) 2003-08-02

Family

ID=37417511

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950021368A KR100385454B1 (ko) 1995-07-20 1995-07-20 컨트롤시스템에있어서오동작방지회로

Country Status (1)

Country Link
KR (1) KR100385454B1 (ko)

Also Published As

Publication number Publication date
KR970007627A (ko) 1997-02-21

Similar Documents

Publication Publication Date Title
US5623286A (en) Power source control apparatus for display unit
KR100385454B1 (ko) 컨트롤시스템에있어서오동작방지회로
CZ302029B6 (cs) Programovatelné ovládací zarízení
US5463663A (en) Controlling synchronization in a system having a plurality of units when a unit is disconnected from or connected to the system that is active
JP2686024B2 (ja) クロック制御方式
JPH0783353B2 (ja) クロック切換回路
JP2000350360A (ja) 電源制御方式
JPS55123257A (en) Time-division multiple remote controller
JP2513032B2 (ja) マイクロコンピュ―タの入力制御回路
KR0169397B1 (ko) 제어방식을 자동인식하는 마이컴 인터페이스 회로
KR880002760Y1 (ko) 리모콘수신기의 데이타 신호 전달회로
JP2695546B2 (ja) マイクロコンピュータ内蔵カウントソース自動変更タイマ
SU1275416A1 (ru) Устройство дл ввода-вывода информации
JPS6446769A (en) Image processor
JPS5461846A (en) Data input processing system
JPS57174721A (en) Power supply controller
JPS61182156A (ja) プログラマブル・インタフエ−ス
JPH0449918B2 (ko)
KR19990035627U (ko) 디스플레이 장치
JPH03228118A (ja) 印字装置の制御装置
JPS63180103A (ja) プログラマブルコントロ−ラの入出力端子の信号設定方法
JPH04372539A (ja) 端末機の電源断制御装置
KR19990039674U (ko) 파워록킹장치를 갖는 휴대용 컴퓨터
JPH04145835A (ja) 電源投入装置
JPS6115217A (ja) 電源投入切断制御装置

Legal Events

Date Code Title Description
N231 Notification of change of applicant
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20060504

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee