KR880002760Y1 - 리모콘수신기의 데이타 신호 전달회로 - Google Patents
리모콘수신기의 데이타 신호 전달회로 Download PDFInfo
- Publication number
- KR880002760Y1 KR880002760Y1 KR2019850013925U KR850013925U KR880002760Y1 KR 880002760 Y1 KR880002760 Y1 KR 880002760Y1 KR 2019850013925 U KR2019850013925 U KR 2019850013925U KR 850013925 U KR850013925 U KR 850013925U KR 880002760 Y1 KR880002760 Y1 KR 880002760Y1
- Authority
- KR
- South Korea
- Prior art keywords
- data signal
- remote control
- terminal
- control receiver
- processing unit
- Prior art date
Links
- 230000008054 signal transmission Effects 0.000 title claims description 6
- 238000010586 diagram Methods 0.000 description 3
- 230000005540 biological transmission Effects 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 230000002159 abnormal effect Effects 0.000 description 1
Classifications
-
- G—PHYSICS
- G08—SIGNALLING
- G08C—TRANSMISSION SYSTEMS FOR MEASURED VALUES, CONTROL OR SIMILAR SIGNALS
- G08C23/00—Non-electrical signal transmission systems, e.g. optical systems
- G08C23/04—Non-electrical signal transmission systems, e.g. optical systems using light waves, e.g. infrared
Landscapes
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Selective Calling Equipment (AREA)
Abstract
내용 없음.
Description
제1도는 본 고안의 데이타 신호 전달회로도.
제2도는 제1도 각부의 파형도.
* 도면의 주요부분에 대한 부호의 설명
1 : 중앙처리장치 2 : 리모콘수신기
3 : 버퍼 4 : 모노멀티
5 : 시정수회로 AND1: 앤드게이트
본 고안은 저속동작되는 리모콘 수신기의 데이타 신호를 고속 동작되는 중앙처리 장치에 원활하게 입력시킬 수 있게한 리모콘 수신기의 데이타 신호 전달회로에 관한 것이다.
종래에도 리모콘 수신기의 데이타 신호를 중앙처리장치에 입력시키는 여러가지 전달회로가 제안사용되고 있으나 그들은 대부분 저속으로 동작되어 리모콘 수신기의 데이타 신호가 고속으로 동작되는 중앙처리 장치에 원활하게 입력되지 않고, 또한 리모콘 수신기의 데이타 신호가 중앙처리 장치에 입력되기 전에 데이타 신호가 지워져 사용자는 리모콘 송신기로 리모콘 수신기에 데이타 신호를 다시 입력시켜야 되는 결점이 있었다.
본 고안은 이와 같은 종래의 결합을 감안하여, 리모콘 수신기에 데이타 신호가 입력되며 리모콘 수신기는 이를 중앙처리장치에 알려 데이타 신호를 입력시키게함과 동시에 데이타 신호가 입력되었음을 리모콘 수신기에 알리게 함으로써 리모콘 수신기의 데이타 신호가 중앙처리장치에 원활히 입력되게 안출한 것으로 이를 첨부된 도면에 의하여 상세히 설명하면 다음과 같다.
제1도는 본 고안의 데이타 신호 전달회로도로서 이에 도시한 바와 같이 리모콘수신기(2)의 출력신호를 중앙처리장치(1)에 입력시키는 전달회로에 있어서, 리모콘 수신기(2)의 데이타 신호 출력단자(A0-A7)는 버퍼(3)를 통해 중앙처리장치(1)의 데이타 신호 입력단자(B0-B7)에 접속하고, 제어신호 출력단자(DA)는 중앙처리장치(1)의 플래그단자(F) 및 출력측이 리모콘수신기(2)의 제어신호 입력단자(DDC)에 접속된 앤드게이트(AND1)의 일측입력단자에 접속하며, 중앙처리장치(1)의 제어신호 출력단자()는 버퍼(3)의 제어단자() 및 시정수회로(5)가 접속된 모노멀티(4)의 입력단자(S)에 접속하고, 모노멀티(4)의 출력단자()는 앤드게이트(AND1)의 타측 입력단자에 접속하여 구성한 것으로, 상기에서 모노멀티(4)는 상승구간(rise edge)에 동작되게 하고, 도면 중 미설명 부호 VCC는 전원단자이다.
이와 같이 구성된 본 고안 데이타 신호 전달회로의 작용효과를 상세히 설명하면 다음과 같다.
전원단자(VCC)에 전원이 인가되고, 시간(t1)에 리모콘 송신기를 조작하여 리모콘 수신기(2)에 빛이 입사되게 하면, 리모콘수신기(2)는 그 빛을 판별하고, 출력단자(A0-A7)로 소정의 데이타 신호를 출력시킴과 동시에 제2(a)도에 도시한 바와 같이 제어신호 출력단자(DA)로 고전위를 출력하게 되므로 중앙처리장치(1)의 플래그단자(F)에 고전위가입력되어 중앙처리장치(1)는 리모콘 수신기(2)에서 데이타 신호가 출력되었음을 알게되고, 또한 앤드게이트(AND1)의 일측입력단자에 알게되고, 또한 앤드게이트(AND1)의 일측입력단자에 고전위가 인가되고, 이때 모노멀티(4)의 출력단자()에는 제2(b)도에 도시한 바와 같이 고전위가 출력되어 앤드게이트(AND1)의 타측입력단자에 인가되어 있으므로 앤드게이트(AND1)의 출력측에는 제2(c)도에 도시한 바와 같이 고전위가 출력되어 리모콘수신기(2)의 제어신호 입력단자(DDC)에 입력된다.
이와 같은 상태에서 시간(t2)에 중앙처리장치(1)의 제어신호 출력단자()에 제2(d)도에 도시한 바와 같이 저전위가 출력되면, 그 저전위는 버퍼(3)의 제어단자()에 입력되어 버퍼(3)가도통되므로 리모콘수신기(2)의 데이타신호 출력단자(A0-A7)로 출력된 데이타 신호는 버퍼(3)를 통해 중앙처리장치(1)의 데이타 신호 입력단자(B0-B7)로 입력되고, 또한 모노멀티(4)의 입력단자(S)에 저전위가 입력된다.
그리고, 일정시간(t3)이 경과하여 중앙처리장치(1)가 리모콘수신기(2)에서 출력된 데이타 신호를 모두 입력시키면, 중앙처리장치(1)의 제어신호 출력단자()에 고전위가 출력되어 모노멀티(4)의 입력단자(S)에 입력되므로 모노멀티(4)의 출력단자()에는 제2(b)도에 도시한 바와 같이 시정수회로(5)의 시정수에 의해 일정시간 동안 저전위가 출력되어 앤드게이트(AND1)의 타측 입력단자에 인가되고, 이에따라 앤드게이트(AND1)의 출력측에는 제2(c)도에 도시한 바와 같이 저전위가 출력되어 리모콘수신기(2)의 제어신호 입력단자(DDC)에 입력되므로 리모콘수신기(2)는 출력된 데이타 신호가 중앙처리장치(1)에 입력되었음을 알고, 이를 지워버림과 동시에 다음의 빛이 입사되기를 대기하게 된다.
이상에서 설명한 바와 같이 본 고안은 저속동작되는 리모콘수신기(2)의 데이타 신호를 고속 동작되는 중앙처리장치(1)에 원활하게 입력됨은 물론 데이타 신호의 유실 및 데이타 신호의 처리과정중 필요이상 지연이 되는 것을 방지할 수 있는 효과가 있다.
Claims (1)
- 중앙처리장치(1) 및 리모콘수신기(2)로된 데이타 신호 전달회로에 있어서, 상기 리모콘수신기(2)의 데이타신호 출력단자(A0-A7)를 버퍼(3)를 통해 상기 중앙처리장치(1)의 데이타 신호 입력단자(B0-B7)에 접속함과 동시에 제어신호 출력단자(DA)를 플래그단자(F)에 접속하고, 제어신호 출력단자()를 버퍼(3)의 제어단자() 및 모노멀티(4)의 입력단자(S)에 접속하고, 모노멀티(4)의 출력단자()는 상기 출력단자(DA)와 함께 앤드게이트(AND1)를 통해 리모콘수신기(2)의 제어신호 입력단자(DDC)에 접속하여 구성함을 특징으로 하는 리모콘수신기의 데이타 전달회로.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR2019850013925U KR880002760Y1 (ko) | 1985-10-23 | 1985-10-23 | 리모콘수신기의 데이타 신호 전달회로 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR2019850013925U KR880002760Y1 (ko) | 1985-10-23 | 1985-10-23 | 리모콘수신기의 데이타 신호 전달회로 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR870007520U KR870007520U (ko) | 1987-05-13 |
KR880002760Y1 true KR880002760Y1 (ko) | 1988-07-27 |
Family
ID=70289177
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR2019850013925U KR880002760Y1 (ko) | 1985-10-23 | 1985-10-23 | 리모콘수신기의 데이타 신호 전달회로 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR880002760Y1 (ko) |
-
1985
- 1985-10-23 KR KR2019850013925U patent/KR880002760Y1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR870007520U (ko) | 1987-05-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS57117027A (en) | Signal sending and receiving circuit | |
KR850001566A (ko) | 마이크로 컴퓨터 | |
KR880002760Y1 (ko) | 리모콘수신기의 데이타 신호 전달회로 | |
KR890015501A (ko) | 모드 절환에 의한 비디오 엠퍼 시스 처리를 가능하게 한 디지탈 필터 | |
KR900013718A (ko) | 수직 퓨즈 어레이용 고속 ecl입력 버퍼 | |
JPS6444144A (en) | Circuit for avoiding competition of digital signals and method of avoiding competition of drivers | |
JPS57129536A (en) | Variable logic device | |
JPS6431258A (en) | Microprocessor | |
JPS5746535A (en) | Mos type circuit | |
KR850002071Y1 (ko) | 그래픽 이퀄라이저의 디스플레이 장치 | |
JPS56112123A (en) | Input circuit | |
SU696624A1 (ru) | Устройство дл контрол качества передачи телеграмм | |
KR890010684A (ko) | Lcd 디스플레이의 인터페이스 제어회로 | |
JPS54121630A (en) | Inter-unit interface system | |
JPS57154942A (en) | Cmos tristate circuit | |
JPS6453396A (en) | Output buffer circuit | |
JPS5467347A (en) | Microprogram control system of control unit | |
JPS6476251A (en) | Data bus terminal equipment | |
JPS57197653A (en) | Control device of microprogram | |
JPS6390243A (ja) | 端末装置 | |
JPS53138250A (en) | Output buffer circuit | |
JPS55147858A (en) | External device controlling circuit | |
JPS5723382A (en) | Remote controlled receiving circuit | |
EP0375665A3 (en) | A pulse delay circuit | |
JPS63167545A (ja) | 間欠動作低周波信号処理装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
REGI | Registration of establishment | ||
FPAY | Annual fee payment |
Payment date: 19951226 Year of fee payment: 9 |
|
LAPS | Lapse due to unpaid annual fee |