KR100379093B1 - Marking method of semiconductor package - Google Patents

Marking method of semiconductor package Download PDF

Info

Publication number
KR100379093B1
KR100379093B1 KR10-1998-0035623A KR19980035623A KR100379093B1 KR 100379093 B1 KR100379093 B1 KR 100379093B1 KR 19980035623 A KR19980035623 A KR 19980035623A KR 100379093 B1 KR100379093 B1 KR 100379093B1
Authority
KR
South Korea
Prior art keywords
marking
wafer
semiconductor package
semiconductor chip
semiconductor
Prior art date
Application number
KR10-1998-0035623A
Other languages
Korean (ko)
Other versions
KR20000015597A (en
Inventor
윤주훈
강대병
박인배
Original Assignee
앰코 테크놀로지 코리아 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 앰코 테크놀로지 코리아 주식회사 filed Critical 앰코 테크놀로지 코리아 주식회사
Priority to KR10-1998-0035623A priority Critical patent/KR100379093B1/en
Priority to JP11200832A priority patent/JP3055104B2/en
Priority to US09/385,694 priority patent/US6589801B1/en
Publication of KR20000015597A publication Critical patent/KR20000015597A/en
Application granted granted Critical
Publication of KR100379093B1 publication Critical patent/KR100379093B1/en

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/544Marks applied to semiconductor devices or parts, e.g. registration marks, alignment structures, wafer maps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/014Solder alloys

Abstract

본 발명은 반도체 패키지의 제조 공정 전에 미리 웨이퍼에 표시된 맵(Map)을 카메라로 인식하거나, 또는 맵 파일(Map File)을 이용하여 상기한 웨이퍼의 뒷면에 마킹을 하도록 된 것으로, 본 발명의 마킹방법은 전자회로가 집적되어 있는 다수의 반도체칩이 형성된 웨이퍼를 제공하는 단계와, 상기한 웨이퍼상에 형성된 다수의 반도체칩 중에서 불량의 반도체칩과 양호한 반도체칩을 각각 카메라로 인식하는 단계와, 상기한 카메라로 인식한 자료를 데이타로 변환하는 단계와, 상기한 변환된 데이타를 마킹장비에 전송하는 단계와, 상기한 마킹장비로 전송된 자료를 이용하여 웨이퍼의 뒷면에 마킹을 하는 단계를 포함하여 이루어진다.The present invention is to mark the back of the wafer using a map file or a map (Map) marked on the wafer in advance before the manufacturing process of the semiconductor package, the marking method of the present invention Providing a wafer having a plurality of semiconductor chips in which electronic circuits are integrated, recognizing a defective semiconductor chip and a good semiconductor chip among a plurality of semiconductor chips formed on the wafer with a camera, respectively, Converting the data recognized by the camera into the data, transmitting the converted data to the marking equipment, and marking the back side of the wafer using the data transferred to the marking equipment. .

Description

반도체 패키지의 마킹방법Marking method of semiconductor package

본 발명은 반도체 패키지의 마킹방법에 관한 것으로, 더욱 상세하게는 반도체 패키지의 제조 공정 전에 미리 웨이퍼에 표시된 맵(Map)을 카메라로 인식하거나, 또는 맵 파일(Map File)을 이용하여 상기한 웨이퍼의 뒷면에 마킹을 함으로써, 제조공정을 간단히 하여 작업능률을 향상시키도록 된 반도체 패키지의 마킹방법에 관한 것이다.The present invention relates to a method for marking a semiconductor package, and more particularly, to a map previously displayed on a wafer prior to a manufacturing process of the semiconductor package by a camera, or by using a map file. By marking on the back side, the present invention relates to a method for marking a semiconductor package to simplify the manufacturing process and improve work efficiency.

일반적으로 전자 제품, 통신 기기, 컴퓨터 등 반도체 패키지가 실장되는 전자 제품들이 소형화되어 가고 있는 추세에 따라 반도체 패키지의 크기를 기능의 저하없이 소형화시키고, 고다핀을 구현하면서 경박단소화 하고자 하는 새로운 형태의 반도체 패키지가 개발되고 있다.In general, as electronic products, such as electronic products, communication devices, and computers, are being miniaturized, new types of semiconductor packages are being miniaturized without degrading their function and miniaturization while minimizing high size. Semiconductor packages are being developed.

이러한 반도체 패키지는 여러 단계의 공정(원자재검사, 소잉공정, 다이본딩공정, 와이어본딩공정, 봉함공정, 마킹공정 등)을 거쳐 반도체 패키지의 제품으로 완성된다.Such a semiconductor package is completed as a product of a semiconductor package through several steps (a raw material inspection, a sawing process, a die bonding process, a wire bonding process, a sealing process, a marking process, etc.).

상기에 있어서, 마킹공정은 반도체 패키지를 식별할 수 있도록 반도체 패키지의 일면에 문자 및 기호(자재의 고유번호, 회사명, 날짜 등)를 표시하는 것이다.In the above, the marking step is to display letters and symbols (inherent number, company name, date, etc.) on one surface of the semiconductor package to identify the semiconductor package.

한편, 최근에는 반도체 패키지를 경박단소화 하기 위하여 반도체 패키지의 두께를 최대한 얇게 하면서 열 방출의 효과도 향상시키기 위하여 반도체칩의 저면이 직접 외부로 노출되는 반도체 패키지가 늘어나고 있는 추세이며, 이러한 반도체 패키지는 외부로 노출된 반도체칩의 저면에 마킹을 하여야 한다.On the other hand, in recent years, in order to reduce the thickness of the semiconductor package, the semiconductor package, in which the bottom surface of the semiconductor chip is directly exposed to the outside, is increasing in order to make the thickness of the semiconductor package as thin as possible and improve the effect of heat dissipation. The bottom surface of the semiconductor chip exposed to the outside should be marked.

종래의 마킹공정은 통상 반도체 패키지의 모든 공정이 완료된 후에 진행되는 것이 일반적이다. 즉, 반도체 패키지에 마킹을 하기 위해서는 상기한 웨이퍼상에서 각각의 반도체칩을 절단한 후에 여러 단계의 반도체 패키지 제조 공정(원자재검사, 소잉공정, 다이본딩공정, 와이어본딩공정, 봉함공정)을 거친 다음에 최종적으로 마킹을 하였다.The conventional marking process is generally performed after all the processes of the semiconductor package are completed. That is, in order to mark the semiconductor package, each semiconductor chip is cut on the wafer and then subjected to several steps of semiconductor package manufacturing process (raw material inspection, sawing process, die bonding process, wire bonding process, sealing process). Finally marking was performed.

이러한 마킹공정은 낱개의 반도체 패키지를 별도의 트레이에 안착시킨 상태로 상기한 트레이를 이송시키면서 마킹을 하였다. 또한, 반도체칩이 외부로 노출되는 타입의 반도체 패키지에 있어서는 상기한 반도체칩의 뒷면에 직접 마킹을 한다.This marking process was performed while transferring the trays in a state in which the individual semiconductor package is seated in a separate tray. In addition, in a semiconductor package of a type in which the semiconductor chip is exposed to the outside, the marking is directly performed on the back surface of the semiconductor chip.

따라서, 종래에는 마킹을 하기 위해서는 별도의 트레이가 준비되어야 하고, 마킹시에 상기한 반도체칩을 정위치에 고정시키기 위한 장치들이 필요함으로써, 기계장치의 구성이 복잡하고, 이러한 장치를 이용한 마킹공정 또한 매우 어려운 문제점이 있었다.Therefore, in the related art, a separate tray must be prepared for marking, and devices for fixing the semiconductor chip in place at the time of marking are required, so that the configuration of the mechanical device is complicated, and the marking process using such a device is also required. There was a very difficult problem.

본 발명의 목적은 이와 같은 문제점을 해소하기 위하여 발명된 것으로서, 반도체 패키지의 제조 공정 전에 미리 웨이퍼에 표시된 맵(Map)을 카메라로 인식하거나, 또는 맵 파일(Map File)을 이용하여 상기한 웨이퍼의 뒷면에 마킹을 함으로써, 제조공정을 간단히 할 수 있음은 물론, 작업능률을 향상시키도록 된 반도체 패키지의 마킹방법을 제공함에 있다.An object of the present invention has been invented to solve such a problem, before the process of manufacturing a semiconductor package to recognize the map (Map) displayed on the wafer in advance, or using a map file (Map File) of the wafer By marking on the back side, it is possible to simplify the manufacturing process and to provide a method of marking a semiconductor package to improve work efficiency.

도 1은 본 발명의 제1 실시예에 따른 반도체 패키지의 마킹방법을 도시한 블럭도1 is a block diagram illustrating a marking method of a semiconductor package according to a first exemplary embodiment of the present invention.

도 2는 본 발명의 제2 실시예에 따른 반도체 패키지의 마킹방법을 도시한 블럭도2 is a block diagram illustrating a marking method of a semiconductor package according to a second exemplary embodiment of the present invention.

이하, 본 발명을 첨부된 도면을 참조하여 상세히 설명하면 다음과 같다.Hereinafter, the present invention will be described in detail with reference to the accompanying drawings.

여기서, 본 발명은 반도체칩이 반도체 패키지의 외부로 노출되어 방열 성능이 향상되도록 한 반도체패키지, 즉 반도체칩의 후면이 몰딩재 또는 수지재 외측으로 노출되는 반도체패키지에 한하며, 반도체칩 전체가 몰딩재나 수지재로 감싸여지는 반도체패키지는 해당되지 않는다.Herein, the present invention is limited to a semiconductor package in which a semiconductor chip is exposed to the outside of a semiconductor package to improve heat dissipation performance, that is, a semiconductor package in which a rear surface of the semiconductor chip is exposed to a molding material or a resin material outside, and the entire semiconductor chip is molded or The semiconductor package wrapped with the resin material is not applicable.

먼저, 본 발명의 제1 실시예에 따른 반도체 패키지의 마킹방법은, 전자회로가 집적되어 있는 다수의 반도체칩이 형성된 웨이퍼를 제공하는 단계와, 상기한 웨이퍼상에 형성된 다수의 반도체칩 중에서 불량의 반도체칩과 양호한 반도체칩을 각각 카메라로 인식하는 단계와, 상기한 카메라로 인식한 자료를 데이타로 변환하는 단계와, 상기한 변환된 데이타를 마킹장비에 전송하는 단계와, 상기한 마킹장비로 전송된 자료를 이용하여 웨이퍼의 뒷면에 마킹을 하는 단계를 포함하여 이루어진다.First, a method of marking a semiconductor package according to a first embodiment of the present invention includes providing a wafer on which a plurality of semiconductor chips, in which electronic circuits are integrated, is formed. Recognizing a semiconductor chip and a good semiconductor chip with a camera, converting the data recognized by the camera into data, transmitting the converted data to a marking device, and transmitting to the marking device And marking the back side of the wafer using the prepared material.

여기서, 상기한 마킹을 하는 단계는, 양호한 반도체칩의 뒷면에는 마킹을 하고, 불량의 반도체칩의 뒷면에는 불량의 표시를 각각 구분지어서 할 수 있다. 또한, 상기한 마킹은 레이저 마킹이나, 잉크 마팅을 선택적을 할 수 있다.Here, the marking may be performed by marking on the back side of the good semiconductor chip, and marking the defect on the back side of the defective semiconductor chip. In addition, the marking may be selected from laser marking or ink marking.

물론, 상기 마킹 공정후 이어지는 몰딩 공정에 있어서, 상기 반도체칩의 후면 즉, 마킹이 수행되는 반도체칩의 후면은 몰딩재 또는 수지재 외측으로 노출되도록 한다.Of course, in the molding process following the marking process, the rear surface of the semiconductor chip, that is, the rear surface of the semiconductor chip on which the marking is performed, is exposed to the molding material or the resin material outside.

본 발명에 따른 제2 실시예의 반도체 패키지의 마킹방법은, 전자회로가 집적되어 있는 다수의 반도체칩이 형성된 웨이퍼를 제공하는 단계와, 상기한 웨이퍼에 형성된 다수의 반도체칩의 특성(양호한 반도체칩과 불량의 반도체칩)이 저장되어 있는 맵 파일(Map File)을 제공받아 데이타로 변환하는 단계와, 상기한 변환된 데이타를 마킹장비에 전송하는 단계와, 상기한 마킹장비로 전송된 자료를 이용하여 웨이퍼의 뒷면에 마킹을 하는 단계를 포함하여 이루어진다.The marking method of the semiconductor package according to the second embodiment of the present invention includes the steps of providing a wafer having a plurality of semiconductor chips in which electronic circuits are integrated, and the characteristics of the plurality of semiconductor chips formed on the wafer (good semiconductor chips and Receiving a map file in which a defective semiconductor chip is stored and converting the data into data, transmitting the converted data to a marking device, and using the data transmitted to the marking device. And marking the back side of the wafer.

여기서, 상기한 마킹을 하는 단계는, 양호한 반도체칩의 뒷면에는 마킹을 하고, 불량의 반도체칩의 뒷면에는 불량의 표시를 각각 구분지어서 할 수 있다. 또한, 상기한 마킹은 레이저 마킹이나, 잉크 마팅을 선택적으로 할 수 있다.Here, the marking may be performed by marking on the back side of the good semiconductor chip, and marking the defect on the back side of the defective semiconductor chip. In addition, the above-mentioned marking can selectively perform laser marking or ink marking.

이와 같은 방법으로 웨이퍼의 뒷면에 마킹을 하고 난 후에는, 반도체 패키지의 여러 단계의 공정(원자재검사, 소잉공정, 다이본딩공정, 와이어본딩공정, 몰딩공정 등)을 거쳐 반도체 패키지의 제품으로 완성한다. 물론, 상기 몰딩 공정중 반도체칩의 마킹된 후면은 몰딩재 또는 수지재 외측으로 노출되도록 수행된다.After marking on the back side of the wafer in this way, the semiconductor package is processed through various steps (material inspection, sawing process, die bonding process, wire bonding process, molding process, etc.) to complete the semiconductor package product. . Of course, the marked back surface of the semiconductor chip during the molding process is performed to be exposed to the outside of the molding material or the resin material.

상기와 같이 하여 반도체칩의 뒷면에 이미 마킹이 되어 있는 상태로 모든 공정이 진행됨으로써, 별도의 마킹공정을 행할 필요가 없어 작업능률을 향상시킬 수 있고, 반도체 패키지의 완성후에는 불량의 반도체칩에는 불량 표시가 되어 있음으로써, 별도의 테스트 공정을 거치지 않고도 불량의 반도체칩이 패키지화 된 제품을 손쉽게 구분지어 추려낼 수 있는 장점이 있다.As described above, all the processes are carried out in the state where the backside of the semiconductor chip is already marked, thus eliminating the need for a separate marking process, thereby improving work efficiency. Since the defect is marked, there is an advantage that it is possible to easily distinguish and package a product in which a defective semiconductor chip is packaged without a separate test process.

또한, 본 발명의 각 실시예에 의한 반도체 패키지의 마킹방법은, 반도체칩이 반도체 패키지의 외부로 노출되는 즉, 반도체칩의 후면이 몰딩재 또는 수지재 외측으로 노출되어 방열 성능을 향상시킨 모든 반도체 패키지에 적용 가능하다.In addition, in the method of marking a semiconductor package according to each embodiment of the present invention, all semiconductors in which the semiconductor chip is exposed to the outside of the semiconductor package, that is, the back surface of the semiconductor chip is exposed to the molding material or the resin material outside are improved. Applicable to the package.

이상의 설명에서 알 수 있듯이 본 발명의 반도체 패키지의 마킹방법에 의하면, 반도체 패키지의 제조 공정 전에 미리 웨이퍼에 표시된 맵(Map)을 카메라로 인식하거나, 또는 맵 파일(Map File)을 이용하여 상기한 웨이퍼의 뒷면에 마킹을 함으로써, 제조공정을 간단히 할 수 있음은 물론, 작업능률을 향상시킬 수 있는 효과가 있다.As can be seen from the above description, according to the marking method of the semiconductor package of the present invention, the wafer (Map) displayed on the wafer in advance is recognized by a camera before the manufacturing process of the semiconductor package, or the above-mentioned wafer is mapped using a map file. By marking on the back of the, the manufacturing process can be simplified, as well as the work efficiency can be improved.

Claims (3)

전자회로가 집적되어 있는 다수의 반도체칩이 형성된 웨이퍼를 제공하는 단계와,Providing a wafer having a plurality of semiconductor chips in which electronic circuits are integrated; 상기한 웨이퍼상에 형성된 다수의 반도체칩 중에서 불량의 반도체칩과 양호한 반도체칩을 각각 카메라로 인식하는 단계와,Recognizing a bad semiconductor chip and a good semiconductor chip of the plurality of semiconductor chips formed on the wafer with a camera, respectively; 상기한 카메라로 인식한 자료를 데이타로 변환하는 단계와,Converting the data recognized by the camera into data; 상기한 변환된 데이타를 마킹장비에 전송하는 단계와,Transmitting the converted data to a marking device; 상기한 마킹장비로 전송된 자료를 이용하여 웨이퍼의 뒷면에 마킹을 하되, 양호한 반도체칩의 뒷면에는 마킹을 하고, 불량의 반도체칩의 뒷면에는 불량의 표시를 각각 구분지어서 마킹하는 단계를Marking on the back side of the wafer using the data transferred to the marking equipment, marking on the back side of the good semiconductor chip, and marking the marking on the back side of the defective semiconductor chip, respectively. 포함하여 이루어지는 것을 특징으로 하는 반도체 패키지의 마킹방법.Marking method of a semiconductor package comprising a. 전자회로가 집적되어 있는 다수의 반도체칩이 형성된 웨이퍼를 제공하는 단계와,Providing a wafer having a plurality of semiconductor chips in which electronic circuits are integrated; 상기한 웨이퍼에 형성된 다수의 반도체칩의 특성이 저장되어 있는 맵 파일(Map File)을 제공받아 데이타로 변환하는 단계와,Receiving a map file in which characteristics of a plurality of semiconductor chips formed on the wafer are stored and converting the data into data; 상기한 변환된 데이타를 마킹장비에 전송하는 단계와,Transmitting the converted data to a marking device; 상기한 마킹장비로 전송된 자료를 이용하여 웨이퍼의 뒷면에 마킹을 하는 단계를Marking the back side of the wafer using the data transferred to the marking equipment 포함하여 이루어지는 것을 특징으로 하는 반도체 패키지의 마킹방법.Marking method of a semiconductor package comprising a. 제 2항에 있어서,The method of claim 2, 상기한 마킹을 하는 단계에서, 양호한 반도체칩의 뒷면에는 마킹을 하고, 불량의 반도체칩의 뒷면에는 불량의 표시를 각각 구분지어서 표시하는 것을 특징으로 하는 반도체 패키지의 마킹방법.In the marking, the marking method of the semiconductor package, characterized in that the marking on the back of the good semiconductor chip, and the marking of the defect on the back of the defective semiconductor chip, respectively.
KR10-1998-0035623A 1998-08-31 1998-08-31 Marking method of semiconductor package KR100379093B1 (en)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR10-1998-0035623A KR100379093B1 (en) 1998-08-31 1998-08-31 Marking method of semiconductor package
JP11200832A JP3055104B2 (en) 1998-08-31 1999-07-14 Manufacturing method of semiconductor package
US09/385,694 US6589801B1 (en) 1998-08-31 1999-08-30 Wafer-scale production of chip-scale semiconductor packages using wafer mapping techniques

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-1998-0035623A KR100379093B1 (en) 1998-08-31 1998-08-31 Marking method of semiconductor package

Publications (2)

Publication Number Publication Date
KR20000015597A KR20000015597A (en) 2000-03-15
KR100379093B1 true KR100379093B1 (en) 2003-07-23

Family

ID=19548974

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-1998-0035623A KR100379093B1 (en) 1998-08-31 1998-08-31 Marking method of semiconductor package

Country Status (1)

Country Link
KR (1) KR100379093B1 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20020034614A (en) * 2000-11-02 2002-05-09 마이클 디. 오브라이언 Method for marking reject chip of wafer

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030008464A (en) * 2001-07-18 2003-01-29 삼성전자 주식회사 A semiconductor wafer

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01211935A (en) * 1988-02-18 1989-08-25 Nec Kyushu Ltd Probing device for wafer
JPH01309345A (en) * 1988-02-16 1989-12-13 Oki Electric Ind Co Ltd Marking of semiconductor chip and its marking apparatus
JPH04186646A (en) * 1990-11-19 1992-07-03 Oki Electric Ind Co Ltd Marking method for semiconductor device and fixing method for the semiconductor device
JPH05144891A (en) * 1991-11-20 1993-06-11 Nec Kyushu Ltd Mapping data marking unit for semiconductor device
JPH08191038A (en) * 1995-01-11 1996-07-23 Kawasaki Steel Corp Marking method on semiconductor substrate
KR19990026306U (en) * 1997-12-19 1999-07-15 구본준 Wafer marking device

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01309345A (en) * 1988-02-16 1989-12-13 Oki Electric Ind Co Ltd Marking of semiconductor chip and its marking apparatus
JPH01211935A (en) * 1988-02-18 1989-08-25 Nec Kyushu Ltd Probing device for wafer
JPH04186646A (en) * 1990-11-19 1992-07-03 Oki Electric Ind Co Ltd Marking method for semiconductor device and fixing method for the semiconductor device
JPH05144891A (en) * 1991-11-20 1993-06-11 Nec Kyushu Ltd Mapping data marking unit for semiconductor device
JPH08191038A (en) * 1995-01-11 1996-07-23 Kawasaki Steel Corp Marking method on semiconductor substrate
KR19990026306U (en) * 1997-12-19 1999-07-15 구본준 Wafer marking device

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20020034614A (en) * 2000-11-02 2002-05-09 마이클 디. 오브라이언 Method for marking reject chip of wafer

Also Published As

Publication number Publication date
KR20000015597A (en) 2000-03-15

Similar Documents

Publication Publication Date Title
US6845554B2 (en) Method for connection of circuit units
US8809121B2 (en) Singulation of IC packages
US20050026323A1 (en) Method of manufacturing a semiconductor device
US20050167790A1 (en) Integrated circuit package with transparent encapsulant and method for making thereof
JP2995264B2 (en) Printed circuit board strip for semiconductor package and defective printed circuit board unit display method of the board strip
KR100379093B1 (en) Marking method of semiconductor package
CN100397605C (en) Manufacturing method for semiconductor device
US6777250B1 (en) Manufacture of wafer level semiconductor device with quality markings on the sealing resin
CN100411124C (en) CSP packaging technique
JP2000183218A (en) Manufacture of ic package
KR20070028715A (en) Semiconductor package and method of manufacturing the same
JPH11111650A (en) Manufacture of semiconductor device, and jig used thereof and semiconductor device
TWI242848B (en) Chip scale package and method for marking the same
KR100288174B1 (en) How to Assemble Semiconductor Pellets and Semiconductor Devices
US20040032009A1 (en) Semicondutor wafer device
KR100370844B1 (en) Marking method for manufacturing semiconductor package
KR100379084B1 (en) Semiconductor Package Manufacturing Method
KR20040005573A (en) Semiconductor device and method of manufacturing the same
KR100370840B1 (en) Adhesive method of wafer and circuit tape for manufacturing semiconductor package
KR100641471B1 (en) Common input ic
JP2003078072A (en) Manufacturing method for semiconductor device
KR200151986Y1 (en) Mounting apparatus of semiconductor chip
JP2000031223A (en) Semiconductor device dealing with burn-in treatment
KR200307295Y1 (en) Multi side braze for semiconductor chip test
RU2244364C1 (en) Integrated circuit manufacturing process

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130321

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20140314

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20160322

Year of fee payment: 14

FPAY Annual fee payment

Payment date: 20180313

Year of fee payment: 16

EXPY Expiration of term