KR100367674B1 - 모니터의 화면 왜곡 보정회로 - Google Patents
모니터의 화면 왜곡 보정회로 Download PDFInfo
- Publication number
- KR100367674B1 KR100367674B1 KR10-2000-0012536A KR20000012536A KR100367674B1 KR 100367674 B1 KR100367674 B1 KR 100367674B1 KR 20000012536 A KR20000012536 A KR 20000012536A KR 100367674 B1 KR100367674 B1 KR 100367674B1
- Authority
- KR
- South Korea
- Prior art keywords
- output
- signal
- monitor
- resistor
- microcomputer
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2007—Display of intermediate tones
- G09G3/2011—Display of intermediate tones by amplitude modulation
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/14—Digital output to display device ; Cooperation and interconnection of the display device with other functional units
- G06F3/147—Digital output to display device ; Cooperation and interconnection of the display device with other functional units using display panels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0291—Details of output amplifiers or buffers arranged for use in a driving circuit
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Human Computer Interaction (AREA)
- General Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Analogue/Digital Conversion (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
모니터 화면의 왜곡을 보정할 수 있도록 한 모니터의 화면 왜곡 보정회로에 관한 것으로, 모니터에 있어서, DPWM신호를 출력하는 마이컴과, 마이컴에서 출력된 DPWM신호를 입력받아 소정 레벨로 증폭시키는 증폭부와, 증폭부의 출력신호를 입력하고 해당 신호를 적분하여 소정의 보정 신호를 출력하는 적분회로부와, PC로부터 입력되는 수직 동기 신호에 따라 증폭부의 출력을 제어하는 출력제어부를 포함하여 구성된 것으로 세밀한 직선성 보정을 통해 평면 계열의 모니터에 있어서 품질을 향상시키고, 소비자들에게 제품에 대한 신뢰성을 향상시킬 수 있는 효과가 있다.
Description
본 발명은 모니터에 관한 것으로, 특히 모니터의 화면 왜곡 보정회로에 관한 것이다.
일반적으로 모니터는 연계 구성된 본체 즉, PC 또는 워크 스테이션의 비디오 카드로부터 전송되는 SVGA(800×600), XGA(1024×768), SXGA(1280×1024) 등과 같은 영상모드의 영상신호를 일련의 신호처리를 거쳐 화면상에 디스플레이하는 장치이다.
요즘에는 음극선관을 사용하는 모니터로 출발하여 현대기술의 발전에 따른 표시기기의 대형화 추세에 따라 대형 모니터에 적합한 대표적인 평판 표시소자로서, LCD를 사용하는 디지털 방식 모니터가 상용화되어 가는 실정이다.
이하, 첨부된 도면을 참조하여 종래 기술에 따른 모니터의 화면 왜곡 보정회로를 설명하면 다음과 같다.
도 1은 종래 기술에 따른 모니터의 화면 왜곡 보정회로를 나타낸 회로도이고, 도 2a 및 도 2b는 도 1에 도시된 회로의 입출력 신호 및 화면 왜곡 신호를 나타낸 파형도이다.
종래 기술에 따른 모니터의 화면 왜곡 보정회로는 도 1에 도시된 바와 같이, 제 1 및 제 2저항(R1)(R2)과, 상기 제 1 및 제 2저항(R1)(R2)의 분압 저항값을 반전단자(-)로 입력받고, 마이컴(도시생략)으로부터 출력된 파라볼라(Parabola)파형을 비반전 단자(+)로 입력받는 제 1 OP AMP(8)와, 상기 제 1 OP-AMP(8)의 비반전 단자(+)에 연결되는 제 3저항(R3)과, 상기 제 1 OP-AMP(8)의 비반전 단자(+)에 일단이 연결되고, 상기 제 1 OP-AMP(8)의 출력단에 타측 일단이 연결되는 제 4저항(R4)과, 상기 제 1 OP AMP(8)의 출력단에 직렬로 연결되는 제 5 및 제 6저항(R5)(R6)과, 상기 제 1 및 제 2저항(R1)(R2)의 분압 저항값(Va)을 반전단자(-)로 입력받는 제 2 OP AMP(9)와, 상기 제 2 OP AMP(9)의 출력단에 일단이 연결되고, 타측 일단은 상기 제 5 및 제 6저항(R5)(R6)의 연결부분에 연결되는 다이오드(D1)로 구성된다.
이와 같이 구성된 종래 기술에 따른 모니터의 화면 왜곡 보정회로의 동작을 설명하면 다음과 같다.
먼저 제 1 및 제 2저항(R1)(R2)은 Vcc전압을 분압하여 상기 제 1 OP AMP(8)와 상기 제 2 OP AMP(9)의 바이어스 전압(Va)으로 인가한다.
이어서 상기 제 2 OP-AMP(9)는 반전 단자(-)로 바이어스 전압(Va)을 입력받고, 해당 전압을 비반전 단자(+)로 가상 입력하여 출력한다.
그리고 상기 제 2 OP-AMP(8)는 상기 마이컴(도시생략)으로부터 출력된 파라볼라 파형을 비반전 단자(+)로 입력받아 제 3 및 제 4저항(R3)(R4)에 의한 비율만큼 증폭하여 출력한다.
그리고 도 2a에 도시한 바와 같이 상기 제 1 OP AMP(8)의 출력파형은 상기 제 2 OP AMP(9)의 출력 전압(Va) 및 상기 다이오드(D1)의 전압에 의해 (Va + Vd)전압 만큼 제한되어 'W' 자 모양의 보정 신호(10)를 출력된다.
여기서 도 2b에 도시된 바와 같이, 화면의 'W' 및 'S'자와 같은 화면 왜곡 신호(11)를 보정 신호(10)와의 결합으로 화면의 왜곡이 상쇄되어 왜곡 현상을 보정할 수 있다.
이상에서 설명한 바와 같이 종래 기술에 따른 모니터의 화면 왜곡 보정회로는 고정된 주기를 갖는 파라볼라 파형을 입력신호로 이용함으로써 화면상에 나타나는 왜곡된 부분의 심한 정도에 관계없이 일률적인 보정 신호를 출력하는 문제점이 있었다.
따라서 본 발명은 상기와 같은 문제점을 해결하기 위해 안출한 것으로, 입력 신호의 듀티비를 원하는 만큼 변형시킬 수 있는 다이나믹 펄스폭 변조(Dynamic Pulse Width Modulation; 이하, DPWM) 신호를 이용하여 화면상에 왜곡된 부분의 심한 정도에 따라 듀티비를 조절하여 세밀한 직선성 보정을 할 수 있도록 한 모니터의 화면 왜곡 보정회로를 제공하는데 그 목적이 있다.
도 1은 종래 기술에 따른 모니터의 화면 왜곡 보정회로를 나타낸 회로도
도 2a 및 도 2b는 도 1에 도시된 회로의 입출력 신호 및 화면 왜곡 신호를 나타낸 파형도
도 3은 본 발명에 따른 모니터의 화면 홰곡 보정회로를 나타낸 회로도
도 4a는 PC로부터 출력되는 수직 동기신호를 나타낸 파형도
도 4b는 DPWM 신호를 나타낸 파형도
도 4c는 도 3의 적분회로부에서 보정된 신호를 나타낸 파형도
도 5는 화면 왜곡 신호를 나타낸 파형도
도면의 주요부분에 대한 부호의 설명
100 : 증폭부 200 : 적분회로부
300 : 출력 제어부
101,102,103,104,105,106 : 제 1 내지 제 6저항(R1∼R6)
101,102,103 : 제 1내지 제 3 커패시터(C1∼C3)
101,102 : 제 1 및 제 2 트랜지스터(Q1,Q2)
201 : OP-AMP
이와 같은 목적을 달성하기 위한 본 발명에 따른 모니터의 화면 왜곡 보정회로는 모니터에서, DPWM 신호를 출력하는 마이컴과, 상기 마이컴에서 출력된 DPWM 신호를 입력받아 소정 레벨로 증폭시키는 증폭부와, 상기 증폭부의 출력신호를 적분하여 소정의 보정신호를 출력하는 적분회로부와, 외부에서 입력되는 수직 동기신호에 따라 상기 증폭부의 출력을 제어하는 출력 제어부를 포함하여 구성되는데 그 특징이 있다.
이하, 첨부된 도면을 참조하여 본 발명에 따른 모니터의 화면 왜곡 보정회로를 보다 상세히 설명하면 다음과 같다.
도 3은 본 발명에 따른 모니터의 화면 왜곡 보정회로를 나타낸 회로도이고, 도 4a 내지 도 4c는 도 3에 도시된 각부의 입출력 신호를 나타낸 파형도이다.
본 발명에 따른 모니터의 화면 왜곡 보정회로는 도 3에 도시한 바와 같이, 마이컴(도시생략)에서 출력되는 DPWM 신호를 입력받아 소정 레벨로 증폭하는 증폭부(100)와, 상기 증폭부(100)의 출력신호를 적분하여 보정신호를 출력하는 적분회로부(200)와, PC(도시생략)로부터 입력되는 수직 동기 신호에 따라 상기 증폭부(200)의 출력을 제어하는 출력 제어부(300)로 구성된다.
이때 상기 증폭부(100)는 상기 마이컴(도시생략)에서 출력된 DPWM신호를 베이스로 입력받아 구동 여부가 결정되는 제 1트랜지스터(Q101)와, 상기 제 1트랜지스터(Q101)의 컬렉터에 병렬로 연결되는 제 1저항(R101) 및 제 1커패시터(C101)와, Vcc 전압을 분압하는 제 2 및 제 3저항(R102)(R103)과, 상기 제 1커패시터(C101)에 연결되는 제 4저항(R104)과, 상기 제 2 및 제 3저항(R102)(R103)의 연결 부분에 일단이 연결되고, 타측 일단은 접지되는 제 2커패시터(C102)로 구성된다.
또한, 상기 적분 회로부(200)는 상기 제 4저항에 직렬로 연결되는 OP-AMP(201)와, 상기 OP-AMP(201)의 비반전 단자(+)에 일단이 연결되고, 상기 OP-AMP(201)의 출력단에 타측 일단이 연결되는 제 3커패시터(C103)와, 상기 OP-AMP(201)의 출력단에 연결되는 제 5저항(R105)으로 구성된다.
그리고 상기 출력 제어부(300)는 PC(도시생략)로부터 입력되는 수직 동기 신호에 따라 턴온 여부가 결정되는 제 2트랜지스터(Q102)와, 상기 제 2트랜지스터(Q102)의 컬렉터에 일단이 연결되고, 타측 일단은 접지되는 제 6저항(R106)으로 구성된다.
이와 같이 구성된 모니터의 화면 왜곡 보정회로의 동작을 도 4a 내지 도 4c 및 도 5를 참조하여 상세히 설명하면 다음과 같다.
먼저, 상기 증폭부(100)의 제 1트랜지스터(Q101)는 도 4b와 같이 상기 마이컴(도시생략)에서 출력되는 DPWM 신호를 베이스로 입력받아 입력신호의 위상을 반전시키고, 해당 신호를 증폭하여 출력한다.
여기서 PWM신호의 듀티를 변형시켜 직류 전압 레벨을 조정하는 것인데 외부에서 변형을 시켜주지 않는 한 늘 일정한 듀티값을 가지고 있는데 반하여, DPWM 신호는 마이컴(도시생략) 자체에서 신호의 듀티값을 다양하게 조절할 수 있다.
이어서 상기 제 2 및 제 3저항(R102)(R103)은 Vcc전압을 분압하여 상기 OP-AMP(201)의 반전 단자(-)에 바이어스 전압으로 인가하고, 상기 제 2커패시터(C102)는 상기 OP-AMP(201)에 입력되는 바이어스 전압의 잡음을 제거한다.
그리고 상기 적분회로부(200)의 OP-AMP(201)는 도 4b와 같은 DPWM 신호를 비반전 단자(+)로 입력받아 적분한 후 도 4c와 같은 2차 함수적인 보정 신호를 출력한다.
이어서 상기 출력 제어부(300)의 제 2트랜지스터(Q102)는 도 4a와 같이 PC(도시생략)에서 출력된 수직 동기신호의 한 주기가 베이스로 입력되면 턴온 되어 상기 증폭부(100)의 출력신호를 상기 제 2트랜지스터(Q102)로 입력하여 제 5 및 제 6저항(R105)(R106)으로 방전시킨다
따라서 도 5에 도시된 바와 같이, 화면상의 왜곡 신호(21)는 화면 보정 신호(20)와 결합함으로서 왜곡된 부분이 보상되어 모니터 화면의 왜곡 현상을 보정하게 된다.
상술한 바와 같이, 본 발명에 따른 모니터의 화면 왜곡 보정회로는 신호의 듀티값을 다양하게 조절할 수 있는 DPWM 신호를 사용함으로서 화면 왜곡의 정도에 따라 듀티값을 조절하여 모니터 화면의 왜곡을 보정할 수 있다.
이상에서 설명한 바와 같이 본 발명에 따른 모니터의 화면 왜곡 보정회로는 다음과 같은 효과가 있다.
첫째, 마이컴 자체에서 펄스의 듀티값을 조절할 수 있는 DPWM신호를 이용하여 화면상의 왜곡된 부분의 심한 정도에 따라 듀티값을 조절함으로서 직선성(W,S)보정을 할 수 있다.
둘째, 세부적인 직선성 보정으로 인해 평면 계열의 모니터에 있어서 품질을 향상시킬 수 있다.
셋째, 품질이 향상됨으로써 사용자에게 보다 제품에 대한 신뢰성을 향상시킬 수 있다.
Claims (4)
- 모니터에 있어서,DPWM 신호를 출력하는 마이컴;상기 마이컴에서 출력된 DPWM 신호를 입력받아 소정레벨로 증폭시키는 증폭부;상기 증폭부의 출력을 적분하여 소정의 보정신호를 출력하는 적분회로부; 그리고,PC로부터 입력되는 수직 동기신호에 따라 상기 증폭부의 출력을 제어하는 출력 제어부를 포함하여 구성됨을 특징으로 하는 모니터의 화면 왜곡 보정회로
- 제 1항에 있어서,상기 증폭부는상기 마이컴에서 출력된 DPWM신호를 베이스로 입력받아 구동여부가 결정되는 제 1트랜지스터와,상기 제 1트랜지스터의 컬렉터에 병렬로 연결되는 제 1저항 및 제 1커패시터와,Vcc 전압을 분압하기 위해 직렬로 연결되는 제 2 및 제 3저항과,상기 제 1커패시터에 직렬로 연결되는 제 4저항과, 그리고상기 제 2 및 제 3저항의 연결부분에 일단이 연결되고, 타측 일단은 접지되는 제 2커패시터로 구성됨을 특징으로 하는 모니터의 화면 왜곡 보정회로.
- 제 2항에 있어서,상기 적분회로부는상기 제 4저항에 연결되는 OP-AMP와,상기 OP-AMP의 비반전 단자(+)에 일단이 연결되고, 상기 OP-AMP의 출력단에 타측 일단이 연결되는 제 3커패시터와,상기 OP-AMP의 출력단에 연결되는 제 5저항으로 구성됨을 특징으로 하는 모니터의 화면 왜곡 보정회로.
- 제 1항 또는 3항에 있어서,상기 출력 제어부는PC로부터 입력되는 수직 동기신호에 따라 턴온여부가 결정되는 제 2트랜지스터와, 그리고상기 제 2트랜지스터의 컬렉터에 일단이 연결되고, 타측 일단은 접지되는 제 6저항으로 구성됨을 특징으로 하는 모니터의 화면 왜곡 보정회로.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2000-0012536A KR100367674B1 (ko) | 2000-03-13 | 2000-03-13 | 모니터의 화면 왜곡 보정회로 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2000-0012536A KR100367674B1 (ko) | 2000-03-13 | 2000-03-13 | 모니터의 화면 왜곡 보정회로 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20010091153A KR20010091153A (ko) | 2001-10-23 |
KR100367674B1 true KR100367674B1 (ko) | 2003-01-15 |
Family
ID=19654682
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR10-2000-0012536A KR100367674B1 (ko) | 2000-03-13 | 2000-03-13 | 모니터의 화면 왜곡 보정회로 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100367674B1 (ko) |
-
2000
- 2000-03-13 KR KR10-2000-0012536A patent/KR100367674B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR20010091153A (ko) | 2001-10-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2001147420A (ja) | アクティブマトリクス型の液晶表示装置およびデータ信号線駆動回路、並びに、液晶表示装置の駆動方法 | |
JPH08286169A (ja) | 液晶表示装置の対向電極調整回路 | |
KR100367674B1 (ko) | 모니터의 화면 왜곡 보정회로 | |
JP2713193B2 (ja) | γ補正回路 | |
KR20030005556A (ko) | 위상차를 갖는 제어 전압 발생 장치 및 방법 | |
JP3138176B2 (ja) | 液晶表示装置 | |
KR920003090Y1 (ko) | 무신호 입력시 래스터 제거회로 | |
US20050200414A1 (en) | Apparatus and method for compensating operating current in an amplifier when supply voltage varies | |
KR19980020968A (ko) | 영상표시기기의 휘도조정장치 | |
JP2569190B2 (ja) | ガンマ増幅器 | |
KR0149233B1 (ko) | 모니터의 다이나믹포커스를 위한 수평센터보정회로 | |
JP2001004975A (ja) | 液晶表示方法および装置 | |
JP3720884B2 (ja) | 直流伝送率補正回路 | |
KR0136655Y1 (ko) | 다중모드 모니터의 수평사이즈 가변범위 보정회로 | |
JPH06334945A (ja) | 輝度信号補正回路 | |
KR20020071659A (ko) | Lcd 모니터의 영상신호 보정장치 | |
KR20020053577A (ko) | 패널내 배선 및 보정회로를 포함한 액정표시장치 | |
KR100226711B1 (ko) | 모니터의 비디오 신호 이득 변조회로 | |
KR200148410Y1 (ko) | 고주파 입력시 임피던스 저하 방지 회로 | |
KR100194030B1 (ko) | 모니터의 수직 사이즈 자동 조절회로 | |
KR19990036011U (ko) | 역광 보정 회로 | |
KR910004607Y1 (ko) | 모니터의 씨알티 구동회로 | |
KR0136691B1 (ko) | 모니터의 흑레벨 보상회로 | |
KR200146936Y1 (ko) | 모니터의 온스크린 디스플레이장치 | |
KR970031789A (ko) | 수직화면 폭 가변에 따른 핀쿠션 보정회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E601 | Decision to refuse application | ||
J201 | Request for trial against refusal decision | ||
AMND | Amendment | ||
B701 | Decision to grant | ||
N231 | Notification of change of applicant | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20090929 Year of fee payment: 8 |
|
LAPS | Lapse due to unpaid annual fee |