KR100357537B1 - 비디오뮤트(mute)시osd제어장치및방법 - Google Patents

비디오뮤트(mute)시osd제어장치및방법 Download PDF

Info

Publication number
KR100357537B1
KR100357537B1 KR1019970030537A KR19970030537A KR100357537B1 KR 100357537 B1 KR100357537 B1 KR 100357537B1 KR 1019970030537 A KR1019970030537 A KR 1019970030537A KR 19970030537 A KR19970030537 A KR 19970030537A KR 100357537 B1 KR100357537 B1 KR 100357537B1
Authority
KR
South Korea
Prior art keywords
osd
signal
video
output
erasing
Prior art date
Application number
KR1019970030537A
Other languages
English (en)
Other versions
KR19990008542A (ko
Inventor
춘 근 최
Original Assignee
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사 filed Critical 삼성전자 주식회사
Priority to KR1019970030537A priority Critical patent/KR100357537B1/ko
Priority to US09/109,404 priority patent/US6424341B2/en
Publication of KR19990008542A publication Critical patent/KR19990008542A/ko
Application granted granted Critical
Publication of KR100357537B1 publication Critical patent/KR100357537B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/445Receiver circuitry for the reception of television signals according to analogue transmission standards for displaying additional information
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/445Receiver circuitry for the reception of television signals according to analogue transmission standards for displaying additional information
    • H04N5/44504Circuit details of the additional information generator, e.g. details of the character or graphics signal generator, overlay mixing circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/18Timing circuits for raster scan displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/39Control of the bit-mapped memory
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/39Control of the bit-mapped memory
    • G09G5/395Arrangements specially adapted for transferring the contents of the bit-mapped memory to the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/12Overlay of images, i.e. displayed pixel being the result of switching between the corresponding input pixels
    • G09G2340/125Overlay of images, i.e. displayed pixel being the result of switching between the corresponding input pixels wherein one of the images is motion video

Abstract

본 발명은 비디오 뮤트(Mute)시 OSD 제어 장치 및 방법에 관한 것으로, 비디오 카드로부터 출력되는 수평동기신호 및 수직동기신호의 입력 변화가 감지되면 비디오를 뮤트시키기 위한 컷오프 신호와 OSD 화면을 소거하기 위한 OSD 소거 제어 신호를 출력하는 마이콤과, 상기 마이콤에서 수평동기신호 및 수직동기신호의 입력이 변화되는 경우에 출력되는 OSD 소거 제거신호에 의해 OSD 소거단을 이용하여 RAM에 저장된 OSD 데이터를 삭제하고 OSD 제어신호에 따라 삭제되어진 블랭크데이터를 출력하는 OSD IC와, 상기 마이콤(21)로부터 컷오프 신호를 인가받아 영상신호를 뮤트시키고 OSD 화면 표시시 상기 OSD IC로부터 출력되는 블랭크데이터를 CRT로 인가하여 표시된 OSD 화면을 소거하는 비디오 프리 앰프 및 비디오 메인 앰프로 구성하여, OSD 기능이 적용된 디스플레이 모니터에서 비디오 뮤트시 OSD 화면을 소거하기 위해 하드웨어와 소프트웨어를 동시에 이용함으로써 OSD 잔상을 방지할 수 있는 효과가 있다.

Description

비디오 뮤트(Mute)시 OSD 제어 장치 및 방법
본 발명은 비디오 뮤트(Mute)시 온스크린 디스플레이(On screen display; 이하 OSD라 약칭함) 제어 장치 및 방법에 관한 것으로, 특히 OSD 기능이 적용된 디스플레이 모니터로 비정상적인 동기신호가 입력되는 경우에 OSD가 온된 상태에서 OSD 잔상 없이 비디오를 뮤트시키기 위한 비디오 뮤트시 OSD 제어 장치 및 방법에 관한 것이다.
최근 반도체 제조 및 설계 기술의 발달과 함께 많은 전기, 전자 제품에 마이콤을 적용하고 있으며, 마이콤이 적용됨으로 인해서 사용자에게 보다 편리하게 제품을 사용할 수 있도록 배려하고 있는 경향에 있다. 이러한 경향에 따라 컴퓨터에서 발생된 데이터를 가시상으로 표시하는 디스플레이 모니터에도 마이콤 적용되고 있으며, 이러한 마이콤을 이용하여 디스플레이 모니터를 보다 편리하게 사용할 수 있도록 OSD 기능이 추가되고 있다.
이러한 OSD 기능을 첨부된 도면을 이용하여 보다 상세하게 살펴보면 다음과 같다.
도 1은 종래의 디스플레이 모니터의 내부회로 구성을 나타낸 블럭도이다. 도시된 바와 같이, 컴퓨터(100)는 키신호를 인가 받고 인가된 키신호에 따라 임의의 어플리케이션(Application) 프로그램을 실행하여 데이터를 출력하는 CPU(110)와, 상기 CPU(110)으로부터 출력되는 데이터를 인가 받아 영상신호(R,G,B)로 처리하여 출력하고 출력되는 영상신호(R,G,B)를 동기시키기 위한 수평동기신호(H-SYNC) 및 수직동기신호(V-SYNC)를 출력하는 비디오 카드(120)로 구성된다.
CPU(110) 및 비디오 카드(120)로 구성된 컴퓨터(100)의 비디오 카드(120)로부터 출력되는 영상신호(R,G,B)를 전송받아 표시하는 디스플레이 모니터(200)는, 디스플레이 모니터 화면의 상 조정 및 기능을 조절하기 위한 키신호를 발생하는 제어키부(210)과, 상기 비디오 카드(120)으로부터 출력되는 수평 및 수직동기신호(H-SYNC, V-SYNC)를 인가 받고 상기 제어키부(210)로부터 출력되는 키신호에 따라 상조정에 따른 이득이 조정된 기준발진신호와 OSD 데이터(OSD_DATA) 및 블랭크(Blank) 데이터(φ)와 비디오 뮤트 신호(VIDEO_MUTE)를 출력하는 마이콤(220)과, 상기 마이콤(220)으로부터 출력되는 기준발진신호를 인가 받아 영상신호(R,G,B)를 동기시키는 수평 및 수직 출력 회로부(230)과, 상기 비디오 카드(120)으로부터 출력되는 영상신호(R,G,B) 또는 OSD 신호를 인가 받아 증폭하여 표시하는 비디오 회로부(240)과, 상기 마이콤(220)과 상기 수평 및 수직 출력 회로부(230)와 상기 영상신호 처리부(240)으로 구동 전압을 공급하는 전원 회로부(250)로 구성된다.
이와 같은 구성을 가진 디스플레이 모니터(200) 내부의 각 블럭을 보다 상세히 살펴보면 다음과 같다.
컴퓨터(100)의 비디오 카드(120)로부터 출력되는 수평 및 수직동기신호(H-SYNC, V-SYNC)를 마이콤(220)에서 인가 받는다. 수평 및 수직동기신호(H-SYNC, V-SYNC)를 인가 받은 마이콤(220)은 제어키부(210)에서 인가되는 키신호에 따라 화면에 표시되는 상조정 신호의 이득을 조절하여 기준발진신호를 출력하게 된다.
마이콤(220)으로부터 출력되는 기준발진신호를 인가 받은 수평 및 수직발진신호 처리기(231)은, 비디오 카드(120)으로부터 전송되는 수평동기신호(H-SYNC) 및 수직동기신호(V-SYNC)에 따라 톱니파 발생을 위한 스위칭 속도를 제어하는 수평 및 수직발진펄스를 발생한다.
발생된 수직발진펄스는 수직 드라이브(Drive) 회로(232)에서 인가받아 증폭하여 드라이브 전류를 출력한다. 드라이브 전류를 출력하는 수직 드라이브 회로(232)는, 일반적으로 1단의 수직 증폭형이 많이 사용되며, 트랜지스터의 베이스단으로 입력을 가하고 에미터단에서 출력 전압을 꺼내는 에미터 팔로우(Emitter Follower)형이 많이 사용된다.
따라서, 이득보다는 직선성 개선의 동작을 한다. 수직 드라이브 회로(232)로부터 증폭되어 출력되는 드라이브 전류를 인가 받은 수직 출력 회로(233)은, 편향요크(DY)에 수직 동기 펄스에 부합된 톱니파 전류를 발생하여 수직주사주기를 결정하게 된다.
또한, 수평 및 수직발진신호 처리기(231)로부터 출력되는 수평발진신호를 인가 받은 수평 드라이브 회로(234)는, 수평 출력 회로(235)를 온/오프 시키기 위한 충분한 전류를 공급하기 위한 드라이브 전류를 발생하게 된다. 수평 드라이브 회로(234)로부터 출력되는 드라이브(Drive) 전류를 인가 받은 수평 출력 회로(235)는 편향요크(DY)에 톱니파 전류를 발생하여 수평 주사 주기를 결정하게 된다.
이러한 수평 드라이브 회로(234)의 드라이브(Drive) 방식는 일반적으로 드라이브단이 온일 때 출력단도 온이 되는 동위상(동극성) 방식과, 현재 많이 사용되는 드라이브단이 온일 때 출력단은 오프되는 역위상(역극성) 방식이 있다.
또한, CRT의 애노드(Anode) 단자(A)에 고압을 공급하기 위해 고압회로(236) 및 플라이백 트랜스포머(Flyback Transformer; 이하 FBT라 칭함)(237)는, 수평 및 수직발진신호 처리기(231)로부터 출력되는 수평발진펄스의 주기에 따라 드라이브(Drive)하여 고압을 발생하게 된다. 발생된 고압은 CRT의 애노드(Anode) 단자(A)에 인가되어 CRT의 애노드(Anode)면을 형성하여 주사되는 전자빔의 속도를 제어하여 휘도를 제어하게 된다.
CRT의 편향요크(DY)에 발생된 수평 및 수직톱니파 전류의 주기에 따라 주사되는 영상신호(R,G,B)는, 영상신호 처리부(240)의 비디오 프리 앰프(241)에서 비디오 카드(120)으로부터 전송된 영상신호(R,G,B)를 전송받는다. 비디오 카드(120)으로부터 전송된 영상신호(R,G,B)를 전송받은 비디오 프리 앰프(241)은, 전송된 로우 레벨(Low level)의 영상신호(R,G,B)를 증폭시켜 소정 전압 레벨을 유지한다.
가령 예를 들어, 1 피크 대 피크 전압(Peak to peak voltage; 이하 VPP로 표시함) 미만의 신호를 4 ∼ 6VPP의 신호로 증폭시킨다. 비디오 프리 앰프(241)에서 4 ∼ 6VPP의 신호로 증폭된 영상신호(R,G,B)는 비디오 출력 앰프(242)에서 인가 받아 40 ∼ 60VPP의 신호로 증폭하여 편향요크(DY)에 발생된 수평 및 수직톱니파 전류의 주기에 따라 CRT의 화면 각 화소에 에너지를 공급하여 상을 표시하게 된다.
이러한 디스플레이 모니터 화면을 통해 영상신호(R,G,B)를 표시하기 위한 구동 전압을 공급하는 전원 회로부(250)은, 교류(Alternative Current; 이하 AC라 약칭함) 입력단(251)을 통해 입력된 AC를 디가우징 코일(252)에서 인가받아 CRT 화면의 색순도가 지자계 또는, 외부 조건에 의해 발생되는 색상의 번짐 상태를 원래의 색상으로 회복시키는 동작을 한다.
또한, AC 입력단(251)을 통해 공급되는 AC는 정류기(253)을 통해 정류되어 스위칭 트랜스(254)로 인가된다. 정류기(253)을 통해 정류되어 출력되는 직류를 인가 받은 스위칭 트랜스(254)는 전압 출력단(255)를 통해 디스플레이 모니터(200) 내에 필요로 하는 각종 구동전압을 출력하여 공급하게 된다. 이 때, 전압출력단(255)를 통해서 출력되는 구동전압의 에러(Error) 발생시 발생되는 에러(Error)를 펄스 폭 변조(Pulse Width Modulation; 이하 PWM) IC(256)에서 감지한다.
감지된 에러(Error)에 따라 PWM IC(256)은, 온/오프 시간을 제어하여 전압출력단(255)를 통해 출력되는 전압을 안정화시키며, 마이콤(220)으로 수평동기신호(H-SYNC) 및 수직동기신호(V-SYNC)의 입력이 없으며 출력되는 파워 오프 신호(POWER OFF)를 인가받아 스위칭 트랜스(254)의 2차측을 차단하여 소비 전력을 절감하게 된다.
마이콤(220)으로 정상적인 수평동기신호(H-SYNC) 및 수직동기신호(V-SYNC)가 입력된 상태에서 사용자가 제어키부(210)을 사용하여 OSD 기능을 선택하게 되면 마이콤(220)은, 선택된 OSD 기능에 따른 OSD 데이터(OSD_DATA)를 출력한다. 출력되는 OSD 데이터(OSD_DATA)는, OSD IC(241)에서 인가받아 처리하여 OSD이득신호를 출력한다.
출력되는 OSD이득신호는 비디오 프리 앰프(242)에서 인가받아 소정 레벨 증폭하여 비디오 메인 앰프(243)로 인가한다. 소정 레벨로 증폭된 OSD 신호를 인가받은 비디오 메인 앰프(243)은, 인가된 OSD 신호를 충분히 증폭하여 CRT 화면에 표시한다. 사용자는 CRT 화면에 표시되는 OSD 기능을 보고 디스플레이 모니터(200)의 기능을 제어하게 된다.
CRT 화면에 OSD 화면이 표시된 상태에서 비디오 뮤트(Mute)가 발생하면, 발생된 비디오 뮤트(Mute)에 따라 화면을 소거하는 방법을 첨부된 도 2를 이용하여 보다 상세하게 살펴보면 다음과 같다. 마이콤(220)으로 수평동기신호(H-SYNC) 및 수직동기신호(V-SYNC)를 입력받고(S110), 입력된 수평동기신호(H-SYNC) 및 수직동기신호(V-SYNC)의 입력이 변화되었는지를 판단한다(S120). 입력되는 수평동기신호(H-SYNC) 및 수직동기신호(V-SYNC)의 변화가 발생하지 않으면 스텝(S130)을 통해서 다음 수평동기신호(H-SYNC) 및 수직동기신호(V-SYNC)를 입력받기 위해 리턴하게 된다.
이 때, 마이콤(220)으로 입력되는 수평동기신호(H-SYNC) 및 수직동기신호(V-SYNC)의 입력이 변화되면 마이콤(220)은 비디오 뮤트 신호(VIDEO_MUTE)를 휘도 제어단(244)로 인가한다. 비디오 뮤트 신호(VIDEO_MUTE)를 인가받은 휘도 제어단(244)는, CRT 내에 형성된 제 1 그리드(G1)을 제어하여 CRT 화면에 표시되는 영상신호(R,G,B)를 뮤트시키게 된다(S140).
영상신호(R,G,B)가 뮤트됨과 동시에 OSD 화면을 소거하기 위해 마이콤(220)은, OSD를 디스에이블(Disable)시키기 위한 블랭크(Blank) 데이터(φ)를 I2C를 통해서 OSD IC(241)로 전송하게 된다(S150). 즉, OSD IC(241)로 전송된 블랭크 데이터(φ)는, 스텝(S160)에 도시된 바와 같이 OSD IC(241) 내에 있는 RAM(도시 않음)에 OSD 데이터를 채우기 위해 소프트웨어적인 방법을 사용하게 된다.
이와 같이, 임의의 프로그래밍(Programming) 언어를 이용하여 RAM에 블랭크 데이터(φ)를 채우게(Write) 되면 채워진 블랭크 데이터(φ)는, 비디오 프리 앰프(242) 및 비디오 메인 앰프(243)을 통해서 CRT로 인가되어 OSD 화면을 블랭크 데이터(φ)로 채워 OSD 화면을 소거하게 되고 소거가 완료되면 스텝(S170)을 통해서 스텝(S110)으로 리턴하여 다시 OSD 데이터를 인가받게 된다.
이러한 종래의 OSD 화면의 소거 방법은, 마이콤에서 출력되는 블랭크 데이터(φ)를 I2C 방식을 통해서 OSD IC로 인가함에 따라 블랭크 데이터(φ)의 전송 속도가 느린 상태에서, 소프트웨어적인 방법을 이용하여 블랭크 데이터(φ)를 OSD IC의 RAM에 채움으로써, OSD 화면 소거 시간이 약 200 ms 정도로 많이 소요된다. 이로 인해, OSD 화면을 지우는 동작 중 외부 영향(Noise) 등에 의해 일부 지워지지 않는 데이터가 있어 디스플레이 모니터 화면에 원하지 않는 데이터가 표시되는 문제점이 있다.
따라서 본 발명은 전술한 문제점을 해결하고자 안출된 것으로, 본 발명의 목적은 OSD IC를 이용한 OSD기능이 적용된 디스플레이 모니터에서 OSD 화면을 뮤트시키고자 할 경우, 마이콤으로부터 동기주파수가 변동되었다는 OSD 소거제어신호를 OSD IC에서 인가받으면, OSD IC는 RAM에 저장되어 있던 OSD 데이터를 바로 삭제하고, 그를 따라 생성되어진 브랭크데이터를 출력함으로써 OSD 화면 소거시간을 빠르게 하여, OSD 화면의 잔상이 없이 비디오를 뮤트시키도록 한 비디오 뮤트(Mute)시 OSD 제어 장치 및 방법을 제공하는 것에 있다.
이러한 목적을 달성하기 위한 본 발명에 따른 비디오 뮤트시 OSD 제어 장치는 비디오 카드로부터 출력되는 수평동기신호 및 수직동기신호의 입력 변화가 감지되면 비디오를 뮤트시키기 위한 컷오프 신호 및 OSD 소거 제어신호를 출력하고, OSD 화면을 소거하기 위한 OSD 소거 제어 프로그램을 실행하는 마이콤; 상기 마이콤으로부터 출력되는 OSD 소거 제어신호를 인가 받아 인가된 OSD 제어신호에 따라 OSD 디스에이블 신호를 발생하고 발생된 OSD 디스에이블 신호를 따라 세트 펄스를 출력하는 제어단과, 상기 제어단으로부터 출력되는 세트 펄스를 인가받아 초기화하여 소정의 주기를 갖는 클럭을 카운트하고 상기 OSD 소거 제어신호에 따라 RAM에 저장된 OSD 데이터를 삭제하는 명령을 출력하는 OSD 소거단과, 상기 OSD 소거단으로부터 카운트되어 출력되는 클럭을 인가받아 로우 어드레스를 설정하기 위한 로우 어드레스신호를 출력하는 로우단과, 상기 OSD 소거단에 의해 카운트된 클럭을 인가받아 컬럼 어드레스를 설정하기 위한 컬럼 어드레스신호를 출력하는 컬럼단과, 상기 마이콤으로부터 출력되는 OSD 데이터를 인가받아 일시 저장하는 버퍼 동작을 하는 데이터단과, 상기 OSD 소거단의 제어신호에 따라 상기 로우단과 상기 컬럼단으로부터 출력되는 로우 어드레스신호와 컬럼 어드레스신호에 의해 지정되는 어드레스에 저장된 OSD 데이터를 삭제하고, 이때 삭제되어 생성된 블랭크데이터를 상기 제어단으로부터 출력되는 OSD 디스에이블 신호에 따라 출력하는 RAM으로 이루어진 OSD IC; 및 상기 마이콤(21)으로부터 컷오프 신호를 인가받아 영상신호를 뮤트시키고 OSD 화면 표시시 상기 OSD IC로부터 출력되는 블랭크데이터를 인가받아 CRT로 인가하여 표시된 OSD 화면을 소거하는 비디오 프리 앰프 및 비디오 메인 앰프; 를 포함하여 된 것을 특징으로 한다.
본 발명의 따른 비디오 뮤트시 OSD 제어 방법은, 수평동기신호 또는 수직동기신호가 변화되어 입력되는지를 판단하는 수평동기신호 또는 수직동기신호의 입력 변화 판단 스텝; 상기 수평동기신호 또는 수직동기신호의 입력 변화 판단 스텝에서입력되는 수평동기신호 또는 수직동기신호의 입력이 변화된 것으로 판단되면 비디오 뮤트를 실행하는 비디오 뮤트 스텝; 및 상기 비디오 뮤트 스텝에서 비디오가 뮤트되면 OSD를 디스에이블시키기 위한 OSD 소거 제어신호를 출력하여 RAM에 저장된 OSD데이터를 소거하는 RAM 소거 스텝; 을 포함하여 된 다른 특징을 가진다.
도 1은 종래의 디스플레이 모니터의 내부회로 구성을 나타낸 블럭도,
도 2는 종래의 OSD 화면 소거 방법을 나타낸 흐름도,
도 3은 본 발명에 따른 디스플레이 모니터의 내부회로 구성을 나타낸 블럭도,
도 4는 도 3에 도시된 OSD IC의 구성을 상세히 나타낸 블럭도,
도 5는 본 발명에 따른 OSD 소거 방법을 나타낸 흐름도이다.
이하, 본 발명을 첨부된 도면을 이용하여 살펴보면 다음과 같다.
도 3은 본 발명에 따른 디스플레이 모니터의 내부회로 구성을 나타낸 블럭도이다. 도시된 바와 같이, 키신호를 인가 받고 인가된 키신호에 따라 임의의 어플리케이션 프로그램을 실행하여 데이터를 출력하는 CPU(11)과 상기 CPU(11)로부터 출력되는 데이터를 인가 받아 처리하여 영상신호(R,G,B) 및 수평동기신호(H-SYNC) 및 수직동기신호(V-SYNC)를 출력하는 비디오 카드(12)로 구성된 컴퓨터(10)와, 상기 컴퓨터(10)의 비디오 카드(12)로부터 출력되는 수평동기신호(H-SYNC) 및 수직동기신호(V-SYNC)를 인가 받아 처리하여 수평 및 수직출력신호(H/V_OUT)하고, OSD 기능 선택시, OSD 데이터(OSD_DATA), OSD 제어신호(OSD_CONTROL) 및 드라이브 신호(DRIVE)를 출력하고, 입력되는 수평동기신호(H-SYNC) 및 수직동기신호(V-SYNC)의 입력 변화가 감지되면 비디오를 뮤트시키기 위한 컷오프 신호(CUT_OFF) 및 OSD 소거 제어신호(OSD_CONTROL)를 출력하고, OSD 화면을 소거하기 위한 OSD 소거 제어 프로그램을 실행하는 마이콤(21)과, 상기 마이콤(21)로부터 출력되는 수평 및 수직출력신호(H/V_OUT)를 인가 받아 처리하여 수평 및 수직톱니파 전류를 발생하는 수평 및 수직 편향 회로(22)와, 상기 마이콤(21)로부터 출력되는 수평 및 수직출력신호(H/V_OUT)에 따라 OSD 데이터(OSD_DATA)를 인가받아 처리하여 OSD 신호(OSD_R, OSD_G, OSD_B)를 출력하거나, 수평동기신호(H-SYNC) 및 수직동기신호(V-SYNC)의 입력이 변화되는 경우에 출력되는 OSD 소거 제어신호(OSD_CONTROL)에 의해 OSD 소거단(23b)를 이용하여 RAM(23f)에 저장된 OSD 데이터를 모두 삭제하고, OSD 소거 제어신호(OSD_CONTROL)에 따라 삭제되어 생성되는 블랭크데이터(φ)를 출력하는 OSD IC(23)과, 상기 비디오 카드(12)로부터 출력되는 영상신호(R,G,B)와 상기 OSD IC(23)으로부터 출력되는 OSD 신호(OSD_R, OSD_G, OSD_B)를 인가받아 상기 마이콤(21)로부터 출력되는 드라이브 신호(DRIVE)에 따라 선택적으로 출력하여 CRT에 인가하여 편향요크(DY)에 발생된 수평 및 수직 톱니파 전류의 주기에 표시하기 위해 증폭하여 출력하거나 상기 마이콤(21)로부터 컷오프 신호(CUT_OFF)신호를 인가받아 영상신호(R,G,B)를 뮤트시키고 OSD 화면에 표시시 상기 OSD IC(23)으로부터 출력되는 블랭크데이터(φ)를 인가 받아 CRT로 인가하여 표시된 OSD 화면을 소거하는 비디오 프리 앰프(24) 및 비디오 메인 앰프(25)로 구성된다.
이와 같은 구성 중에 상기 OSD IC(23)을 첨부된 도 4를 이용하여 보다 상세하게 살펴보면 다음과 같다. 도 4는 도 3에 도시된 OSD IC의 구성을 상세히 나타낸 블럭도이다. 도시된 바와 같이, 사용자의 OSD 기능 선택시 마이콤(21)로부터 출력되는 OSD 제어신호(OSD_CONTROL)를 인가받아 인가된 OSD 제어신호(또는 OSD 소거 제어신호)(OSD_CONTROL)에 따라 OSD 인에이블 신호(OSD_ENABLE) 또는 OSD 디스에이블 신호(OSD_DISABLE)를 발생하고 발생된 OSD 인에이블 신호(OSD_ENABLE) 또는 OSD 디스에이블 신호(OSD_DISABLE)에 따라 세트(Set) 펄스를 출력하는 제어단(23a)와,상기 제어단(23a)로부터 출력되는 세트(Set) 펄스를 인가받아 초기화하여 소정의 주기를 갖는 클럭을 카운트하고, 상기 OSD 소거 제어신호(OSD_CONTROL)에 따라 RAM에 저장된 OSD 데이터를 삭제하는 명령을 출력하는 OSD 소거단(23b)와, 상기 OSD 소거단(23b)로부터 카운트되어 출력되는 클럭을 인가받아 로우(Row) 어드레스를 설정하기 위한 로우 어드레스 신호(ROW)를 출력하는 로우단(23c)과, 상기 OSD 소거단(23b)에 의해 카운트된 클럭을 인가받아 컬럼(Column) 어드레스를 설정하기 위한 컬럼 어드레스 신호(COL)를 출력하는 컬럼단(23d)과, 상기 마이콤(21)으로부터 출력되는 OSD 데이터(OSD_DATA)를 인가받아 일시 저장하는 버퍼(Buffer) 동작을 하는 데이터단(23e)과, 상기 데이터단(23e)으로 인가된 OSD 데이터(OSD_DATA)를 상기 마이콤(21)로부터 출력되는 OSD 제어신호(OSD_CONTROL)에 따라 상기 로우단(23c)과 컬럼단(23d)으로부터 출력되는 로우 어드레스(ROW)와 컬럼 어드레스신호(COL)에 의해 상기 데이터단(23e)에 일시 저장된 OSD 데이터(OSD_DATA)를 해당 어드레스에 저장하거나, OSD 화면 뮤트시 상기 OSD소거단(23b)으로부터의 출력에 따라 저장된 모든 OSD 데이터를 삭제하고, 저장된 OSD 데이터(OSD_DATA) 또는 삭제된 블랭크 데이터(φ)를 상기 제어단(23a)으로부터 출력되는 OSD 인에이블 신호(OSD_ENABLE) 또는 OSD 디스에이블 신호(OSD_DISABLE)에 따라 제 1 버퍼 IC(U1)와 제 2 버퍼 IC(U2)와 제 3 버퍼 IC(U3)를 통해서 각각 OSD 신호(OSD_R, OSD_G, OSD_B) 또는 블랭크데이터(φ)를 출력하는 RAM(23f)로 구성된다.
이러한 구성 중에 상기 OSD 소거단(23b)는, 상기 제어단(23a)로부터 출력되는 세트(Set) 펄스를 인가받아 반전신호를 출력하는 RS 플립플롭(23b-1)과, 소정의주기를 갖는 클럭(Clock) 펄스를 발생하는 클럭 발생기(23b-2)와, 상기 RS 플립플롭(23b-1)로부터 출력되는 반전신호를 인가받아 초기화하여 상기 클럭 발생기(23b-2)로부터 공급되는 소정의 주기를 갖는 클럭(Clock) 펄스에 따라 카운트하는 업(Up) 카운터(23b-3)로 구성된다.
이와 같은 구성을 갖는 OSD IC(23)을 제어하기 위해 상기 마이콤(21)에 저장된 OSD 소거 제어 프로그램의 구성을 첨부된 도 5를 이용하여 설명하면 다음과 같다.
도 5는 본 발명에 따른 OSD 소거 방법을 나타낸 흐름도이다. 도시된 바와 같이, 상기 마이콤(21)으로 수평동기신호(H-SYNC) 및 수직동기신호(V-SYNC)를 입력받는 수평동기신호(H-SYNC) 및 수직동기신호(V-SYNC) 입력 스텝(S21)과, 상기 수평동기신호(H-SYNC) 및 수직동기신호(V-SYNC) 입력 스텝(S21)에서 입력되는 수평동기신호(H-SYNC) 또는 수직동기신호(V-SYNC)가 변화되어 입력되는지를 판단하는 수평동기신호(H-SYNC) 또는 수직동기신호(V-SYNC)의 입력 변화 판단 스텝(S22)과, 상기 수평동기신호(H-SYNC) 또는 수직동기신호(V-SYNC)의 입력 변화 판단 스텝(S22)에서 입력되는 수평동기신호(H-SYNC) 또는 수직동기신호(V-SYNC)의 입력이 변화되지 않은 것으로 판단되면 다음 수평동기신호(H-SYNC) 또는 수직동기신호(V-SYNC)의 입력을 받기 위해 상기 수평동기신호(H-SYNC) 및 수직동기신호(V-SYNC) 입력 스텝(S21)로 리턴하는 제 1 리턴 스텝(S23)과, 상기 수평동기신호(H-SYNC) 또는 수직동기신호(V-SYNC)의 입력 변화 판단 스텝(S22) 내지는 상기 제 1 리턴 스텝(S23)의 리턴 결과로 입력되는 수평동기신호(H-SYNC) 또는 수직동기신호(V-SYNC)의 입력이 변화된 것으로 판단되면 비디오 뮤트를 실행하는 비디오 뮤트 스텝(S24)과, 상기 비디오 뮤트 스텝(S24)에서 영상신호(R,G,B)로 구성된 비디오가 뮤트되면 OSD를 디스에이블(Disable)시키기 위한 OSD 소거 제어신호(OSD_CONTROL)를 출력하여 RAM(23f)에 저장된 OSD 데이터를 소거하는 RAM 소거 스텝(S25)과, 상기 RAM 소거 스텝(S25)에서 RAM(23f)에는 삭제되어진 블랭크데이터로 채워지고 마이콤(21)으로 정상적인 수평동기신호(H-SYNC) 및 수직동기신호(V-SYNC)가 입력되면 OSD 데이터(OSD_DATA)를 인가받기 위해 상기 수평동기신호(H-SYNC) 및 수직동기신호(H-SYNC)로 리턴하는 제 2 리턴 스텝(S26)으로 구성된다.
이와 같이 구성된 OSD 제어 장치 및 방법을 보다 상세하게 살펴보면 다음과 같다.
컴퓨터(10)의 CPU(11)를 통해서 임의의 어플리케이션 프로그램이 실행되면 실행된 결과에 따른 데이터가 발생한다. 발생된 데이터는 비디오 카드(12)에서 영상신호(R,G,B)로 처리되어 출력되고, 또한 출력되는 영상신호(R,G,B)를 동기시키기 위한 수평동기신호(H-SYNC) 및 수직동기신호(V-SYNC)를 발생하여 출력한다.
비디오 카드(12)로부터 출력되는 수평동기신호(H-SYNC) 및 수직동기신호(V-SYNC)를 디스플레이 모니터(20)의 마이콤(21)로 입력된다(S21). 상기 마이콤(21)으로 입력되는 수평동기신호(H-SYNC) 또는 수직동기신호(V-SYNC)가 변화되어 입력되는지를 판단한다(S22). 판단 결과, 변화되지 않은 상태로 입력되면 마이콤(21)은 입력된 수평동기신호(H-SYNC) 및 수직동기신호(V-SYNC)에 따라 수평 및 수직출력신호(H/V_OUT)를 출력한다.
출력되는 수평 및 수직출력신호(H/V_OUT)는 수평 및 수직편향회로(22)에서 인가받아 처리하여 수평 및 수직톱니파 전류를 편향요크(DY)에 발생하여 영상신호(R,G,B)의 수평 및 수직주사주기를 결정한다. 편향요크(DY)에 발생된 수평 및 수직톱니파 전류의 주기에 따라 주사되는 영상신호(R,G,B)는, 비디오 카드(12)로부터 전송된 영상신호(R,G,B)를 비디오 프리 앰프(24) 및 비디오 메인 앰프(25)에 의해 증폭하여 CRT로 인가한다.
비디오 프리 앰프(24) 및 비디오 메인 앰프(25)에 의해 증폭된 영상신호(R,G,B)가 CRT로 인가되면 편향요크(DY)에 발생된 수평 및 수직톱니파 전류의 주기에 따라 주사되어 CRT 화면에 가시상으로 표시된다. 이 때, 사용자가 OSD를 선택하는 키(도시 않음)를 선택하게 되면 마이콤(21)은 이를 감지하여 OSD 화면을 표시하기 위해 OSD 데이터(OSD_DATA)를 발생하게 된다.
마이콤(21)에서 발생된 OSD 데이터(OSD_DATA)는, OSD IC(23)의 데이터단(23e)으로 인가된다. 또한, OSD 데이터(OSD_DATA)의 출력을 제어하기 위한 OSD 인에이블 명령어에 따른 OSD 제어신호(OSD_CONTROL)를 출력한다. 출력되는 OSD 제어신호(OSD_CONTROL)는 OSD IC(23)의 제어단(23a)으로 인가한다.
OSD 제어신호(OSD_CONTROL)를 인가받은 제어단(23a)은, 인가된 OSD 제어신호(OSD_CONTROL)에 따라 OSD 인에이블 신호(OSD_ENABLE)를 출력하고, OSD 소거단(23b)의 RS 플립플롭(23b-1)으로 세트 펄스를 인가한다. 세트 펄스를 세트 포트(SET)로 인가 받은 RS 플립플롭(23b-1)은 인가된 세트 펄스에 따라 출력 포트(Q)로 반전 신호를 출력하게 된다.
RS 플립플롭(23b-1)로부터 출력되는 반전 신호를 인가받아 초기화하고 클럭 발생기(23b-2)로부터 출력되는 소정의 주기를 갖는 클럭 펄스를 업(Up) 카운터(23b-3)에서 인가받아 카운트하여 로우단(23c) 및 컬럼단(23d)을 통해서 각각 로우 어드레스 신호(ROW)와 컬럼 어드레스 신호(COL)를 출력하게 된다. 로우단(23c) 및 컬럼단(23d)을 통해서 출력되는 로우 어드레스 신호(ROW)와 컬럼 어드레스 신호(COL)에 따라 데이터단(23e)으로 인가된 OSD 데이터(OSD_DATA)는 RAM(23f)의 해당 어드레스에 채워지게 된다.
RAM(23f)에 OSD 데이터(OSD_DATA)가 채워지면, 제어단(23a)으로부터 출력되는 OSD 인에이블 신호(OSD_ENABLE)에 따라 OSD 신호(OSD_R, OSD_G, OSD_B)가 제 1 버퍼 IC(U1), 제 2 버퍼 IC(U2), 제 3 버퍼 IC(U3)를 통해서 출력된다. 제 1 버퍼 IC(U1), 제 2 버퍼 IC(U2), 제 3 버퍼 IC(U3)를 통해서 출력되는 OSD 신호(OSD_R, OSD_G, OSD_B)는 비디오 프리 앰프(24)로 인가된다.
OSD 신호(OSD_R, OSD_G, OSD_B)를 인가받은 비디오 프리 앰프(24)는, 마이콤(21)로부터 인가된 드라이브 신호(DRIVE)에 따라 OSD 신호(OSD_R, OSD_G, OSD_B)를 선택하여 일정 레벨로 증폭하여 비디오 프리 앰프(25)로 인가하여 충분하게 증폭하여 CRT에 OSD 화면을 표시하게 된다. CRT에 표시되는 OSD 화면을 보고 사용자는, 디스플레이 모니터(20)의 기능을 조정하거나 상을 조정하여 원하는 작업을 보다 손쉽게 실행하게 된다.
CRT에 OSD 화면이 표시되는 상태에서 마이콤(21)으로 입력되는 수평동기신호(H-SYNC) 또는 수직동기신호(V-SYNC)의 입력이 변화되는지를 판단하게된다(S22). 판단 결과, 수평동기신호(H-SYNC) 또는 수직동기신호(V-SYNC)가 정상적으로 입력되면 제 1 리턴 스텝(S23)을 통해서 다음 수평동기신호(H-SYNC) 또는 수직동기신호(V-SYNC)의 입력을 받기 위해 수평동기신호(H-SYNC) 및 수직동기신호(V-SYNC)의 입력 스텝(S21)로 리턴한다.
리턴 결과, 또는, 수평동기신호(H-SYNC) 또는 수직동기신호(V-SYNC)의 입력 변화 판단 스텝(S22)에서 수평동기신호(H-SYNC) 또는 수직동기신호(V-SYNC)가 변화되어 입력되면 마이콤(21)은 비디오 뮤트(Mute)를 실행하게 된다(S24). 즉, 마이콤(21)이 수평동기신호(H-SYNC) 또는 수직동기신호(V-SYNC)가 변화되어 입력되는 것을 감지하면 마이콤(21)은 컷오프 신호(CUT_OFF)를 출력하게 된다.
마이콤(21)으로부터 출력되는 컷오프 신호(CUT_OFF)는 비디오 메인 앰프(25)로 인가되어, 비디오 메인 앰프(25)를 로우 레벨(Low level) 상태로 만들어 CRT 화면에 영상신호(R,G,B)로 구성된 비디오를 뮤트시키게 된다. 이 때, 마이콤(21)은 동시에 OSD 소거 제어 프로그램을 실행하여 RAM(23f)를 소거하기 위한 명령어에 따른 OSD 소거 제어신호(OSD_CONTROL)를 출력하게 된다.
마이콤(21)로부터 출력되는 RAM(23f) 소거에 따른 명령어인 OSD 소거 제어신호(OSD_CONTROL)를 인가받은 OSD IC(23)의 제어단(23a)는, 인가된 RAM(23f) 소거에 따른 명령어인 OSD 소거 제어신호(OSD_CONTROL)에 따라 세트 펄스와 OSD 디스에이블 신호(OSD_DISABLE)를 출력하게 된다. 제어단(23a)로부터 출력되는 세트 펄스는 OSD 소거단(23b)의 RS 플립플롭(23b-1)의 세트 포트(SET)로 인가된다.
세트 펄스를 인가 받은 RS 플립플롭(23b-1)은 인가된 신호에 따라 반전신호를 업 카운터(23b-3)로 인가하여 초기화한다. RS 플립플롭(23b-1)에 의해 초기화된 업 카운터(23b-3)는, 클럭 발생기(23b-2)로부터 공급되는 소정의 주기를 갖는 클럭 펄스를 인가받아 카운트하여 로우단(23c)과 컬럼단(23d)을 제어하여 각각 로우 어드레스 신호(ROW)와 컬럼 어드레스 신호(COL)를 출력시킨다.
로우단(23c)와 컬럼단(23d)으로부터 출력되는 로우 어드레스 신호(ROW)와 컬럼 어드레스 신호(COL)는, RAM(23f)의 해당 어드레스에 저장된 OSD 데이터를 삭제하게 된다. 이러한 반복된 과정을 통해서 RAM(23f)에 저장된 모든 OSD데이터가 삭제되면 제어단(23a)로부터 출력되는 OSD 디스에이블 신호(OSD_DISABLE)를 인가받은 제 1 버퍼 IC(U1), 제 2 버퍼 IC(U2), 제 3 버퍼 IC(U3)를 통해서 각각 삭제되어진 블랭크데이터가 출력된다.
제 1 버퍼 IC(U1), 제 2 버퍼 IC(U2), 제 3 버퍼 IC(U3)를 통해서 출력되는 블랭크데이터(φ)는, 비디오 프리 앰프(24) 및 비디오 메인 앰프(25)를 통해서 CRT로 인가되어 OSD 화면을 블랭크데이터(φ)로 채워 OSD 화면을 소거하게 된다(S25).
이와 같이, OSD 화면을 뮤트하기 위해 RAM(23f)에 저장된 OSD데이터를 삭제하고, 제 2 리턴 스텝(S26)을 실행하여 정상적인 수평동기신호(H-SYNC) 및 수직동기신호(V-SYNC)가 입력되면, 업 카운터(23b-3)에서 오버플로우(Overflow)가 발생하여 RS 플립플롭(23b-1)의 리세트 포트(RESET)로 인가된다. RS 플립플롭(23b-1)의 리세트 포트(RESET)로 오버플로우(Overflow)에 따른 클럭펄스가 인가되면 RS 플립플롭(23b-1)은 업 카운터(23b-1)를 초기화하여 마이콤(21)로부터 입력되는 OSD 데이터(OSD_DATA)를 입력받아 RAM(23f)에 채우기 위한 카운트를 실시하여 OSD 화면을CRT에 표시하게 된다.
이와 같이, OSD 소거단(23b)와 OSD 소거 제어 프로그램을 사용함에 따라 OSD IC 자체에서 데이터를 삭제할 수 있게 되어 OSD 소거 시간을 약 30μs까지 빠르게 함으로써 비디오 뮤트로 인한 OSD 화면의 잔상을 방지하게 된다(S25).
이상에서 설명한 바와 같이 본 발명은, OSD 기능이 적용된 디스플레이 모니터에서 비디오 뮤트시 OSD 화면을 소거하기 위해 하드웨어와 소프트웨어를 동시에 이용하되, OSD IC 자체에서 RAM에 저장된 데이터를 삭제함으로써 OSD 소거시간을 크게 줄이고, 동시에 OSD 잔상을 방지할 수 있는 효과가 있다.

Claims (3)

  1. 비디오 카드로부터 출력되는 수평동기신호 및 수직동기신호의 입력 변화가 감지되면 비디오를 뮤트시키기 위한 컷오프 신호 및 OSD 소거 제어신호를 출력하고, OSD 화면을 소거하기 위한 OSD 소거 제어 프로그램을 실행하는 마이콤;
    상기 마이콤으로부터 출력되는 OSD 소거 제어신호를 인가받아 인가된 OSD 제어신호에 따라 OSD 디스에이블 신호를 발생하고 발생된 OSD 디스에이블 신호에 따라 세트 펄스를 출력하는 제어단과, 상기 제어단으로부터 출력되는 세트 펄스를 인가받아 초기화하여 소정의 주기를 갖는 클럭을 카운트하고 상기 OSD 소거 제어신호에 따라 RAM에 저장된 OSD 데이터를 삭제하는 명령을 출력하는 OSD 소거단과, 상기 OSD 소거단으로부터 카운트되어 출력되는 클럭을 인가받아 로우 어드레스를 설정하기 위한 로우 어드레스신호를 출력하는 로우단과, 상기 OSD 소거단에 의해 카운트된 클럭을 인가받아 컬럼 어드레스를 설정하기 위한 컬럼 어드레스신호를 출력하는 컬럼단과, 상기 마이콤으로부터 출력되는 OSD 데이터를 인가받아 일시 저장하는 버퍼 동작을 하는 데이터단과, 상기 OSD 소거단의 제어신호에 따라 상기 로우단과 상기 컬럼단으로부터 출력되는 로우 어드레스신호와 컬럼 어드레스신호에 의해 지정되는 어드레스에 저장된 OSD 데이터를 삭제하고, 이때 삭제되어 생성된 블랭크데이터를 상기 제어단으로부터 출력되는 OSD 디스에이블 신호에 따라 출력하는 RAM으로 이루어진 OSD IC; 및
    상기 마이콤(21)으로부터 컷오프 신호를 인가받아 영상신호를 뮤트시키고OSD 화면 표시시 상기 OSD IC로부터 출력되는 블랭크데이터를 인가받아 CRT로 인가하여 표시된 OSD 화면을 소거하는 비디오 프리 앰프 및 비디오 메인 앰프; 를 포함하는 것을 특징으로 하는 비디오 뮤트(Mute)시 OSD 제어 장치.
  2. 제 1 항에 있어서,
    상기 OSD-IC의 OSD 소거단은, 상기 제어단으로부터 출력되는 세트(Set) 펄스를 인가받아 반전신호를 출력하는 RS 플립플롭;
    소정의 주기를 갖는 클럭(Clock) 펄스를 발생하는 클럭 발생기; 및
    상기 RS 플립플롭으로부터 출력되는 반전신호를 인가받아 초기화하여 상기 클럭 발생기로부터 공급되는 소정의 주기를 갖는 클럭(Clock) 펄스에 따라 카운트하는 업(Up) 카운터로 구성됨을 특징으로 하는 비디오 뮤트(Mute)시 OSD 제어 장치.
  3. 수평동기신호 또는 수직동기신호가 변화되어 입력되는지를 판단하는 수평동기신호 또는 수직동기신호의 입력 변화 판단 스텝;
    상기 수평동기신호 또는 수직동기신호의 입력 변화 판단 스텝에서 입력되는 수평동기신호 또는 수직동기신호의 입력이 변화된 것으로 판단되면 비디오 뮤트를 실행하는 비디오 뮤트 스텝; 및
    상기 비디오 뮤트 스텝에서 비디오가 뮤트되면 OSD를 디스에이블시키기 위한 OSD 소거 제어신호를 출력하여 RAM에 저장된 OSD데이터를 소거하는 RAM 소거 스텝;을 포함하는 비디오 뮤트(Mute)시 OSD 제어 방법.
KR1019970030537A 1997-07-02 1997-07-02 비디오뮤트(mute)시osd제어장치및방법 KR100357537B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1019970030537A KR100357537B1 (ko) 1997-07-02 1997-07-02 비디오뮤트(mute)시osd제어장치및방법
US09/109,404 US6424341B2 (en) 1997-07-02 1998-07-02 Device for and method of controlling OSD in muting video signals

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019970030537A KR100357537B1 (ko) 1997-07-02 1997-07-02 비디오뮤트(mute)시osd제어장치및방법

Publications (2)

Publication Number Publication Date
KR19990008542A KR19990008542A (ko) 1999-02-05
KR100357537B1 true KR100357537B1 (ko) 2003-02-11

Family

ID=19513136

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970030537A KR100357537B1 (ko) 1997-07-02 1997-07-02 비디오뮤트(mute)시osd제어장치및방법

Country Status (2)

Country Link
US (1) US6424341B2 (ko)
KR (1) KR100357537B1 (ko)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20010097454A (ko) * 2000-04-24 2001-11-08 윤종용 온 스크린 디스플레이 오브젝트 표시방법 및 표시장치
GB0023998D0 (en) * 2000-09-30 2000-11-15 Pace Micro Tech Plc On screen display
KR100421035B1 (ko) * 2001-01-08 2004-03-04 삼성전자주식회사 디스플레이 장치에서 osd 신호의 색상 확장 기능을가지는 비디오 프리앰프 및 그 방법
JP4583015B2 (ja) * 2003-09-29 2010-11-17 三洋電機株式会社 キャラクタ表示制御回路および集積回路
KR100756584B1 (ko) * 2003-11-17 2007-09-10 삼성전자주식회사 디스플레이장치 및 그 잔상제거방법
CA2541560C (en) * 2006-03-31 2013-07-16 Leitch Technology International Inc. Lip synchronization system and method
KR101078464B1 (ko) * 2008-07-07 2011-10-31 엘지전자 주식회사 로컬 키가 구비된 디스플레이장치 및 그의 제어 방법
JP5862112B2 (ja) * 2011-08-24 2016-02-16 ソニー株式会社 ヘッド・マウント・ディスプレイ及び表示制御方法
JP2015004945A (ja) * 2013-02-04 2015-01-08 ソニー株式会社 表示装置及びその駆動方法、並びに、制御パルス生成装置

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07288785A (ja) * 1994-04-20 1995-10-31 Matsushita Electric Ind Co Ltd クローズドキャプション放送受信装置

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR920010811B1 (ko) * 1990-05-10 1992-12-17 주식회사 금성사 텔레비젼 수상기에서의 데이타 편집.기억 방법및 그 장치
KR950008714B1 (ko) * 1992-05-12 1995-08-04 삼성전자주식회사 다중모드 모니터의 온스크린 디스플레이 장치 및 방법
KR950008715B1 (ko) * 1992-05-15 1995-08-04 엘지전자주식회사 문자발생기의 구간삭제 제어회로
KR0165271B1 (ko) * 1993-06-30 1999-03-20 김광호 가라오케 텔레비젼의 메들리 기능 수행 여부 판단방법
KR980004302A (ko) * 1996-06-11 1998-03-30 김광호 칼라커브(Color Curve)의 제어 회로 및 방법
US5929574A (en) * 1996-06-29 1999-07-27 Samsung Electronics Co., Ltd. Moire clear circuit
KR19980044732A (ko) * 1996-12-07 1998-09-05 김광호 컴퓨터 시스템에서의 dpms 모드 표시장치 및 표시방법
KR200183058Y1 (ko) * 1997-04-26 2000-06-01 윤종용 오에스디 수직블랭킹신호 분리회로

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07288785A (ja) * 1994-04-20 1995-10-31 Matsushita Electric Ind Co Ltd クローズドキャプション放送受信装置

Also Published As

Publication number Publication date
KR19990008542A (ko) 1999-02-05
US20010043202A1 (en) 2001-11-22
US6424341B2 (en) 2002-07-23

Similar Documents

Publication Publication Date Title
KR100357537B1 (ko) 비디오뮤트(mute)시osd제어장치및방법
KR100288580B1 (ko) Osd를이용한디스플레이모드표시방법
KR100303079B1 (ko) 마이콤의리셋(reset)을통한디스플레이모니터의파워온/오프장치및방법
KR19980066384U (ko) 디스플레이 모니터의 전자 스위치를 이용한 저소비 전력 회로
KR100242841B1 (ko) 디스플레이 장치의 상하 왜곡 보정 회로
KR100263090B1 (ko) OSD를이용한상조정패턴(Pattern)을표시하는회로및방법
JP2000092409A (ja) 映像表示装置
KR100247391B1 (ko) 영상신호의 패스 스로우(pass through) 기능이 장착된 디스플레이 장치
MY122515A (en) Scan velocity modulation circuit with multi-mode operation
US6795065B2 (en) Display apparatus
KR200224853Y1 (ko) 시그널프로세서를갖는모니터
KR100247397B1 (ko) 사용자 의도에 따른 디스플레이 모드 정보 컨트롤 장치 및 방법
KR19980085008A (ko) 복수의 fet를 이용한 수평편향 드라이브 회로
KR19990042243A (ko) 디스플레이 장치의 기능키 재정의 방법
KR100598413B1 (ko) 영상표시기기의 다운스캐닝 장치 및 방법
KR19990031121A (ko) 디스플레이 모드의 사용자 정의 방법
KR19990001803U (ko) Osd 기능 도움말 음성 출력 기능을 갖는 디스플레이 장치
KR19980062778U (ko) 디가우징 수행 시기를 설정할 수 있는 디스플레이 장치
KR0173269B1 (ko) 동기신호 발생장치
JP3465251B2 (ja) ディスプレイ装置
KR19990013697U (ko) 디스플레이 장치의 수동 dpms구현 장치
KR20010061030A (ko) 티브이신호 입력에 따른 모니터의 화면상태 제어장치
KR0178183B1 (ko) 클램프 신호 생성 동작 제어방법
KR200200453Y1 (ko) 디스플레이장치의편향요크커넥터이탈감지회로
JP3463429B2 (ja) テレビジョン受信機

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
J201 Request for trial against refusal decision
AMND Amendment
B701 Decision to grant
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20100929

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee