KR100341312B1 - 플라즈마 디스플레이 패널의 구동방법 및 장치 - Google Patents

플라즈마 디스플레이 패널의 구동방법 및 장치 Download PDF

Info

Publication number
KR100341312B1
KR100341312B1 KR1019990046771A KR19990046771A KR100341312B1 KR 100341312 B1 KR100341312 B1 KR 100341312B1 KR 1019990046771 A KR1019990046771 A KR 1019990046771A KR 19990046771 A KR19990046771 A KR 19990046771A KR 100341312 B1 KR100341312 B1 KR 100341312B1
Authority
KR
South Korea
Prior art keywords
scan
pulse
blocks
supplied
data
Prior art date
Application number
KR1019990046771A
Other languages
English (en)
Other versions
KR20010038687A (ko
Inventor
문성학
Original Assignee
구자홍
엘지전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 구자홍, 엘지전자주식회사 filed Critical 구자홍
Priority to KR1019990046771A priority Critical patent/KR100341312B1/ko
Publication of KR20010038687A publication Critical patent/KR20010038687A/ko
Application granted granted Critical
Publication of KR100341312B1 publication Critical patent/KR100341312B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/293Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for address discharge
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0205Simultaneous scanning of several lines in flat panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0228Increasing the driving margin in plasma displays

Abstract

본 발명은 고해상도 구현에 적합한 플라즈마 디스플레이 패널의 구동방법 및 장치에 관한 것이다.
이 플라즈마 디스플레이 패널의 구동방법 및 장치는 화면을 스캔라인에 의해 다수개의 블록으로 분할하고, 동시에 각 블록 내의 스캔라인에 순차적으로 스캔펄스와 스캔펄스에 연속하여 스캔펄스보다 전압레벨이 낮은 보조유지펄스를 차례로 공급하고, 데이터라인에 데이터펄스를 공급하여 각 블록에서 어드레싱이 동시에 진행되게 한다.
본 발명에 의하면, 어드레스기간이 줄어들게 되므로 고해상도 구현에 적합하게 된다.

Description

플라즈마 디스플레이 패널의 구동방법 및 장치{Method Of Driving Plasma Display Panel And Apparatus Thereof}
본 발명은 플라즈마 디스플레이 패널의 구동방법에 관한 것으로, 특히 고해상도 구현에 적합한 플라즈마 디스플레이 패널의 구동방법 및 장치에 관한 것이다.
최근, 평판 디스플레이 장치로서 대형패널의 제작이 용이한 플라즈마 디스플레이 패널(이하 'PDP'라 함)이 주목받고 있다. PDP는 방전셀들 즉, 화소들 각각의 방전기간을 조절함으로써 화상을 표시하게 된다. 이러한 PDP로는 도 1에 도시된 바와 같이 3전극을 구비하고 교류전압에 의해 구동되는 3전극 교류 면방전형 PDP가 대표적이다.
도 1을 참조하면, 3전극 교류 면방전형 PDP는 상부기판(10) 상에 형성되어진 주사/서스테인전극(12Y) 및 공통서스테인전극(12Z)과, 하부기판(18) 상에 형성되어진 어드레스전극(20X)을 구비한다. 주사/서스테인전극(12Y)과 공통서스테인전극(12Z)이 나란하게 형성된 상부기판(10)에는 상부 유전체층(14)과 보호막(16)이 적층된다. 상부 유전체층(14)에는 플라즈마 방전시 발생된 벽전하가 축적된다. 보호막(16)은 플라즈마 방전시 발생된 스퍼터링에 의한 상부 유전체층(14)의 손상을 방지함과 아울러 2차 전자의 방출 효율을 높이게 된다. 보호막(16)으로는 통상 산화마그네슘(MgO)이 이용된다. 어드레스전극(20X)이 형성된 하부기판(18) 상에는 하부 유전체층(22), 격벽(24)이 형성되며, 하부 유전체층(22)과 격벽(24) 표면에는 형광체층(26)이 도포된다. 어드레스전극(20X)은 주사/서스테인전극(12Y) 및 공통서스테인전극(12Z)과 교차되는 방향으로 형성된다. 격벽(24)은 어드레스전극(20)과 나란하게 형성되어 방전에 의해 생성된 자외선 및 가시광이 인접한 방전셀에 누설되는 것을 방지한다. 형광체층(26)은 플라즈마 방전시 발생된 자외선에 의해 여기되어 적색, 녹색 또는 청색 중 어느 하나의 가시광선을 발생하게 된다. 상/하판과 격벽 사이에 마련된 방전공간에는 가스방전을 위한 불활성 가스가 주입된다.
이러한 3전극 교류 면방전형 PDP는 방전시간에 의존하여 광량을 조절함으로써 계조 (Gray Level)를 실현하게 된다. 이를 위하여, 3전극 교류 면방전형 PDP는 ADS(Addressing Display Separated) 방식의 구동방식으로 화상을 표시하게 된다. 이 ADS 방식의 PDP 구동방법은 구현하고자 하는 계조 레벨에 따라 하나의 프레임을 다수의 서브 필드들(Sub Fields)로 분할함과 아울러 서브 필드들 각각은 어드레스 기간과 서로 다른 서스테인 기간으로 나누어지게 된다. 예를 들어, 256 계조로 화상을 표시하고자 하는 경우에 1/60 초에 해당하는 프레임 기간(16.67ms)은 도 2와 같이 8개의 서브필드들(SF1내지SF8)로 나누어지게 된다. 아울러, 8개의 서브 필드들(SF1내지SF8) 각각은 어드레스 기간과 서스테인 기간으로 다시 나누어지게 된다. 여기서, 각 서브필드의 리셋기간 및 어드레스 기간은 각 서브필드마다 동일한 반면에 서스테인 기간은 각 서브필드에서 2n(n=0,1,2,3,4,5,6,7)의 비율로 증가된다. 이와 같이 각 서브필드에서 서스테인 기간이 달라지게 되므로 각 서브필드의 서스테인 기간 즉, 서스테인 방전횟수를 조절하여 화상의 계조를 표현하고 있다.
도 3은 3전극 교류 면방전형 PDP의 구동파형을 나타낸다.
도 3을 참조하면, 3전극 교류 면방전형 PDP의 각 서브필드들(SF1내지SF8)은 리셋기간, 어드레스기간 및 서스테인기간으로 나뉘어 화상을 표시하게 된다. 리셋기간에는 어드레스전극(20X)과 공통서스테인전극(12Z) 사이의 라이팅 방전에 의해 전화면이 라이팅되며, 라이팅 방전에 이어서 유지방전 및 소거방전이 연속적으로 일어남으로써 전화면의 셀들에 균일하게 벽전하가 형성된다. 어드레스기간에는 주사/서스테인전극(12Y)에 스캔펄스(SP)가 순차적으로 인가되며, 어드레스전극(20X)에는 스캔펄스(SP)에 동기되게끔 데이터가 포함된 어드레스펄스(AP)가 공급된다. 그리고 서스테인기간에는 주사/서스테인전극(12Y)과 공통서스테인전극(12Z)에 동일한 듀티비를 가지는 서스테인 펄스(SUSP)가 인가되어 어드레스방전에 의해 선택된 방전셀들의 방전을 유지시키게 된다.
그러나 전술한 PDP의 구동방법에서는 리셋기간에 수차례의 방전이 연속되어 하전입자와 벽전하를 생성, 유지 및 소거시는 수차례의 방전이 일어나게 되므로 비표시기간인 리셋기간과 어드레스기간의 발광시에 발광이 일어나는 단점이 있다. 이는 화상의 블랙레벨을 높임으로써 콘트라스트를 저해하게 된다. 또한 PDP의 구동방법은 한정된 프레임기간 내에서 계조구현에 무관한 비표시기간인 리셋기간과 어드레스기간이 서스테인 기간에 비하여 긴 시간을 점유하게 된다. 특히, 어드레스기간에 펄스폭이 큰 스캔펄스(SP)에 의해 각 라인들을 주사시킴으로써 어드레스기간이 긴 문제점이 있다. 이를 상세히 하면, 스캔펄스(SP)는 어드레스 방전이 안정되게 일어나게 하고 방전셀 내에 생성된 벽전하 및 하전입자들이 어드레스 기간 내에 유지되게끔 최소 3μs 이상의 펄스폭을 가지게 된다. 예를 들어, 480 개의주사라인을 싱글스캔(single scan) 하는 경우에 한 프레임 내에서 필요한 어드레스기간은 480 주사라인×1 주사시간×8 서브필드이므로 스캔펄스(SP)의 폭이 3.5μs이면 480×3.5μs×8=13.44ms 이다. 이에 따라, 한 프레임 내에서 리셋기간과 서스테인기간에 할당될 수 있는 시간은 16.67ms-13.44ms=3.23ms에 불과하다. 이 결과, 주사라인이 많아지는 고해상도에서는 제한된 한 프레임 기간 내에서 어드레스기간이 그 만큼 길어지게 되므로 서스테인기간이 절대적으로 부족하게 되어 고해상도 구현이 곤란하게 된다. 또한, 콘터노이즈(Contour noise)를 줄이기 위하여 한 프레임 내에 더 많은 서브필드들을 포함하는 추세에 있어서, 어드레스기간에 의해 서브필드 수를 늘릴 수 없는 제약이 따르고 있다. 고해상도를 구현하기 위하여, 어드레스전극을 분할하여 화면을 상반부와 하반부 블록으로 나누어 구동하는 방법이 있지만, 이 방법은 전극을 분할하여 구동하여야 하기 때문에 구동 집적회로(Integrated Circuit : 이하 'IC'라 함)가 2 배 이상 필요하다는 단점이 있다.
따라서, 본 발명의 목적은 고해상도 구현에 적합한 PDP의 구동방법 및 장치를 제공하는데 있다.
도 1은 종래의 3전극 교류 면방전형 플라즈마 디스플레이 패널을 나타내는 사시도.
도 2는 도 1에 도시된 플라즈마 디스플레이 패널의 서브필드 방식에 따른 구동방법을 설명하기 위한 도면.
도 3은 도 1에 도시된 플라즈마 디스플레이 패널의 구동방법을 설명하기 위한 구동 파형도.
도 4는 본 발명의 제1 실시예에 따른 플라즈마 디스플레이 패널의 구동장치를 나타내는 도면.
도 5는 본 발명의 제1 실시예에 따른 플라즈마 디스플레이 패널의 구동방법에 있어서 하나의 서브필드를 나타내는 도면.
도 6은 도 5와 같은 서브필드의 주사구동시 공급되는 스캔펄스를 나타내는 구동 파형도.
도 7은 본 발명의 제2 실시예에 따른 플라즈마 디스플레이 패널의 구동방법에 있어서 하나의 서브필드를 나타내는 도면.
도 8은 도 7과 같은 서브필드의 주사구동시 공급되는 스캔펄스를 나타내는 구동 파형도.
도 9a 내지 도 9d는 본 발명의 다른 실시예에 따른 플라즈마 디스플레이 패널의 구동방법들에 있어서 각각 하나의 서브필드를 나타내는 도면.
도 10은 저해상도 구동시 본 발명에 따른 플라즈마 디스플레이 패널의 구동방법의 스캔펄스를 나타내는 구동 파형도.
도 11은 본 발명의 제2 실시예에 따른 플라즈마 디스플레이 패널의 구동장치를 나타내는 도면.
도 12는 도 11에 도시된 플라즈마 디스플레이 패널의 구동장치에 공급되는 스캔펄스를 나타내는 구동 파형도.
< 도면의 주요 부분에 대한 부호의 설명 >
10 : 상부기판 12Y,22Y : 주사/서스테인전극
12Z,22Z1,22Z2 : 공통서스테인전극 14,22 : 유전체층
16 : 보호막 18 : 하부기판
20X : 어드레스전극 24 : 격벽
26 : 형광체 30,50 : PDP
32,52 : 주사/서스테인 구동부 34,54 : 공통서스테인 구동부
36A,36B,56A,56B : 어드레스 구동부
상기 목적을 달성하기 위하여, 본 발명에 따른 PDP의 구동방법의 어드레싱 방전단계는 화면을 스캔라인에 의해 다수개의 블록으로 분할하고, 동시에 각 블록 내의 스캔라인에 순차적으로 스캔펄스와 상기 스캔펄스에 연속하여 스캔펄스보다 전압레벨이 낮은 보조유지펄스를 차례로 공급하고, 데이터라인에는 데이터펄스를 공급하여 각 블록에서 어드레싱이 동시에 진행되는 것을 특징으로 한다.
본 발명에 따른 PDP의 구동방법은 화면을 데이터가 분할 공급되는 다수의 블록들로 분할하는 단계와, 어드레스기간에 스캔펄스를 블록들 중 적어도 어느 하나에 순차적으로 공급함과 동시에 스캔펄스에 동기되고 스캔펄스보다 작은 전압레벨을 가지는 보조유지펄스를 스캔펄스가 공급되는 블록 이외의 다른 블록에 공급하는 단계를 포함한다.
본 발명에 따른 PDP의 구동장치는 데이터전극라인이 공통으로 연결되며 상기 데이터전극라인과 직교되는 방향으로 주사전극라인들이 설치되는 다수의 블록들이 마련된 패널과, 어드레스기간에 스캔펄스와 스캔펄스보다 작은 전압레벨을 가지는 보조유지펄스를 주사전극라인들에 공급하기 위한 주사 구동수단을 구비한다.
본 발명에 따른 PDP의 구동장치는 다수의 블록으로 나뉘어지고 데이터전극라인이 상기 블록별로 분할되는 패널과, 어드레스기간에 스캔펄스를 블록들 중 적어도 어느 하나에 순차적으로 공급함과 동시에 스캔펄스에 동기되고 스캔펄스보다 작은 전압레벨을 가지는 보조유지펄스를 스캔펄스가 공급되는 블록 이외의 다른 블록에 공급하는 주사 구동수단을 구비한다.
상기 목적 외에 본 발명의 다른 목적 및 특징들은 첨부한 도면들을 참조한 실시예에 대한 설명을 통하여 명백하게 드러나게 될 것이다.
이하, 도 4 내지 도 12를 참조하여 본 발명의 바람직한 실시예에 대하여 설명하기로 한다.
도 4를 참조하면, 본 발명에 따른 PDP의 구동장치는 m×n 개의 방전셀들(1)이 주사/서스테인전극라인들(Y1∼Ym), 공통서스테인전극라인들(Z1∼Zm) 및 어드레스전극라인들(X1∼Xn)과 접속되게끔 매트릭스 형태로 배치된 PDP(30)와, PDP(30)를상반부블록(30A)과 하반부 블록(30B)으로 나누어 주사시키기 위한 주사/서스테인 구동부(32)와, 공통서스테인전극라인들(Z1내지Zm)을 구동하기 위한 공통서스테인 구동부(34)와, 기수번째 어드레스전극라인들(X1,X3,…,Xn-3,Xn-1)과 우수 번째 어드레스전극라인들(X2,X4,…,Xm-2,Xm)을 분할 구동하기 위한 제1 및 제2 어드레스 구동부(36A,36B)를 구비한다. PDP(30)의 상반부블록(30A)은 m 개의 주사/서스테인전극라인들(Y1∼Ym) 중 제1 내지 제번째 주사/서스테인전극라인들을 포함하며, 하반부블록(30B)은 제내지 제m 번째 주사/서스테인전극라인들을 포함한다. 이들 상반부블록(30A)과 하반부블록(30B)에 포함된 n 개의 어드레스전극라인들(X1∼Xn)은 분할되지 않는다. 주사/서스테인 구동부(32)는 PDP(30)를 상반부블럭(30A)과 하반부블록(30B)으로 나누어 각 블록들(30A,30B)을 동일하게 순차적으로 주사시키게 된다. 이를 위하여, 주사/서스테인 구동부(32)는 리셋기간에 어드레스기간에 블록별로 소정 위상차가 나는 스캔펄스와 보조유지펄스를 주사/서스테인전극라인들(Y1∼Ym)에 공급하게 된다. 이 주사/서스테인 구동부(32)는 각 블록들이 주사라인들이 순차적으로 주사되게끔 쉬프트 레지스터로 구성되는데, 블록별로 주사되게끔 각 블록들(30A,30B)에 포함된 쉬프트 레지스터의 스타트 펄스를 독립적으로 공급하게 된다. 여기서, 각 블록들(30A,30B)에 포함된 쉬프트레지스터들은 블록별로 스캔펄스의 위상차가 나도록 두 브록들(30A,30B) 중 어느 하나에 포함된 쉬프트 레지스터들은 스타트펄스의 라이징에지에 스캔펄스를 주사/서스테인전극라인들에 공급하는 반면, 다른 하나의블록에 포함된 쉬프트 레지스터들은 스타트펄스의 폴링에지에 스캔펄스를 주사/서스테인전극라인들에 공급하게 된다. 그 결과, 주사/서스테인 구동부(32)에 포함된 구동 IC들의 수는 늘어나지 않고 주사라인들을 블록별로 나누어 순차적으로 주사시킬 수 있게 된다. 어드레스기간을 줄이기 위하여, 각 블록들(30A,30B)에 공급되는 스캔펄스는 1∼2μs 이하의 미소 펄스폭을 가지게 되며, 보조유지펄스는 블록들(30A,30B)에 중첩되게 공급된다. 또한, 주사/서스테인 구동부(32)는 서스테인기간에 듀티비가 1인 서스테인펄스를 주사/서스테인전극라인들(Y1∼Ym)에 공급하게 된다. 공통서스테인 구동부(34)는 리셋기간에 리셋펄스를 공통서스테인전극라인들(Z1∼Zm)에 공급한 후, 서스테인기간에 듀티비가 1인 서스테인펄스를 공통서스테인전극라인들(Z1∼Zm)에 공급하게 된다. 제1 및 제2 어드레스 구동부(36A,36B)는 스캔펄스에 동기되게끔 영상 데이터를 어드레스전극라인들(X1내지Xm)에 공급하게 된다. 제1 어드레스 구동부(36A)는 기수 번째 어드레스전극라인들(X1,X3,…,Xn-3,Xn-1)에 영상 데이터를 공급하는 한편, 제2 어드레스 구동부(36B)는 우수 번째 어드레스전극라인들(X2,X4,…,Xn-2,Xn)에 영상 데이터를 공급한다.
PDP(30)를 도 5와 같이 블록별로 순차적으로 주사시키기 위하여, 어드레스기간에 도 6과 같은 스캔펄스가 공급된다. 도 6은 상반부블록(30A)과 하반부블록(30B)에 포함된 주사/서스테인전극라인들(Y1∼Ym) 중 5 라인의 주사라인에 포함된 주사/서스테인전극라인들에 공급되는 스캔펄스를 도시한다. 여기서, 상반부 블록(30A)에 포함된 주사서스테인전극라인들에는 블록 식별부호를 '1'로 붙이며 순번 번호를 1에서 5까지 붙인다. 그리고 하반부 블록(30B)에 포함된 주사서스테인전극라인들에는 블록 식별부호를 '2'로 붙이며, 순번 번호를 1에서 5까지 붙인다.
도 6을 참조하면, 상/하반부블록(30A,30B)의 주사/서스테인전극라인들(Y11∼Y15 및 Y21∼Y25)에는 블록별로 스캔펄스(SP) 및 보조유지펄스(ASUSP)가 순차적으로 공급된다. 이들 스캔펄스(SP) 및 보조유지펄스(ASUSP)는 블록별로 스캔펄스의 폭만큼의 위상차가 난다. 각 블록들(30A,30B)에 공급되는 스캔펄스(SP)의 펄스폭은 1∼2μs로 설정되며, 유지펄스(ASUSP)의 펄스폭은 스캔펄스(SP)의 그것보다 길게 설정된다. 먼저, 상반부블록(30A)의 제1 주사/서스테인전극라인들(Y11)에 데이터펄스(D)에 동기되는 스캔펄스(SP)와 보조스캔펄스(ASUSP)가 연속적으로 공급된다. 이어서, 하반부블록(30B)의 제1 주사/서스테인전극라인(Y21)에 데이터펄스(D)에 동기되는 스캔펄스(SP)와 보조스캔펄스(ASUSP)가 연속적으로 공급된다. 이 때, 하반부블록(30B)의 제1 주사/서스테인전극라인(Y21)에 공급되는 스캔펄스(SP)는 상반부블록(30A)의 제1 주사/서스테인전극라인(Y11)에 공급되는 보조유지펄스(ASUSP)와 중첩된다. 그러면 상/하반부블록(30A,30B) 각각의 제1 주사라인에 포함된 방전셀들은 어드레스 방전을 일으켜 데이터펄스(D)의 논리값에 따라 선택된다. 여기서, 스캔펄스(SP)의 폭이 1∼2μs로 매우 작기 때문에 어드레스 방전을 불안정하게 하고 어드레스 방전에 의해 생성된 벽전하 및 하전입자가 어드레스 기간이 끝나기 전에 소멸(Decay)되어 서스테인기간의 유지방전을 어렵게 할 수 있다. 이를 위하여, 보조유지펄스(ASUSP)는 어드레스 방전에 의해 생성된 벽전하 및 하전입자를 어드레스 기간이 끝날 때까지 유지시키게 된다. 이 보조유지펄스(ASUSP)는 발광을 수반하는 방전을 일으키지 않고 약한 방전에 의해 방전셀 내에 벽전하 및 하전입자를 생성함과 아울러 어드레스 기간이 끝날 때까지 벽전하 및 하전입자를 유지시킬 수 있는 정도의 전압레벨과 펄스폭을 가진다. 보조유지펄스(ASUSP)는 어드레스기간을 줄이기 위하여 다른 블록에 인가되는 스캔펄스(SP) 또는 보조유지펄스(ASUSP)와 중첩되어도 인접한 주사라인의 주사에 전혀 영향을 주지 않는다. 이에 따라, 보조유지펄스(ASUSP)의 펄스폭을 더 크게하게 되면 스캔펄스(SP)의 펄스폭이 그 만큼 줄어들게 된다. 이와 같이 블록별로 제1 내지 제5 주사/서스테인전극라인들(Y12∼Y15,Y22∼25)에 미소 펄스폭의 스캔펄스(SP)와 보조유지펄스(ASUSP)를 순차적으로 인가하여 주사하게 된다.
한편, 스캔펄스(SP)는 블록별로 중첩되지 않게끔 연속되게 공급되지만 소정 지연값만큼 지연되게 공급될 수도 있다.
도 7 및 도 8은 본 발명의 제2 실시예에 따른 PDP의 구동방법을 나타낸다.
도 7 및 도 8을 참조하면, 본 발명에 따른 PDP의 구동방법은 상반부블록(30A)은 위에서 아래로 주사 및 어드레싱되며, 하반부블록(30B)은 아래에서 위로 주사 및 어드레싱된다. 이를 위하여, 상반부블록(30A)에서는 스캔펄스(SP) 및 보조유지펄스(ASUSP)가 제1 주사/서스테인전극라인(Y11)에서부터 제5 주사/서스테인전극라인들(Y15)까지 순차적으로 공급된다. 그리고 하반부블록(30A)에서는 상반부블록(30A)에 공급되는 스캔펄스(SP) 및보조유지펄스(ASUSP)에 대하여 소정 위상차를 가지는 스캔펄스(SP) 및 보조유지펄스(ASUSP)가 제5 주사/서스테인전극라인(Y25)에서부터 제1 주사/서스테인전극라인들(Y21)까지 순차적으로 공급된다. 이 경우에도 보조유지펄스(ASUSP)에 의해 스캔펄스(SP)는 1∼2μs 정도의 미소 펄스폭을 가짐으로써 어드레스기간을 줄일 수 있게 된다.
이 외에도 본 발명에 따른 구동방법은 어드레스 기간이 더욱 짧아질 수 있도롤 도 9a 내지 도 9d와 같이 블록들을 2 개 이상으로 나눌 수 있으며, 블록별로 주사순서를 다르게 할 수 있다. 도 9a 및 도 9b는 블록을 도 4와 같이 상반부와 하반부의 2 개로 나누고 블록별로 아래에서 위로 주사하는 방법과 블록별로 서로 다른 주사방향으로 주사하는 것을 나타낸다. 도 9c 및 도 9d는 PDP(30)가 3개의 블록으로 나뉘어지고, 블록별로 동일한 주사방향 또는 다른 주사방향으로 주사되는 것을 나타낸다.
이와 같이 PDP(30)를 다수의 블록들로 나누어 블록별로 미소 펄스폭을 가지는 스캔펄스(SP)에 의해 어드레스기간 내에 주사 및 어드레싱을 하면 블록수와 스캔펄스의 펄스폭에 따라 어드레스기간을 줄일 수 있다. 도 4와 같이 240라인씩 주사하는 2 개의 블록으로 나뉘어지고 스캔펄스(SP)의 펄스폭이 1∼2μs인 경우, 본 발명에 따른 어드레스 기간은 3.5μs 내에 대략 두 라인에 해당하는 스캔펄스(SP)가 공급되므로 240×3.5μs×8=6.72ms가 된다. 따라서, 본 발명에 따른 PDP의 구동방법은 종래와 같은 어드레스기간 내에 종래보다 2 배 이상의 라인들을 주사 및 어드레싱할 수 있게 되며, 서스테인 기간을 충분히 확보할 수 있게 된다. PDP(30)가 총 480 개의 주사라인을 가지고 3 개의 블록으로 나뉘어지면 3.5μs 내에 세 라인에 해당하는 스캔펄스(SP)가 공급되므로 어드레스 기간은 (480×3.5μs×8=6.72ms)/3=4.48ms가 된다. 이 경우, 종래의 어드레스기간 내에 종래보다 3 배 이상의 라인들을 주사 및 어드레싱할 수 있게 된다.
한편, 해상도에 따라 스캔펄스(SP)와 보조유지펄스(ASUSP)의 펄스폭은 조정될 수 있다. 예를 들어, 저해상도의 PDP에서는 도 10과 같이 스캔펄스(SP)의 펄스폭을 종래의 그것과 비슷하게 하고 보조유지펄스(ASUSP)의 펄스폭을 짧게 할 수 있다. 여기서, 보조유지펄스(ASUSP)는 어드레스 방전시에 발생한 벽전하 및 하전입자를 어드레스 기간이 끝날 때까지 유지시킴으로써 서스테인기간의 유지방전을 안정화시키게 된다.
어드레스기간을 더욱 줄이기 위하여, 본 발명은 블록별로 어드레스전극라인들(X1∼Xn)을 분할할 수도 있다.
도 11은 본 발명의 제2 실시예에 따른 PDP의 구동장치를 나타낸다.
도 11을 참조하면, 본 발명에 따른 PDP의 구동장치는 상반부블록(50A)과 하반부블록(50B)으로 어드레스전극라인들(XU1∼XUn,XD1∼XDn)이 2분할된 PDP(50)와, 상반부블록(50A)과 하반부 블록(50B)을 동시에 주사시키기 위한 주사/서스테인 구동부(52)와, 공통서스테인전극라인들(Z1내지Zm)을 구동하기 위한 공통서스테인 구동부(54)와, 어드레스전극라인들(X1∼Xn)을 블록별로 분할 구동하기 위한 제1 및 제2 어드레스 구동부(56A,56B)를 구비한다. 주사/서스테인 구동부(52)는 미소 펄스폭을 가지는 스캔펄스와 보조유지펄스를 상반부블럭(50A)과 블록별로 동시에 공급하게 된다. 그리고 주사/서스테인 구동부(52)는 서스테인기간에 듀티비가 1인 서스테인펄스를 각 블록(50A,50B)의 주사/서스테인전극라인들(Y1∼Ym)에 동시에 공급하게 된다. 공통서스테인 구동부(54)는 리셋기간에 리셋펄스를 공통서스테인전극라인들(Z1∼Zm)에 공급한 후, 서스테인기간에 듀티비가 1인 서스테인펄스를 공통서스테인전극라인들(Z1∼Zm)에 공급하게 된다. 제1 및 제2 어드레스 구동부(56A,56B) 각각은 스캔펄스에 동기되게끔 영상 데이터를 어드레스전극라인들(XU1∼XUn,XD1∼XDn)에 공급하게 된다. 제1 어드레스 구동부(56A)는 상반부블록(50A)에 포함된 어드레스전극라인들(XU1∼XUn)에 영상 데이터를 공급하며, 제2 어드레스 구동부(56B)는 하반부블록(50B)에 포함된 어드레스전극라인들(XD1∼XDn)에 영상 데이터를 공급한다.
도 12는 도 11과 같은 PDP의 구동장치에 공급되는 스캔펄스를 나타낸다.
도 12를 참조하면, 상/하반부블록(50A,30B)의 주사/서스테인전극라인들(Y11∼Y15 및 Y21∼Y25)에는 블록별로 스캔펄스(SP) 및 보조유지펄스(ASUSP)가 순차적으로 공급된다. 이들 스캔펄스(SP) 및 보조유지펄스(ASUSP)는 블록별로 동시에 공급된다. 각 블록들(50A,30B)에 공급되는 스캔펄스(SP)의 펄스폭은 1∼2μs로 설정되며, 유지펄스(ASUSP)의 펄스폭은 스캔펄스(SP)의 그것보다 길게 설정된다. 먼저, 상/하반부블록들(50A,50B)의 제1 주사/서스테인전극라인들(Y11,Y21)에 데이터펄스(D)에 동기되는 스캔펄스(SP)와 보조스캔펄스(ASUSP)가 연속적으로 공급된다. 이어서, 각 블록들(50A,50B)의 제2 내지 제5 주사/서스테인전극라인들(Y12∼Y15,Y22∼Y25)에 데이터펄스(D)에 동기되는 스캔펄스(SP)와 보조스캔펄스(ASUSP)가 순차적으로 공급된다. 여기서, 보조유지펄스(ASUSP)는 블록별로 중첩된다. 이 보조유지펄스(ASUSP)는 어드레스 방전에 의해 생성된 벽전하 및 하전입자를 어드레스 기간이 끝날 때까지 유지시키게 된다. 이와 같이 스캔펄스(SP)의 펄스폭이 작고 블록별로 동시에 주사되게 때문에 어드레스기간어 더욱 줄어들게 된다.
상술한 바와 같이, 본 발명에 따른 PDP의 구동방법 및 장치는 PDP를 다수의 블록으로 나누고 각 블록별로 미소 펄스폭을 가지는 스캔펄스와 어드레스기간이 끝날 때까지 벽전하 및 하전입자를 유지시키기 위한 보조유지펄스를 공급하게 된다. 이에 따라, 어드레스기간이 줄어들게 되므로 고해상도 구현에 적합하게 된다. 나아가, 본 발명에 따른 PDP의 구동장치는 구동 IC의 추가없이 고속 구동이 가능하게 된다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 예를 들면, PDP를 우수번째와 기수번째의 주사라인들을 각각 포함하는 블록들로 분할하여 블록별로 위상차가 나게끔 미소 펄스폭을 가지는 스캔펄스와 보조유지펄스를 공급하여 PDP를 고속으로 구동시킬 수 있다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여 져야만 할 것이다.

Claims (16)

  1. 플라즈마 디스플레이 패널 상에 표시할 데이터 펄스와 스캔라인을 차례로 선택하는 스캔펄스를 가하여 전체 화면에 데이터를 기입하는 어드레싱 방전단계와 상기 어드레싱된 셀을 표시하기 위하여 유지구동을 행하는 유지 방전단계로 이루어진 플라즈마 디스플레이 패널의 구동방법에 있어서,
    상기 어드레싱 방전단계는 화면을 스캔라인에 의해 다수개의 블록으로 분할하고, 동시에 각 블록 내의 스캔라인에 순차적으로 스캔펄스와 상기 스캔펄스에 연속하여 상기 스캔펄스보다 전압레벨이 낮은 보조유지펄스를 차례로 공급하고, 데이터라인에는 데이터펄스를 공급하여 상기 각 블록에서 어드레싱이 동시에 진행되는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  2. 제 1 항에 있어서,
    상기 스캔펄스와 보조유지펄스는 상기 블록별로 소정 위상차가 나게끔 공급되는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  3. 제 1 항에 있어서,
    상기 보조유지펄스의 펄스폭은 상기 스캔펄스의 그것보다 길게 설정되는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  4. 제 1 항에 있어서,
    상기 스캔펄스 및 보조유지펄스의 펄스폭은 패널의 해상도에 따라 그 펄스폭이 다르게 설정되는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  5. 제 1 항에 있어서,
    상기 각 블록들의 주사순서는 동일한 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  6. 제 1 항에 있어서,
    상기 각 블록들의 주사순서는 서로 다른 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  7. 제 1 항에 있어서,
    상기 블록들은 패널의 상반부와 하반부 영역별로 구분되는 것을 특지으로 하는 플라즈마 디스플레이 패널의 구동방법.
  8. 제 1 항에 있어서,
    상기 블록들은 패널의 우수 번째와 기수 번째 라인들을 각각 포함하는 것을 특지으로 하는 플라즈마 디스플레이 패널의 구동방법.
  9. 제 1 항에 있어서,
    상기 블록들에는 데이터가 공급되는 전극라인이 공통으로 연결되며,
    상기 데이터는 각 블록들에 공급되는 스캔펄스에 동기되어 공급되는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  10. 스캔펄스와 데이터펄스에 의해 셀을 선택하는 어드레스기간을 포함하는 플라즈마 디스플레이 패널의 구동방법에 있어서,
    화면을 데이터가 분할 공급되는 다수의 블록들로 분할하는 단계와,
    상기 어드레스기간에 스캔펄스를 상기 블록들 중 적어도 어느 하나에 순차적으로 공급함과 동시에 상기 스캔펄스에 동기되고 상기 스캔펄스보다 작은 전압레벨을 가지는 보조유지펄스를 상기 스캔펄스가 공급되는 블록 이외의 다른 블록에 공급하는 단계를 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  11. 스캔펄스와 데이터펄스에 의해 셀을 선택하는 어드레스기간을 포함하는 플라즈마 디스플레이 패널의 구동장치에 있어서,
    데이터전극라인이 공통으로 연결되며 상기 데이터전극라인과 직교되는 방향으로 주사전극라인들이 설치되는 다수의 블록들이 마련된 패널과,
    상기 어드레스기간에 스캔펄스와 상기 스캔펄스보다 작은 전압레벨을 가지는 보조유지펄스를 상기 주사전극라인들에 공급하기 위한 주사 구동수단을 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  12. 제 11 항에 있어서,
    상기 주사 구동수단은 상기 스캔펄스와 보조유지펄스를 상기 블록별로 소정 위상차가 나게끔 공급하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  13. 제 11 항에 있어서,
    상기 보조유지펄스의 펄스폭은 상기 스캔펄스의 그것보다 길게 설정되는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  14. 제 11 항에 있어서,
    상기 스캔펄스 및 보조유지펄스의 펄스폭은 패널의 해상도에 따라 그 펄스폭이 다르게 설정되는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  15. 제 11 항에 있어서,
    상기 데이터를 각 블록들에 공급되는 스캔펄스에 동기시켜 공급하기 위한 데이터 구동수단을 추가로 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  16. 스캔펄스와 데이터펄스에 의해 셀을 선택하는 어드레스기간을 포함하는 플라즈마 디스플레이 패널의 구동장치에 있어서,
    다수의 블록으로 나뉘어지고 데이터전극라인이 상기 블록별로 분할되는 패널과,
    상기 어드레스기간에 스캔펄스를 상기 블록들 중 적어도 어느 하나에 순차적으로 공급함과 동시에 상기 스캔펄스에 동기되고 상기 스캔펄스보다 작은 전압레벨을 가지는 보조유지펄스를 상기 스캔펄스가 공급되는 블록 이외의 다른 블록에 공급하는 주사 구동수단을 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
KR1019990046771A 1999-10-27 1999-10-27 플라즈마 디스플레이 패널의 구동방법 및 장치 KR100341312B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019990046771A KR100341312B1 (ko) 1999-10-27 1999-10-27 플라즈마 디스플레이 패널의 구동방법 및 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019990046771A KR100341312B1 (ko) 1999-10-27 1999-10-27 플라즈마 디스플레이 패널의 구동방법 및 장치

Publications (2)

Publication Number Publication Date
KR20010038687A KR20010038687A (ko) 2001-05-15
KR100341312B1 true KR100341312B1 (ko) 2002-06-21

Family

ID=19617083

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019990046771A KR100341312B1 (ko) 1999-10-27 1999-10-27 플라즈마 디스플레이 패널의 구동방법 및 장치

Country Status (1)

Country Link
KR (1) KR100341312B1 (ko)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002351397A (ja) * 2001-05-24 2002-12-06 Nec Corp プラズマディスプレイパネルおよびその駆動方法
KR20030080146A (ko) * 2002-04-04 2003-10-11 엘지전자 주식회사 패시브 매트릭스 구조를 갖는 유기 el 디스플레이장치의 스캔 방법
KR100468412B1 (ko) * 2002-06-21 2005-01-27 엘지전자 주식회사 플라즈마 디스플레이 패널의 구동장치 및 방법
KR100482341B1 (ko) * 2002-09-14 2005-04-13 엘지전자 주식회사 플라즈마 디스플레이 패널의 구동장치
KR100508550B1 (ko) * 2002-12-04 2005-08-22 경북대학교 산학협력단 비대칭 가변폭 스캔 파형을 사용한 교류형 플라즈마디스플레이 패널의 구동 방법
KR100759380B1 (ko) * 2006-04-28 2007-09-19 삼성에스디아이 주식회사 플라즈마 표시 장치 및 그 구동 방법
KR100778509B1 (ko) * 2006-07-03 2007-11-22 삼성에스디아이 주식회사 플라즈마 표시 장치 및 그 구동 방법
KR100863958B1 (ko) * 2006-11-07 2008-10-16 삼성에스디아이 주식회사 플라즈마 표시 장치 및 그 구동 방법

Also Published As

Publication number Publication date
KR20010038687A (ko) 2001-05-15

Similar Documents

Publication Publication Date Title
KR100341313B1 (ko) 플라즈마 디스플레이 패널과 구동장치 및 방법
KR100337882B1 (ko) 플라즈마 표시 패널의 구동방법
KR100604275B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100341312B1 (ko) 플라즈마 디스플레이 패널의 구동방법 및 장치
EP1484739A2 (en) Method for driving a three-electrode plasma display panel with application of DC voltage to address electrodes during the sustain period
KR100313113B1 (ko) 플라즈마 표시 패널의 구동 방법
KR100338518B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100330033B1 (ko) 플라즈마 디스플레이 패널의 구동 방법
KR100482322B1 (ko) 플라즈마 디스플레이 패널의 고속 스캐닝 방법 및 장치
KR100336606B1 (ko) 플라즈마 디스플레이 패널 및 그 구동방법
KR100634689B1 (ko) 플라즈마 디스플레이 패널 및 구동방법
KR100363674B1 (ko) 플라즈마 디스플레이 패널의 고속 구동장치 및 방법
KR100359017B1 (ko) 플라즈마 디스플레이 패널의 구동 방법
KR100313114B1 (ko) 플라즈마 표시 패널의 구동방법
KR100564300B1 (ko) 플라즈마 디스플레이 패널의 구동 방법
KR20010083409A (ko) 플라즈마 디스플레이 패널의 구동방법
KR19980075059A (ko) 플라즈마 디스플레이장치
KR100579332B1 (ko) 플라즈마 디스플레이 패널의 전극구조
KR100456146B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR20010029355A (ko) 플라즈마 디스플레이 패널의 고속 구동방법 및 장치
KR100336609B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100482349B1 (ko) 플라즈마 디스플레이 패널의 구동방법 및 장치
KR100364398B1 (ko) 플라즈마 디스플레이 패널 및 그 구동방법
KR20030054954A (ko) 플라즈마 디스플레이 패널의 구동방법
KR100488158B1 (ko) 플라즈마 디스플레이 패널의 구동방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20070418

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee