KR100317023B1 - 플라즈마디스플레이패널 - Google Patents

플라즈마디스플레이패널 Download PDF

Info

Publication number
KR100317023B1
KR100317023B1 KR1019980015614A KR19980015614A KR100317023B1 KR 100317023 B1 KR100317023 B1 KR 100317023B1 KR 1019980015614 A KR1019980015614 A KR 1019980015614A KR 19980015614 A KR19980015614 A KR 19980015614A KR 100317023 B1 KR100317023 B1 KR 100317023B1
Authority
KR
South Korea
Prior art keywords
electrode
sustain
dielectric layer
sustain electrode
electrode plate
Prior art date
Application number
KR1019980015614A
Other languages
English (en)
Other versions
KR19990081590A (ko
Inventor
김외동
Original Assignee
구자홍
엘지전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 구자홍, 엘지전자주식회사 filed Critical 구자홍
Priority to KR1019980015614A priority Critical patent/KR100317023B1/ko
Publication of KR19990081590A publication Critical patent/KR19990081590A/ko
Application granted granted Critical
Publication of KR100317023B1 publication Critical patent/KR100317023B1/ko

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/24Sustain electrodes or scan electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/34Vessels, containers or parts thereof, e.g. substrates
    • H01J11/38Dielectric or insulating layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/34Vessels, containers or parts thereof, e.g. substrates
    • H01J11/40Layers for protecting or enhancing the electron emission, e.g. MgO layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/32Disposition of the electrodes

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Gas-Filled Discharge Tubes (AREA)

Abstract

본 발명은 면방전을 행하기 위한 유지전극들의 전기적 특성을 패널 전반에서 균일하게 하도록 한 플라즈마 디스플레이 패널에 관한 것이다.
본 발명에 따른 플라즈마 디스플레이 패널은 상부기판 상에 나란히 형성되어 면방전을 행하는 다수의 제1 및 제2 유지전극과, 상기 다수의 제1 및 제2 유지전극에 직교하는 방향으로 형성되며 상기 다수의 제1 유지전극 또는 다수의 제2 유지전극 중 어느 한 전극과의 직교점에서 접속되어 공통으로 전압을 인가하도록 상기 상부기판 상에 형성되는 전극판과, 제1 유지전극과 제2 유지전극 사이의 전기적 절연을 위하여 제1 유지전극을 덮도록 상부기판 상에 형성되는 제1 유전체층과, 제2 유지전극 위에 형성되는 제2 유전체층과, 제2 유전체층 위에 형성되는 보호막을 구비한다. 이에 따라, 공통 금속 전극판에 의해 패널 가장자리에서 중앙부까지 유지전극에 공통 전압을 인가할 수 있으므로 유지전극의 전기적 저항값을 낮추어 전압강하를 최소화하며 구동 전압 마진을 증가시킨다.

Description

플라즈마 디스플레이 패널{Plasma Display Panel}
본 발명은 플라즈마 디스플레이 패널에 관한 것으로, 특히 면방전을 행하기 위한 유지전극들의 전기적 특성을 패널 전반에서 균일하게 하도록 한 플라즈마 디스플레이 패널에 관한 것이다.
플라즈마 디스플레이 패널(Plasma Display Panel : 이하 "PDP"라 함)은 He+Xe 또는 Ne+Xe 가스의 방전시 발생하는 147nm의 자외선이 형광체를 여기시켜 발생하는 빛을 이용하여 문자 또는 그래픽을 표시하는 디스플레이로서 박막화와 대형화가 용이할 뿐만 아니라 최근의 기술 개발에 힘입어 화질이 크게 향상되고 있다. 이 PDP의 방전 특성상, 많은 장점에도 불구하고 방전을 이용하여 입력 영상을 표시하기 때문에 몇 가지 요인에 의해 셀의 방전이 불균일해지는 단점이 있다. 특히, 반사형 구조의 패널에서는 유지전극쌍으로 가시광을 투과하는 투명전극을 사용하므로 인하여 투면전극의 고유한 전기적 저항값에 의해 셀들의 구동전압이 불균일하게된다.
통상, PDP는 상부 유리기판(2)에 형성되는 유지전극쌍(6)과, 유지전극쌍(6)에 나란하게 접촉되는 버스전극(10)과, 이 버스전극(10)과 상부 유리기판(2) 상의 표면에 성막되는 유전체층(14)과, 유전체층(14) 위에 형성되는 보호막(16)과, 하부 유리기판(4) 위에 유지전극쌍(6)과 직교하도록 형성된 어드레스 전극(8)과, 어드레스 전극(8)을 사이에 두고 하부 유리기판(4) 표면에서 수직으로 신장되는 격벽(12)과, 격벽(12)과 하부유리기판(4)에 도포되어지는 형광체(18)로 이루어진다. 버스전극(10)은 유지전극(6)에 접촉되어 유지전극(6)의 전기저항을 감소시킴으로써 방전 전압을 낮추는 역할을 한다. 그러나 종래의 PDP에 있어서, 버스전극(10)은 화소에 표시되는 화상을 간섭하지 않도록 넓은 면적을 가질 수 없기 때문에 패널의 한 끝에서부터 다른 끝까지 설치된 유지전극들(6)은 여전히 전압강하가 발생된다. 또한, 종래의 버스전극(10)은 유지전극들(6)에 개별적으로 접속되기 때문에 패널이 대형화됨에 따라 패널 전반에 균일하게 유지전극(6)의 전기저항을 감소시킬 수 없으므로 전압강하를 일으키게 되고 나아가, 유지전극(6)에서의 발열현상을 유발하게 됨과 아울러 에너지 손실을 크게 하는 요인으로 작용되고 있다.
따라서, 본 발명의 목적은 전압 강하를 최소화하도록한 PDP를 제공하는데 있다.
본 발명의 다른 목적은 에너지 손실을 최소화하도록 한 PDP를 제공하는데 있다.
본 발명의 또 다른 목적은 대형화에 적합하도록 한 PDP를 제공하는데 있다.
도 1은 종래의 플라즈마 디스플레이 패널을 개략적으로 나타내는 사시도.
도 2는 본 발명의 실시예에 따른 플라즈마 디스플레이 패널을 개략적으로 나타내는 사시도.
도 3은 도 2에 도시된 플라즈마 디스플레이 패널을 다른 각도에서 바라 본 사시도.
도 4a는 본 발명의 실시예에 따른 플라즈마 디스플레이 패널의 평면도.
도 4b는 도 4a에서 선 "A-A′"을 따라 절취한 플라즈마 디스플레이 패널의 종단면도.
도 5a 내지 도 5f는 본 발명의 실시예에 따른 플라즈마 디스플레이 패널의 제조 수순을 단계적으로 나타내는 공정도.
도 6a는 본 발명의 다른 실시예에 따른 플라즈마 디스플레이 패널을 나타내는 평면도.
도 6b는 도 6a에서 선 "B-B′"를 따라 절취한 플라즈마 디스플레이 패널의 종단면도.
도 6c는 도 6a에서 선 "C-C′"을 따른 절취한 플라즈마 디스플레이 패널의 종단면도.
<도면의 주요부분에 대한 부호의 설명>
2,22 : 상부 유리기판 4,24 : 하부 유리기판
6,26,28,56,58,56′,58′ : 유지전극 8,30 : 어드레스전극
10,32,34,62,64,62′,64′ : 버스전극 12,36 : 격벽
14,38,40 : 유전체층 16,42 : 보호막
18,44 : 형광체
상기 목적을 달성하기 위하여, 본 발명의 PDP는 상부기판 상에 나란히 형성되어 면방전을 행하는 다수의 제1 및 제2 유지전극과, 상기 다수의 제1 및 제2 유지전극에 직교하는 방향으로 형성되며 상기 다수의 제1 유지전극 또는 다수의 제2 유지전극 중 어느 한 전극과의 직교점에서 접속되어 공통으로 전압을 인가하도록 상기 상부기판 상에 형성되는 전극판과, 제1 유지전극과 제2 유지전극 사이의 전기적 절연을 위하여 제1 유지전극을 덮도록 상부기판 상에 형성되는 제1 유전체층과, 제2 유지전극 위에 형성되는 제2 유전체층과, 제2 유전체층 위에 형성되는 보호막을 구비한다.
상기 목적들 외에 본 발명의 다른 목적 및 이점들은 첨부한 도면을 참조한 실시예에 대한 설명을 통하여 명백하게 드러나게 될 것이다.
이하, 본 발명의 실시예들을 첨부한 도 2 내지 도 6을 참조하여 상세히 설명하기로 한다.
도 2는 본 발명의 실시예에 따른 PDP를 알기 쉽게 나타내는 사시도이다. 그리고 도 3은 본 발명의 PDP에서 각 구성요소간의 관계를 명확히 하기 위하여 다른 각도에서 바라 본 사시도를 나타낸다.
도 2의 구성에서, 본 발명의 PDP는 크게 상판과 하판으로 나뉘어진다. 상판은 상부 유리기판(22) 위에 적층되는 공통 금속 전극판(46)과, 공통 금속 전극판 (46)에 접촉되는 제1 유지전극(26)과, 제1 유지전극(26)에 나란하게 접촉되는 제1버스전극(32)과, 상부 유리기판(22), 공통 금속 전극판(46) 및 제1 버스전극(32) 위에 도포되어지는 제1 유전체층(38)과, 일정 거리를 두고 제1 유전체층(38) 위에 나란하게 형성되는 제2 유지전극(28)과, 제2 유지전극(28)에 나란하게 접촉되는 제 2 버스전극(34)과, 제1 유전체층(38)과 제2 버스전극(34) 위에 도포되어지는 제2 유전체층(40)과, 제2 유전체층(40) 위에 도포되어지는 보호막(42)을 구비한다. 그리고 하판은 제1 및 제2 유지전극(26,28)에 직교하도록 하부 유리기판(24) 위에 형성되는 어드레스전극(30)과, 어드레스 전극(30)을 사이에 두고 하부 유리기판(24) 위에 수직으로 신장되는 격벽(36)과, 격벽(36) 사이에 도포되어지는 형광체(44)를 구비한다. 공통 금속 전극판(46)은 다수 개의 제1 유지전극들(26)을 전기적으로 접속시켜 공통전압이 병렬로 공급되도록 하여 패널 끝에서 중앙 부위까지 고르게 제1 유지전극들(26)의 전기적 저항을 감소시키는 역할을 한다. 이를 위하여, 공통 금속 전극판(46)은 격벽(36)에 대향하도록 위치하는 다수의 주전극판(46a)과, 각각의 주전극판(46a)을 전기적으로 접속시키기 위한 보조전극판(46b)로 이루어져 전체적으로 줄무늬(Stripe) 형상이 된다. 주전극판(46a)은 각각의 제1 유지전극(26)과 접촉점 Pc를 통해 전기적으로 접속된다. 이 주전극판(46a)은 격벽(36)과 나란하게 되어 유효표시 공간을 간섭하지 않으므로 가시발광에 아무런 영향을 주지 않게 된다. 제1 유전체층(38)은 제1 유지전극(26)과 제2 유지전극(28) 사이를 전기적으로 절연하는 역할을 하게 된다. 제1 및 제2 버스전극(32,34)은 각각 제1 유지전극 (26)과 제2 유지전극(28)에 전기적으로 접촉되어 이들의 전기적 저항을 감소시켜 방전전압을 감소시키는 역할을 한다. 공통 금속 전극판(46)에 공통전압이 인가되면 공통 금속 전극판(46)에 의해 패널 전반에 형성되는 제1 유지전극(26)들에 균일하게 공통전압이 공급된다. 보호막(42)은 MgO 물질층으로서 방전시 제2 유전체층 (40)의 손상을 방지하기 위하여 제2 유전체층(40) 위에 도포되어진다. 어드레스전극(30)은 표시되는 라인을 선택하는 역할을 한다. 격벽(36)은 R,G,B 각 색신호에 대응하는 방전 공간을 마련하는 역할을 한다.
도 4a는 본 발명의 실시예에 따른 PDP를 위에서 본 평면도를 나타내고, 도 4b는 도 4a에 도시된 PDP를 선 "A-A′"로 절취한 종단면도를 나타낸다.
도 4a 및 도 4b를 참조하면, 점선으로 나타낸 표시공간은 단위셀로서 R, G, B의 방전공간으로 하나의 화소셀을 나타낸다. 공통 금속 전극판(46)은 제1 및 제2 유지전극(26,28)과 직교하며 모든 제1 유지전극(26)에 접촉점 Pc를 통하여 전기적으로 접촉된다. 이에 따라, 제1 유지전극(26)에 공통전압이 병렬로 공급된다. 방전은 제1 유지전극(26)과 제2 유지전극(28) 사이의 방전공간에서 발생된다.
도 5a 내지 도 5f는 본 발명의 실시예에 따른 PDP의 제조 수순을 단계적으로 나타내는 공정도이다.
도 5a 및 도 5b에서, 상부 유리기판(22)을 마련하고 이 상부 유리기판(22) 위에 인쇄 또는 증착함에 의해 공통 금속 전극판(46)을 형성하게 된다. 도 5c에서, 금속 전극판(46)이 형성된 상부 유리기판(22) 위에 금속 전극판(46)과 직교하도록 인쇄 또는 증착함으로써 제1 유지전극(26)과 제1 버스전극(32)을 형성시킨다. 그 위에 도 5d와 같이, 제1 유전체층(38)이 도포된다. 도 5e에서, 제1 유전체층 (38) 위에 인쇄 또는 증착함으로서 제2 유지전극(28)과 제2 버스전극(34)을 형성한후, 그 위에 제2 유전체층(40)을 도포하게 된다. 마지막으로, 도 5f와 같이, 보호막(42)을 도포하면 상판이 완성되고 이 상판을 하판에 접합하는 공정이 수행된다.
도 6a 및 도 6b는 본 발명의 다른 실시예에 따른 PDP를 나타내는 평면도 및 종단면도를 나타낸다.
도 6a 및 도 6b를 참조하면, 본 발명에 따른 PDP에 있어서 하판은 도 3에 도시된 것과 실질적으로 동일하고 상판은 상반부와 하반부에서 서로 다른 유지전극들이 공통 금속 전극판(66)에 전기적으로 접속된다. 즉, 상판의 상반부에서는 공통 금속 전극판(66)에 제1 유지전극(56)이 접속되고, 하반부에서는 공통 금속 전극판 (66)에 제2 유지전극(58′)이 접속된다. 상반부와 하반부에서, 점선으로 나타내는 단위셀(101,102)의 종단면도를 중심으로 상판 구조를 설명하면 아래와 같다.
도 6b를 참조하면, 상판의 상반부에서는 상부 유리기판(22) 위에 공통 금속 전극판(66)이 적층되어지고 제1 유지전극(56)이 공통 금속 전극판(66)에 직교하여 접촉되도록 형성된다. 제1 유지전극(56)에 나란하게 접촉되도록 제1 버스전극(62)이 제1 유지전극(56) 위에 형성되고 그 위에 제1 유전체층(68)이 도포되어진다. 그리고 제1 유전체층(68) 위에 제2 유지전극(58)이 형성되고 제2 유지전극(58) 위에 제2 버스전극(64)이 형성된 후, 그 위에 제2 유전체층(70)과 보호막(72)이 순차적으로 도포되어진다.
반면, 상판의 하반부에서는 도 6c와 같이 상부 유리기판(22) 위에 공통 금속 전극판(66)이 적층되어지고, 그 위에 제2 유지전극(58′)이 공통 금속 전극판(66)에 직교하여 접촉되도록 형성된다. 제2 유지전극(58′)에 나란하게 제2 버스전극(64′)이 제2 유지전극(58′) 위에 형성되고 그 위에 제1 유전체층(68)이 도포되어진다. 그리고 제1 유전체층(68) 위에 제1 유지전극(56′)이 형성되고 제1 유지전극(56′) 위에 제1 버스전극(62′)이 형성된 후, 그 위에 제2 유전체층(70)과 보호막(72)이 순차적으로 도포되어진다.
상반부와 하반부가 만나는 경계선 상에 위치한 격벽(36) 위에서 제1 및 제2 유지전극(56,56′,58,58′)이 절단되어 진다. 이에 따라, 유지전극들(56,5 6′,58,58′)의 길이가 짧아지기 때문에 저항값에 의한 유지전극들(56,56′ ,58,5 8′)의 전압강하차가 줄어들게 된다. 또한, 상부 유리기판(22)과 제1 유지전극 (56) 사이 또는 상부 유리기판(22)과 제2 유지전극(58′) 사이에 공통 금속 전극판 (66)을 적층하여 제1 유지전극(56)과 제2 유지전극(58′)에 전기적으로 접촉되도록 함으로써 공통 금속 전극판(66)에 공통전압이 공급되면 패널 끝에서 중앙부까지 균일하게 제1 유지전극(56) 또는 제2 유지전극(58′)에 공통전압을 공급할 수 있게 되어 패널 전반에 걸쳐 균일하게 유지전극들(56,56' ,58,58' )의 전기적 저항값을 감소시키게 된다.
한편, 본 발명에서는 전술한 바와 같이 공통 금속 전극판(66)과 버스전극들 (62,62′,64,64′)에 의해 패널 전반에 걸쳐 유지전극들(56,56′,58,58′)의 전기적 저항값을 줄여 전압 강하차를 최소화하므로 패널의 균일성(uniformity)을 향상시킬 수 있음은 물론, 공통 금속 전극판(66)만으로 유지전극들(56,56′,58,58′)의 전기적 저항을 감소시킬 수 있기 때문에 별도의 버스전극들(62,62′,64,64′)이 제거될 수도 있다.
상술한 바와 같이, 본 발명에 따른 PDP는 공통 금속 전극판에 의해 패널 가장자리에서 중앙부까지 유지전극에 공통 전압을 인가할 수 있음으로 인하여 유지전극의 전기적 저항값을 낮추어 전압강하를 최소화하며 구동 전압 마진을 증가시킨다. 또한, 본 발명에 따른 PDP는 유지전극의 전기적 저항값을 낮추어 구동마진을 증가시킴으로써 에너지 손실을 최소화할 수 있다. 나아가, 유지전극의 전기적 저항값을 최소화하여 유지전극의 발열현상을 최소화할 수 있다. 더욱이, 패널 전반에서 유지전극들이 가지는 전기적 저항을 균일하게 하고 구동마진을 확보함으로써 대형화에 적합한 PDP를 구현할 수 있게 된다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여 져야만 할 것이다.

Claims (6)

  1. 상부기판 상에 나란히 형성되어 면방전을 행하는 다수의 제1 및 제2 유지전극과,
    상기 다수의 제1 및 제2 유지전극에 직교하는 방향으로 형성되며 상기 다수의 제1 유지전극 또는 다수의 제2 유지전극 중 어느 한 전극과의 직교점에서 접속되어 공통으로 전압을 인가하도록 상기 상부기판 상에 형성되는 전극판과,
    상기 제1 유지전극과 제2 유지전극 사이의 전기적 절연을 위하여 상기 제1 유지전극을 덮도록 상기 상부기판 상에 형성되는 제1 유전체층과,
    상기 제2 유지전극 위에 형성되는 제2 유전체층과,
    상기 제2 유전체층 위에 형성되는 보호막을 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  2. 제 1 항에 있어서,
    방전공간을 사이에 두고 상기 상부기판과 대면되는 하부기판과,
    상기 하부기판 상에 수직으로 형성되는 다수의 격벽들을 추가로 구비하며,
    상기 전극판은 상기 격벽과 대향되도록 상기 격벽 위에 위치하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  3. 제 1 항에 있어서,
    방전공간을 사이에 두고 상기 상부기판과 대면되는 하부기판과,
    상기 하부기판 상에 수직으로 형성되는 다수의 격벽들을 추가로 구비하며,
    상기 전극판은 상기 격벽과 대향되도록 상기 격벽 위에 위치하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  4. 제 1 항에 있어서,
    상기 전극판은 상기 제1 유지전극과 직교되도록 상기 상부기판에 형성되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  5. 제 1 항에 있어서,
    상기 전극판은 상기 제1 유지전극에 직교하게 접속되는 다수의 주전극선과,
    상기 주전극선들의 양끝단을 전기적으로 전기적으로 접속되는 보조 전극선을 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  6. 제 1 항에 있어서,
    상기 전극판은 상기 상부기판의 상반부와 하반부에서 서로 다른 유지전극들에 접속되어 지는 것을 특징으로 하는 플라지마 디스플레이 패널.
KR1019980015614A 1998-04-30 1998-04-30 플라즈마디스플레이패널 KR100317023B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019980015614A KR100317023B1 (ko) 1998-04-30 1998-04-30 플라즈마디스플레이패널

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019980015614A KR100317023B1 (ko) 1998-04-30 1998-04-30 플라즈마디스플레이패널

Publications (2)

Publication Number Publication Date
KR19990081590A KR19990081590A (ko) 1999-11-15
KR100317023B1 true KR100317023B1 (ko) 2002-04-24

Family

ID=37531754

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019980015614A KR100317023B1 (ko) 1998-04-30 1998-04-30 플라즈마디스플레이패널

Country Status (1)

Country Link
KR (1) KR100317023B1 (ko)

Also Published As

Publication number Publication date
KR19990081590A (ko) 1999-11-15

Similar Documents

Publication Publication Date Title
KR100322071B1 (ko) 플라즈마 표시장치 및 그의 전계집중부를 가진 유전체층 제조방법
US20010035718A1 (en) Transmission type color plasma display panel
JPH1196921A (ja) プラズマディスプレイパネル
EP1710826A2 (en) Plasma display panel
KR20000007610A (ko) 분리형 유전층 및 보호층을 가지는 플라즈마 표시장치와 그 제조방법
JP2001052622A (ja) 平面型プラズマ放電表示装置
KR100317023B1 (ko) 플라즈마디스플레이패널
JP3554289B2 (ja) プラズマディスプレイパネル
JP3120133B2 (ja) プラズマディスプレイパネル
KR20070060278A (ko) 플라즈마 디스플레이 패널
KR20010017014A (ko) 플라즈마 디스플레이 패널과 이의 제조방법
KR20040027131A (ko) 플라즈마 디스플레이 패널
JP4085223B2 (ja) プラズマ表示装置
KR100323978B1 (ko) 플라즈마표시장치
KR20000009188A (ko) 플라즈마 디스플레이 패널
KR100603300B1 (ko) 플라즈마 디스플레이 패널
KR20050014120A (ko) 플라즈마 디스플레이 패널
JP4299922B2 (ja) 放電式表示パネル及び表示装置
KR100537612B1 (ko) 플라즈마 디스플레이 패널
KR100573157B1 (ko) 플라즈마 디스플레이 패널
KR940004288B1 (ko) 플라즈마 어드레스 방식의 액정표시소자와 그 제조방법
KR20000004391A (ko) 플라즈마 디스플레이 패널
KR20000051762A (ko) 플라즈마 디스플레이 패널의 전극구조
JPH04345733A (ja) 面放電型プラズマディスプレイパネル
KR20030034451A (ko) 플라즈마 디스플레이 패널

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20070918

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee