KR100294281B1 - 액정표시장치 - Google Patents
액정표시장치 Download PDFInfo
- Publication number
- KR100294281B1 KR100294281B1 KR1019970049842A KR19970049842A KR100294281B1 KR 100294281 B1 KR100294281 B1 KR 100294281B1 KR 1019970049842 A KR1019970049842 A KR 1019970049842A KR 19970049842 A KR19970049842 A KR 19970049842A KR 100294281 B1 KR100294281 B1 KR 100294281B1
- Authority
- KR
- South Korea
- Prior art keywords
- liquid crystal
- signal
- driver
- lines
- circuit
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1345—Conductors connecting electrodes to cell terminals
- G02F1/13452—Conductors connecting driver circuitry and terminals of panels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3614—Control of polarity reversal in general
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
- G09G3/3688—Details of drivers for data electrodes suitable for active matrices only
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
- G09G2300/0426—Layout of electrodes and connections
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0243—Details of the generation of driving signals
- G09G2310/0248—Precharge or discharge of column electrodes before or after applying exact column voltages
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/027—Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0281—Arrangement of scan or data electrode driver circuits at the periphery of a panel not inherent to a split matrix structure
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0297—Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/08—Details of timing specific for flat panels, other than clock recovery
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/028—Generation of voltages supplied to electrode drivers in a matrix display other than LCD
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2370/00—Aspects of data communication
- G09G2370/08—Details of image data interface between the display device controller and the data line driver circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Theoretical Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Nonlinear Science (AREA)
- Mathematical Physics (AREA)
- Optics & Photonics (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal (AREA)
Abstract
본 발명은 복수의 액정화소가 매트릭스형상으로 배치되는 액정표시장치, 특히 화상을 표시하기 위해 이 액정화소의 전압을 제어하는 표시제어회로에 관한 것으로서, 액정표시장치는 복수의 액정화소의 매트릭스 어레이, 복수의 액정화소의 행을 따라서 형성되는 복수의 주사선, 및 복수의 액정화소의 열에 대응하여 형성되는 복수의 신호선을 갖는 액정패널과, 복수의 주사선의 각각을 통하여 1행의 액정화소를 선택하고 상기 복수의 신호선을 통하여 선택행의 액정화소의 전압을 제어하는 표시제어회로를 구비하고 표시제어회로는 복수의 신호선을 차례로 구동하는 신호선 드라이버를 포함하며, 신호선 드라이버는 클럭 신호 및 화소데이타 신호를 전송하는 이동배선에 의해 캐스케이드 접속되어 각각 클럭 신호에 동기하여 화소 데이타 신호를 차례로 소정수의 신호선에 공급하는 복수의 드라이버 IC를 가지며, 특히 상기 액정표시장치에서는 각 드라이버IC가 화소데이타 신호와 함께 다음단계에서 출력되는 클럭 신호의 위상오차를 수정하는 클럭파형 정형회로를 갖는 것을 특징으로 한다.
Description
본 발명은 복수의 액정화소가 매트릭스형상으로 배치되는 액정표시장치에 관한 것으로 특히 화상을 표시하기 위해 이 액정화소의 전압을 제어하는 표시제어회로에 관한 것이다.
일반적으로 액티브 매트릭스형의 액정표시장치는 액정층이 어레이 기판 및 대향기판 사이에 유지되는 액정패널을 갖는다. 어레이 기판 및 대향기판의 각각은 투명한 유리판을 베이스로 하여 형성되고 액정층은 어레이 기판과 대향기판의 틈에 충전되는 액정조성물로 구성된다. 어레이 기판은 복수의 화소전극의 매트릭스 어레이와, 이 화소전극의 행을 따라서 각각 형성되는 복수의 주사선과 이 화소전극의 열을 따라서 각각 형성되는 복수의 신호선과, 이 주사선 및 신호선의 교차위치 가까이에 각각 형성되어 각각 1주사선으로부터의 선택신호에 응답하고 1신호선을 1화소전극에 전기적으로 접속하는 스위칭 소자로서 기능하는 복수의 박막 트랜지스터(TFT)와, 선택신호를 복수의 주사선 각각에 공급하는 주사선 드라이버와, 화소데이타 신호를 복수의 신호선에 공급하는 신호선 드라이버를 구비한다. 상기 액정표시장치에서는 화상이 이 화소전극 및 공통전극 간의 전위차에 대응하여 표시된다.
예를 들어, 신호선 드라이버는 도 1에 도시한 바와 같이 배열되는 복수의 드라이버 IC로 구성된다. 이 드라이버IC는 전원라인(VDD), 전원라인(GND), 데이타 라인(DATA), 제어신호라인(CNT)을 포함하는 공통 버스라인에 접속되고, 이 공통 버스라인과 함께 액정패널의 외부 둘레에 인접하는 드라이버 기판 상에 배치된다.
그런데, 상술한 드라이버 기판을 갖는 액정표시장치에서는 보다 큰 화면 크기 또는 보다 높은 해상도를 얻는 경우에 액정패널의 테두리 크기를 증대시킬 필요가 생긴다. 이 때문에, COG(Chip On Glass) 장착 기술이 드라이버 기판을 불필요하게 하기 위해 제안되어 있다. 이 기술에서는 박막 배선이 어레이 기판의 유리 표면에 노출된 접속단자에 컨택트하여 형성되고 복수의 드라이버IC의 베어칩(bare chip)이 이 박막 배선에 납땜된다.
그러나, 현재의 COG 장착 기술로 형성되는 박막배선은 비교적 높은 저항값을 갖기 때문에 배선의 폭을 좁게하는 것이 어렵다. 이것은 액정패널의 테두리 크기를 증대시키는 요인이 된다. 또한, 액정패널의 제조에서는 일반적으로 복수의 어레이 기판이 1장의 유리판으로 제조된다. 즉, 각 어레이 기판의 컴퍼넌트는 상기 유리판을 구분하여 얻어지는 한 영역으로 형성된다. 모든 박막배선이 어레이 기판내에 배치되는 경우에는 각 어레이 기판의 점유 면적이 증대되어 보다 큰 유리판이 필요해진다. 다시 말하면, 1장의 유리판으로부터 얻어지는 어레이 기판수가 감소된다. 이것은 액정패널의 제조비용을 증대시키는 결과가 된다. 또한, 공통 버스라인에 대응하는 박막 배선만을 외부의 프린트 배선판에 형성하는 것도 생각할 수 있지만, 이 프린트 배선판의 이용이 비용을 증대시킬 우려도 있다. 예를 들어, 공통 버스라인이 길어지면, 이것이 전송신호의 파형을 둔화시키는 기생용량을 증가시켜 고속의 신호전송을 어렵게 한다. 또한, 불필요한 전파가 이 프린트 배선판 상의 공통 버스라인으로부터 복사되기 쉬워진다. 따라서, 이 불필요한 전파의 복사를 감소시키기 위해 실드층 또는 종단저항을 불필요하게 설치해야만 한다.
또한, 테두리 크기 및 제조비용의 증대를 방지하기 위해 복수의 드라이버IC를 COG 장착기술에 의해 어레이 기판상에 형성하고 이 드라이버IC사이에 이동 배선의 박막을 형성하는 것도 생각할 수 있다. 이동 배선은 이 드라이버IC를 캐스케이드 접속하고, 각 드라이버를 경유한 신호를 전송한다. 그러나, 이와 같은 구성에서는 클럭 주파수가 5㎒ 정도의 낮은 신호전송속도밖에 얻어지지 않는다. 실험에 의하면, 클럭신호의 펄스폭이 1개의 드라이버IC를 통과할 때마다 최악의 경우 40ns 저하된다. 따라서, 정상적인 신호전송을 확보하기 위해서는 캐스케이드 접속되는 드라이버IC의 수를 최대 10개 정도로 제한해야 한다.
본 발명의 목적은 테두리크기 및 제조비용을 불필요하게 증대시키지 않고 보다 큰 화면 크기 또는 보다 높은 해상도를 얻을 수 있는 액정표시장치를 제공하는 데에 있다.
도 1은 종래의 액정표시장치의 신호선 드라이버의 구조를 개략적으로 도시한 블럭도,
도 2는 본 발명의 한 실시예에 관한 액정표시장치를 개략적으로 도시한 평면도,
도 3은 도 2에 도시한 신호선 드라이버의 구조를 개략적으로 도시한 블럭도,
도 4는 도 3에 도시한 각 드라이버IC의 구성을 상세하게 도시한 회로도,
도 5는 도 4에 도시한 듀티 사이클 레귤레이터로서 사용되는 PLL(Phase Locked Loop) 회로의 구성을 도시한 회로도,
도 6은 도 5에 도시한 전압제어 가변주파수 발진회로의 구성을 도시한 회로도,
도 7은 도 6에 도시한 전압제어 가변주파수 발진회로의 동작을 도시한 타임차트,
도 8은 도 4에 도시한 듀티 사이클 레귤레이터로서 사용되는 DLL(Delay Locked Loop)회로의 구성을 도시한 회로도,
도 9는 도 8에 도시한 전압제어 지연회로의 구성을 도시한 회로도,
도 10은 도 8에 도시한 DLL회로의 동작을 도시한 타임차트,
도 11은 도 3에 도시한 드라이버IC가 어레이 기판상에 장착되었을 때의 배선상태를 도시한 사시도,
도 12는 도 3에 도시한 이동 배선을 전원 라인에도 적용하는 경우에 각 드라이버IC에 부가되는 전압 안정화 회로를 설명하기 위한 회로도 및
도 13은 도 12에 도시한 전압안정회로를 갖는 드라이버 IC가 어레이 기판상에 장착되었을 때의 배선상태를 나타내는 사시도이다.
*도면의 주요 부분에 대한 부호의 설명
1: 드라이버 IC 2: 입력패드부
4: 제1 버퍼앰프 6: 듀티 사이클 레귤레이터
7: 제 2 래치회로 10: 이동배선
20: 액정표시장치 22: 액정패널
23: 신호선 드라이버 24: 주사선 드라이버
25: 인터페이스
본 발명에 의하면, 복수의 액정화소의 매트릭스 어레이, 상기 액정화소의 행을 따라서 형성되는 복수의 주사선, 및 상기 액정화소의 열에 대응하여 형성되는 복수의 신호선을 갖는 액정패널과, 상기 주사선의 각각을 통하여 1행의 액정화소를 선택하고 복수의 신호선을 통하여 선택행의 액정화소의 전압을 제어하는 표시제어회로를 구비하며, 이 표시제어회로는 복수의 신호선을 차례로 구동하는 신호선 드라이버와 선택신호를 복수의 주사선 각각에 공급하는 주사선 드라이버를 포함하고, 이 신호선 드라이버는 적어도 클럭 신호 및 화소데이타 신호를 전송하는 이동 배선에 의해 캐스케이드 접속되고 각각 클럭 신호에 동기하여 화소 데이타 신호를 차례로 소정수의 신호선에 공급하는 복수의 드라이버 IC를 갖고, 각 드라이버 IC는 화소데이타 신호와 함께 다음단계에서 출력되는 클럭 신호의 듀티비를 적정화하는 파형 정형 회로를 갖는 액정표시장치가 제공된다.
이 액정표시장치에서는 각 드라이버IC의 파형정형회로가 클럭신호의 듀티비를 적정화하므로, 이 드라이버IC 수의 증대에 관계없이 전송능력을 유지할 수 있다. 예를들어, 복수의 드라이버IC가 COG 장착에 의해 액정패널에 조합되어 고저항 박막의 이동 배선으로 캐스케이드 접속되는 경우에 있어서, 액정패널의 테두리 크기 및 제조비용을 불필요하게 증대시키지 않기 때문에 이동 배선의 폭을 좁게 유지해도 정상적인 신호전송이 가능해진다.
구체적으로는 액정표시장치는 클럭 주파수가 25㎒로부터 65㎒ 정도의 높은 신호전송속도를 얻을 수 있다. 따라서, 보다 큰 화면 크기 또는 보다 높은 해상도를 얻기 위한 10개 이상의 드라이버 IC를 캐스케이드 접속할 수 있다.
이하 본 발명의 한 실시예에 관한 액티브 매트릭스형 액정표시장치를 도면을 참조하여 설명한다.
도 2는 이 액정표시장치(20)의 평면 구조를 개략적으로 도시한다. 액정표시장치(20)는 액정층이 어레이 기판 및 대향기판 사이에 유지되는 액정패널(22)과, 이 액정패널(22)의 액정화소의 전압을 제어하는 표시제어회로를 갖는다. 어레이 기판 및 대향기판의 각각은 투명한 유리판을 베이스로 하여 형성되고 액정층은 어레이 기판과 대향기판의 틈에 충전되는 액정조성물로 구성된다. 어레이 기판은 복수의 화소전극의 매트릭스 어레이와, 이 화소전극의 행을 따라서 각각 형성되는 복수의 주사선과, 이 화소전극의 열을 따라서 각각 형성되는 복수의 신호선과, 이 주사선 및 신호선의 교차위치 가까이에 각각 형성되고 스위칭 소자로서 기능하는 복수의 박막트랜지스터(TFT)를 구비한다. 각 TFT는 1주사선에 접속되는 게이트와 1신호선 및 1화소 전극에 접속된 전류 패스를 갖고 주사선으로부터의 선택신호에 응답하여 신호선을 화소전극에 전기적으로 접속하기 위해 사용된다. 표시제어회로는 외부의 액정컨트롤로부터 공급되는 전원전압, 화소데이타신호, 클럭신호, 그 밖의 제어신호를 입력하는 인터페이스부(25)와, 인터페이스부(25)로부터의 전원전압 및 제어신호를 받고 이 제어신호의 제어에 의해 선택신호를 복수의 주사선에 차례로 공급하는 동작을 전원전압 하에서 실시하는 주사선 드라이버(24)와, 인터페이스부(25)로부터 입력되는 전원전압, 화소데이타 신호, 클럭신호 및 제어신호를 받고 제어신호의 제어에 의해 클럭신호에 동기하여 화소데이타 신호를 복수의 신호선에 차례로 공급하는 동작을 전원전압 하에서 실시하는 1쌍의 신호선 드라이버(23)를 구비한다. 이 드라이버(23,24)는 액정패널(22)의 외부 둘레에 인접하여 배치되는 드라이버 기판상에 각각 형성된다. 주사선 드라이버(24)는 복수의 주사선에 접속되고 1쌍의 신호선 드라이버(23)는 각각 홀수번째의 신호선 및 짝수번째의 신호선에 접속된다. 이 액정표시장치에서는 화상이 액정화소의 매트릭스 어레이를 구성하기 위해 액정층을 통하여 대향하는 복수의 화소전극 및 공통전극간의 전위차에 대응하여 표시된다.
도 3은 신호선 드라이버(23)의 구조를 개략적으로 도시한다. 각 신호선 드라이버(23)는 도 3에 도시한 바와 같이 배열되는 복수의 드라이버 IC(1)로 구성된다. 복수의 드라이버 IC(1)는 이것을 따라서 형성되는 전원 라인(VDD) 및 전원라인(GND)에 공통으로 접속됨과 동시에, 이 드라이버IC(1) 사이에 형성되는 이동 배선(10)에 의해 캐스케이드 접속되는 반도체 베어칩이다. 이 이동 배선(10)은 각 드라이버IC(1)를 경유하여 화소데이타신호, 클럭신호, 및 여러 제어신호를 전송하기 위해 사용된다. 각 드라이버IC(1)는 이 신호를 입력 패드부(2)를 통하여 받고, 제어신호의 제어에 의해 클럭신호에 동기하여 화소데이타 신호를 차례로 소정수의 신호선에 공급하고 또한, 출력 패드부(3)로부터 다음단계의 드라이버IC(1)에 출력하기 위해 이 신호를 파형 정형한다. 또한, 복수의 드라이버IC(1)에 베어칩은 드라이버 기판에서 전원 라인(VDD 및 GND)과 함께 절연층으로 피복된다.
도 4는 각 드라이버IC(1)의 구성을 상세하게 도시한다. 이동 배선(10)은 클럭 신호를 전송하는 클럭 라인(CLK), 화소데이타 신호를 전송하는 복수의 데이타 라인(DATA), 제어신호를 전송하는 복수의 제어 라인(CNT)으로 구성된다. 드라이버IC(1)는 각각 클럭라인(CLK), 데이타라인(DATA), 제어라인(CNT)을 통하여 입력패드부에 공급되는 신호를 증폭하는 제 1 버퍼앰프(4), 이 제 1 버퍼앰프(4)로부터 출력되는 화소데이타 신호 및 제어신호를 제 1 버퍼앰프(4)로부터 출력되는 클럭신호에 응답하고 동시에 래치(latch)하는 제 1 래치회로(5), 버퍼앰프(4)로부터 출력되는 클럭신호에 대해서 듀티비를 적정화하는 듀티사이클레귤레이터(6), 제 1 래치회로(5)로부터 출력되는 화소데이타 신호를 제 1 버퍼앰프(4)로부터 출력되는 클럭 신호에 동기하여 차례로 소정수의 신호선에 공급하는 제어 로직(CT), 제 1 래치 회로(5)로부터 출력되는 화소데이타 신호 및 제어신호를 듀티사이클레귤레이터(6)로부터 출력되는 클럭신호에 응답하고 동시에 래치하는 제 2 래치회로(7), 및 제 2 래치회로(7)로부터 출력되는 화소데이타신호 및 제어신호 및 듀티사이클레귤레이터(6)로부터 출력되는 클럭신호를 증폭하여 출력패드부(3)로 공급하는 제 2 버퍼앰프(8)를 구비한다.
즉, 화소데이타신호, 클럭신호, 및 여러 제어신호는 입력패드부(2)로부터 드라이버IC(1)의 내부에 공급되고, 2개의 전송계로에 배치된다. 한쪽의 전송계로는 이 신호를 제어로직(CT)에 공급하기 위해 사용되고, 다른쪽의 전송계로는 이 신호를 파형 정형하고 후단의 드라이버IC(1)에 출력 패드부(3)에 공급하기 위해 사용된다. 제어로직(CT)은 예를 들어 제어신호로서 공급되는 스타트 펄스를 로직 신호에 동기하여 시프트함으로써 차례로 소정수의 신호선을 선택하는 시프트레지스터 회로 및 이 시프트레지스터 회로에 의해 선택되는 신호선을 화소데이타 신호에 대응하는 전압에 설정하는 출력회로로 구성된다. 화소데이타 신호 및 제어신호는 래치회로(5,7)에서 파형 정형되고 클럭신호는 듀티사이클레귤레이터(6)에 의해 파형정형된다. 래치회로(5,7)에서는 화소데이타 신호 및 제어신호가 클럭신호의 타이밍을 기준으로 하여 래치되고 전송에 의한 신호 변형을 수복한다. 듀티사이클레귤레이터(6)에서는 예를 들어, 클럭신호의 전압의 평균값에 임계치를 추종시키면서 클럭신호를 정형함으로써 클럭신호의 듀티비를 거의 1:1로 유지하여 다음단계의 드라이버IC(1)로 출력하도록 동작한다.
듀티사이클레귤레이터(6)는 예를 들어 도 5에 도시한 바와 같은 PLL회로를 사용하여 구성된다. 이 PLL회로는 에지(edge)동작 주파수 위상비교회로(6A), 로우패스필터(6B), 및 전압제어 가변주파수 발진회로(6C)를 갖는다. 에지동작 주파수 위상비교회로(6A)는 버퍼앰프(4)로부터의 입력 클럭신호와 발진회로(6C)로부터의 출력클럭신호의 위상을 비교하고 위상차에 기초하여 오차 전압을 발생시킨다. 이 오차전압은 제어전압으로서 로우패스필터(6B)를 통하여 발진회로(6C)에 공급되고 출력 클럭 신호의 위상을 시프트시킨다.
상술한 전압제어 가변주파수 발진회로(6C)는 예를 들어 도 6에 도시한 바와 같이 직렬로 접속된 복수의 CMOS 인버터를 포함한다. 이 CMOS 인버터는 로우패스 필터(6B)로부터 공급되는 제어전압에 의해 바이어스되어 출력단 P1-P8, PF의 방전전류를 조정하는 MOS트랜지스터를 포함하고 최종단의 CMOS 인버터의 출력단(PF)은 출력클럭신호를 피드백하기 위해 선두의 CMOS 인버터의 입력단에 접속된다. 이에 의해 모든 CMOS 트랜지스터는 도 7에 도시한 바와 같은 출력 클럭 신호를 주기적으로 출력단 P1-P8,PF로부터 발생한다. 이 출력클럭신호의 위상은 제어전압의 변화에 추종하여 일정한 비율로 변화한다.
또한, 듀티사이클레귤레이터(6)는 예를 들어 도 8에 도시한 바와 같은 DLL 회로를 사용하여 구성된다. 이 DLL회로는 1/2분주회로(6F), 배타적인 논리합(6G), 전압제어지연회로(6H), 곱셈형 위상비교회로(6I), 및 로우패스필터(6J)를 갖는다. 1/2분주회로(6F)는 버퍼앰프(4)로부터의 입력클럭신호를 1/2로 분주하고 배타적 논리합(6G), 전압제어지연회로(6H), 및 곱셈형 위상비교회로(6I)에 공급된다. 지연회로(6H)는 분주회로(6F)로부터의 클럭신호를 지연시키고 위상비교회로(6I) 및 배타적 논리합(6G)에 공급된다. 위상비교회로(6I)는 분주회로(6F)로부터의 클럭신호와 지연회로(6H)부터의 클럭신호를 비교하고 위상차에 기초하여 오차전압을 발생한다. 이 오차전압은 지연시간을 증감시키는 제어전압으로서 로우 패스필터(6J)를 통하여 지연회로(6H)에 공급된다. 배타적 논리합(6G)은 분주회로(6F)로부터의 클럭신호와 지연회로(6H)로부터의 클럭 신호의 배타적 논리합에 대응하는 출력클럭신호를 발생한다.
전압제어지연회로(6H)는 예를 들면, 도 9에 도시한 바와 같이 직렬로 접속된 복수의 CMOS 인버터를 포함한다. 이 CMOS 인버터는 로우 패스필터(6J)로부터 공급되는 제어전압에 의해 바이어스되어 각각의 출력단의 방전전류를 조정하는 MOS 트랜지스터를 포함하고, 1/2분주회로(6F)로부터의 클럭신호가 선두의 CMOS 인버터의 입력단에 공급된다. 이에 의해, 모든 CMOS 트랜지스터는 출력클럭신호를 주기적으로 각각의 출력단으로부터 발생한다. 이 출력클럭 신호의 위상은 제어전압의 변화에 추종하여 일정한 비율로 변화된다.
상술한 DLL회로에서는 1/2분주회로(6F), 배타적 논리합(6G), 전압제어 지연회로(6H), 곱셈형 위상비교회로(6I), 및 로우 패스필터(6J)의 출력(S1-S6)이 도 10에 도시한 바와 같이 변화된다. 그 결과, 클럭신호의 듀티비가 거의 1:1로 유지되어 다음단계의 드라이버 IC(1)로 출력된다.
본 실시예의 액정표시장치에 의하면, 화소데이타신호의 변형을 감소시키면서 클럭신호의 타이밍이 적정화되므로, 드라이버IC(1)의 수의 증대에 관계없이 신호전송능력을 유지할 수 있다. 또한, 이 액정표시장치는 이동 배선(10)을 사용하여 화소데이타 신호, 클럭신호, 및 여러 제어신호를 전송하여 신호전송에 필요한 배선영역을 감소시킬 수 있다. 따라서, 테두리크기 및 제조비용을 불필요하게 증대시키지않고 보다 큰 화면 크기 또는 보다 높은 해상도를 얻는 것이 가능해진다.
또한, 상술한 실시예에서는 신호선 드라이버(23)의 드라이버IC(1)가 드라이버 기판에 형성되었지만, 도 11에 도시한 바와 같이 COG 장착기술에 의해 어레이 기판(9)의 외부 둘레상에 형성하고 이 드라이버IC(1) 사이에 이동배선(10)의 박막을 형성할 수 있다. 이 이동 배선(10)은 이 드라이버IC(1)를 캐스케이드 접속하고 각 드라이버IC(1)를 경유하여 화소데이타신호, 클럭신호, 및 여러 제어신호를 전송한다. 이 경우, 액정표시장치는 클럭주파수가 25㎒에서 65㎒정도의 높은 신호전송속도를 얻을 수 있다. 따라서 보다 큰 화면 크기 또는 보다 높은 해상도를 얻기 위해 10개 이상의 드라이버IC를 캐스케이드 접속할 수 있다.
또한, 이동 배선은 신호선 드라이버(23)뿐만이 아니라 주사선 드라이버(24)에도 적용해도 좋다.
또한, 상술한 실시예는 복잡화를 피하기 위해 전원 라인(VDD 및 GND)을 통하여 드라이버IC(1)의 회로 컴퍼넌트에 공통으로 공급되는 전원전압에 대해서만 설명하지만, 실제로는 이 공통인 전원전압 외에 화소데이타 신호에 대응하는 화소전극용 구동전원전압 및 공통 전극용 기준전원전압도 필요해진다.
액정패널(22)의 외형크기 및 배선저항에 의한 전압강하가 비교적 작은 경우에는 이동 배선(10)이 이 전원전압을 공급하는 전원라인에 대해서도 적용할 수 있다. 이 경우, 도 12에 도시한 바와 같이 전압안정회로(12)가 전원입력 패드부(11) 및 전원출력패드(13)와 함께 각 드라이버IC(1)에 부가된다. 여러 전원전압은 전원입력 패드부(11)를 통하여 드라이버IC(1)에 입력되고 버퍼앰프(4), 래치회로(5), 듀티사이클레귤레이터(6), 래치회로(7), 버퍼앰프(8), 및 제어로직(CT)과 같은 회로 컴퍼넌트에 공급됨과 동시에 전압안정회로(12)에 공급된다. 이 전원전압은 전압안정회로(12)에서 각각 안정화되고 전원출력패드를 통하여 다음단계의 드라이버IC에 출력된다. 또한, 상술한 전압안정회로(12)는 각 드라이버IC(1)에서 각 전원전압마다 독립적으로 설치해도 좋다.
상술한 전압안정회로(12)를 각 드라이버IC(1)에 조합하고 이동 배선(10)이 클럭신호, 화소데이타신호, 그밖의 제어신호용 신호라인에 더하여 모든 전원라인을 포함하도록 구성되면, 외부 버스라인에 의한 전원전압을 공급하기 위해 외부 버스라인을 사용하는 경우보다 신호 드라이버(23)의 배선영역을 감소시킬 수 있다.
또한, 복수의 드라이버IC(1)가 입력패드부(2) 및 전원입력패드부(11)를 한쪽의 단변에 배치함과 동시에 출력패드부(3) 및 전원출력패드부(13)를 다른쪽의 단변에 배치한 종횡비 1:5 이상의 직사각형 형상을 갖고, COG 장착기술로 도 13에 도시한 바와 같이 어레이 기판(9)의 외부 둘레에 배열하면 이동 배선(10)이 거의 직선적이 되고 드라이버IC(1)의 간격도 효과적으로 감소시킬 수 있다.
또한, 본 실시예에서는 이동 배선을 수지필름상에 형성한 이동 배선칩(100)을 각 드라이버IC 사이에 배치하고 드라이버IC 간의 전기적 접속을 실시하고 있다. 수지필름으로서는 예를 들어, 폴리이미드 필름 등의 플렉시블필름을 사용할 수 있다.
만약, 액정패널(22)의 외형 크기 및 배선저항에 의한 전압강하가 비교적 큰 경우에는 화소전극용 구동전원전압 및 공통 전극용 기준전원전압만 외부의 공통 버스라인을 사용하여 각 드라이버IC에 직접 공급하면 좋다. 이와 같은 경우에도 외부의 공통 버스라인의 라인 수는 감소된다. 즉, 많은 영역이 이 공통 버스라인에 의해 점유되지 않으므로, 테두리크기의 증대를 억제할 수 있다.
상술한 변형예에서는 신호선 드라이버IC(1)가 극력(極力)외부 버스라인을 사용하지 않고 신호 전송하도록 구성된다. 복수의 드라이버IC(1)가 이동 배선에 의해 캐스케이드 접속되는 경우, 전송신호가 각 드라이버IC(1)를 경유할 때마다 변형되지만, 이 변형은 각 드라이버에서 전송신호의 파형정형을 실시함으로써 해소된다. 따라서, 드라이버IC(1)의 수가 전송신호에 발생하는 변형 때문에 제약되지 않는다.
또한, 전압안정회로(12)가 각 드라이버IC(1)에 설치되고 드라이버IC(1)의 외부 요인에서 생기는 전압변동 및 드라이버IC(1)의 내부부하에 의해 발생하는 전압변동에 대해서 전원전압을 안정적으로 유지한다. 이에 의해, 전원전압의 공급에 대해서도 공통 버스라인 대신 이동 배선을 이용할 수 있게 된다.
Claims (7)
- 복수의 액정화소의 매트릭스 어레이, 상기 복수의 액정화소의 행을 따라서 형성되는 복수의 주사선, 및 상기 복수의 액정화소의 열에 대응하여 형성되는 복수의 신호선을 갖는 액정패널과,상기 복수의 주사선의 각각을 통하여 1행의 액정화소를 선택하고 상기 복수의 신호선을 통하여 선택행의 액정화소의 전압을 제어하는 구동회로를 구비하고,상기 구동회로는 상기 복수의 신호선을 차례로 구동하는 신호선 드라이버와 선택신호를 복수의 주사선 각각에 공급하는 주사선 드라이버를 포함하고, 상기 신호선 드라이버는 적어도 클럭 신호 및 표시신호를 전송하는 이동 배선에 의해 캐스케이드 접속되고 각각 클럭 신호에 동기하여 표시신호를 차례로 소정수의 신호선에 공급하는 복수의 드라이버 IC를 갖고, 각 드라이버IC는 다음단계의 드라이버IC에 출력되는 클럭신호의 듀티비를 조절하여 클럭신호파형을 정형하는 클럭 파형 정형회로를 갖는 것을 특징으로 하는 액정표시장치.
- 제 1 항에 있어서,상기 액정패널은 상기 복수의 신호선이 형성되는 유리판을 갖고 상기 이동 배선은 상기 유리판 상에 형성되는 것을 특징으로 하는 액정표시장치.
- 제 2 항에 있어서,상기 복수의 드라이버IC는 상기 이동 배선에 상기 유리판상에서 접속되는 반도체 베어칩인 것을 특징으로 하는 액정표시장치.
- 제 1 항에 있어서,상기 액정패널은 상기 복수의 신호선이 형성되는 유리판을 갖고 상기 이동 배선은 상기 유리기판 상에 배치된 플렉시블 기판상에 형성되는 것을 특징으로 하는 액정표시장치.
- 제 1 항에 있어서,상기 클럭파형 정형회로는 클럭신호의 듀티비를 1:1로 조정하는 듀티사이클레귤레이터를 구비하는 것을 특징으로 하는 액정표시장치.
- 제 5 항에 있어서,듀티사이클레귤레이터는 PLL회로에 의해 구성되는 것을 특징으로 하는 액정표시장치.
- 제 5 항에 있어서,듀티사이클레귤레이터는 DLL회로에 의해 구성되는 것을 특징으로 하는 액정표시장치.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP25159396 | 1996-09-24 | ||
JP8-251593 | 1996-09-24 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR19980025131A KR19980025131A (ko) | 1998-07-06 |
KR100294281B1 true KR100294281B1 (ko) | 2001-07-12 |
Family
ID=17225133
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019970049842A KR100294281B1 (ko) | 1996-09-24 | 1997-09-24 | 액정표시장치 |
Country Status (3)
Country | Link |
---|---|
US (1) | US6211849B1 (ko) |
KR (1) | KR100294281B1 (ko) |
TW (1) | TW575196U (ko) |
Families Citing this family (38)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2000172193A (ja) * | 1998-12-08 | 2000-06-23 | Fujitsu Ltd | マトリックス表示装置及びその製造方法並びに熱圧着接続用ヘッド |
JP4381498B2 (ja) * | 1999-02-16 | 2009-12-09 | エーユー オプトロニクス コーポレイション | Cog構造の液晶表示装置 |
US7145536B1 (en) | 1999-03-26 | 2006-12-05 | Semiconductor Energy Laboratory Co., Ltd. | Liquid crystal display device |
JP3508837B2 (ja) * | 1999-12-10 | 2004-03-22 | インターナショナル・ビジネス・マシーンズ・コーポレーション | 液晶表示装置、液晶コントローラ、ビデオ信号伝送方法 |
JP3993725B2 (ja) * | 1999-12-16 | 2007-10-17 | 松下電器産業株式会社 | 液晶駆動回路,半導体集積回路及び液晶パネル |
JP4458594B2 (ja) * | 1999-12-28 | 2010-04-28 | 日本テキサス・インスツルメンツ株式会社 | 表示装置用モジュール |
JP4783890B2 (ja) | 2000-02-18 | 2011-09-28 | 株式会社 日立ディスプレイズ | 液晶表示装置 |
JP3535067B2 (ja) * | 2000-03-16 | 2004-06-07 | シャープ株式会社 | 液晶表示装置 |
JP3827917B2 (ja) * | 2000-05-18 | 2006-09-27 | 株式会社日立製作所 | 液晶表示装置および半導体集積回路装置 |
JP4190706B2 (ja) * | 2000-07-03 | 2008-12-03 | Necエレクトロニクス株式会社 | 半導体装置 |
US7098901B2 (en) | 2000-07-24 | 2006-08-29 | Sharp Kabushiki Kaisha | Display device and driver |
JP3618086B2 (ja) * | 2000-07-24 | 2005-02-09 | シャープ株式会社 | 複数の列電極駆動回路および表示装置 |
JP2003015613A (ja) * | 2001-06-29 | 2003-01-17 | Internatl Business Mach Corp <Ibm> | 液晶表示装置、液晶ドライバ、lcdコントローラ、および複数のドライバicにおける駆動方法 |
JP2003108021A (ja) * | 2001-09-28 | 2003-04-11 | Hitachi Ltd | 表示装置 |
JP2003162262A (ja) * | 2001-11-27 | 2003-06-06 | Fujitsu Display Technologies Corp | 液晶パネル駆動回路及び液晶表示装置 |
KR100435114B1 (ko) | 2001-12-20 | 2004-06-09 | 삼성전자주식회사 | 액정디스플레이장치 |
JP4117134B2 (ja) * | 2002-02-01 | 2008-07-16 | シャープ株式会社 | 液晶表示装置 |
TW584828B (en) * | 2002-06-25 | 2004-04-21 | Chi Mei Optoelectronics Corp | A driving circuit of a liquid crystal display device |
CN1490784A (zh) * | 2002-08-28 | 2004-04-21 | 松下电器产业株式会社 | 数据驱动器 |
TWI292507B (en) * | 2002-10-09 | 2008-01-11 | Toppoly Optoelectronics Corp | Switching signal generator |
JP3802492B2 (ja) * | 2003-01-29 | 2006-07-26 | Necエレクトロニクス株式会社 | 表示装置 |
FR2852749B1 (fr) * | 2003-03-18 | 2005-07-15 | Suisse Electronique Microtech | Diviseur de frequence a taux de division variable |
US20050140634A1 (en) * | 2003-12-26 | 2005-06-30 | Nec Corporation | Liquid crystal display device, and method and circuit for driving liquid crystal display device |
KR100555545B1 (ko) * | 2004-01-05 | 2006-03-03 | 삼성전자주식회사 | 플랫 패널에 장착된 위치를 인식하는 플랫 패널 드라이버 |
JP2005234241A (ja) * | 2004-02-19 | 2005-09-02 | Sharp Corp | 液晶表示装置 |
JP4543725B2 (ja) * | 2004-03-30 | 2010-09-15 | セイコーエプソン株式会社 | 表示装置 |
US8836621B2 (en) * | 2004-12-15 | 2014-09-16 | Nlt Technologies, Ltd. | Liquid crystal display apparatus, driving method for same, and driving circuit for same |
WO2006107751A2 (en) * | 2005-04-01 | 2006-10-12 | Methylgene, Inc. | Combined therapy utilizing reduction of dna methyltansferase expression and/or activity and interferon |
KR20070080933A (ko) * | 2006-02-09 | 2007-08-14 | 삼성전자주식회사 | 표시 장치, 이를 위한 구동 장치 및 방법 |
KR100866603B1 (ko) * | 2007-01-03 | 2008-11-03 | 삼성전자주식회사 | 디시리얼라이징과 시리얼라이징을 수행하는 데이터 처리 방법 및 데이터 처리 장치 |
JP5211591B2 (ja) * | 2007-09-10 | 2013-06-12 | セイコーエプソン株式会社 | データ線駆動回路、電気光学装置及び電子機器 |
TWI408659B (zh) * | 2009-04-30 | 2013-09-11 | Mstar Semiconductor Inc | 液晶顯示面板上的驅動器以及相關控制方法 |
US8421720B2 (en) * | 2010-07-14 | 2013-04-16 | Shenzhen China Star Optoelectronics Technology Co., Ltd. | LCD and circuit architecture thereof |
US8527779B1 (en) | 2010-09-01 | 2013-09-03 | Open Invention Network, Llc | Method and apparatus of performing distributed steganography of a data message |
JP5796944B2 (ja) * | 2010-10-04 | 2015-10-21 | ラピスセミコンダクタ株式会社 | 表示パネル駆動装置 |
TW201317960A (zh) * | 2011-10-28 | 2013-05-01 | Au Optronics Corp | 立體影像切換裝置及影像顯示裝置 |
JP2015197543A (ja) * | 2014-03-31 | 2015-11-09 | ソニー株式会社 | 実装基板および電子機器 |
CN110570812B (zh) * | 2019-10-18 | 2020-11-10 | 纳晶科技股份有限公司 | 像素电路、其制作方法和显示装置 |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR970022943A (ko) * | 1995-10-16 | 1997-05-30 | 니시무로 다이조 | 표시장치 |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5543819A (en) * | 1988-07-21 | 1996-08-06 | Proxima Corporation | High resolution display system and method of using same |
DE69018587T2 (de) * | 1989-12-15 | 1996-01-25 | Oki Electric Ind Co Ltd | Steuerschaltung. |
US5485173A (en) * | 1991-04-01 | 1996-01-16 | In Focus Systems, Inc. | LCD addressing system and method |
JP3154789B2 (ja) * | 1992-03-11 | 2001-04-09 | ローム株式会社 | サーマルヘッド駆動回路及びサーマルヘッド |
JP2848139B2 (ja) * | 1992-07-16 | 1999-01-20 | 日本電気株式会社 | アクティブマトリクス型液晶表示装置とその駆動方法 |
US5729316A (en) * | 1994-07-07 | 1998-03-17 | Samsung Electronics Co., Ltd. | Liquid crystal display module |
US5805003A (en) * | 1995-11-02 | 1998-09-08 | Cypress Semiconductor Corp. | Clock frequency synthesis using delay-locked loop |
-
1997
- 1997-09-23 TW TW91219827U patent/TW575196U/zh unknown
- 1997-09-24 KR KR1019970049842A patent/KR100294281B1/ko not_active IP Right Cessation
- 1997-09-24 US US08/936,515 patent/US6211849B1/en not_active Expired - Fee Related
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR970022943A (ko) * | 1995-10-16 | 1997-05-30 | 니시무로 다이조 | 표시장치 |
Also Published As
Publication number | Publication date |
---|---|
KR19980025131A (ko) | 1998-07-06 |
US6211849B1 (en) | 2001-04-03 |
TW575196U (en) | 2004-02-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100294281B1 (ko) | 액정표시장치 | |
US8279154B2 (en) | Driving method for display device | |
JP3699811B2 (ja) | 液晶表示装置 | |
KR100520620B1 (ko) | 전기 광학 패널의 구동 회로, 구동 방법, 전기 광학 장치및 전자 기기 | |
US7868860B2 (en) | Liquid crystal display device | |
US7312775B2 (en) | Electro-optical device, and electronic apparatus and display driver IC using the same | |
US20050168426A1 (en) | Liquid crystal display | |
KR100370332B1 (ko) | 주사선 구동 회로를 갖는 평면 표시 장치, 및 그 구동 방법 | |
US7551156B2 (en) | Liquid crystal display device | |
US6320630B1 (en) | Liquid crystal display device having a slim driver chip | |
CN110706671A (zh) | 驱动电路及其驱动方法与应用的显示面板 | |
US6380918B1 (en) | Liquid crystal display device | |
JPH08234237A (ja) | 液晶表示装置 | |
US6788281B2 (en) | Circuit panel and flat-panel display device | |
KR20020078365A (ko) | 액정표시장치용 구동 아이씨 연결부 | |
CN113724666A (zh) | 一种显示装置及交通工具 | |
US10460687B2 (en) | Display panel and gate driving circuit thereof | |
US11715437B2 (en) | Liquid crystal display device | |
US20240212772A1 (en) | Shift Register and Driving Method Therefor, Gate Driving Circuit, and Display Device | |
KR20010110159A (ko) | 회로기판 및 평면표시장치 | |
JPH11174406A (ja) | 集積回路およびそれを用いた液晶表示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20060331 Year of fee payment: 6 |
|
LAPS | Lapse due to unpaid annual fee |