KR100275570B1 - 오출력방지용 제어장치 - Google Patents

오출력방지용 제어장치 Download PDF

Info

Publication number
KR100275570B1
KR100275570B1 KR1019980032904A KR19980032904A KR100275570B1 KR 100275570 B1 KR100275570 B1 KR 100275570B1 KR 1019980032904 A KR1019980032904 A KR 1019980032904A KR 19980032904 A KR19980032904 A KR 19980032904A KR 100275570 B1 KR100275570 B1 KR 100275570B1
Authority
KR
South Korea
Prior art keywords
output
unit
cpi
data
address
Prior art date
Application number
KR1019980032904A
Other languages
English (en)
Other versions
KR20000013819A (ko
Inventor
강재현
김지용
Original Assignee
이종수
엘지산전주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 이종수, 엘지산전주식회사 filed Critical 이종수
Priority to KR1019980032904A priority Critical patent/KR100275570B1/ko
Publication of KR20000013819A publication Critical patent/KR20000013819A/ko
Application granted granted Critical
Publication of KR100275570B1 publication Critical patent/KR100275570B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/0751Error or fault detection not based on redundancy
    • G06F11/0754Error or fault detection not based on redundancy by exceeding limits
    • G06F11/0757Error or fault detection not based on redundancy by exceeding limits by exceeding a time limit, i.e. time-out, e.g. watchdogs
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/3003Monitoring arrangements specially adapted to the computing system or computing system component being monitored
    • G06F11/3024Monitoring arrangements specially adapted to the computing system or computing system component being monitored where the computing system component is a central processing unit [CPU]

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computing Systems (AREA)
  • Quality & Reliability (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Mathematical Physics (AREA)
  • Debugging And Monitoring (AREA)

Abstract

본 발명은 오출력방지용 제어장치에 관한 것으로, 종래에는 씨피유가 동작을 멈추어도 전원이 공급되기 때문에 출력부는 계속하여 오출력하고, 또한 커넥터부분의 손상으로 데이터,어드레스,제어선의 연결이 끊어진 상태가 되어도 전원이 공급되면 출력부는 계속하여 오출력을 하게 되어 외부기기를 오동작하게 하는 문제점이 있었다. 따라서, 본 발명은 출력하고자 하는 데이터와 어드레스 및 제어신호를 커넥터로 출력하는 씨피유와; 상기 씨피유의 어드레스를 입력받아 그에 따른 데이터를 출력하는 출력부와; 상기 출력부로부터 출력된 데이터를 입력받아 그 데이터를 상기 씨피유로 전송하는 입력부와; 상기 씨피유와 출력부 및 입력부에 전원을 공급하는 전원부로 구성된 제어장치에 있어서, 상기 출력부는 감시시간 이내에 제어버스의 신호선들을 감시하여 그 신호선들에 변화가 발생하면 그에 따른 리플래쉬신호를 출력하는 감시부와; 클럭을 카운트하다가 제어버스의 신호선들에 변화가 발생하면 상기 감시부로부터 리플래쉬신호를 입력받아 그에 따라 다시 클럭을 카운트하여 감시시간이 지나면 출력제어신호를 출력하는 카운트부를 구비하여 커넥터의 파손이나 씨피유의 고장으로 인해 발생하는 오출력을 감시타이머를 이용하여 비정상적인 제어장치의 출력을 방지함으로써 그 제어장치와 외부기기로 구성된 전체 시스템의 안전도를 향상시킬수 있는 효과가 있다.

Description

오출력방지용 제어장치
본 발명은 감시타이머를 이용한 출력카드의 오출력방지회로에 관한 것으로, 특히 커넥터로 연결된 제어장치에서 커넥터의 파손이나 씨피유의 고장으로 인해 발생하는 오출력을 감시타이머를 이용하여 비정상적인 제어장치의 출력을 방지할 수 있도록 한 오출력방지용 제어장치에 관한 것이다.
일반적으로, 제어장치는 씨피유와 입출력회로 및 전원회로로 구성되는데 각각의 구성품들은 커넥터로 연결되어 있는 경우가 많다.
상기와 같이 씨피유와 출력회로가 커넥터로 연결된 경우, 씨피유에서 데이터 명령을 커넥터를 통해 출력회로에 전달하고, 이 출력회로는 커넥터를 통하여 전달받은 데이터와 명령을 통해 외부로 출력하게 된다.
이때, 상기 씨피유는 출력이 올바른지를 확인하기 위해 그 출력을 입력회로를 통해 입력받거나 출력회로에서 커넥터를 통해 올바르게 출력되었음을 알리는 데이터를 수신받는다.
도1은 일반적인 제어장치에 대한 구성을 보인 블록도로서, 이에 도시된 바와같이 출력하고자 하는 데이터와 어드레스 및 제어신호를 커넥터로 출력하는 씨피유(11)와; 상기 씨피유(11)의 어드레스를 입력받아 그에 따른 데이터를 출력하는 출력부(12)와; 상기 출력부(12)로부터 출력된 데이터를 입력받아 그 데이터를 상기 씨피유(11)로 전송하는 입력부(13)와; 상기 씨피유(11)와 출력부(12) 및 입력부(13)에 전원을 공급하는 전원부(10)로 구성된다.
도2는 상기 출력부(12)의 구성을 보인 블록도로서, 이에 도시된 바와같이 상기 씨피유(11)로부터 어드레스를 입력받아 자신의 어드레스인지 확인하여 그에 따른 데이터를 출력하는 어드레스확인부(1)와; 상기 어드레스확인부(1)로부터 출력된 데이터를 입력받아 그 데이터의 출력을 제어하는 출력제어부(2)로 구성되며, 이와같이 구성된 종래장치의 동작을 설명한다.
먼저, 씨피유(11)는 출력하고자 하는 데이터와 출력부(12)의 어드레스 및 소정 제어신호를 커넥터로 출력한다.
이때, 출력부(12)의 어드레스확인부(1)는 상기 씨피유(11)로부터 어드레스를 입력받아 그 어드레스가 자신의 어드레스와 일치하면 상기 씨피유(11)의 출력데이터를 출력제어부(2)를 통해 외부로 출력한다.
이때, 상기 출력부(12)의 출력데이터가 올바르게 출력되었는지를 확인하기 위해 입력부(13)는 그 출력데이터를 입력받아 이를 상기 씨피유(11)로 전송하고, 이에 의해 상기 씨피유(11)는 상기 입력부(13)로부터 외부로 출력되는 데이터를 입력받아 그 출력데이터가 올바르게 출력되고 있는지를 확인하여 그에 따른 제어동작을 수행한다.
상기에서 씨피유(11)는 출력부(12)에서 직접 출력데이터를 읽어올 수도 있으며, 전원부(10)는 상기 씨피유(11)와 출력부(12) 및 입력부(13)에 동작전원을 공급하는 동작을 수행한다.
그러나, 상기와 같이 동작하는 종래 장치는 씨피유가 동작을 멈추어도 전원이 공급되기 때문에 출력부는 계속하여 오출력하고, 또한 커넥터부분의 손상으로 데이터,어드레스,제어선의 연결이 끊어진 상태가 되어도 전원이 공급되면 출력부는 계속하여 오출력을 하게됨으로써 외부기기를 오동작하게 하는 문제점이 있었다.
따라서, 상기와 같은 문제점을 감안하여 창안한 본 발명은 감시타이머를 이용하여 씨피유의 정지와 커넥터의 손상으로 인해 발생하는 오출력을 차단하여 외부기기의 오동작을 방지할 수 있도록 한 오출력방지용 제어장치를 제공함에 그 목적이 있다.
도1은 일반적인 제어장치의 구성을 보인 블록도.
도2는 도1에 있어서, 종래 출력부의 구성을 보인 블록도.
도3은 도1에 있어서, 본 발명 출력부의 구성을 보인 블록도.
*****도면의 주요부분에 대한 부호의 설명*****
1:어드레스확인부 2:출력제어부
3:감시부 4:카운트부
상기와 같은 목적을 달성하기 위한 본 발명은 출력하고자 하는 데이터와 어드레스 및 제어신호를 커넥터로 출력하는 씨피유와; 상기 씨피유로부터 어드레스를 입력받아 자신의 어드레스인지 확인하여 그에 따른 데이터를 출력하는 어드레스확인부와, 그 어드레스확인부로부터 출력된 데이터를 입력받아 그 데이터의 출력을 제어하는 출력제어부로 이루어진 출력부와; 상기 출력부로부터 출력된 데이터를 입력받아 그 데이터를 상기 씨피유로 전송하는 입력부와; 상기 씨피유와 출력부 및 입력부에 전원을 공급하는 전원부로 구성된 제어장치에 있어서, 상기 출력부는 감시시간 이내에 제어버스의 신호선들을 감시하여 그 신호선들에 변화가 발생하면 그에 따른 리플래쉬신호를 출력하는 감시부와; 클럭을 카운트하다가 제어버스의 신호선들에 변화가 발생하면 상기 감시부로부터 리플래쉬신호를 입력받아 그에 따라 다시 클럭을 카운트하여 감시시간이 지나면 출력제어신호를 출력하는 카운트부를 구비함을 특징으로 한다.
이하, 본 발명에 의한 오출력방지용 제어장치에 대한 작용 및 효과를 첨부한 도면을 참조하여 상세히 설명한다.
본 발명의 일반적인 구성은 도1과 동일한다. 다만, 본 발명은 종래 도2의 출력부(12)를 도3과 같이 감시시간 이내에 제어버스의 신호선들을 감시하여 그 신호선들에 변화가 발생하면 그에 따른 리플래쉬신호를 출력하는 감시부(3)와; 클럭을 카운트하다가 제어버스의 신호선들에 변화가 발생하면 상기 감시부(3)로부터 리플래쉬신호를 입력받아 그에 따라 다시 클럭을 카운트하여 감시시간이 지나면 출력제어신호를 출력하는 카운트부(4)를 더 포함하여 구성하며, 이와같이 구성한 본 발명의 동작을 설명한다.
먼저, 일반적인 동작은 종래와 동일하다. 즉, 씨피유(11)는 출력하고자 하는 데이터와 출력부(12)의 어드레스 및 소정 제어신호를 커넥터로 출력한다.
이때, 출력부(12)의 어드레스확인부(1)는 상기 씨피유(11)로부터 어드레스를 입력받아 그 어드레스가 자신의 어드레스와 일치하면 상기 씨피유(11)의 출력데이터를 출력제어부(2)를 통해 외부로 출력한다.
이때, 상기 출력부(12)의 출력데이터가 올바르게 출력되었는지를 확인하기 위해 입력부(13)는 그 출력데이터를 입력받아 이를 상기 씨피유(11)로 전송하고, 이에 의해 상기 씨피유(11)는 상기 입력부(13)로부터 외부로 출력되는 데이터를 입력받아 그 출력데이터가 올바르게 출력되고 있는지를 확인하여 그에 따른 제어동작을 수행한다.
상기에서 씨피유(11)는 출력부(12)에서 직접 출력데이터를 읽어올 수도 있으며, 전원부(10)는 상기 씨피유(11)와 출력부(12) 및 입력부(13)에 동작 전원을 공급하는 동작을 수행한다.
다만, 본 발명은 출력부(12)에 감시부(3)와 카운트부(4)를 구비하여 제어장치의 오출력을 방지한다.
즉, 상기 감시부(3)는 어드레스확인부(1)에서 설정된 감시시간 이내에 제어버스의 신호선들을 감시하여 그 신호선들에 변화가 발생하면 그에 따른 리플래쉬신호를 카운트부(4)에 전송하고, 이에 의해 클럭을 카운트하던 상기 카운트부(4)는 상기 감시부(3)로부터 리플래쉬신호를 입력받아 다시 클럭을 카운트하여 감시시간이 지나면 출력제어부(2)에 출력제어신호를 출력하여 데이터의 출력을 차단한다.
이때, 출력부(12)의 어드레스확인부(1)는 씨피유(11)로부터 어드레스버스를 통해 감시시간데이터를 입력받아 감시부(3)의 어드레스임을 확인하여 그 감시부(3)의 감시시간을 설정한다.
여기서, 본 발명에서는 고장이 발생하였을 때 카운트부(4)에 의해 출력제어부(2)의 출력을 강제로 출력을 차단하고 있으나, 다른 실시예로 출력제어부(2)를 래치회로를 이용하여 이전의 출력을 유지하도록 할 수 있으며, 만약 디지털 출력일 경우에는 강제로 출력신호를 '0' 또는 '1'로 발생하도록 구성할 수 있다.
또한, 다른 실시예로 카운트부(4)를 딥(DIP)스위치로 설정하거나, RC회로에 의해 구성할 수 있다.
이상에서 상세히 설명한 바와같이 본 발명은 커넥터의 파손이나 씨피유(11)의 고장으로 인해 발생하는 오출력을 감시타이머를 이용하여 비정상적인 제어장치의 출력을 방지함으로써 그 제어장치와 외부기기로 구성된 전체 시스템의 안전도를 향상시킬수 있는 효과가 있다.

Claims (4)

  1. 출력하고자 하는 데이터와 어드레스 및 제어신호를 커넥터로 출력하는 씨피유(11)와; 씨피유(11)로부터 어드레스를 입력받아 자신의 어드레스인지 확인하여 그에 따른 데이터를 출력하는 어드레스확인부(1)와, 그 어드레스확인부(1)로부터 출력된 데이터를 입력받아 그 데이터의 출력을 제어하는 출력제어부(2)로 이루어진 출력부(12)와; 상기 출력부(12)로부터 출력된 데이터를 입력받아 그 데이터를 상기 씨피유(11)로 전송하는 입력부(13)와; 상기 씨피유(11)와 출력부(12) 및 입력부(13)에 전원을 공급하는 전원부(10)로 구성된 제어장치에 있어서, 상기 출력부(12)는 감시시간 이내에 제어버스의 신호선들을 감시하여 그 신호선들에 변화가 발생하면 그에 따른 리플래쉬신호를 출력하는 감시부(3)와; 클럭을 카운트하다가 제어버스의 신호선들에 변화가 발생하면 상기 감시부(3)로부터 리플래쉬신호를 입력받아 그에 따라 다시 클럭을 카운트하여 감시시간이 지나면 출력제어신호를 출력하는 카운트부(4)를 더 포함하여 구성한 것을 특징으로 하는 오출력방지용 제어장치.
  2. 제1 항에 있어서, 어드레스확인부(1)는 씨피유(11)로부터 어드레스버스를 통해 감시시간데이터를 입력받아 감시부(3)의 감시시간을 설정하는 것을 특징으로 하는 오출력방지용 제어장치.
  3. 제1 항에 있어서, 출력제어부(2)는 래치회로로 구성한 것을 특징으로 하는 오출력방지용 제어장치.
  4. 제1 항에 있어서, 카운트부(4)는 딥(DIP)스위치로 설정한 것을 특징으로 하는 오출력방지용 제어장치.
KR1019980032904A 1998-08-13 1998-08-13 오출력방지용 제어장치 KR100275570B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019980032904A KR100275570B1 (ko) 1998-08-13 1998-08-13 오출력방지용 제어장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019980032904A KR100275570B1 (ko) 1998-08-13 1998-08-13 오출력방지용 제어장치

Publications (2)

Publication Number Publication Date
KR20000013819A KR20000013819A (ko) 2000-03-06
KR100275570B1 true KR100275570B1 (ko) 2000-12-15

Family

ID=19547162

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019980032904A KR100275570B1 (ko) 1998-08-13 1998-08-13 오출력방지용 제어장치

Country Status (1)

Country Link
KR (1) KR100275570B1 (ko)

Also Published As

Publication number Publication date
KR20000013819A (ko) 2000-03-06

Similar Documents

Publication Publication Date Title
EP0854410B1 (en) Power supply system
WO2006000924A1 (en) Self-powered usb device with usb power line reset and related usb host and usb system
EP1311958B1 (en) Method and apparatus for removing and installing a computer system bus agent without powering down the computer system
KR100275570B1 (ko) 오출력방지용 제어장치
JP2962372B2 (ja) ロックアウト防止回路
US6832331B1 (en) Fault tolerant mastership system and method
JP5451273B2 (ja) 電源監視回路、該電源監視回路に用いられる電源監視方法及び電源監視制御プログラム、並びに電子機器
US20030059746A1 (en) Hot insertion of an electronic card in a system
JP2008228465A (ja) 電装装置
JP3270392B2 (ja) 活線挿抜保護方式
JP5278267B2 (ja) エンドカバー、これを備えたプログラマブルロジックコントローラ装置、エンドカバー装着有無確認方法、及びプログラマブルロジックコントローラ装置の故障診断方法
JP2978622B2 (ja) 無停止型コンピュータ
JPH08123705A (ja) 電気系とケーブル系の障害識別方法及び識別回路
JP2010231490A (ja) Cpuリセットによる故障移信出力制御回路基板
JPH08256191A (ja) データ処理装置
JPH02135589A (ja) Icカードシステム
JPH01256480A (ja) エレベータの制御装置
JPH04107021A (ja) 挿抜保護方式
KR0128198Y1 (ko) 분산 제어 시스템의 고장 검출회로
CN112363862A (zh) 一种应用有看门狗电路的装置
JP2007096184A (ja) プリント配線基板の誤挿入による誤動作防止方法および誤動作防止構造
CN114281279A (zh) 一种防误插保护电路、方法和电子设备
KR0147894B1 (ko) 마이컴의 오동작 방지회로 및 방법
JPH05133994A (ja) 活性挿抜プリント板ユニツトの誤データ発生防止方式
JP3090313B2 (ja) 電源盤出力制御方法

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20030701

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee