KR100274084B1 - 리셋 스위치를 이용한 보드/시스템의 리셋 장치 및 방법 - Google Patents

리셋 스위치를 이용한 보드/시스템의 리셋 장치 및 방법 Download PDF

Info

Publication number
KR100274084B1
KR100274084B1 KR1019970061641A KR19970061641A KR100274084B1 KR 100274084 B1 KR100274084 B1 KR 100274084B1 KR 1019970061641 A KR1019970061641 A KR 1019970061641A KR 19970061641 A KR19970061641 A KR 19970061641A KR 100274084 B1 KR100274084 B1 KR 100274084B1
Authority
KR
South Korea
Prior art keywords
reset
signal
board
switch
nmi
Prior art date
Application number
KR1019970061641A
Other languages
English (en)
Other versions
KR19990041094A (ko
Inventor
강대선
Original Assignee
윤종용
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤종용, 삼성전자주식회사 filed Critical 윤종용
Priority to KR1019970061641A priority Critical patent/KR100274084B1/ko
Publication of KR19990041094A publication Critical patent/KR19990041094A/ko
Application granted granted Critical
Publication of KR100274084B1 publication Critical patent/KR100274084B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/24Resetting means

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Retry When Errors Occur (AREA)
  • Debugging And Monitoring (AREA)

Abstract

본 발명은 통신 시스템에서 하나의 리셋 스위치를 이용하여 리셋 기능과 중지 기능등 기타의 기능을 제공하고 리셋에 의한 시스템의 오류를 최소화 또는 없게 하는 기능을 제공하는 장치 및 방법에 관한 것이다. 이전의 리셋 방법에서는 리셋 스위치에 위한 리셋이 보드 레벨이나 시스템 레벨에서 안전에 대처할 시간적인 여유가 없고, 때에 따라서는 원하지 않는 리셋이 걸려 시스템을 불안하게 할뿐만 아니라, 스위치 모듈의 리셋이 발생하는 경우 심각한 데이터 손실의 문제점들이 발생될 수 있다.
본 발명에서는 이러한 문제점을 리셋 신호를 직접 액세스 하지 않고 NMI신호를 주어 시스템 레벨 또는 보드 레벨에서 주요한 작업에 대해 대처할 수 있도록 시간을 벌게 하였으며, 소프트웨어의 동작을 일시 중지시키거나 어떤 특정 번지로부터 재시작 할 경우 이 리셋 스위치에 의한 NMI 신호를 이용해 중지시키는 기능등 한 스위치로 다수의 기능을 제공할 수 있는 장치 및 방법을 나타내는 것을 특징으로 한다.
본 발명의 리셋 스위치를 이용한 보드/시스템의 리셋 장치의 바람직한 일 실시예는, 리셋 스위치; 상기 리셋 스위치로부터의 입력신호와 소프트웨어 제어 신호를 입력받아 NMI신호를 출력하는 리셋 제어 로직; 및 상기 리셋 제어 로직의 출력들 중에서 리셋 출력 신호를 입력받아 다른 소스의 리셋 신호들과 논리곱을 수행하는 앤드 게이트를 포함한다.
본 발명에 의한 리셋 스위치를 이용한 보드/시스템의 리셋 방법의 바람직한 일 실시예는, 리셋 스위치에 의한 모드를 두어 NMI와 리셋을 각 모드별로 동작시킨다.

Description

리셋 스위치를 이용한 보드/시스템의 리셋 장치 및 방법
본 발명은 통신 시스템(Communication System)에서 리셋(Reset)에 의한 시스템 오류(System Error)를 최소화하고 리셋 스위치 하나로 리셋 기능외 다수의 기능을 제공하는 장치 및 방법에 관한 것으로서, 특히 리셋 스위치에 대한 모드(Mode)를 두어 각 모드별 동작을 달리하는 장치 및 방법에 관한 것이다.
도 1 에 나타낸 바와 같이 리셋 스위치(Reset Switch)(100)와 다른 리셋 소스(Reset Source)(101,103)들이 AND 게이트(AND Gate)(104)에서 하나로 묶여 보드(Board) 또는 시스템에서 리셋의 전체 리셋 신호(105)를 만들어 내게 되어있다.
다른 리셋 소스들은 시스템 레벨(System Level)에있어서 상위 보드 또는 상위 시스템의 리셋 신호이나 소프트웨어(Software)에 의한 리셋 등을 일컬으며 이 신호(101,102,103)들이 입력되면 AND 게이트(104)에서 논리곱(Logic Product)으로 인하여 전체 리셋 신호를 통하고 보드 또는 시스템의 리셋을 동작하게된다.
이때 문제가 되는 것은 리셋 스위치에 의한 리셋으로서 리셋 스위치를 눌렀을 때 보드 레벨이나 시스템 레벨에서 시스템의 안전을 위해 대처할 수 있는 시간적인 여유가 없을뿐더러 경우에 따라서는 원하지 않는 리셋이 걸려 시스템의 불안성을 야기시킬 수 있다.
특히 스위칭 시스템에서 스위치 모듈(Switch Module)의 리셋이 발생하는 경우 원하지 않는 데이터 손실(Data Loss)이 생길 수 있는 심각한 문제가 발생한다.
즉 활성화된 스위치 보드에 리셋이 일어난 경우 활성화된 보드의 대기열(Queue)에 저장된 데이터가 전송되기 전에 리셋이 일어나면 치명적인 데이터의 손실이 발생하게 되는 문제점이 야기한다.
따라서, 본 발명은 상기된 바와 같은 문제점을 해결하기 위하여, 리셋 스위치에 대한 모드를 두어 각 모드별 동작을 달리하였다. 좀더 자세히 말하자면, 리셋 스위치에 의한 리셋 입력 신호를 직접 리셋 신호로 이용하지 않고 마스크 불가능 인터럽트(Non Maskable Interrupt : 이하 NMI라 약칭한다.) 신호를 발생시켜 소프트웨어에 NMI 신호를 주어 시스템 레벨 또는 보드 레벨에서 주요한 작업에 대해 대처할 수 있도록 하는 것이다. 특히 스위칭 시스템의 스위치 장치(Switch Unit)의 경우 리셋 입력 신호에 기인된 NMI 신호를 만나면 각 스위치 입력에 해당된 대기열에 데이터의 전송을 중지하라는 신호를 보내 NMI 기간에 대기 상태에 있도록 한 후, 스위치 보드가 정상 또는 다른 보드로 활성화를 옮긴 이후에 데이터를 전송하라는 신호를 보내 데이터를 받기 시작하면 데이터의 손실을 최소화 또는 손실 없이 데이터의 전송을 할 수 있는 것을 목적으로 한다.
그리고 다른 기능으로 보통의 프로세서 보드(Processor Board)에서는 소프트웨어의 동작의 일시 정지 또는 특수 번지부터 재 시작하는 경우 보통 중지 스위치(Abort Switch)를 두어서 리셋과 분리, 중지 신호가 입력되면 위에서 설명한 동작을 하지만, 본 발명에서는 리셋 스위치에 의한 NMI 신호에 의해 동일한 동작을 가능케 할 수 있는 것을 목적으로 한다.
도 1 은 종래의 리셋 스위치 동작을 나타낸 도면.
도 2 는 본 발명에 의한 리셋 스위치 동작을 나타낸 도면.
도 3 은 본 발명에 의한 리셋 스위치 동작중 리셋 제어 논리부를 상세히 나타낸 블록도.
도 4 는 소프트웨어에 의해 결정되어지는 비트0과 비트1의 값에 의한 동작 모드를 나타낸 도면.
도 5 는 리셋 스위치에 의해 입력되는 입력 신호에 의해 동작되어지는 각 모드별 출력을 나타내는 시간도.
〈도면의 주요부분에 대한 부호의 설명〉
200 : 리셋 스위치부 202 : 리셋 제어 논리 부
203 : 소프트웨어 제어 신호 204 : NMI 신호
208 : AND 게이트 300 : 스위치 리셋 입력
301 : 카운터부 302 : 카운터 값 로더
303 : CPU 버스 305 : 조합 논리 부
308,403,406 : NMI 출력 309,402,405 : 리셋 출력
401 : 리셋 입력 404,407 : 카운터
408 : B1/B2 : 01 쓰기 시간, 카운터 와 NMI 소거
409 : B1/B2 : 01 이전의 카운터의 끝부분, 발생된 리셋 출력 신호
상기와 같은 목적을 달성하기 위하여 창안된 본 발명의 리셋 스위치를 이용한 보드/시스템의 리셋 장치의 바람직한 일 실시예는,
리셋 스위치;
상기 리셋 스위치로부터의 입력신호와 소프트웨어 제어 신호를 입력받아 NMI신호를 출력하는 리셋 제어 로직; 및
상기 리셋 제어 로직의 출력들 중에서 리셋 출력 신호를 입력받아 다른 소스의 리셋 신호들과 논리곱을 수행하는 앤드 게이트를 포함한다.
본 발명에 있어서, 상기 리셋 제어 로직은
카운터;
CPU로부터 버스를 통해 신호를 입력받아 상기 카운터에 적당한 값을 로드하는 카운터 값 로더;
상기 CPU로부터 버스를 통해 신호를 입력받으며 비트 #1과 비트 #2로 이루어지는 2 비트 논리장치; 및
스위치 리셋 입력 신호와 리셋 출력 신호 그리고 상기 2 비트 논리장치의 출력값들에 의해 동작하는 조합 논리부를 구비하는 것이 바람직하며,
상기 카운터는 물리적인 상기 리셋 스위치로 인하여 입력되는 신호에 의해 NMI 신호를 생성한 이후에 보드 또는 시스템이 완전히 다운되어 NMI 신호를 처리하지 못한 경우 리셋 출력 신호를 발생시키는 것이 바람직하며,
상기 카운터는 소프트웨어가 정상 동작 여부를 판가름하는 시간을 계산하여 정상 동작을 하지 않는 경우 리셋 신호를 발생시키는 것이 바람직하며,
상기 비트 #1 값이 '0', 상기 비트 #2 값이 '0'인 경우에는 직접 모드가 되는 것이 바람직하며,
상기 비트 #1 값이 '1', 상기 비트 #2 값이 '0'인 경우에는 NMI 모드가 되는 것이 바람직하며,
상기 비트 #1 값이 '0', 상기 비트 #2 값이 '1'인 경우에는 NMI 클리어 모드가 되는 것이 바람직하며,
상기 비트 #1 값이 '1', 상기 비트 #2 값이 '1'인 경우에는 비활성모드가 되는 것이 바람직하다.
본 발명에 의한 리셋 스위치를 이용한 보드/시스템의 리셋 방법의 바람직한 일 실시예는,
리셋 스위치에 의한 모드를 두어 NMI와 리셋을 각 모드별로 동작시킨다.
본 발명에 있어서, 상기 모드에는 NMI 모드가 포함되고 상기 NMI 모드에서 , NMI 신호를 생성하여 소프트웨어에 NMI 신호를 주어 시스템 또는 보드 레벨에서 주요한 작업에 대해 대처 할 수 있도록 하는 것이 바람직하며,
스위칭 시스템의 스위치 장치인 경우 리셋 입력 신호에 기인된 NMI신호를 만나면 각 스위치 입력에 해당된 대기열에 데이터의 전송을 중지하라는 신호를 보내 NMI 기간 대기 행렬상태에 있도록 한 후 스위치 보드가 정상 또는 다른 보드로 활성화를 옮긴 후 데이터를 전송하라는 신호를 보내는 것이 바람직하며,
상기 리셋 스위치를 이용한 시스템인 경우 NMI 모드에서 NMI 신호를 발생시킨 후 소프트웨어가 비정상적인 경우 상기 카운터가 타임 아웃된 후 보드 또는 시스템을 리셋시키는 것이 바람직하며,
중지 스위치에 의한 중지 신호 대신 리셋 스위치에 의한 NMI 신호에 의하여 소프트웨어 동작의 일시 정지 또는 특수 번지부터 재 시작하는 중지 기능을 수행하는 것이 바람직하다.
도 2 에 나타낸 바와 같이 인위적으로 눌러서 리셋 신호를 발생시키는 리셋 스위치(200)와 리셋 스위치로부터 오는 신호(201)를 받아 NMI 신호와 리셋 신호를 생성하는 리셋 제어 논리(Reset Control Logic)부(202)와 리셋 제어 논리 부의 출력 중에서 리셋 신호(206)를 입력받아 다른 소스의 리셋 신호(205,207)와 논리곱을 하는 AND 게이트(208)로 구성되다.
본 발명에서 가장 중요한 부분은 리셋 제어 논리 부(202)로서 도 3을 참고로 설명하면 다음과 같다.
리셋 제어 논리 부는 크게 리셋 스위치에 의해 입력되는 신호(300)에 의해 NMI 신호를 발생시킨 후 보드 또는 시스템이 완전다운(down)되어 NMI 신호를 처리하지 못하는 경우, 또는 일정 시간 즉 소프트웨어가 정상 동작 여부를 판가름되는 시간을 계산(Counting)하여 정상 동작하지 않는 경우 리셋 신호(304)를 발생하는 카운터(301)부와 카운터에 적당한 값을 올려(load)주는 카운터 로더(Counter Loader)부(302) 그리고 스위치 리셋 입력 신호(300)와 리셋 출력 신호(304) 그리고 소프트웨어에서 결정하여 주는 모드 즉 비트0, 비트1(301)의 출력값(306,307)에 의해 동작을 달리하는 조합 논리(Combination Logic)부(205)로 구성된다.
이때 비트0, 비트1의 값은 소프트웨어에 의해 결정되며 각 값에 의한 동작 모드는 표 1 에 나타낸바와 같다.
즉 비트0, 비트1의 레지스터(Register)값이 0.0의 경우는 NMI 신호를 발생하지 않고 직접 리셋 신호를 발생시티는 모드로서 기존의 동작과 동일한 동작을 제공한다.
그러므로 실험할 때는 이와 같은 모드로 동작을 수행시킬 수 있다.
비트0, 비트1의 레지스터 값이 1.0의 경우는 NMI 모드로서 리셋 스위치에 의해 입력되는 신호에 의해 NMI 신호(308,204)를 발생시키는 모드이다.
이때 소프트웨어에서는 반드시 카운터의 값보다 빨리 비트0, 비트1에 0.1을 써야지 만 소프트웨어가 정상 동작함을 알며, 비트0, 비트1의 레지스터 값이 0.1이 되면 NMI 신호와 카운터 값을 소거(clear)하고 초기 값으로 복구된다.
만일 시간내 0.1을 쓰지 않고 카운터 값이 끝나버리면 리셋 신호를 발생시켜 시스템 또는 보드를 리셋 하여 초기 상태로 되돌아가게 한다.
만일 비트0, 비트1의 레지스터 값이 1.1이면 리셋 스위치에 의해 입력되는 신호를 무시하고 전혀 출력을 내놓지 않는 비활성화 모드(No Active Mode)로 동작하게 된다.
도 4 는 위에서 설명한 시스템의 동작에 관한 시간 도표(Timing Diagram)로서 리셋 스위치에 의해 입력되는 리셋 입력 신호(401)에 의해 동작되는 각 모드별 출력을 보여주고 있다.
즉 모드가 직접 모드(비트0/1 : 00)인 경우 리셋 입력 신호(401)가 입력되자 마자 리셋 출력 신호(402)를 발생시키고 있고 리셋 입력 신호(401)가 소거됨에 따라 리셋 출력 신호도 소거됨을 알 수 있다.
NMI 출력 신호(403)와 카운터(404)는 NMI 모드시 정상적인 동작에 대한 시간 도표로서 리셋 입력 신호(401)가 입력되면 NMI 신호(403)를 출력하고 동시에 카운터(404)를 동작시킨다.
이때 소프트웨어에서 비트0, 비트1 레지스터에 1.0을 쓰면 NMI 출력 신호(403)와 카운터(404)의 값을 소거하며 만일 카운터(407)가 타임아웃(Timeout)될 때까지 비트0, 비트1에 1.0의 값이 써지지 않으면 리셋 출력 신호(405)를 발생하므로 서 보드 또는 신호를 리셋하고 초기화 상태로 동작하게 된다.
상기와 같이 동작하는 본 발명은,
리셋 스위치를 사용하는 모든 보드 또는 시스템에서 오류에 의해 리셋 스위치를 누르거나 또는 정상적인 리셋 스위치에 의한 리셋일 때라도 이중화의 경우 리셋된 보드의 상태(status)를 다른 보드로 전달하거나 데이터 버퍼(Data Buffer)에 있는 데이터를 손실하지 않기 위하여 시간이 필요하다.
이러한 경우 NMI 신호에 의해 소프트웨어에 의해 동작을 하게 하거나 전체 리셋을 카운터의 값만큼 지연(Delay)시킴으로서 위에서 설명한 시간을 벌 수 있다.
또한 소프트웨어의 동작을 일시 중지시키거나 어떤 특정 번지로부터 재시작할 경우 이 리셋 스위치에 의한 NMI 신호를 만나 NMI 경로(Routine)에서 이를 수행 할 수 있음으로 한 스위치로 다수의 기능을 제공할 수 있는 장점을 가지고 있다.

Claims (13)

  1. 리셋 스위치;
    상기 리셋 스위치로부터의 입력신호와 소프트웨어 제어 신호를 입력받아 NMI신호를 출력하는 리셋 제어 로직; 및
    상기 리셋 제어 로직의 출력들 중에서 리셋 출력 신호를 입력받아 다른 소스의 리셋 신호들과 논리곱을 수행하는 앤드 게이트를 포함하는, 리셋 스위치를 이용한 보드/시스템의 리셋 장치.
  2. 제 1 항에 있어서, 상기 리셋 제어 로직은
    카운터;
    CPU로부터 버스를 통해 신호를 입력받아 상기 카운터에 적당한 값을 로드하는 카운터 값 로더;
    상기 CPU로부터 버스를 통해 신호를 입력받으며 비트 #1과 비트 #2로 이루어지는 2 비트 논리장치; 및
    스위치 리셋 입력 신호와 리셋 출력 신호 그리고 상기 2 비트 논리장치의 출력값들에 의해 동작하는 조합 논리부를 구비하는, 리셋 스위치를 이용한 보드/시스템의 리셋 장치.
  3. 제 2 항에 있어서, 상기 카운터는 물리적인 상기 리셋 스위치로 인하여 입력되는 신호에 의해 NMI 신호를 생성한 이후에 보드 또는 시스템이 완전히 다운되어 NMI 신호를 처리하지 못한 경우 리셋 출력 신호를 발생시키는, 리셋 스위치를 이용한 보드/시스템의 리셋 장치.
  4. 제 3 항에 있어서, 상기 카운터는 소프트웨어가 정상 동작 여부를 판가름하는 시간을 계산하여 정상 동작을 하지 않는 경우 리셋 신호를 발생시키는, 리셋 스위치를 이용한 보드/시스템의 리셋 장치.
  5. 제 4 항에 있어서, 상기 비트 #1 값이 '0', 상기 비트 #2 값이 '0'인 경우에는 직접 모드가 되는, 리셋 스위치를 이용한 보드/시스템의 리셋 장치.
  6. 제 4 항에 있어서, 상기 비트 #1 값이 '1', 상기 비트 #2 값이 '0'인 경우에는 NMI 모드가 되는, 리셋 스위치를 이용한 보드/시스템의 리셋 장치.
  7. 제 4 항에 있어서, 상기 비트 #1 값이 '0', 상기 비트 #2 값이 '1'인 경우에는 NMI 클리어 모드가 되는, 리셋 스위치를 이용한 보드/시스템의 리셋 장치.
  8. 제 4 항에 있어서, 상기 비트 #1 값이 '1', 상기 비트 #2 값이 '1'인 경우에는 비활성모드가 되는, 리셋 스위치를 이용한 보드/시스템의 리셋 장치.
  9. 리셋 스위치에 의한 모드를 두어 NMI와 리셋을 각 모드별로 동작시키는, 리셋 스위치를 이용한 보드/시스템의 리셋 방법.
  10. 제 9 항에 있어서, 상기 모드에는 NMI 모드가 포함되고 상기 NMI 모드에서 , NMI 신호를 생성하여 소프트웨어에 NMI 신호를 주어 시스템 또는 보드 레벨에서 주요한 작업에 대해 대처 할 수 있도록 하는, 리셋 스위치를 이용한 보드/시스템의 리셋 방법.
  11. 제 10 항에 있어서, 스위칭 시스템의 시위치 장치인 경우 리셋 입력 신호에 기인된 NMI신호를 만나면 각 스위치 입력에 해당된 대기열에 데이터의 전송을 중지하라는 신호를 보내 NMI 기간 대기 행렬상태에 있도록 한 후 스위치 보드가 정상 또는 다른 보드로 활성화를 옮긴 후 데이터를 전송하라는 신호를 보내는, 리셋 스위치를 이용한 보드/시스템의 리셋 방법.
  12. 제 11 항에 있어서, 상기 리셋 스위치를 이용한 시스템인 경우 NMI 모드에서 NMI 신호를 발생시킨 후 소프트웨어가 비정상적인 경우 상기 카운터가 타임 아웃된 후 보드 또는 시스템을 리셋시키는, 리셋 스위치를 이용한 보드/시스템의 리셋 방법.
  13. 제 12 항에 있어서, 중지 스위치에 의한 중지 신호 대신 리셋 스위치에 의한 NMI 신호에 의하여 소프트웨어 동작의 일시 정지 또는 특수 번지부터 재 시작하는 중지 기능을 수행하는, 리셋 스위치를 이용한 보드/시스템의 리셋 방법.
KR1019970061641A 1997-11-21 1997-11-21 리셋 스위치를 이용한 보드/시스템의 리셋 장치 및 방법 KR100274084B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019970061641A KR100274084B1 (ko) 1997-11-21 1997-11-21 리셋 스위치를 이용한 보드/시스템의 리셋 장치 및 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019970061641A KR100274084B1 (ko) 1997-11-21 1997-11-21 리셋 스위치를 이용한 보드/시스템의 리셋 장치 및 방법

Publications (2)

Publication Number Publication Date
KR19990041094A KR19990041094A (ko) 1999-06-15
KR100274084B1 true KR100274084B1 (ko) 2000-12-15

Family

ID=19525225

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970061641A KR100274084B1 (ko) 1997-11-21 1997-11-21 리셋 스위치를 이용한 보드/시스템의 리셋 장치 및 방법

Country Status (1)

Country Link
KR (1) KR100274084B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20180112379A (ko) * 2017-04-03 2018-10-12 엘에스산전 주식회사 이중화 구조를 갖는 통신 단말장치 및 그의 신호 중첩 방지 방법

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20180112379A (ko) * 2017-04-03 2018-10-12 엘에스산전 주식회사 이중화 구조를 갖는 통신 단말장치 및 그의 신호 중첩 방지 방법
KR102301633B1 (ko) * 2017-04-03 2021-09-13 엘에스일렉트릭 (주) 이중화 구조를 갖는 통신 단말장치 및 그의 신호 중첩 방지 방법

Also Published As

Publication number Publication date
KR19990041094A (ko) 1999-06-15

Similar Documents

Publication Publication Date Title
US5511217A (en) Computer system of virtual machines sharing a vector processor
KR970012193A (ko) 데이타 처리 시스템을 초기화(initializing) 하기 위한 방법과 회로
CA2339783A1 (en) Fault tolerant computer system
EP0871307A2 (en) Apparatus for flexible control of interrupts in multiprocessor systems
KR20090077822A (ko) 시험장치 및 제어방법
EP0290942B1 (en) Guest machine execution control system for virtual machine system
KR100274084B1 (ko) 리셋 스위치를 이용한 보드/시스템의 리셋 장치 및 방법
JPH02196355A (ja) 記憶処理システム
US6112272A (en) Non-invasive bus master back-off circuit and method for systems having a plurality of bus masters
US5909582A (en) Microcomputer having user mode interrupt function and supervisor mode interrupt function
US5584028A (en) Method and device for processing multiple, asynchronous interrupt signals
JPH08171504A (ja) エミュレ−ション装置
US7010781B1 (en) Methods and apparatus for managing debugging I/O
KR0158491B1 (ko) 프로그램 카운터 데이타를 이용한 오동작 방지회로
KR970002412B1 (ko) 디엠에이(dma)가 가능한 통신코프러세서 보드
KR100223983B1 (ko) 충돌방지회로
KR100856259B1 (ko) 인터럽트를 수행하는 프로그래머블 로직 다바이스와 이를이용한 프로세서 보드 이중화 장치 및 방법
KR100367699B1 (ko) 병렬 버스 시스템의 에러 제어 장치
KR0174862B1 (ko) 인터페이스 보드 제어의 윈도우즈 디바이스 드라이버
JPS6239792B2 (ko)
JPH02230356A (ja) 情報処理装置のバス拡張装置
JPH11338712A (ja) 割込順序保存回路
KR100386601B1 (ko) 인터럽트 발생 장치
JP2558728B2 (ja) 異常割込み処理装置
JP2583169B2 (ja) 通信処理装置の運用プログラム切替方法

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20070810

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee