KR100263611B1 - 트렌치 형성 방법 - Google Patents

트렌치 형성 방법 Download PDF

Info

Publication number
KR100263611B1
KR100263611B1 KR1019980011069A KR19980011069A KR100263611B1 KR 100263611 B1 KR100263611 B1 KR 100263611B1 KR 1019980011069 A KR1019980011069 A KR 1019980011069A KR 19980011069 A KR19980011069 A KR 19980011069A KR 100263611 B1 KR100263611 B1 KR 100263611B1
Authority
KR
South Korea
Prior art keywords
thin film
trench
power
inductively coupled
coupled plasma
Prior art date
Application number
KR1019980011069A
Other languages
English (en)
Other versions
KR19990076270A (ko
Inventor
김동수
송형승
정선태
Original Assignee
윤종용
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤종용, 삼성전자주식회사 filed Critical 윤종용
Priority to KR1019980011069A priority Critical patent/KR100263611B1/ko
Publication of KR19990076270A publication Critical patent/KR19990076270A/ko
Application granted granted Critical
Publication of KR100263611B1 publication Critical patent/KR100263611B1/ko

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/3065Plasma etching; Reactive-ion etching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/302Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
    • H01L21/306Chemical or electrical treatment, e.g. electrolytic etching
    • H01L21/308Chemical or electrical treatment, e.g. electrolytic etching using masks

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Drying Of Semiconductors (AREA)

Abstract

본 발명은 트렌치 형성 방법에 관한 것으로, 기판 위에 박막을 형성하는 단계; 박막 위에 상기 박막을 노출시키는 패턴 마스크를 형성하는 단계; 및 RF 파워가 인가되는 음극전극, 유도결합플라즈마 코일 및 챔버를 포함하는 유도결합플라즈마 식각 장치를 이용하여 노출된 박막을 패터닝하되, RF 파워를 소정값 이상이 되게하여 RF 파워에 따라 가속된 반응성 이온들이 형성된 패턴 주변에 몰려서 패턴 주변의 박막을 식각함으로써 트렌치를 형성하는 단계를 포함한다.
본 발명에 의하면, ICP 식각공정을 이용하여 패턴 제작시 주위에 트렌치를 형성하는 경우 패턴과 트렌치를 동시에 형성하므로 공정이 간단하다.

Description

트렌치 형성 방법
본 발명은 트렌치 형성 방법에 관한 것으로, 특히 유도결합플라즈마(Inductively Coupled Plazma, 이하 ICP라 약함) 식각장치를 이용하여 트렌치를 형성하는 방법에 관한 것이다.
식각이라 함은 물질의 표면을 깍아내어 변형시키는 것을 말한다. 이 때, 표면을 원하는 형태로 만들기 위하여 마스크를 사용한다. 마스크가 놓여있는 표면은 식각 물질과 반응하지 않기때문에 변형되지않고 마스크가 없는 부분의 표면은 변형되어 원하는 형태로 만들 수 있다.
식각은 크게 습식 식각과 건식 식각으로 나눌 수 있다. 습식 식각은 표면과 반응하여 용해시킬 수 있는 용액을 사용한다. 이 때, 등방식각으로 인해 수직한 형태를 만들기 힘든 단점이 있다. 습식식각의 단점을 보완한 것이 플라즈마를 이용한 건식식각 방법이다. 건식식각 방법은 수직 식각이 용이하다는 장점이외에도 좁은 폭을 가지는 패턴의 식각이 가능하고, 진공장비를 사용하기 때문에 해로운 반응물을 작업자가 직접 접하지 않아도되는 이점이 있다.
플라즈마를 이용한 건식식각 방법중에서도 가장 널리 사용되고 있는 방법은 반응성 이온식각(Reactive Ion Etching) 방법이다. 이 방법은 플라즈마가 형성되었을 때, 표면 물질과 잘 반응하는 가스를 사용하므로 종래의 이온식각 방법에 비하여 식각 속도를 향상시킨 방법이다. 최근에는 ICP를 이용한 식각방법이 보급되기 시작하였다.
도 1은 상술한 식각방법을 이용한 종래의 트렌치 형성 공정을 나타낸다. 먼저, 도 1(a)에 도시된 단계는 기판(100)에 박막(102)을 형성한다. 도 1(b)에 도시된 단계는 형성된 박막에 포토리토그라피(Photolithography)를 이용하여 패턴 마스크(103)를 박막(102)위에 형성한다. 도 1(c)에 도시된 단계는 도 1(b)단계의 박막을 건식식각하여 원하는 형태의 패턴(104)을 형성한다. 도 1(d)에 도시된 단계는 트렌치를 형성하기위해 식각된 박막에 다시 포토리토그라피를 이용하여 패턴 마스크(105)를 형성한다. 도 1(e)에 도시된 단계는 건식식각 방법으로 식각하여 트렌치(106)를 형성한다. 도 1(f)에 도시된 단계는 마스크를 제거한다.
그러나, 이러한 방법은 형성된 패턴위에 다시 공정을 수행해야하므로 포토리토그라피의 해상도에 따라서 트렌치의 위치와 두께가 변할 수 있으며, 여러 단계의 공정이 필요하게되어 제작 효율이 감소한다.
본 발명이 이루고자하는 기술적 과제는 유도결합플라즈마 식각장치를 이용하여 하나의 식각 마스크로 패턴과 트렌치를 동시에 형성하는 트렌치 형성 방법을 제공하는데 있다.
도 1은 종래의 트렌치 형성 방법에 대한 공정을 도시한 것이다.
도 2는 본 발명에 따른 트렌치 형성 방법에 대한 공정을 도시한 것이다.
도 3은 도 2의 식각에 이용되는 유도결합플라즈마 식각장치에 대한 개략도이다.
상기 기술적 과제를 이루기위한, 본 발명에 따른 트렌치 형성 방법은 기판 위에 박막을 형성하는 단계; 상기 박막 위에 상기 박막을 노출시키는 패턴 마스크를 형성하는 단계; 및 RF 파워가 인가되는 음극전극, 유도결합플라즈마 코일 및 챔버를 포함하는 유도결합플라즈마 식각 장치를 이용하여 상기 노출된 박막을 패터닝하되, 상기 RF 파워를 소정값 이상이 되게하여 상기 RF 파워에 따라 가속된 반응성 이온들이 상기 형성된 패턴 주변에 몰려서 상기 패턴 주변의 박막을 식각함으로써 트렌치를 형성하는 단계를 포함한다.
이하에서 첨부된 도면을 참조하여 본 발명의 실시예를 상세히 설명하기로 한다. 도 2는 본 발명에 따른 트렌치 형성 방법에 대한 공정을 도시한 것이다. 먼저, 도 2(a)에 도시된 단계는 기판(200)에 박막(201)을 형성한다. 도 2(b)에 도시된 단계는 형성된 박막(201)에 패턴 마스크(202)를 형성한다. 도 2(c)에 도시된 단계는 유도결합플라즈마(ICP) 식각장치를 이용하여 식각하여, 패턴(203)과 트렌치(204)를 형성한다. 도 2(d)에 도시된 단계는 마스크를 제거한다.
여기서, 도 2(c)의 식각단계를 보다 상세히 설명하기로 한다. 도 3은 본 발명에 사용되는 ICP 식각장치에 대한 개략도이다. 도 3에 도시된 ICP 식각장치는 챔버(chamber;도시되지 않음), RF 파워 발생 장치(300)에서 발생된 제1RF 파워가 인가되는 음극 전극(302), 음극 전극(302)에 대향되고 DC 바이어스 전압이 인가되는 상부 전극(304) 및 ICP 코일(Inductively Coupled RF coil, 306)을 포함한다. 전체적인 구성은 종래의 반응성 이온 식각장치와 유사하지만, ICP 코일(306)이 도입되는 점이 특징적이다. ICP 코일(306)의 형태 및 크기는 장비에 따라 다르다.
식각은 다음과 같이 이루어진다. 패턴 마스크(202)가 형성된 기판(200)을 상술한 ICP 식각장치의 음극 전극(302)에 인입한다. 챔버에 공급되는 반응 가스의 원자들은, 음극 전극(302)에 인가되는 제1RF 파워와 ICP 코일(306)에 인가되는 제2RF 파워에 의해서 플라즈마 상(phase)으로 여기된다. 이때, 플라즈마는, 제1RF 파워, 제2RF 파워, 챔버의 분압, 반응 가스의 종류, 반응 가스의 유량 및 ICP 장치의 출력 등의 조건에 따라 다르게 발생한다. 그러나, 플라즈마 내에는 원자, 이온 및 반응성 래디컬(reactive radical)이 포함되어 있다. 상술한 이온은 음극 전극(302)에 인가되는 제1RF 파워에 의해서 가속되어 기판(200)상에 충돌한다. 따라서, 식각은 주로 상술한 이온에 의한 이온 폭격(ion-bombarding)에 의해서 수행된다.
이 때, ICP 코일(306)에 인가되는 제2RF 파워에 의해서 플라즈마 내의 전자(e-)의 운동이 변형된다. 즉, 플라즈마 내의 전자는 ICP 코일(306)에 의해서 직선 운동뿐 아니라 나선 운동을 하게 된다. 따라서, 전자와 반응 가스의 원자 또는 전자와 플라즈마 내의 이온들과의 충돌 확률은 보다 증가한다. 이에 따라 플라즈마의 발생 확률은 높아지게 되고 플라즈마의 농도도 증가하게 되며, 플라즈마 내의 이온, 래디컬 및 전자의 농도가 증가된다. 즉, 이온 폭격 효과를 일으키는 이온들의 농도가 증대되어 이온 폭격 효과가 증대된다.
이 때, ICP 식각시 제1RF 파워를 증가시키면 패턴(203) 주위에 트렌치(204)가 형성된다. 그 이유는 반응성 이온들이 가속되어 식각되는 박막에 도달할 때 패턴 주위로 몰리게되기 때문이다. 결과적으로, 기판(200) 상의 패턴 마스크(203) 주변의 박막은 보다 빠른 속도로 식각됨으로써 트렌치(204)가 형성된다. 트렌치가 형성되는 조건은 장비와 반응가스에 따라 다른데 제1RF 파워가 비교적 높을 때 형성된다. 실리카(SiO2)의 경우, 제1RF 파워가 적어도 250W일 때 트렌치가 형성된다. 트렌치의 두께와 깊이는 제1RF파워, 압력 또는 패턴 프로파일에 따라 조절가능하다.
실험에 따르면, 실리카 식각인 경우 트렌치가 형성되는 조건은 다음과 같다. 반응 가스는 CF4또는 SF6, 반응 가스의 유입속도는 10~50 sccm, 챔버의 분압은 2~30 mTorr, 제1RF파워는 250~500W 및 ICP 파워는 100~1000W 범위의 값이 적절하다.
본 발명에 의하면, ICP 식각공정을 이용하여 패턴 제작시 주위에 트렌치를 형성하는 경우 패턴과 트렌치를 동시에 형성하므로 공정이 간단하다. 또한, 형성된 패턴위에 다시 공정을 수행하므로 포토리토그라피의 해상도에 따라서 트렌치의 위치와 두께가 변할 수 있는 종래의 방법과 달리 한 번의 패턴 공정으로 트렌치를 형성하므로 해상도가 높아진다.

Claims (4)

  1. 기판 위에 박막을 형성하는 단계;
    상기 박막 위에 상기 박막을 노출시키는 패턴 마스크를 형성하는 단계; 및
    RF 파워가 인가되는 음극전극, 유도결합플라즈마 코일 및 챔버를 포함하는 유도결합플라즈마 식각 장치를 이용하여 상기 노출된 박막을 패터닝하되, 상기 RF 파워를 소정값 이상이 되게하여 상기 RF 파워에 따라 가속된 반응성 이온들이 상기 형성된 패턴 주변에 몰려서 상기 패턴 주변의 박막을 식각함으로써 트렌치를 형성하는 단계를 포함함을 특징으로하는 트렌치 형성 방법.
  2. 제1항에 있어서, 상기 유도결합플라즈마 식각 장치를 이용하여 패터닝하는 방법은
    상기 패턴 마스크가 형성된 기판을 상기 음극 전극에 도입하는 단계; 및
    상기 음극 전극에 소정값 이상의 RF 파워를 인가하고, 상기 유도결합플라즈마에 제2RF 파워를 인가하며 상기 챔버에 소정의 반응가스를 공급하여 플라즈마를 발생시켜 상기 노출된 박막을 식각하는 단계를 구비함을 특징으로하는 트렌치 형성 방법.
  3. 제2항에 있어서, 상기 RF 파워는
    상기 박막이 실리카인 경우, 적어도 250W임을 특징으로하는 트렌치 형성 방법.
  4. 제2항에 있어서, 상기 반응가스는
    CF4및 SF6중 어느 하나임을 특징으로하는 트렌치 형성 방법.
KR1019980011069A 1998-03-30 1998-03-30 트렌치 형성 방법 KR100263611B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019980011069A KR100263611B1 (ko) 1998-03-30 1998-03-30 트렌치 형성 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019980011069A KR100263611B1 (ko) 1998-03-30 1998-03-30 트렌치 형성 방법

Publications (2)

Publication Number Publication Date
KR19990076270A KR19990076270A (ko) 1999-10-15
KR100263611B1 true KR100263611B1 (ko) 2000-09-01

Family

ID=19535591

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019980011069A KR100263611B1 (ko) 1998-03-30 1998-03-30 트렌치 형성 방법

Country Status (1)

Country Link
KR (1) KR100263611B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4770029B2 (ja) * 2001-01-22 2011-09-07 株式会社Ihi プラズマcvd装置及び太陽電池の製造方法

Also Published As

Publication number Publication date
KR19990076270A (ko) 1999-10-15

Similar Documents

Publication Publication Date Title
US10004133B2 (en) Apparatus and techniques to treat substrates using directional plasma and reactive gas
JP4601113B2 (ja) 基板の異方性エッチング方法
US5330606A (en) Plasma source for etching
JP4073204B2 (ja) エッチング方法
US6069092A (en) Dry etching method and semiconductor device fabrication method
JPH06349784A (ja) 基板を異方性プラズマエッチングする方法および装置、および電子部品またはセンサー素子
KR100306410B1 (ko) 마스킹된실리콘디옥사이드에홀을형성하는플라즈마에칭방법
KR100270269B1 (ko) 마이크로파 플라즈마 처리장치 및 방법
KR100263611B1 (ko) 트렌치 형성 방법
US5230771A (en) Plasma etching indium tin oxide using a deposited silicon nitride mask
JP4459877B2 (ja) エッチング方法及びエッチング装置
JP5041696B2 (ja) ドライエッチング方法
JP4578887B2 (ja) エッチング方法及びエッチング装置
JP2005123550A (ja) 異方性エッチング方法
JPH0626199B2 (ja) エッチング方法
US20070000868A1 (en) Dry etching method
JP5154013B2 (ja) ドライエッチング方法
JPS60120525A (ja) 反応性イオンエツチング方法
JP2602285B2 (ja) 半導体装置の製造方法
JP2917993B1 (ja) ドライエッチング方法
JPH03155621A (ja) ドライエッチング方法
Horiike Emerging etching techniques
JP4473051B2 (ja) エッチング装置及びエッチング方法
WO2020100339A1 (ja) プラズマ処理方法
KR100290875B1 (ko) 폴리머필림형성에의한이방성에치방법

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20060502

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee